DS706-00040-3v0-J

本ドキュメントは Cypress (サイプレス) 製品に関する情報が記載されております。本ドキュメント
には、仕様の開発元企業として「スパンション」または「Spansion」の名が記載されておりますが、
これらの製品は Cypress が新規および既存のお客様に引き続き提供してまいります。
商品仕様の継続性について
Cypress 製品として提供することに伴う商品仕様としての変更はなく、ドキュメントとしての変更も
ありません。また本ページのお知らせは、変更情報として追記いたしません。本ドキュメントに変更
情報が記載されている場合、それは本お知らせを除いた前版からの変更点です。なお、今後改訂は必
要に応じて行われますが、その際の変更内容は改訂後のドキュメントに記載いたします。
オーダ型格および品名について
Cypress は既存のオーダ型格および品名を引き続きサポートいたします。これらの製品をご注文の際
は、このドキュメントに記載されているオーダ型格および品名をご使用ください。
詳しいお問い合わせ先
Cypress 製品およびそのソリューションの詳細につきましては、お近くの営業所へお問い合わせくだ
さい。
サイプレスについて
サイプレス (銘柄コード:CY) は、車載や産業機器、ネットワーキング プラットフォームから高機能
民生機器およびモバイル機器まで、今日の最先端組み込みシステム向けに高性能で高品質のソリュー
TM
TM
ションを提供します。NOR フラッシュ メモリや F-RAM 、SRAM、Traveo マイクロコントロー
®
ラー、業界唯一の PSoC プログラマブル システムオンチップ ソリューション、アナログおよび
®
PMIC Power Management IC、CapSense 静電容量タッチセンシング コントローラー、Wireless
®
BLE Bluetooth Low-Energy、USB コネクティビティ ソリューションなど、幅広い差別化製品ポート
フォリオを、一貫した革新性と業界最高クラスの技術サポート、比類のないシステム バリューとと
もにグローバルに提供します。
MB9A140NB シリーズ
32-bit ARM® Cortex®-M3 based Microcontroller
MB9AF141LB/MB/NB, MB9AF142LB/MB/NB,
MB9AF144LB/MB/NB
Data Sheet (Full Production)
Notice to Readers: 本書には、弊社製品に関する最新の技術仕様が記載されています。Spansion Inc.は、
本製品の量産体制に入っており、本書の次のバージョンでは大きな変更はない見込みです。ただし、
誤字や仕様の訂正、あるいは提供中の有効な組み合わせに関する変更が生じる可能性はあります。
Publication Number MB9A140NB_DS706-00040
CONFIDENTIAL
Revision 4.0
Issue Date June 10, 2015
D a t a S h e e t
データシートの呼称に関するお知らせ
Spansion Inc.では、開発, 認定, 初期生産, 量産といった製品のライフサイクルを通してお客様に製品情報や
本来の仕様をお知らせすることを目的に、Advance Information あるいは Preliminary という呼称のデータシー
トを公開しております。ただし、いずれの場合においても、まずは最新の情報を入手していることを確認し
た上で設計を完成させてください。Spansion データシートの呼称は以下の通りです。ぞれぞれの内容につい
てご確認をお願いします。
Advance Information
Advance Information という呼称は、Spansion Inc.が 1 つ以上の特定の製品を開発中であるが、まだ生産を開
始していないことを意味しています。この呼称が付いた文書に記載されている情報は変更されることがあり、
場合によっては、製品の開発が中止となることもあります。したがって、Spansion Inc.は、Advance Information
に以下の条件を記載しています。
「本書には、Spansion Inc.が現在開発中の 1 つ以上の製品に関する情報が記載されており、お客様が
本製品を評価するのに役立てていただくことを目的としています。本製品を使用して設計される際に
はあらかじめ弊社までご連絡ください。Spansion Inc.は本製品に関する作業を予告なしに変更または
中止する権利を留保します。
」
Preliminary
Preliminary という呼称は、製品開発が進み、製造契約が発生したことを意味しています。この呼称は、製品
認定, 初期生産、それに続く、量産に至る前の製造工程における後続フェーズなど、製品のライフサイクル
のいくつかの側面を網羅するものです。Preliminary のデータシートに記載されている技術仕様は、製造に関
するこれらの側面を検討し、変更されることがあります。Spansion Inc.は、Preliminary に以下の条件を記載
しています。
「本書には、弊社製品に関する、最新の技術仕様が記載されています。Preliminary とは、製品認定が
完了し、初期生産を開始した状態であることを意味しています。効率および品質の維持が必要となる
生産工程のフェーズを経た結果、技術仕様に変更がある場合は、本書の次のバージョンまたは修正版
において改訂が行われることがあります。
」
呼称の組み合わせ
データシートの中には、各種呼称 (Advance Information, Preliminary, Full Production) の製品の組み合わせで
記載されているものがあります。このようなデータシートでは、必要に応じて、必ずこれらの製品やそれぞ
れの呼称を分かるように記載しています。通常は、先頭ページ, オーダ情報のページ, 電気的特性表と交流
消去およびプログラム表 (表の注釈内) を記載したページで分かります。先頭ページの免責事項で本通知に
ついて言及しています。
Full Production (呼称なし)
製品の生産開始後一定期間が経過し、わずかな変更のみで変更の必要がほぼない状態になると、Preliminary
の呼称はデータシートから削除されます。わずかな変更としては、速度オプション、動作温度範囲、パッ
ケージタイプ、VIO 電圧範囲の追加や削除など、入手可能な部品番号の注文数に影響を及ぼすものが挙げら
れます。変更とは、説明を分かりやすく書き替えたり、誤字や誤った仕様を訂正したりする必要のあるもの
です。Spansion Inc.は、この種の文書に以下の条件を適用しています。
「本書には、弊社製品に関する最新の技術仕様が記載されています。Spansion Inc.は、本製品の量産
体制に入っており、本書の次のバージョンでは大きな変更はない見込みです。ただし、誤字や仕様の
訂正、あるいは提供中の有効な組み合わせに関する変更が生じる可能性はあります。
」
これらのデータシートの呼称に関してご不明な点がございましたら、最寄りの営業所までお問い合わせくだ
さい。
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
CONFIDENTIAL
MB9A140NB シリーズ
32-bit ARM® Cortex®-M3 based Microcontroller
MB9AF141LB/MB/NB, MB9AF142LB/MB/NB,
MB9AF144LB/MB/NB
Data Sheet (Full Production)
 概要
MB9A140NB シリーズは、低消費電力と低コストを求める組込み制御用途向けに設計された、高
集積 32 ビットマイクロコントローラです。
本シリーズは、CPU に ARM Cortex-M3 プロセッサを搭載し、フラッシュメモリおよび SRAM の
オンチップメモリとともに、周辺機能として、各種タイマ, A/D コンバータ, 各種通信インタ
フェース(UART, CSIO, I2C)などにより構成されます。
『FM3 ファミリ ペリフェラルマニュアル』において、このデータシートに記載されている製品
は、TYPE6 製品に分類されます。
(注意事項)
- ARM and Cortex are the registered trademarks of ARM Limited in the EU and other countries.
Publication Number MB9A140NB_DS706-00040
Revision 4.0
Issue Date June 10, 2015
本書には、弊社製品に関する最新の技術仕様が記載されています。Spansion Inc.は、本製品の量産体制に入っており、本書の次のバージョンでは大きな変更はない見込みで
す。ただし、誤字や仕様の訂正、あるいは提供中の有効な組み合わせに関する変更が生じる可能性はあります。
CONFIDENTIAL
D a t a S h e e t
 特長
・32 ビット ARM Cortex-M3 コア
・ プロセッサ版数: r2p1
・ 最大動作周波数: 40 MHz
・ ネスト型ベクタ割込みコントローラ(NVIC) : 1 チャネルの NMI (ノンマスカブル割込み)と
48 チャネルの周辺割込みに対応。16 の割込み優先度レベルを設定できます。
・ 24 ビットシステムタイマ(Sys Tick) : OS タスク管理用のシステムタイマです。
・オンチップメモリ
[フラッシュメモリ]
・デュアルオペレーションフラッシュメモリ
・デュアルオペレーションフラッシュメモリは、上位バンクと下位バンクで構成されており、
書込み/消去動作と読出し動作を同時実行します。
・ メイン領域: 最大 256 K バイト(最大 240 K バイト上位バンク + 16 K バイト下位バンク)
・ ワーク領域: 32 K バイト(下位バンク)
・リードサイクル: 0 ウェイトサイクル
・コード保護用セキュリティ機能
[SRAM]
本シリーズのオンチップ SRAM は、2 つの独立した SRAM (SRAM0, SRAM1) により構成されてい
ます。SRAM0 は、Cortex-M3 コアの I-Code バス, D-Code バスに接続されます。SRAM1 は、Cortex-M3
コアの System バスに接続されます。
・SRAM0: 最大 16 K バイト
・ SRAM1: 最大 16 K バイト
・外部バスインタフェース*
・ SRAM, NOR フラッシュメモリデバイスに対応
・ 最大 8 チップセレクト
・ 8/16 ビットデータ幅
・ 最大 25 ビットのアドレスビット
・ 最大アクセスサイズ:256M バイト
・ アドレス/データマルチプレクスをサポート
・ 外部 RDY 機能をサポート
* : MB9AF141LB, F142LB, F144LB は外部バスインタフェース非対応
2
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・マルチファンクションシリアルインタフェース(最大 8 チャネル)
・ 16 段 × 9 ビット FIFO あり 4 チャネル(ch.4 ~ ch.7), FIFO なし 4 チャネル(ch.0 ~ ch.3)
・ チャネルごとに動作モードを次の中から選択できます。
・ UART
・ CSIO
・ I 2C
[UART]
・ 全二重ダブルバッファ
・ パリティあり/なし選択可能
・ 専用ボーレートジェネレータ内蔵
・ 外部クロックをシリアルクロックとして使用可能
・ ハードウェアフロー・コントロール* : CTS/RTS による送受信自動制御(ch.4 のみ)
・ 豊富なエラー検出機能(パリティエラー, フレーミングエラー, オーバランエラー)
* : MB9AF141LB, F142LB, F144LB はハードウェアフロー・コントロール非対応
[CSIO]
・ 全二重ダブルバッファ
・ 専用ボーレートジェネレータ内蔵
・ オーバランエラー検出機能
2
[I C]
標準モード(最大 100 kbps)/高速モード(最大 400 kbps)に対応
・
・DMA コントローラ(8 チャネル)
DMA コントローラは、CPU とは独立した DMA 専用バスを持ち、CPU と並列動作できます。
・ 8 つを独自に構成かつ動作可能なチャネル
・ ソフトウェア要求または内蔵周辺機能要求による転送開始可能
・ 転送アドレス空間: 32 ビット(4 G バイト)
・ 転送モード: ブロック転送/ バースト転送/ デマンド転送
・ 転送データタイプ: バイト/ ハーフワード/ ワード
・ 転送ブロック数: 1 ~ 16
・ 転送回数: 1 ~ 65536
・AD コンバータ(最大 24 チャネル)
[12 ビット A/D コンバータ]
・ 逐次比較型
・ 2 ユニット搭載
・ 変換時間 : 2.0 μs @ 2.7 V ~ 3.6 V
・ 優先変換可能(2 レベルの優先度)
・ スキャン変換モード
・ 変換データ格納用 FIFO 搭載(スキャン変換用: 16 段, 優先変換用: 4 段)
・ベースタイマ(最大 8 チャネル)
チャネルごとに動作モードを次の中から選択できます。
・ 16 ビット PWM タイマ
・ 16 ビット PPG タイマ
・ 16/32 ビットリロードタイマ
・ 16/32 ビット PWC タイマ
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
3
D a t a S h e e t
・汎用 I/O ポート
本シリーズは、端子が外部バスまたは周辺機能に使用されていない場合、汎用 I/O ポートとして使
用できます。また、どの I/O ポートに周辺機能を割り当てるかを設定できるポートリロケート機能
を搭載しています。
・ 端子ごとにプルアップ制御可能
・ 端子レベルを直接読出し可能
・ ポートリロケート機能
・ 最大 83 本の高速汎用 I/O ポート@100 pin Package
・ 一部のポートは、5 V トレラントに対応
該当する端子については「■端子機能説明」を参照してください。
・デュアルタイマ(32/16 ビットダウンカウンタ)
デュアルタイマは、2 つのプログラム可能な 32/16 ビットダウンカウンタで構成されます。
各タイマチャネルの動作モードを次の中から選択できます。
・ フリーランモード
・ 周期モード(=リロードモード)
・ ワンショットモード
・
・HDMI-CEC/リモコン受信(最大 2 チャネル)
・ HDMI-CEC 送信
・ シグナルフリーを判定してヘッダーブロックの自動送信
・ アービトレーションロストを検出してステータス割込みを発生
・ 1 バイトデータの設定により START, EOM, ACK を自動生成して CEC 送信出力
・ 1 ブロック(1 バイトのデータと EOM, ACK)を送信したときに送信ステータス割込みを発生
・ HDMI-CEC 受信
・ 自動 ACK 応答機能
・ ラインエラー検出機能
・ リモコン受信
・ 4 バイトの受信バッファ
・ リピートコード検出機能
・リアルタイムクロック(RTC : Real Time Clock)
01 年 ~ 99 年までの年/月/日/時/分/秒/曜日のカウントを行います。
・
・
・
・
日時指定(年/月/日/時/分/秒/曜日)での割込み機能, 年/月/日/時/分だけの個別設定も可能
設定時間後/設定時間ごとのタイマ割込み機能
カウントを継続して時刻書換え可能
うるう年の自動カウント
・時計カウンタ
時計カウンタはスリープ, タイマモードからのウェイクアップに使用します。
インターバルタイマ : 最大 64s@サブクロック使用時(32.768 kHz)
・外部割込み制御ユニット
・ 外部割込み入力端子: 最大 16 本
・ ノンマスカブル割込み(NMI)入力端子: 1 本
4
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・ウォッチドッグタイマ(2 チャネル)
ウォッチドッグタイマは、タイムアウト値に達すると割込みまたはリセットを発生します。
本シリーズには、ハードウェアウォッチドッグとソフトウェアウォッチドッグの 2 つの異なる
ウォッチドッグがあります。
ハードウェアウォッチドッグタイマは内蔵低速 CR 発振で動作するため、RTC モード, ストップ
モード, ディープスタンバイ RTC モード, ディープスタンバイストップモード以外のすべての低
消費電力モードで動作します。
・CRC (Cyclic Redundancy Check)アクセラレータ
CRC アクセラレータは、ソフト処理負荷の高い CRC 計算を行い、受信データおよびストレージの
整合性確認処理負荷の軽減を実現します。
CCITT CRC16 と IEEE-802.3 CRC32 をサポートします。
・ CCITT CRC16 Generator Polynomial: 0x1021
・ IEEE-802.3 CRC32 Generator Polynomial: 0x04C11DB7
・クロック/リセット
[クロック]
5 種類のクロックソース(2 種類の外部発振, 2 種類の内蔵 CR 発振, メイン PLL)から選択できます。
・ メインクロック:
・ サブクロック:
・ 内蔵高速 CR クロック:
・ 内蔵低速 CR クロック:
・ メイン PLL クロック
4 MHz ~ 48 MHz
32.768 kHz
4 MHz
100 kHz
[リセット]
・ INITX 端子からのリセット要求
・ 電源投入リセット
・ ソフトウェアリセット
・ ウォッチドッグタイマリセット
・ 低電圧検出リセット
・ クロックスーパバイザリセット
・クロック監視機能(CSV : Clock Super Visor)
内蔵 CR 発振による生成クロックを用いて外部クロックの異常を監視します。
・ 外部クロック異常(クロック停止)が検出されると、リセットがアサートされます。
・ 外部周波数異常が検出されると、割込みまたはリセットがアサートされます。
・低電圧検出機能(LVD : Low-Voltage Detect)
本シリーズは、2 段階で VCC 端子の電圧を監視します。設定した電圧より VCC 端子の電圧が下
がった場合、低電圧検出機能により割込みまたはリセットが発生します。
・ LVD1: 割込みによりエラーを報告
・ LVD2: オートリセット動作
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
5
D a t a S h e e t
・低消費電力モード
6 種類の低消費電力モードに対応します。
・スリープ
・タイマ
・RTC
・ストップ
・ディープスタンバイ RTC(RAM 保持あり・なし選択可能)
・ディープスタンバイストップ(RAM 保持あり・なし選択可能)
・デバッグ
・ シリアル・ワイヤ JTAG デバッグ・ポート (SWJ-DP)
・ エンベデッド・トレース・マクロセル(ETM)*
* : MB9AF141LB/MB, F142LB/MB, F144LB/MB は SWJ-DP のみ対応
・ユニーク ID
41 ビットのデバイス固有の値を設定済み
・電源
ワイドレンジ電圧対応:
6
CONFIDENTIAL
VCC = 1.65 V ~ 3.6 V
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 品種構成
・メモリサイズ
品種名
オンチップ
フラッシュ
メモリ
オンチップ
SRAM
MB9AF141LB/MB/NB
MB9AF142LB/MB/NB
MB9AF144LB/MB/NB
メイン領域
64 K バイト
128 K バイト
256 K バイト
ワーク領域
32 K バイト
32 K バイト
32 K バイト
SRAM0
SRAM1
計
8 K バイト
8 K バイト
16 K バイト
8 K バイト
8 K バイト
16 K バイト
16 K バイト
16 K バイト
32 K バイト
・ファンクション
品種名
端子数
MB9AF141LB
MB9AF142LB
MB9AF144LB
64
CPU
周波数
電源電圧範囲
DMAC
外部バスインタフェース
マルチファンクションシリアル
(UART/CSIO/I2C)
ベースタイマ
(PWC/リロードタイマ/PWM/
PPG)
デュアルタイマ
HDMI-CEC/リモコン受信
リアルタイムクロック
時計カウンタ
CRC アクセラレータ
ウォッチドッグタイマ
外部割込み
I/O ポート
12 ビット A/D コンバータ
クロック異常検出機能(CSV)
低電圧検出機能(LVD)
高速
内蔵 CR
低速
デバッグ機能
ユニーク ID
-
MB9AF141MB
MB9AF142MB
MB9AF144MB
MB9AF141NB
MB9AF142NB
MB9AF144NB
80/96
100/112
Cortex-M3
40 MHz
1.65 V ~ 3.6 V
8ch.
Addr: 21-bit (最大)
Addr: 25-bit (最大)
R/Wdata: 8-bit (最大) R/Wdata: 8-/16-bit (最大)
CS:4 (最大)
CS:8 (最大)
SRAM,
SRAM,
NOR フラッシュメモリ NOR フラッシュメモリ
8ch. (最大)
FIFO (16 段 × 9 ビット)あり:ch.4 ~ ch.7
FIFO なし: ch.0 ~ ch.3
8ch. (最大)
1 unit
2ch. (最大)
1 unit
1 unit
Yes
1ch. (SW) + 1ch. (HW)
8 pin (最大) +
11 pin (最大) +
NMI × 1
NMI × 1
51 pin (最大)
66 pin (最大)
12ch. (2 unit)
17ch. (2 unit)
Yes
2ch.
4 MHz (±2%)
100 kHz (標準)
SWJ-DP
Yes
16 pin (最大) +
NMI × 1
83 pin (最大)
24ch. (2 unit)
SWJ-DP/ETM
(注意事項) 各製品に搭載される周辺機能の信号は、パッケージの端子数制限により、すべて割り当て
ることはできません。ご使用される機能に応じて、I/O ポートのポートリロケート機能を
用いて、端子割当てを行う必要があります。
内蔵 CR のクロック周波数精度については、
『電気的特性 4.交流規格 (3)内蔵 CR 発振
規格』を参照してください。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
7
D a t a S h e e t
 パッケージと品種対応
MB9AF141MB
MB9AF142MB
MB9AF144MB
MB9AF141NB
MB9AF142NB
MB9AF144NB
LQFP: FPT-64P-M38 (0.5mm pitch)
-
-
LQFP: FPT-64P-M39 (0.65mm pitch)
-
-
QFN: LCC-64P-M24 (0.5mm pitch)
-
-
品種名
パッケージ
MB9AF141LB
MB9AF142LB
MB9AF144LB
LQFP: FPT-80P-M37 (0.5mm pitch)
-
-
LQFP: FPT-80P-M40 (0.65mm pitch)
-
-
BGA: BGA-96P-M07 (0.5mm pitch)
LQFP: FPT-100P-M23 (0.5mm pitch)
QFP: FPT-100P-M36 (0.65mm pitch)
BGA: BGA-112P-M04 (0.8mm pitch)
-
-
: 対応
(注意事項)各パッケージの詳細は「パッケージ・外形寸法図」を参照してください。
8
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 端子配列図
・FPT-100P-M23
VSS
P81
P80
VCC
P60/SIN5_0/TIOA2_2/INT15_1/WKUP3/CEC1/MRDY_1
P61/SOT5_0/TIOB2_2
P62/SCK5_0/ADTG_3/MOEX_1
P63/INT03_0/MWEX_1
P0F/NMIX/CROUT_1/RTCCO_0/SUBOUT_0/WKUP0
P0E/CTS4_0/TIOB3_2/MDQM1_1
P0D/RTS4_0/TIOA3_2/MDQM0_1
P0C/SCK4_0/TIOA6_1/MALE_1
P0B/SOT4_0/TIOB6_1/MCSX0_1
P0A/SIN4_0/INT00_2/MCSX1_1
P09/TRACECLK/TIOB0_2/RTS4_2/MCSX2_1
P08/AN23/TRACED3/TIOA0_2/CTS4_2/MCSX3_1
P07/AN22/TRACED2/ADTG_0/SCK4_2/MCLKOUT_1
P06/AN21/TRACED1/TIOB5_2/SOT4_2/INT01_1/MCSX4_1
P05/AN20/TRACED0/TIOA5_2/SIN4_2/INT00_1/MCSX5_1
P04/TDO/SWO
P03/TMS/SWDIO
P02/TDI/MCSX6_1
P01/TCK/SWCLK
P00/TRSTX/MCSX7_1
VCC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
(TOP VIEW)
VCC
1
75
VSS
P50/INT00_0/SIN3_1/MADATA00_1
2
74
P20/AN19/INT05_0/CROUT_0/MAD24_1
P51/INT01_0/SOT3_1/MADATA01_1
3
73
P21/AN18/SIN0_0/INT06_1/WKUP2
P52/INT02_0/SCK3_1/MADATA02_1
4
72
P22/AN17/SOT0_0/TIOB7_1
P53/SIN6_0/TIOA1_2/INT07_2/MADATA03_1
5
71
P23/AN16/SCK0_0/TIOA7_1
P54/SOT6_0/TIOB1_2/MADATA04_1
6
70
P1F/AN15/ADTG_5/MAD23_1
P55/SCK6_0/ADTG_1/MADATA05_1
7
69
P1E/AN14/RTS4_1/MAD22_1
P56/INT08_2/MADATA06_1
8
68
P1D/AN13/CTS4_1/MAD21_1
P30/TIOB0_1/INT03_2/MADATA07_1
9
67
P1C/AN12/SCK4_1/MAD20_1
P31/TIOB1_1/SCK6_1/INT04_2/MADATA08_1
10
66
P1B/AN11/SOT4_1/MAD19_1
P32/TIOB2_1/SOT6_1/INT05_2/MADATA09_1
11
65
P1A/AN10/SIN4_1/INT05_1/MAD18_1
P33/INT04_0/TIOB3_1/SIN6_1/ADTG_6/MADATA10_1
12
64
P19/AN09/SCK2_2/MAD17_1
P34/TIOB4_1/MADATA11_1
13
63
P18/AN08/SOT2_2/MAD16_1
P35/TIOB5_1/INT08_1/MADATA12_1
14
62
AVSS
P36/SIN5_2/INT09_1/MADATA13_1
15
61
AVRH
P37/SOT5_2/INT10_1/MADATA14_1
16
60
AVCC
P38/SCK5_2/INT11_1/MADATA15_1
17
59
P17/AN07/SIN2_2/INT04_1/MAD15_1
P39/ADTG_2
18
58
P16/AN06/SCK0_1/MAD14_1
P3A/TIOA0_1/RTCCO_2/SUBOUT_2
19
57
P15/AN05/SOT0_1/MAD13_1
P3B/TIOA1_1
20
56
P14/AN04/SIN0_1/INT03_1/MAD12_1
P3C/TIOA2_1
21
55
P13/AN03/SCK1_1/RTCCO_1/SUBOUT_1/MAD11_1
P3D/TIOA3_1
22
54
P12/AN02/SOT1_1/MAD10_1
P3E/TIOA4_1
23
53
P11/AN01/SIN1_1/INT02_1/WKUP1/MAD09_1
P3F/TIOA5_1
24
52
P10/AN00
VSS
25
51
VCC
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
VCC
P40/TIOA0_0/INT12_1
P41/TIOA1_0/INT13_1
P42/TIOA2_0
P43/TIOA3_0/ADTG_7
P44/TIOA4_0/MAD00_1
P45/TIOA5_0/MAD01_1
C
VSS
VCC
P46/X0A
P47/X1A
INITX
P48/INT14_1/SIN3_2/MAD02_1
P49/TIOB0_0/SOT3_2/MAD03_1
P4A/TIOB1_0/SCK3_2/MAD04_1
P4B/TIOB2_0/MAD05_1
P4C/TIOB3_0/SCK7_1/CEC0/MAD06_1
P4D/TIOB4_0/SOT7_1/MAD07_1
P4E/TIOB5_0/INT06_2/SIN7_1/MAD08_1
PE0/MD1
MD0
PE2/X0
PE3/X1
VSS
LQFP - 100
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)によって利用する端子名を選択してください。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
9
D a t a S h e e t
・FPT-100P-M36
P50/INT00_0/SIN3_1/MADATA00_1
VCC
VSS
P81
P80
VCC
P60/SIN5_0/TIOA2_2/INT15_1/WKUP3/CEC1/MRDY_1
P61/SOT5_0/TIOB2_2
P62/SCK5_0/ADTG_3/MOEX_1
P63/INT03_0/MWEX_1
P0F/NMIX/CROUT_1/RTCCO_0/SUBOUT_0/WKUP0
P0E/CTS4_0/TIOB3_2/MDQM1_1
P0D/RTS4_0/TIOA3_2/MDQM0_1
P0C/SCK4_0/TIOA6_1/MALE_1
P0B/SOT4_0/TIOB6_1/MCSX0_1
P0A/SIN4_0/INT00_2/MCSX1_1
P09/TRACECLK/TIOB0_2/RTS4_2/MCSX2_1
P08/AN23/TRACED3/TIOA0_2/CTS4_2/MCSX3_1
P07/AN22/TRACED2/ADTG_0/SCK4_2/MCLKOUT_1
P06/AN21/TRACED1/TIOB5_2/SOT4_2/INT01_1/MCSX4_1
P05/AN20/TRACED0/TIOA5_2/SIN4_2/INT00_1/MCSX5_1
P04/TDO/SWO
P03/TMS/SWDIO
P02/TDI/MCSX6_1
P01/TCK/SWCLK
P00/TRSTX/MCSX7_1
VCC
VSS
P20/AN19/INT05_0/CROUT_0/MAD24_1
P21/AN18/SIN0_0/INT06_1/WKUP2
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
(TOP VIEW)
P51/INT01_0/SOT3_1/MADATA01_1
81
50
P22/AN17/SOT0_0/TIOB7_1
P52/INT02_0/SCK3_1/MADATA02_1
82
49
P23/AN16/SCK0_0/TIOA7_1
P53/SIN6_0/TIOA1_2/INT07_2/MADATA03_1
83
48
P1F/AN15/ADTG_5/MAD23_1
P54/SOT6_0/TIOB1_2/MADATA04_1
84
47
P1E/AN14/RTS4_1/MAD22_1
P55/SCK6_0/ADTG_1/MADATA05_1
85
46
P1D/AN13/CTS4_1/MAD21_1
P56/INT08_2/MADATA06_1
86
45
P1C/AN12/SCK4_1/MAD20_1
P30/TIOB0_1/INT03_2/MADATA07_1
87
44
P1B/AN11/SOT4_1/MAD19_1
P31/TIOB1_1/SCK6_1/INT04_2/MADATA08_1
88
43
P1A/AN10/SIN4_1/INT05_1/MAD18_1
42
P19/AN09/SCK2_2/MAD17_1
41
P18/AN08/SOT2_2/MAD16_1
P32/TIOB2_1/SOT6_1/INT05_2/MADATA09_1
89
P33/INT04_0/TIOB3_1/SIN6_1/ADTG_6/MADATA10_1
90
P34/TIOB4_1/MADATA11_1
91
40
AVSS
P35/TIOB5_1/INT08_1/MADATA12_1
92
39
AVRH
P36/SIN5_2/INT09_1/MADATA13_1
93
38
AVCC
P37/SOT5_2/INT10_1/MADATA14_1
94
37
P17/AN07/SIN2_2/INT04_1/MAD15_1
P38/SCK5_2/INT11_1/MADATA15_1
95
36
P16/AN06/SCK0_1/MAD14_1
QFP - 100
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
P46/X0A
P47/X1A
INITX
P48/INT14_1/SIN3_2/MAD02_1
P49/TIOB0_0/SOT3_2/MAD03_1
P4A/TIOB1_0/SCK3_2/MAD04_1
P4B/TIOB2_0/MAD05_1
P4C/TIOB3_0/SCK7_1/CEC0/MAD06_1
P4D/TIOB4_0/SOT7_1/MAD07_1
P4E/TIOB5_0/INT06_2/SIN7_1/MAD08_1
PE0/MD1
MD0
PE2/X0
PE3/X1
VSS
30
13
29
12
VSS
VCC
VCC
11
C
P10/AN00
9
10
P45/TIOA5_0/MAD01_1
8
P43/TIOA3_0/ADTG_7
7
P42/TIOA2_0
P44/TIOA4_0/MAD00_1
6
P11/AN01/SIN1_1/INT02_1/WKUP1/MAD09_1
5
P12/AN02/SOT1_1/MAD10_1
31
P41/TIOA1_0/INT13_1
32
100
P40/TIOA0_0/INT12_1
99
P3D/TIOA3_1
4
P13/AN03/SCK1_1/RTCCO_1/SUBOUT_1/MAD11_1
P3C/TIOA2_1
VCC
33
3
98
2
P14/AN04/SIN0_1/INT03_1/MAD12_1
P3B/TIOA1_1
1
P15/AN05/SOT0_1/MAD13_1
34
VSS
35
97
P3F/TIOA5_1
96
P3E/TIOA4_1
P39/ADTG_2
P3A/TIOA0_1/RTCCO_2/SUBOUT_2
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)によって利用する端子名を選択してください。
10
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・FPT-80P-M37/M40
VSS
P81
P80
VCC
P60/SIN5_0/TIOA2_2/INT15_1/WKUP3/CEC1/MRDY_1
P61/SOT5_0/TIOB2_2
P62/SCK5_0/ADTG_3/MOEX_1
P63/INT03_0/MWEX_1
P0F/NMIX/CROUT_1/RTCCO_0/SUBOUT_0/WKUP0
P0E/CTS4_0/TIOB3_2/MDQM1_1
P0D/RTS4_0/TIOA3_2/MDQM0_1
P0C/SCK4_0/TIOA6_1/MALE_1
P0B/SOT4_0/TIOB6_1/MCSX0_1
P0A/SIN4_0/INT00_2/MCSX1_1
P07/AN22/ADTG_0/MCLKOUT_1
P04/TDO/SWO
P03/TMS/SWDIO
P02/TDI/MCSX6_1
P01/TCK/SWCLK
P00/TRSTX/MCSX7_1
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
(TOP VIEW)
VCC
1
60
P20/AN19/INT05_0/CROUT_0/MAD24_1
P50/INT00_0/SIN3_1/MADATA00_1
2
59
P21/AN18/SIN0_0/INT06_1/WKUP2
P51/INT01_0/SOT3_1/MADATA01_1
3
58
P22/AN17/SOT0_0/TIOB7_1
P52/INT02_0/SCK3_1/MADATA02_1
4
57
P23/AN16/SCK0_0/TIOA7_1
P53/SIN6_0/TIOA1_2/INT07_2/MADATA03_1
5
56
P1B/AN11/SOT4_1/MAD19_1
P54/SOT6_0/TIOB1_2/MADATA04_1
6
55
P1A/AN10/SIN4_1/INT05_1/MAD18_1
P55/SCK6_0/ADTG_1/MADATA05_1
7
54
P19/AN09/SCK2_2/MAD17_1
P56/INT08_2/MADATA06_1
8
53
P18/AN08/SOT2_2/MAD16_1
P30/TIOB0_1/INT03_2/MADATA07_1
9
52
AVSS
P31/TIOB1_1/SCK6_1/INT04_2/MADATA08_1
10
51
AVRH
P32/TIOB2_1/SOT6_1/INT05_2/MADATA09_1
11
50
AVCC
P33/INT04_0/TIOB3_1/SIN6_1/ADTG_6/MADATA10_1
12
49
P17/AN07/SIN2_2/INT04_1/MAD15_1
P39/ADTG_2
13
48
P16/AN06/SCK0_1/MAD14_1
P3A/TIOA0_1/RTCCO_2/SUBOUT_2
14
47
P15/AN05/SOT0_1/MAD13_1
P3B/TIOA1_1
15
46
P14/AN04/SIN0_1/INT03_1/MAD12_1
P3C/TIOA2_1
16
45
P13/AN03/SCK1_1/RTCCO_1/SUBOUT_1/MAD11_1
P3D/TIOA3_1
17
44
P12/AN02/SOT1_1/MAD10_1
P3E/TIOA4_1
18
43
P11/AN01/SIN1_1/INT02_1/WKUP1/MAD09_1
P3F/TIOA5_1
19
42
P10/AN00
VSS
20
41
VCC
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
P44/TIOA4_0/MAD00_1
P45/TIOA5_0/MAD01_1
C
VSS
VCC
P46/X0A
P47/X1A
INITX
P48/INT14_1/SIN3_2/MAD02_1
P49/TIOB0_0/SOT3_2/MAD03_1
P4A/TIOB1_0/SCK3_2/MAD04_1
P4B/TIOB2_0/MAD05_1
P4C/TIOB3_0/SCK7_1/CEC0/MAD06_1
P4D/TIOB4_0/SOT7_1/MAD07_1
P4E/TIOB5_0/INT06_2/SIN7_1/MAD08_1
PE0/MD1
MD0
PE2/X0
PE3/X1
VSS
LQFP - 80
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)によって利用する端子名を選択してください。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
11
D a t a S h e e t
・FPT-64P- M38/M39
VSS
P81
P80
VCC
P60/SIN5_0/TIOA2_2/INT15_1/WKUP3/CEC1
P61/SOT5_0/TIOB2_2
P62/SCK5_0/ADTG_3
P0F/NMIX/CROUT_1/RTCCO_0/SUBOUT_0/WKUP0
P0C/SCK4_0/TIOA6_1
P0B/SOT4_0/TIOB6_1
P0A/SIN4_0/INT00_2
P04/TDO/SWO
P03/TMS/SWDIO
P02/TDI
P01/TCK/SWCLK
P00/TRSTX
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
(TOP VIEW)
VCC
1
48
P21/AN18/SIN0_0/INT06_1/WKUP2
P50/INT00_0/SIN3_1
2
47
P22/AN17/SOT0_0/TIOB7_1
P51/INT01_0/SOT3_1
3
46
P23/AN16/SCK0_0/TIOA7_1
P52/INT02_0/SCK3_1
4
45
P19/AN09/SCK2_2
P30/TIOB0_1/INT03_2
5
44
P18/AN08/SOT2_2
P31/TIOB1_1/SCK6_1/INT04_2
6
43
AVSS
P32/TIOB2_1/SOT6_1/INT05_2
7
42
AVRH
P33/INT04_0/TIOB3_1/SIN6_1/ADTG_6
8
41
AVCC
P39/ADTG_2
9
40
P17/AN07/SIN2_2/INT04_1
P3A/TIOA0_1/RTCCO_2/SUBOUT_2
10
39
P15/AN05
P3B/TIOA1_1
11
38
P14/AN04/INT03_1
P3C/TIOA2_1
12
37
P13/AN03/SCK1_1/RTCCO_1/SUBOUT_1
P3D/TIOA3_1
13
36
P12/AN02/SOT1_1
P3E/TIOA4_1
14
35
P11/AN01/SIN1_1/INT02_1/WKUP1
P3F/TIOA5_1
15
34
P10/AN00
VSS
16
33
VCC
19
20
21
22
23
24
25
26
27
28
29
30
31
P46/X0A
P47/X1A
INITX
P49/TIOB0_0
P4A/TIOB1_0
P4B/TIOB2_0
P4C/TIOB3_0/SCK7_1/CEC0
P4D/TIOB4_0/SOT7_1
P4E/TIOB5_0/INT06_2/SIN7_1
PE0/MD1
MD0
PE2/X0
PE3/X1
32
18
VSS
17
C
VCC
LQFP - 64
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)によって利用する端子名を選択してください。
12
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・LCC-64P- M24
VSS
P81
P80
VCC
P60/SIN5_0/TIOA2_2/INT15_1/WKUP3/CEC1
P61/SOT5_0/TIOB2_2
P62/SCK5_0/ADTG_3
P0F/NMIX/CROUT_1/RTCCO_0/SUBOUT_0/WKUP0
P0C/SCK4_0/TIOA6_1
P0B/SOT4_0/TIOB6_1
P0A/SIN4_0/INT00_2
P04/TDO/SWO
P03/TMS/SWDIO
P02/TDI
P01/TCK/SWCLK
P00/TRSTX
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
(TOP VIEW)
VCC
1
48
P21/AN18/SIN0_0/INT06_1/WKUP2
P50/INT00_0/SIN3_1
2
47
P22/AN17/SOT0_0/TIOB7_1
P51/INT01_0/SOT3_1
3
46
P23/AN16/SCK0_0/TIOA7_1
P52/INT02_0/SCK3_1
4
45
P19/AN09/SCK2_2
P30/TIOB0_1/INT03_2
5
44
P18/AN08/SOT2_2
P31/TIOB1_1/SCK6_1/INT04_2
6
43
AVSS
P32/TIOB2_1/SOT6_1/INT05_2
7
42
AVRH
P33/INT04_0/TIOB3_1/SIN6_1/ADTG_6
8
41
AVCC
P39/ADTG_2
9
40
P17/AN07/SIN2_2/INT04_1
P3A/TIOA0_1/RTCCO_2/SUBOUT_2
10
39
P15/AN05
P3B/TIOA1_1
11
38
P14/AN04/INT03_1
P3C/TIOA2_1
12
37
P13/AN03/SCK1_1/RTCCO_1/SUBOUT_1
P3D/TIOA3_1
13
36
P12/AN02/SOT1_1
P3E/TIOA4_1
14
35
P11/AN01/SIN1_1/INT02_1/WKUP1
P3F/TIOA5_1
15
34
P10/AN00
VSS
16
33
VCC
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
C
VCC
P46/X0A
P47/X1A
INITX
P49/TIOB0_0
P4A/TIOB1_0
P4B/TIOB2_0
P4C/TIOB3_0/SCK7_1/CEC0
P4D/TIOB4_0/SOT7_1
P4E/TIOB5_0/INT06_2/SIN7_1
PE0/MD1
MD0
PE2/X0
PE3/X1
VSS
QFN - 64
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)によって利用する端子名を選択してください。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
13
D a t a S h e e t
・BGA-112P-M04
(TOP VIEW)
1
2
3
4
5
6
7
8
9
10
11
A
VSS
P81
P80
VCC
P0E
P0B
AN22
TMS/
SWDIO
TRSTX
VCC
VSS
B
VCC
VSS
P52
P61
P0F
P0C
AN23
TDO/
SWO
TCK/
SWCLK
VSS
TDI
C
P50
P51
VSS
P60
P62
P0D
P09
AN20
VSS
AN19
AN18
D
P53
P54
P55
VSS
P56
P63
P0A
VSS
AN21
AN16
AN15
E
P30
P31
P32
P33
Index
AN17
AN14
AN12
AN11
F
P34
P35
P36
P39
AN13
AN10
AN09
AVRH
G
P37
P38
P3A
P3D
AN08
AN07
AN06
AVSS
H
P3B
P3C
P3E
VSS
P44
P4C
AN05
VSS
AN04
AN03
AVCC
J
VCC
P3F
VSS
P40
P43
P49
P4D
AN02
VSS
AN01
AN00
K
VCC
VSS
X1A
INITX
P42
P48
P4B
P4E
MD1
VSS
VCC
L
VSS
C
X0A
VSS
P41
P45
P4A
MD0
X0
X1
VSS
PFBGA - 112
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)によって利用する端子名を選択してください。
14
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・BGA-96P-M07
(TOP VIEW)
1
2
3
4
5
6
7
8
9
10
11
A
VSS
P81
P80
VCC
VSS
P0F
VSS
AN22
TMS/
SWDIO
TRSTX
VSS
B
VCC
VSS
P52
P61
P63
P0D
P0C
TDO/
SWO
TCK/
SWCLK
VSS
TDI
C
P50
P51
VSS
P60
P62
P0E
P0B
P0A
VSS
AN19
AN18
D
P53
P54
P55
Index
AN17
AN16
VSS
E
P56
P30
P31
AN11
AN10
AN09
F
VSS
VSS
VSS
AN08
AN07
AVRH
G
P32
P33
P39
AN06
AN05
AVSS
H
P3A
P3B
P3C
AN04
AN03
AVCC
J
P3D
P3E
VSS
P3F
P48
P4A
P4D
AN02
VSS
AN01
AN00
K
VCC
VSS
X1A
INITX
P45
P49
P4C
P4E
MD1
VSS
VCC
L
VSS
C
X0A
VSS
P44
VSS
P4B
MD0
X0
X1
VSS
PFBGA - 96
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)によって利用する端子名を選択してください。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
15
D a t a S h e e t
 端子機能一覧
・端子番号別
XXX_1, XXX_2 のように、「_(アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)によって利用する端子名を選択してください。
端子番号
LQFP-64
LQFP-100 QFP-100 BGA-112 LQFP-80 BGA-96
QFN-64
1
79
B1
1
B1
1
2
80
C1
2
C1
2
-
3
81
C2
3
C2
3
-
4
82
B3
4
B3
4
-
5
83
D1
5
D1
-
6
84
D2
6
D2
-
7
85
D3
7
D3
-
8
86
D5
8
E1
-
9
87
E1
9
E2
5
-
16
CONFIDENTIAL
端子名
VCC
P50
INT00_0
SIN3_1
MADATA00_1
P51
INT01_0
SOT3_1
(SDA3_1)
MADATA01_1
P52
INT02_0
SCK3_1
(SCL3_1)
MADATA02_1
P53
SIN6_0
TIOA1_2
INT07_2
MADATA03_1
P54
SOT6_0
(SDA6_0)
TIOB1_2
MADATA04_1
P55
SCK6_0
(SCL6_0)
ADTG_1
MADATA05_1
P56
INT08_2
MADATA06_1
P30
TIOB0_1
INT03_2
MADATA07_1
入出力 端子状態
回路形式
形式
-
E
L
E
L
E
L
E
L
E
K
E
K
E
L
E
L
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
LQFP-64
LQFP-100 QFP-100 BGA-112 LQFP-80 BGA-96
QFN-64
10
88
E2
10
E3
6
-
11
89
E3
11
G1
7
-
12
90
E4
12
G2
8
13
91
F1
-
-
-
14
92
F2
-
-
-
15
93
F3
-
-
-
-
-
-
-
F1
F2
F3
-
16
94
G1
-
-
-
17
95
G2
-
-
-
18
96
F4
13
G3
9
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
端子名
P31
TIOB1_1
SCK6_1
(SCL6_1)
INT04_2
MADATA08_1
P32
TIOB2_1
SOT6_1
(SDA6_1)
INT05_2
MADATA09_1
P33
INT04_0
TIOB3_1
SIN6_1
ADTG_6
MADATA10_1
P34
TIOB4_1
MADATA11_1
P35
TIOB5_1
INT08_1
MADATA12_1
P36
SIN5_2
INT09_1
MADATA13_1
VSS
VSS
VSS
P37
SOT5_2
(SDA5_2)
INT10_1
MADATA14_1
P38
SCK5_2
(SCL5_2)
INT11_1
MADATA15_1
P39
ADTG_2
入出力 端子状態
回路形式
形式
E
L
E
L
E
L
E
K
E
L
E
L
-
E
L
E
L
E
K
17
D a t a S h e e t
端子番号
LQFP-64
LQFP-100 QFP-100 BGA-112 LQFP-80 BGA-96
QFN-64
19
97
G3
14
H1
10
20
98
H1
15
H2
11
21
99
H2
16
H3
12
22
100
G4
17
J1
13
B2
-
B2
-
23
1
H3
18
J2
14
24
2
J2
19
J4
15
25
26
3
4
L1
J1
20
-
L1
-
16
-
27
5
J4
-
-
-
28
6
L5
-
-
-
29
7
K5
-
-
-
30
8
J5
-
-
-
31
9
H5
21
L5
-
32
10
L6
22
K5
-
33
34
35
11
12
13
K2
J3
H4
L2
L4
K1
23
24
25
K2
J3
L6
L2
L4
K1
17
18
36
14
L3
26
L3
19
37
15
K3
27
K3
20
38
16
K4
28
K4
21
18
CONFIDENTIAL
端子名
P3A
TIOA0_1
RTCCO_2
SUBOUT_2
P3B
TIOA1_1
P3C
TIOA2_1
P3D
TIOA3_1
VSS
P3E
TIOA4_1
P3F
TIOA5_1
VSS
VCC
P40
TIOA0_0
INT12_1
P41
TIOA1_0
INT13_1
P42
TIOA2_0
P43
TIOA3_0
ADTG_7
P44
TIOA4_0
MAD00_1
P45
TIOA5_0
MAD01_1
VSS
VSS
VSS
VSS
C
VSS
VCC
P46
X0A
P47
X1A
INITX
入出力 端子状態
回路形式
形式
E
K
E
K
E
K
E
K
-
E
K
E
K
-
E
L
E
L
E
K
E
K
E
K
E
K
-
D
F
D
G
B
C
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
LQFP-64
LQFP-100 QFP-100 BGA-112 LQFP-80 BGA-96
QFN-64
39
17
K6
29
J5
-
22
40
18
J6
30
K6
-
23
41
19
L7
31
J6
-
42
20
K7
32
L7
24
-
43
21
H6
33
K7
25
-
44
22
J7
34
J7
26
-
45
23
K8
35
K8
27
46
24
K9
36
K9
28
47
25
L8
37
L8
29
48
26
L9
38
L9
30
49
27
L10
39
L10
31
50
51
28
29
L11
K11
40
41
L11
K11
32
33
52
30
J11
42
J11
34
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
端子名
P48
INT14_1
SIN3_2
MAD02_1
P49
TIOB0_0
SOT3_2
(SDA3_2)
MAD03_1
P4A
TIOB1_0
SCK3_2
(SCL3_2)
MAD04_1
P4B
TIOB2_0
MAD05_1
P4C
TIOB3_0
SCK7_1
(SCL7_1)
CEC0
MAD06_1
P4D
TIOB4_0
SOT7_1
(SDA7_1)
MAD07_1
P4E
TIOB5_0
INT06_2
SIN7_1
MAD08_1
MD1
PE0
MD0
X0
PE2
X1
PE3
VSS
VCC
P10
AN00
入出力 端子状態
回路形式
形式
E
L
E
K
E
K
E
K
I
S
I
K
I
L
C
E
G
D
A
A
A
B
-
F
M
19
D a t a S h e e t
端子番号
LQFP-64
LQFP-100 QFP-100 BGA-112 LQFP-80 BGA-96
QFN-64
53
31
J10
43
J10
35
-
54
32
J8
44
J8
-
-
K10
J9
-
K10
J9
55
33
H10
45
H10
36
-
37
38
56
34
H9
46
H9
39
57
35
H7
47
G10
-
58
36
G10
48
G9
59
37
G9
49
F10
60
61
62
20
CONFIDENTIAL
38
39
40
H11
F11
G11
50
51
52
H11
F11
G11
-
40
41
42
43
端子名
P11
AN01
SIN1_1
INT02_1
WKUP1
MAD09_1
P12
AN02
SOT1_1
(SDA1_1)
MAD10_1
VSS
VSS
P13
AN03
SCK1_1
(SCL1_1)
RTCCO_1
SUBOUT_1
MAD11_1
P14
AN04
INT03_1
SIN0_1
MAD12_1
P15
AN05
SOT0_1
(SDA0_1)
MAD13_1
P16
AN06
SCK0_1
(SCL0_1)
MAD14_1
P17
AN07
SIN2_2
INT04_1
MAD15_1
AVCC
AVRH
AVSS
入出力 端子状態
回路形式
形式
F
R
F
M
-
F
M
F
N
F
M
F
M
F
N
-
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
LQFP-64
LQFP-100 QFP-100 BGA-112 LQFP-80 BGA-96
QFN-64
63
41
G8
53
F9
44
-
45
64
42
F10
54
E11
-
-
H8
-
-
-
65
43
F9
55
E10
-
66
44
E11
56
E9
-
67
45
E10
-
-
-
68
46
F8
-
-
-
69
47
E9
-
-
-
70
48
D11
-
-
-
-
-
B10
C9
-
-
B10
C9
D11
-
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
端子名
P18
AN08
SOT2_2
(SDA2_2)
MAD16_1
P19
AN09
SCK2_2
(SCL2_2)
MAD17_1
VSS
P1A
AN10
SIN4_1
INT05_1
MAD18_1
P1B
AN11
SOT4_1
(SDA4_1)
MAD19_1
P1C
AN12
SCK4_1
(SCL4_1)
MAD20_1
P1D
AN13
CTS4_1
MAD21_1
P1E
AN14
RTS4_1
MAD22_1
P1F
AN15
ADTG_5
MAD23_1
VSS
VSS
VSS
入出力 端子状態
回路形式
形式
F
M
F
M
-
F
N
F
M
F
M
F
M
F
M
F
M
-
21
D a t a S h e e t
端子番号
LQFP-64
LQFP-100 QFP-100 BGA-112 LQFP-80 BGA-96
QFN-64
71
49
D10
57
D10
46
72
50
E8
58
D9
47
73
51
C11
59
C11
48
74
52
C10
60
C10
-
75
76
53
54
A11
A10
-
A11
-
-
77
55
A9
61
A10
49
-
78
56
B9
62
B9
79
57
B11
63
B11
50
51
-
80
58
A8
64
A9
52
81
59
B8
65
B8
53
82
60
C8
-
-
-
-
-
D8
-
-
-
22
CONFIDENTIAL
端子名
P23
AN16
SCK0_0
(SCL0_0)
TIOA7_1
P22
AN17
SOT0_0
(SDA0_0)
TIOB7_1
P21
AN18
SIN0_0
INT06_1
WKUP2
P20
AN19
INT05_0
CROUT_0
MAD24_1
VSS
VCC
P00
TRSTX
MCSX7_1
P01
TCK
SWCLK
P02
TDI
MCSX6_1
P03
TMS
SWDIO
P04
TDO
SWO
P05
AN20
TRACED0
TIOA5_2
SIN4_2
INT00_1
MCSX5_1
VSS
入出力 端子状態
回路形式
形式
F
M
F
M
F
R
F
N
E
J
E
J
E
J
E
J
E
J
F
Q
-
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
LQFP-64
LQFP-100 QFP-100 BGA-112 LQFP-80 BGA-96
QFN-64
83
84
61
62
D9
-
-
66
A8
A7
-
-
-
-
-
-
-
A7
-
85
63
B7
-
-
-
86
64
C7
-
-
-
87
65
D7
67
C8
54
-
88
66
A6
68
C7
55
-
89
67
B6
69
B7
-
-
D4
C3
-
C3
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
56
-
端子名
P06
AN21
TRACED1
TIOB5_2
SOT4_2
(SDA4_2)
INT01_1
MCSX4_1
P07
AN22
ADTG_0
MCLKOUT_1
TRACED2
SCK4_2
(SCL4_2)
VSS
P08
AN23
TRACED3
TIOA0_2
CTS4_2
MCSX3_1
P09
TRACECLK
TIOB0_2
RTS4_2
MCSX2_1
P0A
SIN4_0
INT00_2
MCSX1_1
P0B
SOT4_0
(SDA4_0)
TIOB6_1
MCSX0_1
P0C
SCK4_0
(SCL4_0)
TIOA6_1
MALE_1
VSS
VSS
入出力 端子状態
回路形式
形式
F
Q
F
P
-
F
P
E
O
I
L
I
K
I
K
-
23
D a t a S h e e t
端子番号
LQFP-64
LQFP-100 QFP-100 BGA-112 LQFP-80 BGA-96
QFN-64
90
68
C6
70
B6
-
91
69
A5
71
C6
-
-
-
-
-
A5
-
92
70
B5
72
A6
57
93
71
D6
73
B5
-
94
72
C5
74
C5
58
-
95
73
B4
75
B4
96
74
C4
76
C4
97
98
99
100
75
76
77
78
A4
A3
A2
A1
77
78
79
80
A4
A3
A2
A1
24
CONFIDENTIAL
59
60
61
62
63
64
端子名
P0D
RTS4_0
TIOA3_2
MDQM0_1
P0E
CTS4_0
TIOB3_2
MDQM1_1
VSS
P0F
NMIX
CROUT_1
RTCCO_0
SUBOUT_0
WKUP0
P63
INT03_0
MWEX_1
P62
SCK5_0
(SCL5_0)
ADTG_3
MOEX_1
P61
SOT5_0
(SDA5_0)
TIOB2_2
P60
SIN5_0
TIOA2_2
INT15_1
WKUP3
CEC1
MRDY_1
VCC
P80
P81
VSS
入出力 端子状態
回路形式
形式
E
K
E
K
-
E
I
E
L
E
K
E
K
I
T
H
H
H
H
-
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・端子機能別
XXX_1, XXX_2 のように、「_(アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)によって利用する端子名を選択してください。
端子番号
端子機能
端子名
ADC
ADTG_0
ADTG_1
ADTG_2
ADTG_3
ADTG_4
ADTG_5
ADTG_6
ADTG_7
ADTG_8
AN00
AN01
AN02
AN03
AN04
AN05
AN06
AN07
AN08
AN09
AN10
AN11
AN12
AN13
AN14
AN15
AN16
AN17
AN18
AN19
AN20
AN21
AN22
AN23
機能説明
A/D コンバータ
外部トリガ入力端子
A/D コンバータ
アナログ入力端子。
ANxx は ADC ch.xx を示しま
す。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
LQFP- QFP100
100
84
7
18
94
70
12
30
52
53
54
55
56
57
58
59
63
64
65
66
67
68
69
70
71
72
73
74
82
83
84
85
62
85
96
72
48
90
8
30
31
32
33
34
35
36
37
41
42
43
44
45
46
47
48
49
50
51
52
60
61
62
63
BGA- LQFP- BGA112
80
96
A7
D3
F4
C5
D11
E4
J5
J11
J10
J8
H10
H9
H7
G10
G9
G8
F10
F9
E11
E10
F8
E9
D11
D10
E8
C11
C10
C8
D9
A7
B7
66
7
13
74
12
42
43
44
45
46
47
48
49
53
54
55
56
57
58
59
60
66
-
A8
D3
G3
C5
G2
J11
J10
J8
H10
H9
G10
G9
F10
F9
E11
E10
E9
D10
D9
C11
C10
A8
-
LQFP/
QFN64
9
58
8
34
35
36
37
38
39
40
44
45
46
47
48
-
25
D a t a S h e e t
端子番号
モジュール
端子名
機能
ベース
タイマ 0
TIOA0_0
TIOA0_1
TIOA0_2
TIOB0_0
TIOB0_1
TIOB0_2
TIOA1_0
TIOA1_1
TIOA1_2
TIOB1_0
TIOB1_1
TIOB1_2
TIOA2_0
TIOA2_1
TIOA2_2
TIOB2_0
TIOB2_1
TIOB2_2
TIOA3_0
TIOA3_1
TIOA3_2
TIOB3_0
TIOB3_1
TIOB3_2
TIOA4_0
TIOA4_1
TIOA4_2
TIOB4_0
TIOB4_1
TIOB4_2
TIOA5_0
TIOA5_1
TIOA5_2
TIOB5_0
TIOB5_1
TIOB5_2
ベースタイマ ch.0 の TIOA 端
子
ベース
タイマ 1
ベース
タイマ 2
ベース
タイマ 3
ベース
タイマ 4
ベース
タイマ 5
ベース
タイマ 6
TIOA6_1
TIOB6_1
ベース
タイマ 7
26
CONFIDENTIAL
TIOA7_0
TIOA7_1
TIOA7_2
TIOB7_0
TIOB7_1
TIOB7_2
ベースタイマ ch.0 の TIOB 端
子
ベースタイマ ch.1 の TIOA 端
子
ベースタイマ ch.1 の TIOB 端
子
ベースタイマ ch.2 の TIOA 端
子
ベースタイマ ch.2 の TIOB 端
子
ベースタイマ ch.3 の TIOA 端
子
ベースタイマ ch.3 の TIOB 端
子
ベースタイマ ch.4 の TIOA 端
子
ベースタイマ ch.4 の TIOB 端
子
ベースタイマ ch.5 の TIOA 端
子
ベースタイマ ch.5 の TIOB 端
子
ベースタイマ ch.6 の TIOA 端
子
ベースタイマ ch.6 の TIOB 端
子
ベースタイマ ch.7 の TIOA 端
子
ベースタイマ ch.7 の TIOB 端
子
27
19
85
40
9
86
28
20
5
41
10
6
29
21
96
42
11
95
30
22
90
43
12
91
31
23
44
13
32
24
82
45
14
83
5
97
63
18
87
64
6
98
83
19
88
84
7
99
74
20
89
73
8
100
68
21
90
69
9
1
22
91
10
2
60
23
92
61
J4
G3
B7
J6
E1
C7
L5
H1
D1
L7
E2
D2
K5
H2
C4
K7
E3
B4
J5
G4
C6
H6
E4
A5
H5
H3
J7
F1
L6
J2
C8
K8
F2
D9
14
30
9
15
5
31
10
6
16
76
32
11
75
17
70
33
12
71
21
18
34
22
19
35
-
H1
K6
E2
H2
D1
J6
E3
D2
H3
C4
L7
G1
B4
J1
B6
K7
G2
C6
L5
J2
J7
K5
J4
K8
-
LQFP/
QFN64
10
22
5
11
23
6
12
60
24
7
59
13
25
8
14
26
15
27
-
89
67
B6
69
B7
56
88
66
A6
68
C7
55
71
72
-
49
50
-
D10
E8
-
57
58
-
D10
D9
-
46
47
-
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
モジュール
デバッガ
端子名
シリアルワイヤ
デバッグインタフェース
クロック入力端子
シリアルワイヤ
デバッグインタフェース
SWDIO
データ入出力端子
シリアルワイヤビューワ
SWO
出力端子
J-TAG テストクロック入力
TCK
端子
J-TAG テストデータ入力
TDI
端子
J-TAG デバッグデータ出力
TDO
端子
J-TAG テストモード状態入
TMS
出力端子
ETM のトレース CLK 出力
TRACECLK
端子
TRACED0
TRACED1 ETM のトレースデータ出力
TRACED2 端子
TRACED3
J-TAG テストリセット入力
TRSTX
端子
MAD00_1
MAD01_1
MAD02_1
MAD03_1
MAD04_1
MAD05_1
MAD06_1
MAD07_1
MAD08_1
MAD09_1
MAD10_1
MAD11_1
外部バスインタフェース
MAD12_1
アドレスバス
MAD13_1
MAD14_1
MAD15_1
MAD16_1
MAD17_1
MAD18_1
MAD19_1
MAD20_1
MAD21_1
MAD22_1
MAD23_1
MAD24_1
SWCLK
外部バス
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
機能
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
LQFP/
QFN64
78
56
B9
62
B9
50
80
58
A8
64
A9
52
81
59
B8
65
B8
53
78
56
B9
62
B9
50
79
57
B11
63
B11
51
81
59
B8
65
B8
53
80
58
A8
64
A9
52
86
64
C7
-
-
-
82
83
84
85
60
61
62
63
C8
D9
A7
B7
-
-
-
77
55
A9
61
A10
49
31
32
39
40
41
42
43
44
45
53
54
55
56
57
58
59
63
64
65
66
67
68
69
70
74
9
10
17
18
19
20
21
22
23
31
32
33
34
35
36
37
41
42
43
44
45
46
47
48
52
H5
L6
K6
J6
L7
K7
H6
J7
K8
J10
J8
H10
H9
H7
G10
G9
G8
F10
F9
E11
E10
F8
E9
D11
C10
21
22
29
30
31
32
33
34
35
43
44
45
46
47
48
49
53
54
55
56
60
L5
K5
J5
K6
J6
L7
K7
J7
K8
J10
J8
H10
H9
G10
G9
F10
F9
E11
E10
E9
C10
27
D a t a S h e e t
端子番号
モジュール
端子名
外部バス
MCSX0_1
MCSX1_1
MCSX2_1
MCSX3_1
MCSX4_1
MCSX5_1
MCSX6_1
MCSX7_1
MDQM0_1
MDQM1_1
MOEX_1
MWEX_1
機能
外部バスインタフェース
チップセレクト出力端子
外部バスインタフェース
バイトマスク信号出力端子
SRAM の
外部バスインタフェース
リード許可信号
SRAM の
外部バスインタフェース
ライト許可信号
MADATA00_1
MADATA01_1
MADATA02_1
MADATA03_1
MADATA04_1
MADATA05_1
MADATA06_1
MADATA07_1 外部バスインタフェース
MADATA08_1 データバス
MADATA09_1
MADATA10_1
MADATA11_1
MADATA12_1
MADATA13_1
MADATA14_1
MADATA15_1
マルチプレクス時
アドレスラッチイネーブル
MALE_1
信号
MRDY_1
外部 RDY 入力信号
外部バス クロック出力
MCLKOUT_1
端子
28
CONFIDENTIAL
88
87
86
85
83
82
79
77
90
91
66
65
64
63
61
60
57
55
68
69
A6
D7
C7
B7
D9
C8
B11
A9
C6
A5
68
67
63
61
70
71
C7
C8
B11
A10
B6
C6
LQFP/
QFN64
-
94
72
C5
74
C5
-
93
71
D6
73
B5
-
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
C1
C2
B3
D1
D2
D3
D5
E1
E2
E3
E4
F1
F2
F3
G1
G2
2
3
4
5
6
7
8
9
10
11
12
-
C1
C2
B3
D1
D2
D3
E1
E2
E3
G1
G2
-
-
89
67
B6
69
B7
-
96
74
C4
76
C4
-
84
62
A7
66
A8
-
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
モジュール
端子名
外部割込み
INT00_0
INT00_1
INT00_2
INT01_0
INT01_1
INT02_0
INT02_1
INT03_0
INT03_1
INT03_2
INT04_0
INT04_1
INT04_2
INT05_0
INT05_1
INT05_2
INT06_1
INT06_2
INT07_2
INT08_1
INT08_2
INT09_1
INT10_1
INT11_1
INT12_1
INT13_1
INT14_1
INT15_1
NMIX
機能
外部割込み要求 00 の
入力端子
外部割込み要求 01 の
入力端子
外部割込み要求 02 の
入力端子
外部割込み要求 03 の
入力端子
外部割込み要求 04 の
入力端子
外部割込み要求 05 の
入力端子
外部割込み要求 06 の
入力端子
外部割込み要求 07 の
入力端子
外部割込み要求 08 の
入力端子
外部割込み要求 09 の
入力端子
外部割込み要求 10 の
入力端子
外部割込み要求 11 の
入力端子
外部割込み要求 12 の
入力端子
外部割込み要求 13 の
入力端子
外部割込み要求 14 の
入力端子
外部割込み要求 15 の
入力端子
ノンマスカブル割込み入力
端子
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
2
82
87
3
83
4
53
93
56
9
12
59
10
74
65
11
73
45
80
60
65
81
61
82
31
71
34
87
90
37
88
52
43
89
51
23
C1
C8
D7
C2
D9
B3
J10
D6
H9
E1
E4
G9
E2
C10
F9
E3
C11
K8
2
67
3
4
43
73
46
9
12
49
10
60
55
11
59
35
C1
C8
C2
B3
J10
B5
H9
E2
G2
F10
E3
C10
E10
G1
C11
K8
LQFP/
QFN64
2
54
3
4
35
38
5
8
40
6
7
48
27
5
83
D1
5
D1
-
14
8
92
86
F2
D5
8
E1
-
15
93
F3
-
-
-
16
94
G1
-
-
-
17
95
G2
-
-
-
27
5
J4
-
-
-
28
6
L5
-
-
-
39
17
K6
29
J5
-
96
74
C4
76
C4
60
92
70
B5
72
A6
57
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
29
D a t a S h e e t
端子番号
モジュール
端子名
GPIO
P00
P01
P02
P03
P04
P05
P06
P07
P08
P09
P0A
P0B
P0C
P0D
P0E
P0F
P10
P11
P12
P13
P14
P15
P16
P17
P18
P19
P1A
P1B
P1C
P1D
P1E
P1F
P20
P21
P22
P23
30
CONFIDENTIAL
機能
汎用入出力ポート 0
汎用入出力ポート 1
汎用入出力ポート 2
LQFP- QFP100
100
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
52
53
54
55
56
57
58
59
63
64
65
66
67
68
69
70
74
73
72
71
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
30
31
32
33
34
35
36
37
41
42
43
44
45
46
47
48
52
51
50
49
BGA- LQFP- BGA112
80
96
A9
B9
B11
A8
B8
C8
D9
A7
B7
C7
D7
A6
B6
C6
A5
B5
J11
J10
J8
H10
H9
H7
G10
G9
G8
F10
F9
E11
E10
F8
E9
D11
C10
C11
E8
D10
61
62
63
64
65
66
67
68
69
70
71
72
42
43
44
45
46
47
48
49
53
54
55
56
60
59
58
57
A10
B9
B11
A9
B8
A8
C8
C7
B7
B6
C6
A6
J11
J10
J8
H10
H9
G10
G9
F10
F9
E11
E10
E9
C10
C11
D9
D10
LQFP/
QFN64
49
50
51
52
53
54
55
56
57
34
35
36
37
38
39
40
44
45
48
47
46
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
モジュール
端子名
GPIO
P30
P31
P32
P33
P34
P35
P36
P37
P38
P39
P3A
P3B
P3C
P3D
P3E
P3F
P40
P41
P42
P43
P44
P45
P46
P47
P48
P49
P4A
P4B
P4C
P4D
P4E
P50
P51
P52
P53
P54
P55
P56
P60
P61
P62
P63
P80
P81
PE0
PE2
PE3
機能
汎用入出力ポート 3
汎用入出力ポート 4
汎用入出力ポート 5
汎用入出力ポート 6
汎用入出力ポート 8
汎用入出力ポート E
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
LQFP- QFP100
100
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
27
28
29
30
31
32
36
37
39
40
41
42
43
44
45
2
3
4
5
6
7
8
96
95
94
93
98
99
46
48
49
87
88
89
90
91
92
93
94
95
96
97
98
99
100
1
2
5
6
7
8
9
10
14
15
17
18
19
20
21
22
23
80
81
82
83
84
85
86
74
73
72
71
76
77
24
26
27
BGA- LQFP- BGA112
80
96
E1
E2
E3
E4
F1
F2
F3
G1
G2
F4
G3
H1
H2
G4
H3
J2
J4
L5
K5
J5
H5
L6
L3
K3
K6
J6
L7
K7
H6
J7
K8
C1
C2
B3
D1
D2
D3
D5
C4
B4
C5
D6
A3
A2
K9
L9
L10
9
10
11
12
13
14
15
16
17
18
19
21
22
26
27
29
30
31
32
33
34
35
2
3
4
5
6
7
8
76
75
74
73
78
79
36
38
39
E2
E3
G1
G2
G3
H1
H2
H3
J1
J2
J4
L5
K5
L3
K3
J5
K6
J6
L7
K7
J7
K8
C1
C2
B3
D1
D2
D3
E1
C4
B4
C5
B5
A3
A2
K9
L9
L10
LQFP/
QFN64
5
6
7
8
9
10
11
12
13
14
15
19
20
22
23
24
25
26
27
2
3
4
60
59
58
62
63
28
30
31
31
D a t a S h e e t
端子番号
モジュール
端子名
機能
マルチ
ファンク
ション
シリアル
0
SIN0_0
マルチファンクションシリ
アルインタフェース ch.0 の
入力端子
マルチファンクションシリ
アルインタフェース ch.0 の
出力端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SOT0 として、I2C 端子
(動作モード 4)として使用す
るときは SDA0 として機能
します。
マルチファンクションシリ
アルインタフェース ch.0 の
クロック I/O 端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SCK0 として、I2C 端子
(動作モード 4)として使用す
るときは SCL0 として機能
します。
マルチファンクションシリ
アルインタフェース ch.1 の
入力端子
マルチファンクションシリ
アルインタフェース ch.1 の
出力端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SOT1 として、I2C 端子
(動作モード 4)として使用す
るときは SDA1 として機能
します。
マルチファンクションシリ
アルインタフェース ch.1 の
クロック I/O 端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SCK1 として、I2C 端子
(動作モード 4)として使用す
るときは SCL1 として機能
します。
SIN0_1
SOT0_0
(SDA0_0)
SOT0_1
(SDA0_1)
SCK0_0
(SCL0_0)
SCK0_1
(SCL0_1)
マルチ
ファンク
ション
シリアル
1
SIN1_1
SOT1_1
(SDA1_1)
SCK1_1
(SCL1_1)
32
CONFIDENTIAL
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
LQFP/
QFN64
73
51
C11
59
C11
48
56
34
H9
46
H9
-
72
50
E8
58
D9
47
57
35
H7
47
G10
-
71
49
D10
57
D10
46
58
36
G10
48
G9
-
53
31
J10
43
J10
35
54
32
J8
44
J8
36
55
33
H10
45
H10
37
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
モジュール
マルチ
ファンク
ション
シリアル
2
端子名
SIN2_2
SOT2_2
(SDA2_2)
SCK2_2
(SCL2_2)
マルチ
ファンク
ション
シリアル
3
SIN3_1
SIN3_2
SOT3_1
(SDA3_1)
SOT3_2
(SDA3_2)
SCK3_1
(SCL3_1)
SCK3_2
(SCL3_2)
機能
マルチファンクションシリ
アルインタフェース ch.2 の
入力端子
マルチファンクションシリ
アルインタフェース ch.2 の
出力端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SOT2 として、I2C 端子
(動作モード 4)として使用す
るときは SDA2 として機能
します。
マルチファンクションシリ
アルインタフェース ch.2 の
クロック I/O 端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SCK2 として、I2C 端子
(動作モード 4)として使用す
るときは SCL2 として機能
します。
マルチファンクションシリ
アルインタフェース ch.3 の
入力端子
マルチファンクションシリ
アルインタフェース ch.3 の
出力端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SOT3 として、I2C 端子
(動作モード 4)として使用す
るときは SDA3 として機能
します。
マルチファンクションシリ
アルインタフェース ch.3 の
クロック I/O 端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SCK3 として、I2C 端子
(動作モード 4)として使用す
るときは SCL3 として機能
します。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
LQFP/
QFN64
59
37
G9
49
F10
40
63
41
G8
53
F9
44
64
42
F10
54
E11
45
2
80
C1
2
C1
2
39
17
K6
29
J5
-
3
81
C2
3
C2
3
40
18
J6
30
K6
-
4
82
B3
4
B3
4
41
19
L7
31
J6
-
33
D a t a S h e e t
端子番号
モジュール
端子名
機能
マルチ
ファンク
ション
シリアル
4
SIN4_0
SIN4_1
SIN4_2
マルチファンクションシリ
アルインタフェース ch.4 の
入力端子
マルチファンクションシリ
アルインタフェース ch.4 の
出力端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SOT4 として、I2C 端子
(動作モード 4)として使用す
るときは SDA4 として機能
します。
マルチファンクションシリ
アルインタフェース ch.4 の
クロック I/O 端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SCK4 として、I2C 端子
(動作モード 4)として使用す
るときは SCL4 として機能
します。
マルチファンクションシリ
アルインタフェース ch.4 の
RTS 出力端子
マルチファンクションシリ
アルインタフェース ch.4 の
CTS 入力端子
マルチファンクションシリ
アルインタフェース ch.5 の
入力端子
マルチファンクションシリ
アルインタフェース ch.5 の
出力端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SOT5 として、I2C 端子
(動作モード 4)として使用す
るときは SDA5 として機能
します。
マルチファンクションシリ
アルインタフェース ch.5 の
クロック I/O 端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SCK5 として、I2C 端子
(動作モード 4)として使用す
るときは SCL5 として機能
します。
SOT4_0
(SDA4_0)
SOT4_1
(SDA4_1)
SOT4_2
(SDA4_2)
SCK4_0
(SCL4_0)
SCK4_1
(SCL4_1)
SCK4_2
(SCL4_2)
RTS4_0
RTS4_1
RTS4_2
CTS4_0
CTS4_1
CTS4_2
マルチ
ファンク
ション
シリアル
5
SIN5_0
SIN5_2
SOT5_0
(SDA5_0)
SOT5_2
(SDA5_2)
SCK5_0
(SCL5_0)
SCK5_2
(SCL5_2)
34
CONFIDENTIAL
87
65
82
65
43
60
D7
F9
C8
67
55
-
C8
E10
-
LQFP/
QFN64
54
-
88
66
A6
68
C7
55
66
44
E11
56
E9
-
83
61
D9
-
-
-
89
67
B6
69
B7
56
67
45
E10
-
-
-
84
62
A7
-
-
-
90
69
86
91
68
85
68
47
64
69
46
63
C6
E9
C7
A5
F8
B7
70
71
-
B6
C6
-
-
96
74
C4
76
C4
60
15
93
F3
-
-
-
95
73
B4
75
B4
59
16
94
G1
-
-
-
94
72
C5
74
C5
58
17
95
G2
-
-
-
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
モジュール
マルチ
ファンク
ション
シリアル
6
端子名
機能
SIN6_0
マルチファンクションシリ
アルインタフェース ch.6 の
入力端子
マルチファンクションシリ
アルインタフェース ch.6 の
出力端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SOT6 として、I2C 端子
(動作モード 4)として使用す
るときは SDA6 として機能
します。
マルチファンクションシリ
アルインタフェース ch.6 の
クロック I/O 端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SCK6 として、I2C 端子
(動作モード 4)として使用す
るときは SCL6 として機能
します。
マルチファンクションシリ
アルインタフェース ch.7 の
入力端子
マルチファンクションシリ
アルインタフェース ch.7 の
出力端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SOT7 として、I2C 端子
(動作モード 4)として使用す
るときは SDA7 として機能
します。
マルチファンクションシリ
アルインタフェース ch.7 の
クロック I/O 端子。
UART/CSIO 端子(動作モー
ド 0~2)として使用すると
きは SCK7 として、I2C 端子
(動作モード 4)として使用す
るときは SCL7 として機能
します。
SIN6_1
SOT6_0
(SDA6_0)
SOT6_1
(SDA6_1)
SCK6_0
(SCL6_0)
SCK6_1
(SCL6_1)
マルチ
ファンク
ション
シリアル
7
SIN7_1
SOT7_1
(SDA7_1)
SCK7_1
(SCL7_1)
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
LQFP/
QFN64
5
83
D1
5
D1
-
12
90
E4
12
G2
8
6
84
D2
6
D2
-
11
89
E3
11
G1
7
7
85
D3
7
D3
-
10
88
E2
10
E3
6
45
23
K8
35
K8
27
44
22
J7
34
J7
26
43
21
H6
33
K7
25
35
D a t a S h e e t
端子番号
モジュール
端子名
リアル
タイム
クロック
RTCCO_0
RTCCO_1
RTCCO_2
SUBOUT_0
SUBOUT_1
SUBOUT_2
低消費
電力
モード
WKUP0
WKUP1
WKUP2
WKUP3
HDMICEC/
リモコン
受信
36
CONFIDENTIAL
CEC0
CEC1
機能
リアルタイムクロックの
0.5 秒パルス出力端子
サブクロック出力端子
ディープスタンバイモード
復帰信号入力端子 0
ディープスタンバイモード
復帰信号入力端子 1
ディープスタンバイモード
復帰信号入力端子 2
ディープスタンバイモード
復帰信号入力端子 3
HDMI-CEC/リモコン受信
ch.0 の入出力端子
HDMI-CEC/リモコン受信
ch.1 の入出力端子
92
55
19
92
55
19
70
33
97
70
33
97
B5
H10
G3
B5
H10
G3
72
45
14
72
45
14
A6
H10
H1
A6
H10
H1
LQFP/
QFN64
57
37
10
57
37
10
92
70
B5
72
A6
57
53
31
J10
43
J10
35
73
51
C11
59
C11
48
96
74
C4
76
C4
60
43
21
H6
33
K7
25
96
74
C4
76
C4
60
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端子番号
モジュール
端子名
Reset
INITX
Mode
MD0
MD1
Power
GND
VCC
VCC
VCC
VCC
VCC
VCC
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
機能
外部リセット入力端子。
INITX="L"のとき、リセット
が有効です。
モード 0 端子。
通常動作時は、MD0="L"を入
力してください。フラッシュ
メモリのシリアル書込み時
は、MD0="H"を入力してくだ
さい。
モード 1 端子。
フラッシュメモリのシリア
ル書込み時は、MD1="L"を入
力してください。
電源端子
電源端子
電源端子
電源端子
電源端子
電源端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
LQFP/
QFN64
38
16
K4
28
K4
21
47
25
L8
37
L8
29
46
24
K9
36
K9
28
1
26
35
51
76
97
25
34
50
75
100
79
4
13
29
54
75
3
12
28
53
78
B1
J1
K1
K11
A10
A4
B2
L1
K2
J3
H4
L4
L11
K10
J9
H8
B10
C9
A11
D8
D4
C3
A1
1
25
41
77
20
24
40
80
B1
K1
K11
A4
F1
F2
F3
B2
L1
K2
J3
L6
L4
L11
K10
J9
B10
C9
D11
A11
A7
C3
A5
A1
1
18
33
61
16
32
64
37
D a t a S h e e t
端子番号
モジュール
Clock
端子名
X0
X0A
X1
X1A
CROUT_0
CROUT_1
ADC
power
AVCC
AVRH
ADC
GND
C 端子
38
CONFIDENTIAL
AVSS
C
機能
メインクロック(発振)入力
端子
サブクロック(発振)入力端
子
メインクロック(発振)I/O 端
子
サブクロック(発振)I/O 端子
内蔵高速 CR 発振クロック出力
ポート
A/D コンバータのアナログ電
源端子
A/D コンバータのアナログ基
準電圧入力端子
LQFP- QFP100
100
BGA- LQFP- BGA112
80
96
LQFP/
QFN64
48
26
L9
38
L9
30
36
14
L3
26
L3
19
49
27
L10
39
L10
31
37
74
92
15
52
70
K3
C10
B5
27
60
72
K3
C10
A6
20
57
60
38
H11
50
H11
41
61
39
F11
51
F11
42
A/D コンバータの GND 端子
62
40
G11
52
G11
43
電源安定化容量端子
33
11
L2
23
L2
17
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 入出力回路形式
分類
回路
備考
メイン発振/GPIO 切換え可能
A
メイン発振機能選択時
・ 発振帰還抵抗 : 約 1 MΩ
・ スタンバイ制御あり
Pull-up
resistor
P-ch
P-ch
Digital output
X1
N-ch
Digital output
R
GPIO 機能選択時
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 33 kΩ
・ IOH = -4 mA, IOL = 4 mA
Pull-up resistor control
Digital input
Standby mode control
Clock input
Feedback
resistor
Standby mode control
Digital input
Standby mode control
Pull-up
resistor
R
P-ch
P-ch
Digital output
N-ch
Digital output
X0
Pull-up resistor control
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗 : 約 33 kΩ
B
Pull-up resistor
Digital input
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
39
D a t a S h e e t
分類
回路
備考
・ オープンドレイン出力
・ CMOS レベルヒステリシ
ス入力
C
Digital input
Digital output
N-ch
サブ発振/GPIO 切換え可能
D
サブ発振機能選択時
・ 発振帰還抵抗 : 約 5 MΩ
・ スタンバイ制御あり
Pull-up
resistor
P-ch
P-ch
Digital output
X1A
N-ch
Digital output
R
Pull-up resistor control
GPIO 機能選択時
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 33 kΩ
・ IOH = -4 mA, IOL = 4 mA
Digital input
Standby mode control
Clock input
Feedback
resistor
Standby mode control
Digital input
Standby mode control
Pull-up
resistor
R
P-ch
P-ch
Digital output
N-ch
Digital output
X0A
Pull-up resistor control
40
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
分類
回路
備考
E
P-ch
P-ch
N-ch
Digital output
Digital output
R
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 33 kΩ
・ IOH = -4 mA, IOL = 4 mA
・ I2C 端子として使用すると
き、デジタル出力 P-ch ト
ランジスタは常にオフで
す。
Pull-up resistor control
Digital input
Standby mode control
F
P-ch
P-ch
N-ch
R
Digital output
Digital output
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ 入力制御あり
・ アナログ入力
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 33 kΩ
・ IOH = -4 mA, IOL = 4 mA
・ I2C 端子として使用すると
き、デジタル出力 P-ch ト
ランジスタは常にオフで
す。
Pull-up resistor control
Digital input
Standby mode control
Analog input
Input control
CMOS レベルヒステリシス入
力
G
Mode input
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
41
D a t a S h e e t
分類
回路
備考
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ スタンバイ制御あり
・ IOH = -12.0 mA, IOL = 10.5 mA
H
P-ch
N-ch
Digital output
Digital output
R
Digital input
Standby mode control
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ 5 V トレラント
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 33 kΩ
・ IOH = -4 mA, IOL = 4 mA
・ PZR レジスタ制御可能
・ I2C 端子として使用すると
き、デジタル出力 P-ch ト
ランジスタは常にオフで
す。
I
P-ch
P-ch
N-ch
Digital output
Digital output
R
Pull-up resistor control
Digital input
Standby mode control
42
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 取扱上のご注意
半導体デバイスは、ある確率で故障します。また、半導体デバイスの故障は、使用される条件(回
路条件, 環境条件など)によっても大きく左右されます。
以下に、半導体デバイスをより信頼性の高い状態で使用していただくために、注意・配慮しなけ
ればならない事項について説明します。
1.
設計上の注意事項
ここでは、半導体デバイスを使用して電子機器の設計を行う際に注意すべき事項について述べま
す。

絶対最大定格の遵守
半導体デバイスは、過剰なストレス (電圧, 電流, 温度など) が加わると破壊する可能性がありま
す。この限界値を定めたものが絶対最大定格です。従って、定格を一項目でも超えることのない
ようご注意ください。

推奨動作条件の遵守
推奨動作条件は、半導体デバイスの正常な動作を保証する条件です。電気的特性の規格値は、全
てこの条件の範囲内で保証されます。常に推奨動作条件下で使用してください。この条件を越え
て使用すると、信頼性に悪影響を及ぼすことがあります。
本資料に記載されていない項目, 使用条件, 論理組み合わせでの使用は、保証していません。記載
されている以外の条件での使用をお考えの場合は、必ず事前に営業部門までご相談ください。

端子の処理と保護
半導体デバイスには、電源および各種入出力端子があります。これらに対して以下の注意が必要
です。
(1) 過電圧・過電流の防止
各端子に最大定格を超える電圧・電流が印加されると、デバイスの内部に劣化が生じ、著しい
場合には破壊に至ります。機器の設計の際には、このような過電圧・過電流の発生を防止して
ください。
(2) 出力端子の保護
出力端子を電源端子または他の出力端子とショートしたり、大きな容量負荷を接続すると大電
流が流れる場合があります。この状態が長時間続くとデバイスが劣化しますので、このような
接続はしないようにしてください。
(3) 未使用入力端子の処理
インピーダンスの非常に高い入力端子は、オープン状態で使用すると動作が不安定になる場合
があります。適切な抵抗を介して電源端子やグランド端子に接続してください。

ラッチアップ
半導体デバイスは、基板上に P 型と N 型の領域を形成することにより構成されます。外部から異
常な電圧が加えられた場合、内部の寄生 PNPN 接合 (サイリスタ構造) が導通して、数百 mA を越
える大電流が電源端子に流れ続けることがあります。これをラッチアップと呼びます。この現象
が起きるとデバイスの信頼性を損ねるだけでなく、破壊に至り発熱・発煙・発火の恐れもありま
す。これを防止するために、以下の点にご注意ください。
(1) 最大定格以上の電圧が端子に加わることが無いようにしてください。異常なノイズ, サージ等
にも注意してください。
(2) 電源投入シーケンスを考慮し、異常な電流が流れないようにしてください。
管理番号: DS00-00004-3
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
43
D a t a S h e e t

安全等の規制と規格の遵守
世界各国では、安全や、電磁妨害等の各種規制と規格が設けられています。お客様が機器を設計
するに際しては、これらの規制と規格に適合するようお願いします。

フェイル・セーフ設計
半導体デバイスは、ある確率で故障が発生します。半導体デバイスが故障しても、結果的に人身
事故, 火災事故, 社会的な損害を生じさせないよう、お客様は、装置の冗長設計, 延焼対策設計, 過
電流防止設計, 誤動作防止設計などの安全設計をお願いします。

用途に関する注意
本資料に記載された製品は、通常の産業用, 一般事務用, パーソナル用, 家庭用などの一般的用途
に使用されることを意図して設計・製造されています。極めて高度な安全性が要求され、仮に当
該安全性が確保されない場合、社会的に重大な影響を与えかつ直接生命・身体に対する重大な危
険性を伴う用途 (原子力施設における核反応制御, 航空機自動飛行制御,航空交通管制, 大量輸送
システムにおける運行制御, 生命維持のための医療機器, 兵器システムにおけるミサイル発射制
御をいう), ならびに極めて高い信頼性が要求される用途 (海底中継器, 宇宙衛星をいう) に使用
されるよう設計・製造されたものではありません。当社は、これらの用途に当該製品が使用され
たことにより発生した損害などについては、責任を負いかねますのでご了承ください。
2.
パッケージ実装上の注意事項
パッケージには、リード挿入形と表面実装形があります。いずれの場合も、はんだ付け時の耐熱
性に関する品質保証は,当社の推奨する条件での実装に対してのみ適用されます。実装条件の詳細
については営業部門までお問い合わせください。

リード挿入形
リード挿入形パッケージのプリント板への実装方法は、プリント板へ直接はんだ付けする方法と
ソケットを使用してプリント板に実装する方法とがあります。
プリント板へ直接はんだ付けする場合は、プリント板のスルーホールにリード挿入後、噴流はん
だによるフローはんだ方法 (ウェーブソルダリング法) が一般的に使用されます。この場合、はん
だ付け実装時には、通常最大定格の保存温度を上回る熱ストレスがリード部分に加わります。当
社の実装推奨条件で実装してください。
ソケット実装方法でご使用になる場合、ソケットの接点の表面処理と IC のリードの表面処理が異
なるとき、長時間経過後、接触不良を起こすことがあります。このため、ソケットの接点の表面
処理と IC のリードの表面処理の状態を確認してから実装することをお勧めします。

表面実装形
表面実装形パッケージは、リード挿入形と比較して、リードが細く薄いため、リードが変形し易
い性質をもっています。また、パッケージの多ピン化に伴い、リードピッチも狭く、リード変形
によるオープン不良や、はんだブリッジによるショート不良が発生しやすいため、適切な実装技
術が必要となります。
当社ははんだリフロー方法を推奨し、製品ごとに実装条件のランク分類を実施しています。当社
推奨のランク分類に従って実装してください。

鉛フリーパッケージ
BGA パッケージの Sn-Ag-Cu 系ボール品を Sn-Pb 共晶はんだにて実装した場合、使用状況により
接合強度が低下することがありますのでご注意願います。
44
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t

半導体デバイスの保管について
プラスチックパッケージは樹脂でできているため、自然の環境に放置することにより吸湿します。
吸湿したパッケージに実装時の熱が加わった場合、界面剥離発生による耐湿性の低下やパッケー
ジクラックが発生することがあります。以下の点にご注意ください。
(1) 急激な温度変化のある所では製品に水分の結露が起こります。このような環境を避けて、温度
変化の少ない場所に保管してください。
(2) 製品の保管場所はドライボックスの使用を推奨します。相対湿度 70%RH 以下, 温度 5°C~30°C
で保管をお願いします。ドライパッケージを開封した場合には湿度 40%~70%RH を推奨いた
します。
(3) 当社では必要に応じて半導体デバイスの梱包材として防湿性の高いアルミラミネート袋を用
い、乾燥剤としてシリカゲルを使用しております。半導体デバイスはアルミラミネート袋に入
れて密封して保管してください。
(4) 腐食性ガスの発生する場所や塵埃の多い所は避けてください。

ベーキングについて
吸湿したパッケージはベーキング (加熱乾燥) を実施することにより除湿することが可能です。
ベーキングは、当社の推奨する条件で実施してください。
条件: 125°C/24 時間

静電気
半導体デバイスは静電気による破壊を起こしやすいため、以下の点についてご注意ください。
(1) 作業環境の相対湿度は 40 % ~ 70%RH にしてください。
除電装置 (イオン発生装置) の使用なども必要に応じて検討してください。
(2) 使用するコンベア, 半田槽, 半田ゴテ, および周辺付帯設備は大地に接地してください。
(3) 人体の帯電防止のため、指輪または腕輪などから高抵抗 (1 MΩ 程度) で大地に接地したり、
導電性の衣服・靴を着用し、床に導電マットを敷くなど帯電電荷を最小限に保つようにしてく
ださい。
(4) 治具, 計器類は, 接地または帯電防止化を実施してください。
(5) 組立完了基板の収納時、発泡スチロールなどの帯電し易い材料の使用は避けてください。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
45
D a t a S h e e t
3.
使用環境に関する注意事項
半導体デバイスの信頼性は、先に述べました周囲温度とそれ以外の環境条件にも依存します。ご
使用にあたっては、以下の点にご注意ください。
(1) 湿度環境
高湿度環境下での長期の使用は、デバイス自身だけでなくプリント基板等にもリーク性の不具
合が発生する場合があります。高湿度が想定される場合は、防湿処理を施す等の配慮をお願い
します。
(2) 静電気放電
半導体デバイスの直近に高電圧に帯電したものが存在すると、放電が発生し誤動作の原因とな
ることがあります。
このような場合、帯電の防止または放電の防止の処置をお願いします。
(3) 腐食性ガス, 塵埃, 油
腐食性ガス雰囲気中や、塵埃, 油等がデバイスに付着した状態で使用すると、化学反応により
デバイスに悪影響を及ぼす場合があります。このような環境下でご使用の場合は、防止策につ
いてご検討ください。
(4) 放射線・宇宙線
一般のデバイスは、設計上、放射線, 宇宙線にさらされる環境を想定しておりません。した
がって、これらを遮蔽してご使用ください。
(5) 発煙・発火
樹脂モールド型のデバイスは、不燃性ではありません。発火物の近くでは、ご使用にならない
でください。発煙・発火しますと、その際に毒性を持ったガスが発生する恐れがあります。
その他、特殊な環境下でのご使用をお考えの場合は、営業部門にご相談ください。
最新の取扱上のご注意については、下記の URL にてご確認ください。
http://www.spansion.com/fjdocuments/jp/datasheet/j-ds/DS00-00004.pdf
46
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 デバイス使用上の注意
・ 電源端子について
VCC, VSS 端子が複数ある場合、デバイス設計上はラッチアップなどの誤動作を防止するためにデ
バイス内部で同電位にすべきものどうしを接続してありますが、不要輻射の低減・グランドレベ
ルの上昇によるストローブ信号の誤動作の防止・総出力電流規格を遵守などのために、必ずそれ
らすべてを外部で電源およびグランドに接続してください。また、電流供給源からできる限り低
インピーダンスで本デバイスの各電源端子と GND 端子に接続してください。
さらに、本デバイスの近くで各電源端子 と GND 端子の間、AVCC 端子と AVSS 端子の間に 0.1μF
程度のセラミックコンデンサをバイパスコンデンサとして接続することをお勧めします。
・ 電源電圧の安定化について
電源電圧の変動が VCC の推奨動作条件内においても、急峻な変化があると誤動作することがあり
ます。安定化の基準として VCC は、商用周波数 (50 Hz ~ 60 Hz) におけるリプル変動(ピークピー
ク値) を推奨動作条件内の 10%以内にしてください。かつ電源切り換えによる瞬間変動の過渡変
動率は 0.1V/μs 以下にしてください。
・ 水晶発振回路について
X0/X1, X0A/X1A 端子の近辺のノイズは本デバイスの誤動作の原因となります。X0/X1, X0A/X1A
端子および水晶発振子さらにグランドへのバイパスコンデンサはできる限り近くに配置するよう
にプリント板を設計してください。
また、X0/X1, X0A/X1A 端子の周りをグランドで囲むようなプリント板アートワークは安定した動
作を期待できますので、強くお勧めします。
実装基板にて、使用する水晶振動子の発振評価を実施してください。
・ サブクロック用水晶振動子について
本シリーズのサブクロック発振回路は消費電流を低く抑えた設計を行っており、増幅度が低い回
路となっています。安定した発振をさせるためサブクロック用水晶振動子には、以下の条件を満
たす水晶振動子の使用を推奨します。
・ 表面実装タイプ
サイズ:
3.2 mm × 1.5 mm 以上
負荷容量: 6 pF~7 pF 程度
・ リードタイプ
負荷容量: 6 pF~7 pF 程度
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
47
D a t a S h e e t
・ 外部クロック使用時の注意
メインクロックの入力として外部クロックを使用する場合は、X0/X1 端子を外部クロック入力に
設定し、X0 端子にクロックを入力してください。X1(PE3)端子は汎用 I/O ポートとして使用でき
ます。
同様にサブクロックの入力として外部クロックを使用する場合は、X0A/X1A 端子を外部クロック
入力に設定し、X0A 端子にクロックを入力してください。X1A(P47)端子は汎用 I/O ポートとして
使用できます。
・外部クロック使用例
本デバイス
X0(X0A)
外部クロック入力
に設定
汎用 I/O ポートと
して使用可能
X1(PE3), X1A(P47)
2
・ マルチファンクションシリアル端子を I C 端子として使用する場合の扱いについて
マルチファンクションシリアル端子を I2C 端子として使用する場合、デジタル出力 P-ch トランジ
スタは常にディセーブルです。しかし、I2C 端子もほかの端子と同様に、デバイスの電気的特性を
守り、電源をオフにしたまま外部 I2C バスシステムへ接続しないでください。
・ C 端子について
本シリーズはレギュレータを内蔵しています。必ず C 端子と GND 端子の間にレギュレータ用の平
滑コンデンサ(Cs)を接続してください。平滑コンデンサにはセラミックコンデンサまたは同程度の
周波数特性のコンデンサを使用してください。
なお、積層セラミックコンデンサは、温度による容量値の変化幅に特性(F 特性, Y5V 特性)を持つ
ものがあります。コンデンサの温度特性を確認し、使用条件において規格値を満たすコンデンサ
を使用してください。
本シリーズでは 4.7μF 程度の平滑コンデンサを推奨します。
C
本デバイス
Cs
VSS
GND
・ モード端子(MD0)について
モード端子(MD0)は VCC 端子または VSS 端子に直接接続してください。内蔵 Flash 書換えなどの
目的で、モード端子レベルを変更できるようにプルアップまたはプルダウンをする場合には、ノ
イズによりデバイスが意図せずテストモードに入るのを防止するため、プルアップまたはプルダ
ウンに使用する抵抗値はできるだけ低く抑えると共に、モード端子から VCC 端子または VSS 端
子への距離を最小にし、できるだけ低インピーダンスで接続するようにプリント基板を設計して
ください。
48
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・ 電源投入時について
電源を投入/切断する際は同時か、あるいは次の順番で投入/切断を行ってください。
なお、A/D コンバータを使用しない場合でも、AVCC = VCC レベル, AVSS = VSS レベルに接続し
てください。
投入時 : VCC → AVCC → AVRH
切断時 : AVRH → AVCC → VCC
・ シリアル通信について
シリアル通信においては、ノイズなどにより間違ったデータを受信する可能性があります。その
ため、ノイズを抑えるボードの設計をしてください。
また、万が一ノイズなどの影響により誤ったデータを受信した場合を考慮し、最後にデータの
チェックサムなどを付加してエラー検出を行ってください。エラーが検出された場合には、再送
を行うなどの処理をしてください。
・ メモリサイズの異なる製品間およびフラッシュメモリ製品と MASK 製品の特性差について
メモリサイズの異なる製品間およびフラッシュメモリ製品と MASK 製品ではチップレイアウトや
メモリ構造の違いにより消費電流や ESD, ラッチアップ, ノイズ特性, 発振特性等を含めた電気的
特性が異なります。
お客様にて同一シリーズの別製品に切り換えて使用する際は、電気的特性の評価を行ってくださ
い。
・ 5 V トレラント I/O のプルアップ機能について
5 V トレラント I/O のプルアップ機能使用時は VCC 電圧以上の信号を入力しないでください。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
49
D a t a S h e e t
 ブロックダイヤグラム
TRSTX,TCK,
TDI,TMS
TDO
SWJ-DP
ETM*1
TRACEDx,
TRACECLK
TPIU*1
ROM
Table
SRAM0
8/16 Kbyte
Multi-layer AHB (Max 40 MHz)
Cortex-M3 Core I
@40 MHz(Max)
D
NVIC
Sys
AHB-APB Bridge:
APB0(Max 40 MHz)
Dual-Timer
WatchDog Timer
(Software)
Clock Reset
Generator
INITX
WatchDog Timer
(Hardware)
SRAM1
8/16 Kbyte
Flash I/F
Security
On-Chip Flash
64+32 Kbyte/
128+32 Kbyte/
256+32 Kbyte
DMAC
8ch.
CSV
X0
X1
X0A
X1A
CROUT
Main
Osc
Sub
Osc
PLL
CR
4 MHz
AHB-AHB
Bridge
CLK
Source Clock
CR
100 kHz
MADx
External Bus I/F*2
12-bit A/D Converter
Unit 0
Unit 1
ADTGx
Base Timer
16-bit 8ch./
32-bit 4ch.
TIOAx
TIOBx
Power-On
Reset
LVD Ctrl
RTCCO,
SUBOUT
CRC
Accelerator
Watch Counter
External Interrupt
Controller
16-pin + NMI
INTx
NMIX
MODE-Ctrl
MD0,
MD1
P0x,
P1x,
WKUPx
PIN-Function-Ctrl
HDMI-CEC/
Remote Reciver Control
Real-Time Clock
C
IRQ-Monitor
GPIO
CEC0,CEC1
MCSXx,
MOEX,
MWEX,
MALE,
MRDY,
MCLKOUT,
MDQMx
LVD
Regulator
AHB-APB Bridge : APB2 (Max 40 MHz)
ANxx
AHB-APB Bridge : APB1 (Max 40 MHz)
AVCC,
AVSS,
AVRH
MADATAx
.
.
.
PEx
Multi-Function Serial I/F
8ch.
(with FIFO ch.4 to ch.7)
HW flow control(ch.4)*2
Deep Standby Ctrl
SCKx
SINx
SOTx
CTS4
RTS4
*1: MB9AF141LB/MB と MB9AF142LB/MB, MB9AF144LB/MB においては、ETM は使用できません。
*2: MB9AF141LA と MB9AF142LB, MB9AF144LB においては、外部バスインタフェースは使用できま
せん。また、マルチファンクションシリアルインタフェースのハードウェアフロー・コントロール
は非対応です。
 メモリサイズ
メモリサイズについては、「品種構成」の「メモリサイズ」を参照してください。
50
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 メモリマップ
 メモリマップ (1)
Peripherals Area
0x41FF_FFFF
Reserved
0xFFFF_FFFF
Reserved
0xE010_0000
0xE000_0000
Cortex-M3 Private
Peripherals
0x4006_1000
0x4006_0000
0x4005_0000
0x4004_0000
0x4003_F000
Reserved
0x4003_C000
0x4003_B000
0x4003_A000
0x7000_0000
0x6000_0000
0x4003_9000
External Device
Area
0x4003_8000
0x4003_7000
Reserved
0x4003_6000
0x4003_5000
0x4400_0000
0x4200_0000
0x4000_0000
32Mbytes
Bit band alias
Peripherals
0x4003_4000
0x4003_3000
0x4003_2000
0x4003_1000
0x4003_0000
Reserved
0x2400_0000
0x2200_0000
32Mbytes
Bit band alias
Reserved
0x2008_0000
0x2000_0000
0x1FFF_0000
0x0020_8000
0x0020_0000
メモリサイズの 詳細は
次項の「●メモリマップ
(2)」を参照してくださ
い。
0x0010_4000
0x0010_0000
0x4002_F000
0x4002_E000
0x4002_8000
Reserved
EXT-bus I/F
Reserved
RTC
Watch Counter
CRC
MFS
Reserved
LVD/DS mode
HDMI-CEC/
Remote Control Receiver
GPIO
Reserved
Int-Req.Read
EXTI
Reserved
CR Trim
Reserved
0x4002_7000
A/DC
0x4002_6000
Reserved
0x4002_5000
Base Timer
SRAM1
SRAM0
Reserved
Flash(Work area)
Reserved
Security/CR Trim
Reserved
0x4001_6000
0x4001_5000
Flash(Main area)
0x0000_0000
0x4001_3000
0x4001_2000
0x4001_1000
0x4001_0000
0x4000_1000
0x4000_0000
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
DMAC
Dual Timer
Reserved
SW WDT
HW WDT
Clock/Reset
Reserved
Flash I/F
51
D a t a S h e e t
 メモリマップ (2)
MB9AF144LB/MB/NB
MB9AF142LB/MB/NB
0x2008_0000
MB9AF141LB/MB/NB
0x2008_0000
Reserved
0x2008_0000
Reserved
Reserved
0x2000_4000
0x2000_2000
SRAM1
16Kbytes
0x2000_0000
0x2000_0000
SRAM0
16Kbytes
0x1FFF_E000
0x2000_2000
SRAM1
8Kbytes
SRAM0
8Kbytes
0x2000_0000
0x1FFF_E000
SRAM1
8Kbytes
SRAM0
8Kbytes
0x1FFF_C000
SA4-7 (8 KBx4)
Reserved
0x0010_4000
0x0010_2000
0x0010_0000
0x0020_0000
SA4-7 (8 KBx4)
Reserved
0x0010_4000
CR trimming
Security
0x0010_2000
0x0010_0000
0x0020_8000
0x0020_0000
SA4-7 (8 KBx4)
Reserved
Flash(Work area)
32 Kbytes
0x0020_0000
0x0020_8000
Reserved
Flash(Work area)
32 Kbytes
0x0020_8000
Reserved
Flash(Work area)
32 Kbytes
Reserved
0x0010_4000
CR trimming
Security
0x0010_2000
0x0010_0000
CR trimming
Security
Reserved
Reserved
Reserved
0x0000_0000
SA2-3 (8 KBx2)
SA9 (64 KB)
SA8 (48 KB)
0x0000_0000
SA2-3 (8 KBx2)
0x0001_0000
SA8 (48 KB)
0x0000_0000
Flash(Main area)
64 Kbytes
SA8 (48 KB)
0x0002_0000
Flash(Main area)
128 Kbytes
SA9-11 (64 KBx3)
Flash(Main area)
256 Kbytes
0x0004_0000
SA2-3 (8 KBx2)
Flash (メイン領域)/Flash (ワーク領域)の詳細は、
「MB9AB40N/A40N/340N/140N/150R/MB9B520M/320M/120M シリーズ フラッシュプログラミングマ
ニュアル」を参照ください。
52
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 ペリフェラル・アドレスマップ
スタート
エンド
アドレス
アドレス
バス
周辺機能
フラッシュメモリ I/F レジスタ
0x4000_0000
0x4000_0FFF
0x4000_1000
0x4000_FFFF
0x4001_0000
0x4001_0FFF
クロック・リセット制御
0x4001_1000
0x4001_1FFF
ハードウェアウォッチドッグタイマ
0x4001_2000
0x4001_2FFF
0x4001_3000
0x4001_4FFF
0x4001_5000
0x4001_5FFF
デュアルタイマ
0x4001_6000
0x4001_FFFF
予約
0x4002_0000
0x4002_4FFF
予約
0x4002_5000
0x4002_5FFF
ベースタイマ
0x4002_6000
0x4002_6FFF
予約
0x4002_7000
0x4002_7FFF
0x4002_8000
0x4002_DFFF
予約
0x4002_E000
0x4002_EFFF
内蔵 CR トリミング
0x4002_F000
0x4002_FFFF
予約
0x4003_0000
0x4003_0FFF
外部割込み
0x4003_1000
0x4003_1FFF
割込み要因確認レジスタ
0x4003_2000
0x4003_2FFF
予約
0x4003_3000
0x4003_3FFF
GPIO
0x4003_4000
0x4003_4FFF
HDMI-CEC/リモコン受信
0x4003_5000
0x4003_57FF
低電圧検出
0x4003_5800
0x4003_5FFF
0x4003_6000
0x4003_7FFF
0x4003_8000
0x4003_8FFF
マルチファンクションシリアル
0x4003_9000
0x4003_9FFF
CRC
0x4003_A000
0x4003_AFFF
時計カウンタ
0x4003_B000
0x4003_BFFF
RTC
0x4003_C000
0x4003_EFFF
予約
0x4003_F000
0x4003_FFFF
外部バス I/F
0x4004_0000
0x4005_FFFF
予約
0x4006_0000
0x4006_0FFF
0x4006_1000
0x41FF_FFFF
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
AHB
APB0
APB1
APB2
AHB
予約
ソフトウェアウォッチドッグタイマ
予約
A/D コンバータ
ディープスタンバイ制御部
予約
DMAC レジスタ
予約
53
D a t a S h e e t
 各 CPU ステートにおける端子状態
端子の状態として使用している語句は、以下の意味を持ちます。
・ INITX=0
INITX 端子が"L"レベルの期間です。
・ INITX=1
INITX 端子が"H"レベルの期間です。
・ SPL=0
スタンバイモードコントロールレジスタ(STB_CTL)のスタンバイ端子レベル設定ビット(SPL)
が"0"に設定された状態です。
・ SPL=1
スタンバイモードコントロールレジスタ(STB_CTL)のスタンバイ端子レベル設定ビット(SPL)
が"1"に設定された状態です。
・ 入力可
入力機能が使用可能な状態です。
・ 内部入力"0"固定
入力機能が使用できない状態です。内部入力は"L"に固定されます。
・ Hi-Z
端子駆動用トランジスタを駆動禁止状態にし、端子を Hi-Z にします。
・ 設定不可
設定できません。
・ 直前状態保持
本モードに遷移する直前の状態を保持します。
内蔵されている周辺機能が動作中であれば、その周辺機能にしたがいます。
ポートとして使用している場合は、その状態を保持します。
・ アナログ入力可
アナログ入力が許可されています。
・ トレース出力
トレース機能が使用可能な状態です。
・ GPIO 選択
ディープスタンバイモード時、汎用 I/O ポートに切り換わります。
54
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・ 端子状態一覧表
端
子
状
態
形
式
グループ
機能名
パワーオン
リセット
または
低電圧検出
状態
INITX
入力
状態
デバイス ランモード
内部
または
リセット スリープ
状態
モード状態
電源不安定
電源安定
INITX=0
INITX=1
‐
‐
‐
‐
電源安定
INITX=1
‐
タイマモード,
RTC モード
または
ストップモード
状態
電源安定
INITX=1
SPL=0
SPL=1
ディープスタンバイ
ディープ
RTC モード
スタンバイ
または
モード
ディープスタンバイ
復帰直後
ストップモード
状態
状態
電源安定
INITX=1
SPL=0
SPL=1
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力 内部入力
"0"固定
"0"固定
"0"固定
電源安定
INITX=1
-
GPIO 選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
メイン水晶
発振入力端子/
外部メイン
クロック入力
選択時
入力可
入力可
入力可
入力可
入力可
GPIO 選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力 内部入力
"0"固定
"0"固定
"0"固定
GPIO 選択
外部メイン
クロック入力
選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定
直前状態
保持
メイン水晶
発振出力端子
Hi-Z/
内部入力
"0"固定
もしくは
入力可
Hi-Z/
内部入力
"0"固定
直前状態 直前状態 直前状態 直前状態 直前状態 直前状態
保持/
保持/
保持/
保持/
保持/
保持/
発振
発振
発振
発振
発振
発振
Hi-Z/
内部入力 停止時*1 は 停止時*1 は 停止時*1 は 停止時*1 は 停止時*1 は 停止時*1 は
"0"固定 Hi-Z/内部 Hi-Z/内部 Hi-Z/内部 Hi-Z/内部 Hi-Z/内部 Hi-Z/内部
入力
入力
入力
入力
入力
入力
"0"固定
"0"固定
"0"固定
"0"固定
"0"固定
"0"固定
C
INITX
入力端子
プル
アップ/
入力可
プル
アップ/
入力可
プル
アップ/
入力可
プル
アップ/
入力可
プル
アップ/
入力可
プル
アップ/
入力可
プル
アップ/
入力可
プル
アップ/
入力可
プル
アップ/
入力可
D
モード
入力端子
入力可
入力可
入力可
入力可
入力可
入力可
入力可
入力可
入力可
モード
入力端子
入力可
入力可
入力可
入力可
入力可
入力可
入力可
入力可
入力可
GPIO 選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
Hi-Z/
入力可
GPIO 選択
Hi-Z/
入力可
GPIO 選択
GPIO 選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
サブ水晶
発振入力端子/
外部サブクロッ
ク入力選択時
入力可
入力可
入力可
入力可
入力可
A
B
E
F
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
入力可
入力可
直前状態
保持
入力可
Hi-Z/
内部入力
"0"固定
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力 内部入力
"0"固定
"0"固定
"0"固定
入力可
入力可
入力可
GPIO 選択
入力可
GPIO 選択
入力可
55
D a t a S h e e t
端
子
状
態
形
式
グループ
機能名
パワーオン
リセット
または
低電圧検出
状態
INITX
入力
状態
デバイス ランモード
内部
または
リセット スリープ
状態
モード状態
電源不安定
電源安定
INITX=0
INITX=1
‐
‐
‐
‐
I
電源安定
INITX=1
SPL=0
SPL=1
電源安定
INITX=1
SPL=0
SPL=1
電源安定
INITX=1
-
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力 内部入力
"0"固定
"0"固定
"0"固定
GPIO 選択
外部サブ
クロック入力
選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定
直前状態
保持
サブ水晶
発振出力端子
Hi-Z/
内部入力
"0"固定
もしくは
入力可
Hi-Z/
内部入力
"0"固定
Hi-Z/
内部入力
"0"固定
直前状態 直前状態 直前状態 直前状態 直前状態
保持/
保持/
保持/
保持/
保持/
発振
発振
発振
発振
発振
直前状態
停止時*2 は 停止時*2 は 停止時*2 は 停止時*2 は 停止時*2 は
保持
Hi-Z/内部 Hi-Z/内部 Hi-Z/内部 Hi-Z/内部 Hi-Z//内部
入力
入力
入力
入力
入力
"0"固定
"0"固定
"0"固定
"0"固定
"0"固定
GPIO 選択時
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
NMIX 選択時
設定不可
設定不可
設定不可
上記以外の
リソース選択時
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
Hi-Z
プル
アップ/
入力可
プル
アップ/
入力可
直前状態
保持
直前状態
保持
JTAG
選択時
直前状態
保持
GPIO 選択時
設定不可
設定不可
設定不可
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
直前状態
保持
設定不可
設定不可
設定不可
直前状態
保持
リソース選択時
K
直前状態
保持
直前状態
保持
GPIO 選択時
外部割込み
許可選択時
上記以外の
リソース選択時
Hi-Z
GPIO 選択時
56
CONFIDENTIAL
Hi-Z/
入力可
Hi-Z/
入力可
Hi-Z/
内部入力
"0"固定
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力 内部入力
"0"固定
"0"固定
"0"固定
Hi-Z/
内部入力
"0"固定
直前状態
保持
直前状態
保持
J
直前状態
保持
GPIO 選択
直前状態
保持
GPIO 選択時
L
ディープスタンバイ
ディープ
RTC モード
スタンバイ
または
モード
ディープスタンバイ
復帰直後
ストップモード
状態
状態
GPIO 選択時
G
H
電源安定
INITX=1
‐
タイマモード,
RTC モード
または
ストップモード
状態
WKUP
入力可
Hi-Z/
WKUP
入力可
GPIO 選択
直前状態
保持
直前状態
保持
直前状態
保持
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力 内部入力
"0"固定
"0"固定
"0"固定
GPIO 選択
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力 内部入力
"0"固定
"0"固定
"0"固定
GPIO 選択
直前状態
保持
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定
GPIO 選択
Hi-Z/
内部入力 内部入力
"0"固定
"0"固定
GPIO 選択
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
端
子
状
態
形
式
グループ
機能名
アナログ入力
選択時
M
パワーオン
リセット
または
低電圧検出
状態
INITX
入力
状態
デバイス ランモード
内部
または
リセット スリープ
状態
モード状態
タイマモード,
RTC モード
または
ストップモード
状態
電源不安定
電源安定
INITX=0
INITX=1
‐
‐
‐
‐
電源安定
INITX=1
‐
Hi-Z
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力 内部入力
"0"固定
"0"固定
"0"固定
GPIO 選択
Hi-Z
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
上記以外の
リソース選択時
電源安定
INITX=1
SPL=0
SPL=1
GPIO 選択時
アナログ入力
選択時
N
外部割込み
許可選択時
上記以外の
リソース選択時
O
設定不可
設定不可
設定不可
設定不可
設定不可
設定不可
上記以外の
リソース選択時
直前状態
保持
直前状態
保持
P
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
Hi-Z
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
Hi-Z/
Hi-Z/
GPIO 選択時
Q
アナログ入力
Hi-Z
Hi-Z/
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
Hi-Z/
内部入力 内部入力"0"
"0"固定/
固定/
アナログ アナログ
入力可
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
GPIO 選択
Hi-Z/
内部入力 内部入力
Hi-Z/
"0"固定
内部入力 "0"固定
"0"固定
GPIO 選択
Hi-Z/
内部入力
"0"固定
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
GPIO 選択
Hi-Z/
内部入力 内部入力
"0"固定
"0"固定
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力"0"
"0"固定/
固定/
アナログ アナログ
入力可
入力可
トレース
出力
トレース選択時
上記以外の
リソース選択時
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
電源安定
INITX=1
-
トレース
出力
GPIO 選択時
アナログ入力
選択時
電源安定
INITX=1
SPL=0
SPL=1
直前状態
保持
GPIO 選択時
トレース選択時
ディープスタンバイ
ディープ
RTC モード
スタンバイ
または
モード
ディープスタンバイ
復帰直後
ストップモード
状態
状態
Hi-Z/
Hi-Z/
内部入力
"0"固定
Hi-Z/
GPIO 選択
Hi-Z/
内部入力 内部入力
"0"固定
"0"固定
Hi-Z/
Hi-Z/
GPIO 選択
Hi-Z/
57
D a t a S h e e t
端
子
状
態
形
式
グループ
機能名
パワーオン
リセット
または
低電圧検出
状態
INITX
入力
状態
デバイス ランモード
内部
または
リセット スリープ
状態
モード状態
電源不安定
電源安定
INITX=0
INITX=1
‐
‐
‐
‐
電源安定
INITX=1
‐
内部入力
"0"固定/
アナログ
入力可
内部入力
"0"固定/
アナログ
入力可
選択時
内部入力
"0"固定/
アナログ
入力可
タイマモード,
RTC モード
または
ストップモード
状態
電源安定
INITX=1
SPL=0
SPL=1
内部入力
"0"固定/
アナログ
入力可
外部割込み
許可選択時
設定不可
設定不可
設定不可
上記以外の
リソース選択時
直前状態
保持
直前状態
保持
Hi-Z
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
WKUP 許可時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
直前状態
保持
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
直前状態
保持
直前状態
保持
GPIO 選択
Hi-Z/
Hi-Z/
内部入力 内部入力 内部入力
"0"固定
"0"固定
"0"固定
GPIO 選択
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
直前状態
保持
直前状態
保持
設定不可
GPIO 選択
Hi-Z/
内部入力 内部入力
Hi-Z/
"0"固定
内部入力 "0"固定
"0"固定
直前状態
保持
設定不可
外部割込み
許可選択時
GPIO 選択時
Hi-Z/
WKUP
入力可
直前状態
保持
設定不可
上記以外の
リソース選択時
WKUP
入力可
Hi-Z/
Hi-Z/
内部入力 内部入力"0"
"0"固定/
固定/
アナログ アナログ
入力可
入力可
直前状態
保持
WKUP 許可時
T
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
設定不可
GPIO 選択時
CEC 許可時
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
設定不可
GPIO 選択時
上記以外の
リソース選択時
GPIO 選択
設定不可
上記以外の
リソース選択時
S
内部入力 内部入力"0"
"0"固定/
固定/
アナログ アナログ
入力可
入力可
直前状態
GPIO 選択
Hi-Z/
保持
内部入力 内部入力
"0"固定
"0"固定
Hi-Z/
直前状態
保持
R
CEC 許可時
内部入力
"0"固定/
アナログ
入力可
電源安定
INITX=1
-
内部入力
"0"固定
GPIO 選択時
外部割込み許可
選択時
電源安定
INITX=1
SPL=0
SPL=1
トレース
出力
トレース選択時
アナログ入力
選択時
内部入力
"0"固定/
アナログ
入力可
ディープスタンバイ
ディープ
RTC モード
スタンバイ
または
モード
ディープスタンバイ
復帰直後
ストップモード
状態
状態
直前状態
保持
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
直前状態
保持
Hi-Z/
内部入力
"0"固定
直前状態
保持
直前状態
保持
直前状態
保持
直前状態
保持
WKUP
入力可
Hi-Z/
WKUP
入力可
GPIO 選択
Hi-Z/
内部入力 内部入力
"0"固定
"0"固定
GPIO 選択
直前状態
保持
GPIO 選択
*1: サブタイマモード, 低速 CR タイマモード, ストップモード, RTC モード, ディープスタンバイ RTC
モード, ディープスタンバイストップモードは発振が停止します。
*2: ストップモード, ディープスタンバイストップモードは発振が停止します。
58
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 電気的特性
1.
絶対最大定格
項目
記号
電源電圧*1 ,*2
アナログ電源電圧*1 ,*3
アナログ基準電圧*1 ,*3
VCC
AVCC
AVRH
入力電圧*1
VI
定格値
最大
VSS - 0.5
VSS - 0.5
VSS - 0.5
VSS + 4.6
VSS + 4.6
VSS + 4.6
V
V
V
VSS - 0.5
VCC + 0.5
(≦4.6 V)
V
VSS - 0.5
アナログ端子入力電圧*1
VIA
VSS - 0.5
出力電圧*1
VO
VSS - 0.5
"L"レベル最大出力電流*4
IOL
-
IOLAV
-
∑IOL
∑IOLAV
-
IOH
-
IOHAV
-
5
"L"レベル平均出力電流*
"L"レベル最大総出力電流
"L"レベル平均総出力電流*6
"H"レベル最大出力電流*4
5
"H"レベル平均出力電流*
単位
最小
VSS + 6.5
AVCC + 0.5
(≦4.6 V)
VCC + 0.5
(≦4.6 V)
10
39
4
10.5
100
50
- 10
- 39
-4
- 12
- 100
- 50
300
+ 150
V
備考
5 V トレラント
V
V
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mW
°C
P80 / P81 端子
P80 / P81 端子
P80 / P81 端子
P80 / P81 端子
"H"レベル最大総出力電流
∑IOH
"H"レベル平均総出力電流*6
∑IOHAV
消費電力
PD
保存温度
TSTG
- 55
*1: VSS = AVSS = 0 V を基準にした値です。
*2: VCC は VSS - 0.5 V より低くなってはいけません。
*3: 電源投入時など VCC + 0.5 V を超えてはいけません。
*4: 最大出力電流は、該当する端子 1 本のピーク値を規定します。
*5: 平均出力電流は、該当する端子 1 本に流れる電流の 100 ms の期間内での平均電流を規定します。
*6: 平均総出力電流は、該当する端子すべてに流れる電流の 100 ms の期間内での平均電流を規定します。
<注意事項>
絶対最大定格を超えるストレス (電圧, 電流, 温度など) の印加は、半導体デバイスを破壊する可
能性があります。したがって、定格を一項目でも超えることのないようご注意ください。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
59
D a t a S h e e t
2.
推奨動作条件
(VSS = AVSS = 0.0V)
項目
記号
条件
規格値
最小
最大
単位
備考
1.65*2
3.6
V
1.65
3.6
V
AVCC=VCC
2.7
AVCC
V
AVCC≧2.7 V
アナログ基準電圧
AVRH
AVCC
AVCC
V
AVCC<2.7 V
平滑コンデンサ容量
CS
1
10
µF
レギュレータ用*1
動作温度
TA
- 40
+ 85
°C
*1: 平滑コンデンサの接続方法は、
「デバイス使用上の注意」の「・C 端子について」を参照してく
ださい。
*2: 電源電圧が最小値未満かつ低電圧リセット/割込み検出電圧以上の間は、内蔵高速 CR クロック(メ
イン PLL 使用含む)または内蔵低速 CR クロックでの命令実行と低電圧検出のみ動作可能です。
電源電圧
アナログ電源電圧
VCC
AVCC
-
<注意事項>
推奨動作条件は、半導体デバイスの正常な動作を確保するための条件です。電気的特性の規格値
は、すべてこの条件の範囲内で保証されます。常に推奨動作条件下で使用してください。この条
件を超えて使用すると、信頼性に悪影響を及ぼすことがあります。
データシートに記載されていない項目, 使用条件, 論理の組合せでの使用は、保証していません。
記載されている以外の条件での使用をお考えの場合は、必ず事前に営業部門までご相談ください。
60
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
3.
直流規格
(1) 電流規格
(VCC = AVCC = 1.65V ~ 3.6V, VSS = AVSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
条件
CPU: 40 MHz,
周辺: 40 MHz
PLL
ランモード
ICC
電源電流
VCC
ICCS
高速 CR
ランモード
サブ
ランモード
低速 CR
ランモード
PLL
スリープモード
高速 CR
スリープモード
サブ
スリープモード
低速 CR
スリープモード
CPU: 40 MHz,
周辺:クロック停止
NOP 動作
CPU/周辺: 4 MHz*2
CPU/周辺: 32 kHz
CPU/周辺: 100 kHz
周辺: 40 MHz
周辺: 4 MHz*2
周辺: 32 kHz
周辺: 100 kHz
規格値
標準*3 最大*4
単位
備考
15.5
21
mA
*1, *5
8.7
12
mA
*1, *5
1.8
2.9
mA
*1
110
680
μA
*1, *6
125
700
μA
*1
9
12.5
mA
*1, *5
0.8
1.6
mA
*1
96
670
μA
*1, *6
110
680
μA
*1
*1: 全ポート固定時
*2: トリミングにて 4 MHz に設定した場合
*3: TA=+25°C, VCC=3.6 V
*4: TA=+85°C, VCC=3.6 V
*5: 水晶振動子(4 MHz)使用時(発振回路の消費電流を含む)
*6: 水晶振動子(32 kHz)使用時(発振回路の消費電流を含む)
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
61
D a t a S h e e t
項目
記号
端子名
メイン
タイマモード
ICCT
サブ
タイマモード
ICCT
RTC
モード
ICCR
ストップ
モード
ICCH
電源電流
VCC
ICCRD
ICCHD
条件
ディープ
スタンバイ
RTC モード
ディープ
スタンバイ
ストップ
モード
TA = + 25°C,
LVD off 時
TA = + 85°C,
LVD off 時
TA = + 25°C,
LVD off 時
TA = + 85°C,
LVD off 時
TA = + 25°C,
LVD off 時
TA = + 85°C,
LVD off 時
TA = + 25°C,
LVD off 時
TA = + 85°C,
LVD off 時
TA = + 25°C,
LVD off 時,
RAM 保持なし
TA = + 25°C,
LVD off 時,
RAM 保持あり
TA = + 85°C,
LVD off 時,
RAM 保持なし
TA = + 85°C,
LVD off 時,
RAM 保持あり
TA = + 25°C,
LVD off 時,
RAM 保持なし
TA = + 25°C,
LVD off 時,
RAM 保持あり
TA = + 85°C,
LVD off 時,
RAM 保持なし
TA = + 85°C,
LVD off 時,
RAM 保持あり
規格値
標準*3 最大*4
単位
備考
2.1
2.5
mA
*1, *3
-
3.4
mA
*1, *3
12
35
μA
*1, *4
-
330
μA
*1, *4
9.8
29
μA
*1, *4
-
280
μA
*1, *4
9
28
μA
*1
-
270
μA
*1
1.9
9
μA
*1, *4, *5
5.9
20
μA
*1, *4, *5
75
μA
*1, *4, *5
105
μA
*1, *4, *5
1.25
7
μA
*1, *5
5.3
18
μA
*1, *5
70
μA
*1, *5
100
μA
*1, *5
-
-
*1: 全ポート固定時
*2: VCC=3.6 V
*3: 水晶振動子(4 MHz)使用時(発振回路の消費電流を含む)
*4: 水晶振動子(32 kHz)使用時(発振回路の消費電流を含む)
*5: RAM 保持設定はオンチップ SRAM のみに適用
62
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・低電圧検出回路(LVD)電流
(VCC = 1.65V~3.6V, VSS = 0V, TA = - 40°C~+ 85°C)
項目
低電圧検出回路
(LVD)
電源電流
記号
ICCLVD
端子名
条件
規格値
標準
最大
単位
備考
リセット発生用
動作時
VCC = 3.6 V
0.13
0.3
μA
未検出時
割込み発生用
動作時
VCC = 3.6 V
0.13
0.3
μA
未検出時
VCC
・フラッシュメモリ電流
(VCC = 1.65V~3.6V, VSS = 0V, TA = - 40°C~+ 85°C)
項目
記号
端子名
条件
規格値
標準
最大
単位
備考
フラッシュメモリ
書込み/
ICCFLASH
VCC
9.5
11.2
mA
*
書込み/消去電流
消去時
*: フラッシュメモリへ書込みまたは消去するときは、電源電流(ICC)にフラッシュメモリ書込み/消去
電流(ICCFLASH)が加算されます。
・A/D コンバータ電流
(VCC = AVCC = 1.65V~3.6V, VSS = AVSS = AVRL = 0V, TA = - 40°C~+ 85°C)
項目
電源電流
基準電源電流
記号
端子名
ICCAD
AVCC
ICCAVRH
AVRH
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
条件
A/D 1unit 動作時
A/D 停止時
A/D 1unit 動作時
AVRH=3.6 V
A/D 停止時
規格値
標準
最大
単位
0.27
0.03
0.42
10
mA
μA
0.72
1.29
mA
0.02
2.6
μA
備考
63
D a t a S h e e t
(2) 端子特性
(VCC = AVCC = 1.65V ~ 3.6V, VSS = AVSS = 0V, TA = - 40°C ~ + 85°C)
項目
"H"レベル
入力電圧
(ヒステリシ
ス入力)
"L"レベル
入力電圧
(ヒステリシ
ス入力)
記号
VIHS
端子名
CMOS
ヒステリ
シス入力
端子,
MD0, MD1
5V トレ
ラント入
力端子
VILS
CMOS
ヒステリ
シス入力
端子,
MD0, MD1
5 V トレ
ラント
入力端子
4mA
タイプ
"H"レベル
出力電圧
VOH
P80/P81
4 mA
タイプ
"L"レベル
出力電圧
VOL
P80/P81
-
入力リーク
電流
IIL
プルアップ
抵抗値
RPU
入力容量
CIN
64
CONFIDENTIAL
CEC0,
CEC1
プル
アップ
端子
VCC,
VSS,
AVCC,
AVSS,
AVRH
以外
条件
VCC≧2.7 V
最小
最大
-
VCC + 0.3
V
-
VSS + 5.5
V
VCC×0.7
VCC≧2.7 V
VCC×0.8
備考
VCC×0.7
VCC≧2.7 V
VCC×0.2
VSS - 0.3
-
V
VCC < 2.7 V
VCC×0.3
VCC≧2.7 V
VCC×0.2
VSS - 0.3
-
VCC < 2.7 V
VCC≧2.7 V,
IOH = - 4 mA
VCC < 2.7 V,
IOH = - 2 mA
VCC≧2.7 V,
IOH = - 12.5 mA
VCC < 2.7 V,
IOH = - 6.5 mA
VCC≧2.7 V,
IOL = 4 mA
VCC < 2.7 V,
IOL = 2 mA
VCC≧2.7 V,
IOL = 10.5 mA
VCC < 2.7 V,
IOL = 5 mA
VCC = AVCC =
AVRH = VSS =
AVSS = 0.0 V
単位
VCC×0.8
VCC < 2.7 V
VCC < 2.7 V
規格値
標準
V
VCC×0.3
VCC - 0.5
-
VCC
V
VCC - 0.4
-
VCC
V
VSS
-
0.4
V
VSS
-
0.4
V
-5
-
+5
μA
-
-
+1.8
μA
VCC≧2.7 V
21
33
66
VCC < 2.7 V
-
-
134
-
-
5
15
VCC - 0.45
kΩ
pF
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
4.
交流規格
(1) メインクロック入力規格
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
入力周波数
入力クロック
周期
入力クロック
パルス幅
入力クロック
立上り, 立下り
時間
内部動作
クロック*1
周波数
内部動作
クロック*1
サイクル時間
記号
端子名
条件
規格値
最小
最大
単位
備考
VCC≧2.7 V
VCC < 2.7 V
4
4
48
20
MHz
水晶振動子接続時
-
4
48
MHz
外部クロック時
-
20.83
250
ns
外部クロック時
-
PWH/tCYLH,
PWL/tCYLH
45
55
%
外部クロック時
tCF,
tCR
-
-
5
ns
外部クロック時
fCH
tCYLH
X0,
X1
fCM
-
-
-
40
MHz
fCC
-
-
-
40
MHz
fCP0
fCP1
fCP2
-
-
-
40
40
40
MHz
MHz
MHz
tCYCC
-
-
25
-
ns
tCYCP0
tCYCP1
tCYCP2
-
-
25
25
25
-
ns
ns
ns
マスタクロック
ベースクロック
(HCLK/FCLK)
APB0 バスクロック*2
APB1 バスクロック*2
APB2 バスクロック*2
ベースクロック
(HCLK/FCLK)
APB0 バスクロック*2
APB1 バスクロック*2
APB2 バスクロック*2
*1: 各内部動作クロックの詳細については、
『FM3 ファミリ ペリフェラルマニュアル』の『CHAPTER:
クロック』を参照してください。
*2: 各ペリフェラルが接続されている APB バスについては「■ブロックダイヤグラム」を参照してく
ださい。
X0
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
65
D a t a S h e e t
(2) サブクロック入力規格
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
入力周波数
入力クロック周期
最小
規格値
標準
最大
-
32
10
32.768
-
PWH/tCYLL,
PWL/tCYLL
45
-
記号 端子名
条件
fCL
tCYLL
入力クロック
パルス幅
X0A,
X1A
-
単位
備考
100
31.25
kHz
kHz
μs
水晶振動子接続時
外部クロック時
外部クロック時
55
%
外部クロック時
X0A
(3) 内蔵 CR 発振規格
・内蔵高速 CR
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
条件
最小
規格値
標準 最大
単位
備考
TA = + 25°C
3.96
4
4.04
VCC≧2.7 V
TA = + 25°C
3.9
4
4.1
トリミング時*1
VCC < 2.7 V
クロック周波数
fCRH
MHz
TA =
3.84
4
4.16
- 40°C ~ + 85°C
TA =
2.8
4
5.2
非トリミング時
- 40°C ~ + 85°C
周波数安定時間
tCRWT
30
μs *2
*1: 出荷時に設定されるフラッシュメモリ内の CR トリミング領域の値を周波数トリミング値に使用し
た場合
*2: トリミング値設定後に高速 CR クロックの周波数が安定するまでの時間です。なおトリミング値設
定後、周波数安定時間が経過するまでの期間も高速 CR クロックをソースクロックとして使用でき
ます。
・内蔵低速 CR
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
条件
クロック周波数
fCRL
-
66
CONFIDENTIAL
最小
50
規格値
標準 最大
100
150
単位
備考
kHz
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
(4-1) メイン PLL の使用条件(PLL の入力クロックにメインクロックを選択した場合)
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
最小
規格値
標準 最大
PLL 発振安定待ち時間*1
tLOCK
100
(LOCK UP 時間)
PLL 入力クロック周波数
fPLLI
4
PLL 逓倍率
5
PLL マクロ発振クロック周波数
fPLLO
75
メイン PLL クロック周波数*2
fCLKPLL
*1: PLL の発振が安定するまでの待ち時間
*2: メイン PLL クロック(CLKPLL)の詳細については、
『FM3
の『CHAPTER:クロック』を参照してください。
単位
-
-
μs
-
16
37
150
40
MHz
逓倍
MHz
MHz
備考
ファミリ ペリフェラルマニュアル』
(4-2) メイン PLL の使用条件(メイン PLL の入力クロックに内蔵高速 CR を選択した場合)
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
最小
規格値
標準 最大
単位
備考
PLL 発振安定待ち時間*1
tLOCK
100
μs
(LOCK UP 時間)
PLL 入力クロック周波数
fPLLI
3.8
4
4.2
MHz
PLL 逓倍率
19
35
逓倍
PLL マクロ発振クロック周波数
fPLLO
72
150
MHz
メイン PLL クロック周波数*2
fCLKPLL
40
MHz
*1: PLL の発振が安定するまでの待ち時間
*2: メイン PLL クロック(CLKPLL)の詳細については、
『FM3 ファミリ ペリフェラルマニュアル』
の『CHAPTER:クロック』を参照してください。
(注意事項) メイン PLL のソースクロックには、必ず周波数トリミングを行った高速 CR クロック
(CLKHC)を入力してください。
PLL 逓倍後、内蔵高速 CR クロックの精度を加味した上で、マスタクロック周波数上限を
超えないようにしてください。
メイン PLL 接続図
メインクロック(CLKMO)
高速 CR クロック(CLKHC)
K 分周
PLL 入力
クロック
メイン
PLL
PLL マクロ
発振クロック
M 分周
メイン PLL
クロック
(CLKPLL)
N 分周
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
67
D a t a S h e e t
(5) リセット入力規格
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
リセット入力時間
記号
端子名
条件
tINITX
INITX
-
規格値
最小
最大
500
-
単位
備考
ns
(6) パワーオンリセットタイミング
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
電源立上り時間
電源断時間
パワーオンリセット
解除までの時間
tVCCR
tOFF
VCC
tPRT
規格値
単位
最小
最大
0
1
-
ms
ms
1.34
16.09
ms
備考
VCC_minimum
VCC
VDH_minimum
0.2V
0.2V
0.2V
tVCCR
tPRT
Internal reset
CPU Operation
Reset active
tOFF
Release
start
用語解説
・ VCC_minimum: 推奨動作条件(VCC)の下限電圧
・ VDH_minimum: 低電圧検出リセット検出電圧最小値(SVHR=00000 時)。
「6.低電圧検出特性」を参照してください。
68
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
(7) 外バスタイミング
・ 外バスクロック出力規格
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
出力周波数
記号
端子名
条件
tCYCLE
MCLKOUT*
VCC≧2.7 V
VCC < 2.7 V
規格値
最小
最大
-
40
20
単位
MHz
MHz
*: 外バスクロック出力(MCLKOUT)は HCLK の分周クロックです。
設定の詳細は『FM3 ファミリ ペリフェラルマニュアル』の『CHAPTER:外部バスインタフェース』
を参照してください。
外バスクロック出力を行わない場合、本規格は外バス動作に影響しません。
MCLKOUT
・ 外バス信号入出力規格
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
VIH
VIL
VOH
VOL
信号入力規格
信号出力規格
入力信号
出力信号
規格値
単位
-
0.8 × VCC
0.2 × VCC
0.8 × VCC
0.2 × VCC
V
V
V
V
VIH
VIL
VIH
VIL
VOH
VOL
VOH
VOL
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
条件
備考
69
D a t a S h e e t
・ セパレートバスアクセス 非同期 SRAM モード
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
条件
VCC≧2.7 V
MOEX
tOEW
MOEX
最小パルス幅
VCC<2.7 V
VCC≧2.7 V
MCSX↓→アドレス
MCSX[7:0],
tCSL – AV
出力遅延時間
MAD[24:0]
VCC<2.7 V
VCC≧2.7 V
MOEX↑→アドレス
MOEX,
tOEH - AX
ホールド時間
MAD[24:0]
VCC<2.7 V
VCC≧2.7 V
MCSX↓→
tCSL - OEL
MOEX↓遅延時間
VCC<2.7 V
MOEX,
MCSX[7:0]
VCC≧2.7 V
MOEX↑→
tOEH - CSH
MCSX↑時間
VCC<2.7 V
VCC≧2.7 V
MCSX↓→MDQM↓
MCSX,
tCSL - RDQML
遅延時間
MDQM[1:0]
VCC<2.7 V
VCC≧2.7 V
データセットアップ
MOEX,
tDS - OE
→MOEX↑時間
MADATA[15:0] VCC<2.7 V
VCC≧2.7 V
MOEX↑→
MOEX,
tDH - OE
データホールド時間
MADATA[15:0] VCC<2.7 V
VCC≧2.7 V
MWEX
tWEW
MWEX
最小パルス幅
VCC<2.7 V
VCC≧2.7 V
MWEX↑→アドレス
MWEX,
tWEH - AX
出力遅延時間
MAD[24:0]
VCC<2.7 V
VCC≧2.7 V
MCSX↓→MWEX↓
tCSL - WEL
遅延時間
VCC<2.7 V
MWEX,
MCSX[7:0]
VCC≧2.7 V
MWEX↑→MCSX↑
tWEH - CSH
遅延時間
VCC<2.7 V
VCC≧2.7 V
MCSX↓→MDQM↓
MCSX,
tCSL-WDQML
遅延時間
MDQM[1:0]
VCC<2.7 V
VCC≧2.7 V
MWEX↓→
MCSX,
tCSL - DV
データ出力時間
MADATA[15:0] VCC<2.7 V
VCC≧2.7 V
MWEX↑→
MWEX,
tWEH - DX
データホールド時間
MADATA[15:0] VCC<2.7 V
(注意事項) 外部負荷容量 CL = 30 pF 時 (m=0 ~ 15, n=1 ~ 16)
70
CONFIDENTIAL
規格値
単位
最小
最大
MCLK×n-3
-
-9
-12
MCLK×m-9
MCLK×m-12
30
38
+9
+12
MCLK×m+9
MCLK×m+12
MCLK×m+9
MCLK×m+12
MCLK×m+9
MCLK×m+12
MCLK×m+9
MCLK×m+12
-
0
-
ns
MCLK×n-3
-
ns
0
MCLK×m-9
MCLK×m-12
0
0
MCLK×n-9
MCLK×n-12
0
MCLK×n-9
MCLK×n-12
MCLK-9
MCLK-12
0
MCLK×m+9
MCLK×m+12
MCLK×n+9
MCLK×n+12
MCLK×m+9
MCLK×m+12
MCLK×n+9
MCLK×n+12
MCLK+9
MCLK+12
MCLK×m+9
MCLK×m+12
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
MCLK
MCSX[7:0]
MAD[24:0]
MOEX
MDQM[1:0]
MWEX
MADATA[15:0]
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
71
D a t a S h e e t
・ セパレートバスアクセス 同期 SRAM モード
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
アドレス遅延時間
記号
端子名
条件
tAV
MCLK,
MAD[24:0]
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
tCSL
MCSX 遅延時間
tCSH
tREL
MOEX 遅延時間
tREH
データセットアップ
→MCLK↑時間
MCLK↑→
データホールド時間
tDS
tDH
tWEL
MWEX 遅延時間
tWEH
MDQM[1:0]
遅延時間
tDQML
tDQMH
MCLK,
MCSX[7:0]
MCLK,
MOEX
MCLK,
MADATA[15:0]
MCLK,
MADATA[15:0]
MCLK,
MWEX
MCLK,
MDQM[1:0]
MCLK↑→
MCLK,
tODS
データ出力時間
MADATA[15:0]
MCLK↑→
MCLK,
tOD
データホールド時間
MADATA[15:0]
(注意事項) 外部負荷容量 CL = 30 pF 時
規格値
単位
最小
最大
1
12
13
ns
1
12
ns
1
12
ns
1
1
9
12
9
12
ns
ns
24
37
-
ns
0
-
ns
1
1
1
1
MCLK + 1
1
9
12
9
12
9
12
9
12
MCLK + 18
MCLK + 24
18
24
ns
ns
ns
ns
ns
ns
MCLK
MCSX[7:0]
MAD[24:0]
MOEX
MDQM[1:0]
MWEX
MADATA[15:0]
72
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・ マルチプレクスバスアクセス 非同期 SRAM モード
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
条件
VCC≧2.7 V
マルチプレクス
tALE-CHMADV
アドレス遅延時間
VCC<2.7 V
MALE,
マルチプレクス
MADATA[15:0] VCC≧2.7 V
アドレスホールド
tCHMADH
VCC<2.7 V
時間
(注意事項) 外部負荷容量 CL = 30 pF 時 (m=0 ~ 15, n=1 ~ 16)
規格値
最小
最大
-2
+10
+20
MCLK×n+0
MCLK×n+10
MCLK×n+0
MCLK×n+20
単位
ns
ns
MCLK
MCSX[7:0]
MALE
MAD [24:0]
MOEX
MDQM [1:0]
MWEX
MADATA[15:0]
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
73
D a t a S h e e t
・ マルチプレクスバスアクセス 同期 SRAM モード
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
tCHAL
MALE 遅延時間
tCHAH
端子名
条件
MCLK,
ALE
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
MCLK↑→
マルチプレクス
tCHMADV
アドレス遅延時間
MCLK,
MADATA[15:0]
MCLK↑→
マルチプレクス
tCHMADX
データ出力時間
(注意事項) 外部負荷容量 CL = 30 pF 時
VCC≧2.7 V
規格値
最小
最大
9
12
9
12
ns
ns
ns
ns
1
tOD
ns
1
tOD
ns
1
1
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
単位 備考
MCLK
MCSX[7:0]
MALE
MAD [24:0]
MOEX
MDQM [1:0]
MWEX
MADATA[15:0]
74
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・外部 RDY 入力タイミング
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
MCLK↑
MRDY 入力
セットアップ時間
記号
端子名
tRDYI
MCLK,
MRDY
条件
規格値
最小
VCC≧2.7 V
23
VCC < 2.7 V
37
最大
-
単位
備考
ns
RDY 入力時
···
MCLK
Over 2cycle
Original
MOEX
MWEX
tRDYI
MRDY
RDY 解除時
MCLK
··· ···
2 cycle
Extended
MOEX
MWEX
tRDYI
MRDY
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
0.5×VCC
75
D a t a S h e e t
(8) ベースタイマ入力タイミング
・ タイマ入力タイミング
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
入力パルス幅
記号
端子名
条件
tTIWH,
tTIWL
TIOAn/TIOBn
(ECK, TIN として
使用するとき)
-
tTIWH
規格値
最小
最大
2tCYCP
-
単位
備考
ns
tTIWL
ECK
TIN
VIHS
VIHS
VILS
VILS
・ トリガ入力タイミング
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
条件
入力パルス幅
tTRGH,
tTRGL
TIOAn/TIOBn
(TGIN として使
用するとき)
-
tTRGH
TGIN
VIHS
規格値
最小
最大
2tCYCP
-
単位
備考
ns
tTRGL
VIHS
VILS
VILS
(注意事項) tCYCP は、APB バスクロックのサイクル時間です。
ベースタイマが接続されている APB バス番号については「■ブロックダイヤグラム」を
参照してください。
76
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
(9) CSIO/UART タイミング
・ CSIO (SPI = 0, SCINV = 0)
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号 端子名
シリアルクロック
サイクルタイム
tSCYC
SCK↓→SOT 遅延時間
tSLOVI
SIN→SCK↑
セットアップ時間
tIVSHI
SCK↑→SIN ホールド時間
tSHIXI
シリアルクロック
"L"パルス幅
シリアルクロック
"H"パルス幅
tSHSL
SCKx
SIN→SCK↑
セットアップ時間
tIVSHE
SCK↑→SIN ホールド時間
tSHIXE
(注意事項)
tF
tR
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
SCKx
SCKx
マスタ
モード
VCC<2.7 V
最小
最大
VCC≧2.7 V
最小 最大
4tCYCP
-
4tCYCP
-
ns
- 30
+ 30
- 20
+ 20
ns
50
-
36
-
ns
0
-
0
-
ns
-
ns
-
ns
2tCYCP 10
tCYCP +
10
スレーブ
モード
-
2tCYCP 10
tCYCP +
10
単位
-
50
-
33
ns
10
-
10
-
ns
20
-
20
-
ns
-
5
5
-
5
5
ns
ns
・クロック同期モード時の交流規格です。
・tCYCP は、APB バスクロックのサイクル時間です。
マルチファンクションシリアルが接続されている APB バス番号については「ブロッ
クダイヤグラム」を参照してください。
・本規格は同リロケート・ポート番号のみの保証です。
例えば SCKx_0, SOTx_1 の組み合わせは保証外です。
・外部負荷容量 CL = 30 pF 時
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
SCKx
tSLOVE
SCK 立下り時間
SCK 立上り時間
SCKx
tSLSH
SCK↓→SOT 遅延時間
条件
77
D a t a S h e e t
tSCYC
VOH
SCK
VOL
VOL
tSLOVI
VOH
VOL
SOT
tIVSHI
VIH
VIL
SIN
tSHIXI
VIH
VIL
マスタモード
tSLSH
SCK
tSHSL
VIH
VIH
tF
VIL
VIL
VIH
tR
tSLOVE
SOT
SIN
VOH
VOL
tIVSHE
VIH
VIL
tSHIXE
VIH
VIL
スレーブモード
78
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・ CSIO (SPI = 0, SCINV = 1)
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
シリアルクロック
サイクルタイム
SCK↑→SOT 遅延
時間
SIN→SCK↓
セットアップ時間
SCK↓→SIN ホール
ド時間
シリアルクロック
"L"パルス幅
シリアルクロック
"H"パルス幅
SCK↑→SOT 遅延
時間
SIN→SCK↓
セットアップ時間
SCK↓→SIN ホール
ド時間
SCK 立下り時間
SCK 立上り時間
(注意事項)
記号
端子名
tSCYC
SCKx
tSHOVI
tIVSLI
tSLIXI
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
tSLSH
SCKx
tSHSL
SCKx
tSHOVE
tIVSLE
tSLIXE
tF
tR
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
SCKx
SCKx
マスタ
モード
VCC<2.7 V
最小
最大
VCC≧2.7 V
最小 最大
4tCYCP
-
4tCYCP
-
ns
- 30
+ 30
- 20
+ 20
ns
50
-
36
-
ns
0
-
0
-
ns
-
ns
-
ns
2tCYCP 10
tCYCP +
10
スレーブ
モード
-
2tCYCP 10
tCYCP +
10
単位
-
50
-
33
ns
10
-
10
-
ns
20
-
20
-
ns
-
5
5
-
5
5
ns
ns
・クロック同期モード時の交流規格です。
・tCYCP は、APB バスクロックのサイクル時間です。
マルチファンクションシリアルが接続されている APB バス番号については「ブロッ
クダイヤグラム」を参照してください。
・本規格は同リロケート・ポート番号のみの保証です。
例えば SCLKx_0, SOTx_1 の組み合わせは保証外です。
・外部負荷容量 CL = 30 pF 時
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
条件
79
D a t a S h e e t
tSCYC
SCK
VOH
VOH
VOL
tSHOVI
VOH
VOL
SOT
tIVSLI
VIH
SIN
tSLIXI
VIH
VIL
VIL
マスタモード
tSHSL
SCK
VIH
VIH
VIL
tR
SOT
tSLSH
tF
tSHOVE
VOH
VOL
tIVSLE
SIN
VIL
VIL
VIH
VIL
tSLIXE
VIH
VIL
スレーブモード
80
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・ CSIO (SPI = 1, SCINV = 0)
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
シリアルクロック
サイクルタイム
tSCYC
SCKx
SCK↑→SOT 遅延時間
tSHOVI
SIN→SCK↓
セットアップ時間
SCK↓→SIN ホールド
時間
SOT→SCK↓遅延時間
シリアルクロック
"L"パルス幅
シリアルクロック
"H"パルス幅
SCK↑→SOT 遅延時間
SIN→SCK↓
セットアップ時間
SCK↓→SIN ホールド
時間
SCK 立下り時間
SCK 立上り時間
(注意事項)
tIVSLI
tSLIXI
tSOVLI
tSLSH
SCKx
tSHSL
SCKx
tSHOVE
tIVSLE
tSLIXE
tF
tR
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
SCKx
SCKx
マスタ
モード
VCC<2.7 V
最小
最大
VCC≧2.7 V
最小
最大
4tCYCP
-
4tCYCP
-
ns
- 30
+ 30
- 20
+ 20
ns
50
-
36
-
ns
0
-
0
-
ns
-
ns
-
ns
-
ns
2tCYCP 34
2tCYCP 10
tCYCP +
10
スレーブ
モード
-
2tCYCP 34
2tCYCP 10
tCYCP +
10
単位
-
50
-
33
ns
10
-
10
-
ns
20
-
20
-
ns
-
5
5
-
5
5
ns
ns
・クロック同期モード時の交流規格です。
・tCYCP は、APB バスクロックのサイクル時間です。
マルチファンクションシリアルが接続されている APB バス番号については「■ブロッ
クダイヤグラム」を参照してください。
・本規格は同リロケート・ポート番号のみの保証です。
例えば SCKx_0, SOTx_1 の組み合わせは保証外です。
・外部負荷容量 CL = 30 pF 時
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
SCKx,
SOTx
条件
81
D a t a S h e e t
tSCYC
VOH
SCK
VOL
tSOVLI
SOT
VOH
VOL
VOH
VOL
tIVSLI
tSLIXI
VIH
VIL
SIN
VOL
tSHOVI
VIH
VIL
マスタモード
tSLSH
VIH
SCK
SOT
VIL
tF
*
VOH
VOL
tIVSLE
SIN
VIL
tSHSL
tR
VIH
VIH
tSHOVE
VOH
VOL
tSLIXE
VIH
VIL
VIH
VIL
スレーブモード
*: TDR レジスタにライトすると変化
82
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・ CSIO (SPI = 1, SCINV = 1)
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
シリアルクロック
サイクルタイム
SCK↓→SOT 遅延
時間
SIN→SCK↑
セットアップ時間
SCK↑→SIN ホールド
時間
SOT→SCK↑遅延時間
シリアルクロック
"L"パルス幅
シリアルクロック
"H"パルス幅
SCK↓→SOT 遅延
時間
SIN→SCK↑
セットアップ時間
SCK↑→SIN ホールド
時間
SCK 立下り時間
SCK 立上り時間
(注意事項)
記号
端子名
tSCYC
SCKx
tSLOVI
tIVSHI
tSHIXI
tSOVHI
tSLSH
SCKx
tSHSL
SCKx
tSLOVE
tIVSHE
tSHIXE
tF
tR
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
SCKx
SCKx
マスタ
モード
VCC<2.7 V
最小
最大
VCC≧2.7 V
最小
最大
4tCYCP
-
4tCYCP
-
ns
- 30
+ 30
- 20
+ 20
ns
50
-
36
-
ns
0
-
0
-
ns
-
ns
-
ns
-
ns
2tCYCP 34
2tCYCP 10
tCYCP +
10
スレーブ
モード
-
2tCYCP 34
2tCYCP 10
tCYCP +
10
単位
-
50
-
33
ns
10
-
10
-
ns
20
-
20
-
ns
-
5
5
-
5
5
ns
ns
・クロック同期モード時の交流規格です。
・tCYCP は、APB バスクロックのサイクル時間です。
マルチファンクションシリアルが接続されている APB バス番号については「■ブロッ
クダイヤグラム」を参照してください。
・本規格は同リロケート・ポート番号のみの保証です。
例えば SCKx_0, SOTx_1 の組み合わせは保証外です。
・外部負荷容量 CL = 30 pF 時
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
SCKx,
SOTx
SCKx,
SINx
SCKx,
SINx
SCKx,
SOTx
条件
83
D a t a S h e e t
tSCYC
VOH
SCK
tSOVHI
tSLOVI
VOH
VOL
SOT
VOH
VOL
tSHIXI
tIVSHI
VIH
VIL
SIN
VOH
VOL
VIH
VIL
マスタモード
tR
SCK
VIL
tF
tSHSL
VIH
VIH
tSLSH
VIL
VIL
tSLOVE
VOH
VOL
SOT
VOH
VOL
tIVSHE
tSHIXE
VIH
VIL
SIN
VIH
VIL
スレーブモード
・ UART 外部クロック入力(EXT = 1)
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
シリアルクロック"L"パルス幅
シリアルクロック"H"パルス幅
SCK 立下り時間
SCK 立上り時間
tSLSH
tSHSL
tF
tR
CL = 30 pF
tR
SCK
84
CONFIDENTIAL
VIL
規格値
最小
最大
条件
tF
tSHSL
VIH
tCYCP + 10
tCYCP + 10
-
VIH
VIL
5
5
単位
備考
ns
ns
ns
ns
tSLSH
VIL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
(10) 外部入力タイミング
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
入力パルス幅
記号
tINH,
tINL
規格値
最小
最大
端子名
条件
単位
ADTG
-
2tCYCP*1
-
ns
INTxx,
NMIX
*2
2tCYCP + 100*1
-
ns
*3
500
-
ns
WKUPx
*4
600
-
ns
備考
A/D コンバータ
トリガ入力
外部割込み
NMI
ディープスタンバ
イウェイクアップ
*1: tCYCP は APB バスクロックのサイクル時間です。
多機能タイマが接続されている APB バス番号については「■ブロックダイヤグラム」を参照して
ください。
*2: ランモード, スリープモード時
*3: タイマモード, ストップモード時
*4: ディープスタンバイ RTC モード, ディープスタンバイストップモード時
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
85
D a t a S h e e t
2
(11) I C タイミング
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
SCL クロック周波数
(反復)「スタート」条件
ホールド時間
SDA↓→SCL↓
SCL クロック"L"幅
SCL クロック"H"幅
反復「スタート」条件
セットアップ時間
SCL↑→SDA↓
データホールド時間
SCL↓→SDA↓↑
データセットアップ時間
SDA↓↑→SCL↑
「ストップ」条件
セットアップ時間
SCL↑→SDA↑
「ストップ」条件と
「スタート」条件との間の
バスフリー時間
ノイズフィルタ
記号
条件
Standard-mode
最小
最大
Fast-mode
単位 備考
最小
最大
fSCL
0
100
0
400
kHz
tHDSTA
4.0
-
0.6
-
μs
tLOW
tHIGH
4.7
4.0
-
1.3
0.6
-
μs
μs
tSUSTA
4.7
-
0.6
-
μs
0
3.45*2
0
0.9*3
μs
tSUDAT
250
-
100
-
ns
tSUSTO
4.0
-
0.6
-
μs
tBUF
4.7
-
1.3
-
μs
2 tCYCP*4
-
2 tCYCP*4
-
ns
tHDDAT
tSP
CL = 30 pF,
R = (Vp/IOL)*1
‐
*1: R, C は、SCL, SDA ラインのプルアップ抵抗, 負荷容量です。Vp はプルアップ抵抗の電源電圧,
IOL は VOL 保証電流を示します。
*2: 最大 tHDDAT は少なくともデバイスの SCL 信号の"L"区間(tLOW)を延長していないということを満た
していなければなりません。
*3: Fast-mode I2C バスデバイスを Standard-mode I2C バスシステムに使用することはできますが、要求
される条件 tSUDAT≧250 ns を満足しなければなりません。
*4: tCYCP は、APB バスクロックのサイクル時間です。
I2C が接続されている APB バス番号については「■ブロックダイヤグラム」を参照してください。
Standard-mode 使用時は、APB バスクロックを 2 MHz 以上に設定してください。
Fast-mode 使用時は、APB バスクロックを 8 MHz 以上に設定してください。
SDA
SCL
86
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
(12) ETM タイミング
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
データホールド
TRACECLK
周波数
端子名
条件
tETMH
TRACECLK,
TRACED[3:0]
VCC≧2.7 V
VCC<2.7 V
2
2
11
15
ns
VCC≧2.7 V
-
40
MHz
VCC<2.7 V
-
20
MHz
VCC≧2.7 V
25
-
ns
VCC<2.7 V
50
-
ns
1/tTRACE
TRACECLK
TRACECLK
クロック周期
規格値
最小
最大
記号
tTRACE
単位
備考
(注意事項) 外部負荷容量 CL = 30 pF 時
HCLK
TRACECLK
TRACED[3:0]
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
87
D a t a S h e e t
(13) JTAG タイミング
(VCC = 1.65V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
TMS, TDI
セットアップ時間
TMS, TDI
ホールド時間
記号
端子名
TCK,
TMS, TDI
TCK,
tJTAGH
TMS, TDI
TCK,
TDO 遅延時間
tJTAGD
TDO
(注意事項) 外部負荷容量 CL = 30 pF 時
tJTAGS
条件
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
VCC≧2.7 V
VCC<2.7 V
規格値
最小
最大
単位
15
-
ns
15
-
ns
-
25
45
ns
備考
TCK
TMS/TDI
TDO
88
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
5.
12 ビット A/D コンバータ
・ A/D 変換部電気的特性
(VCC = AVCC = 1.65V ~ 3.6V, VSS = AVSS = 0V, TA = - 40°C ~ + 85°C)
規格値
標準
最大
-
±2
± 2.2
12
± 4.5
± 2.5
bit
LSB
LSB
ANxx
-
±6
± 15
mV
ANxx
-
項目
記号
端子名
分解能
積分直線性誤差
微分直線性誤差
ゼロトランジション
電圧
フルスケールトランジ
ション電圧
-
-
VZT
VFST
1
変換時間*
-
-
サンプリング時間*2
tS
-
コンペアクロック
周期*3
tCCK
-
動作許可状態遷移時間
アナログ入力容量
tSTT
CAIN
-
最小
2.0
4.0
10
0.6
1.2
3.0
100
200
500
-
単位
AVRH ± 6 AVRH ± 15 mV
-
-
μs
10
us
-
1000
ns
-
μs
pF
LSB
RAIN
-
-
-
チャネル間ばらつき
アナログポート入力電
流
アナログ入力電圧
-
-
-
-
1.0
9.4
2.2
5.5
10.5
4
-
ANxx
-
-
5
μA
-
ANxx
-
AVRH
V
基準電圧
-
AVRH
AVSS
2.7
AVCC
-
AVCC
V
アナログ入力抵抗
備考
kΩ
AVCC≧2.7V
1.8 V≦AVCC<2.7 V
1.65 V≦AVCC<1.8 V
AVCC≧2.7 V
1.8 V≦AVCC<2.7 V
1.65 V≦AVCC<1.8 V
AVCC≧2.7 V
1.8 V≦AVCC<2.7 V
1.65 V≦AVCC<1.8 V
AVCC≧2.7 V
1.8 V≦AVCC < 2.7 V
1.65 V≦AVCC < 1.8 V
AVCC≧2.7 V
AVCC<2.7 V
*1: 変換時間は サンプリング時間 (tS) + コンペア時間 (tC) の値です。
最小変換時間の条件は、以下の通りです。
AVCC≧2.7 V
HCLK=40 MHz サンプリング時間: 0.6 μs, コンペア時間: 1.4 μs
1.8 V≦AVCC<2.7 V HCLK=40 MHz サンプリング時間: 1.2 μs, コンペア時間: 2.8 μs
1.65 V≦AVCC<1.8 V HCLK=40 MHz サンプリング時間: 3 μs, コンペア時間: 7 μs
必ずサンプリング時間(tS), コンペアクロック周期(tCCK)の規格を満足するようにしてください。
サンプリング時間, コンペアクロック周期の設定については、
『FM3 ファミリ ペリフェラルマ
ニュアル アナログマクロ編』の『CHAPTER: A/D コンバータ』の章を参照してください。
A/D コンバータのレジスタの設定は APB バスクロックのタイミングで反映されます。
A/D コンバータが接続されている APB バス番号については「■ブロックダイヤグラム」を参照し
てください。
サンプリングクロックおよびコンペアクロックはベースクロック(HCLK)から生成されます。
*2: 外部インピーダンスにより必要なサンプリング時間は変わります。
必ず(式 1)を満たすようにサンプリング時間を設定してください。
*3: コンペア時間(tC) は (式 2)の値です。
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
89
D a t a S h e e t
REXT
ANxx
アナログ入力端子
コンパレータ
RAIN
アナログ
信号発生源
CAIN
(式 1) tS≧( RAIN+ REXT ) × CAIN× 9
tS:
RAIN:
CAIN:
REXT:
サンプリング時間 [ns]
A/D の入力抵抗[kΩ] = 2.2 kΩ 2.7 V≦AVCC≦3.6 V の場合
A/D の入力抵抗[kΩ] = 5.5 kΩ 1.8 V≦AVCC < 2.7 V の場合
A/D の入力抵抗[kΩ] = 10.5 kΩ 1.65 V≦AVCC < 1.8 V の場合
A/D の入力容量[pF] = 9.4 pF 1.65 V≦AVCC≦3.6 V の場合
外部回路の出力インピーダンス [kΩ]
(式 2) tC=tCCK × 14
tC:
tCCK:
90
CONFIDENTIAL
コンペア時間
コンペアクロック周期
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
・12 ビット A/D コンバータの用語の定義
・ 分解能:
A/D コンバータにより識別可能なアナログ変化
・ 積分直線性誤差: ゼロトランジション点(0b000000000000 ←→ 0b000000000001)とフルス
ケールトランジション点(0b111111111110 ←→ 0b111111111111)を結んだ
直線と実際の変換特性との偏差
・ 微分直線性誤差: 出力コードを 1LSB 変化させるのに必要な入力電圧の理想値からの偏差
積分直線性誤差
0xFFF
微分直線性誤差
実際の変換特性
0xFFE
0x(N+1)
実際の変換特性
{1 LSB(N-1) + VZT}
VFST
(実測値)
VNT
0x004
(実測値)
0x003
理想特性
デジタル出力
デジタル出力
0xFFD
0xN
V(N+1)T
0x(N-1)
(実測値)
実際の変換特性
0x002
VNT
理想特性
(実測値)
0x(N-2)
0x001
実際の変換特性
VZT (実測値)
AVSS
AVRH
AVSS
AVRH
アナログ入力
デジタル出力 N の直線性誤差
アナログ入力
デジタル出力 N の微分直線性誤差
1LSB =
VNT - {1LSB × (N - 1) + VZT}
1LSB
=
=
V(N + 1) T - VNT
1LSB
[LSB]
- 1 [LSB]
VFST - VZT
4094
A/D コンバータデジタル出力値
デジタル出力が 0x000 から 0x001 に遷移する電圧
VFST: デジタル出力が 0xFFE から 0xFFF に遷移する電圧
VNT: デジタル出力が 0x (N - 1)から 0xN に遷移する電圧
N:
VZT:
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
91
D a t a S h e e t
6.
低電圧検出特性
(1)低電圧検出リセット
(TA = - 40°C ~ + 85°C)
規格値
項目
記号
条件
単位
備考
最小
標準
最大
検出電圧
VDL
1.38
1.50
1.60
V
電圧降下時
SVHR*1 = 00000
解除電圧
VDH
1.43
1.55
1.65
V
電圧上昇時
検出電圧
VDL
1.43
1.55
1.65
V
電圧降下時
1
SVHR* = 00001
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.47
1.60
1.73
V
電圧降下時
SVHR*1 = 00010
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.52
1.65
1.78
V
電圧降下時
SVHR*1 = 00011
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.56
1.70
1.84
V
電圧降下時
SVHR*1 = 00100
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.61
1.75
1.89
V
電圧降下時
SVHR*1 = 00101
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.66
1.80
1.94
V
電圧降下時
SVHR*1 = 00110
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.70
1.85
2.00
V
電圧降下時
SVHR*1 = 00111
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.75
1.90
2.05
V
電圧降下時
SVHR*1 = 01000
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.79
1.95
2.11
V
電圧降下時
SVHR*1 = 01001
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.84
2.00
2.16
V
電圧降下時
SVHR*1 = 01010
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
1.89
2.05
2.21
V
電圧降下時
SVHR*1 = 01011
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
2.30
2.50
2.70
V
電圧降下時
SVHR*1 = 01100
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
2.39
2.60
2.81
V
電圧降下時
SVHR*1 = 01101
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
2.48
2.70
2.92
V
電圧降下時
SVHR*1 = 01110
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
2.58
2.80
3.02
V
電圧降下時
SVHR*1 = 01111
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
2.67
2.90
3.13
V
電圧降下時
SVHR*1 = 10000
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
2.76
3.00
3.24
V
電圧降下時
SVHR*1 = 10001
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
2.85
3.10
3.35
V
電圧降下時
SVHR*1 = 10010
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
検出電圧
VDL
2.94
3.20
3.46
V
電圧降下時
SVHR*1 = 10011
解除電圧
VDH
SVHR = 00000 の規格値
V
電圧上昇時
5200×
LVD 安定待ち時間 tLVDW
μs
tCYCP*2
LVD 検出遅延時間 tLVDDL
200
μs
*1: 低電圧検出電圧設定レジスタ(LVD_CTL)の SVHR ビットは、低電圧検出リセットで SVHR = 00000
に初期化されます。
*2: tCYCP は APB2 バスクロックのサイクル時間です。
92
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
(2)低電圧検出割込み
(TA = - 40°C ~ + 85°C)
最小
1.56
1.61
1.61
1.66
1.66
1.70
1.70
1.75
1.75
1.79
1.79
1.84
1.84
1.89
1.89
1.93
2.30
2.39
2.39
2.48
2.48
2.58
2.58
2.67
2.67
2.76
2.76
2.85
2.85
2.94
2.94
3.04
規格値
標準
1.70
1.75
1.75
1.80
1.80
1.85
1.85
1.90
1.90
1.95
1.95
2.00
2.00
2.05
2.05
2.10
2.50
2.60
2.60
2.70
2.70
2.80
2.80
2.90
2.90
3.00
3.00
3.10
3.10
3.20
3.20
3.30
-
-
LVD 検出遅延時間
tLVDDL
*: tCYCP は APB2 バスクロックのサイクル時間です。
-
項目
記号
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
LVD 安定待ち時間
tLVDW
条件
SVHI = 00100
SVHI = 00101
SVHI = 00110
SVHI = 00111
SVHI = 01000
SVHI = 01001
SVHI = 01010
SVHI = 01011
SVHI = 01100
SVHI = 01101
SVHI = 01110
SVHI = 01111
SVHI = 10000
SVHI = 10001
SVHI = 10010
SVHI = 10011
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
-
最大
1.84
1.89
1.89
1.94
1.94
2.00
2.00
2.05
2.05
2.11
2.11
2.16
2.16
2.21
2.21
2.27
2.70
2.81
2.81
2.92
2.92
3.02
3.02
3.13
3.13
3.24
3.24
3.35
3.35
3.46
3.46
3.56
5200×
tCYCP*
200
単位
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
備考
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
μs
μs
93
D a t a S h e e t
7.
フラッシュメモリ書込み/消去特性
(1) 書込み/消去時間
(VCC = 1.65V ~ 3.6V, TA = - 40°C ~ + 85°C)
項目
規格値
標準*
最大*
単位
備考
Large Sector
1.1
2.7
セクタ消去
s
内部での消去前書込み時間を含む
時間
Small Sector
0.3
0.9
ハーフワード(16 ビット)
システムレベルのオーバヘッド時間は
30
528
μs
書込み時間
除く
チップ消去時間
6.8
18
s
内部での消去前書込み時間を含む
*: 標準は出荷直後の代表値、最大は書換え 1 万回までの保証値です。
(2) 書込みサイクルとデータ保持時間
消去/書込みサイクル(cycle)
1,000
10,000
*: 平均温度+85℃時
94
CONFIDENTIAL
保持時間(年)
備考
20 *
10 *
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
8.
スタンバイ復帰時間
(1)復帰要因:割込み/WKUP
内部回路の復帰要因受付からプログラム動作開始までの時間を示します。
・ 復帰カウント時間
(VCC = 1.65V ~ 3.6V, VDDI = 1.1V ~ 1.3V, TA = - 40°C ~ + 85°C)
項目
記号
スリープモード
高速 CR タイマモード
メインタイマモード
PLL タイマモード
規格値
標準
最大*
tCYCC
低速 CR タイマモード
tICNT
サブタイマモード
RTC モード
ストップモード
ディープスタンバイ RTC モード
ディープスタンバイストップモード
単位
備考
ns
40
80
μs
340
680
μs
680
860
μs
268
503
μs
308
583
μs
RAM 保持なし
268
503
μs
RAM 保持あり
*: 規格値の最大値は内蔵 CR の精度に依存します。
・ スタンバイ復帰動作例(外部割込み復帰時*)
External
interrupt
Interrupt factor
accept
Active
tICNT
CPU
Operation
Interrupt factor
clear by CPU
Start
*: 外部割込みは立下りエッジ検出設定時
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
95
D a t a S h e e t
・ スタンバイ復帰動作例(内部リソース割込み復帰時*)
Internal
resource
interrupt
Interrupt factor
accept
Active
tICNT
CPU
Operation
Interrupt factor
clear by CPU
Start
*: 低消費電力モードのとき、内部リソースからの割込みは復帰要因に含まれません。
(注意事項) ・復帰要因は低消費電力モードごとに異なります。
各低消費電力モードからの復帰要因は『FM3 ファミリ ペリフェラルマニュアル』の
『CHAPTER 6: 低消費電力モード』のスタンバイモード動作説明を参照してください。
・割込み復帰時、CPU が復帰する動作モードは低消費電力モード遷移前の状態に依存しま
す。詳細は『FM3 ファミリ ペリフェラルマニュアル』の『CHAPTER 6: 低消費電力モー
ド』を参照してください。
96
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
(2)復帰要因:リセット
リセット解除からプログラム動作開始までの時間を示します。
・ 復帰カウント時間
(VCC = 1.65V ~ 3.6V, VDDI = 1.1V ~ 1.3V, TA = - 40°C ~ + 85°C)
項目
記号
スリープモード
高速 CR タイマモード
メインタイマモード
PLL タイマモード
低速 CR タイマモード
サブタイマモード
tRCNT
RTC モード
ストップモード
ディープスタンバイ RTC モード
ディープスタンバイストップモード
規格値
単位
備考
標準
最大*
148
263
μs
148
263
μs
248
463
μs
312
496
μs
268
503
μs
308
583
μs
RAM 保持なし
268
503
μs
RAM 保持あり
*: 規格値の最大値は内蔵 CR の精度に依存します。
・ スタンバイ復帰動作例(INITX 復帰時)
INITX
Internal reset
Reset active
Release
tRCNT
CPU
Operation
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
Start
97
D a t a S h e e t
・ スタンバイ復帰動作例(内部リソースリセット復帰時*)
Internal
resource
reset
Internal reset
Reset active
Release
tRCNT
CPU
Operation
Start
*: 低消費電力モードのとき、内部リソースからのリセット発行は復帰要因に含まれません。
(注意事項) ・復帰要因は低消費電力モードごとに異なります。
低消費電力モードからの復帰要因は『FM3 ファミリ ペリフェラルマニュアル』の
『CHAPTER 6: 低消費電力モード』のスタンバイモード動作説明を参照してください。
・割込み復帰時、CPU が復帰する動作モードは低消費電力モード遷移前の状態に依存し
ます。詳細は『FM3 ファミリ ペリフェラルマニュアル』の『CHAPTER 6: 低消費電力
モード』を参照してください。
・パワーオンリセット/低電圧検出リセット時は、復帰要因には含まれません。パワー
オンリセット/低電圧検出リセット時は、「■電気的特性 4. 交流規格 (6)パワーオンリ
セットタイミング」を参照してください。
・リセットからの復帰時、CPU は高速 CR ランモードに遷移します。
メインクロックや PLL クロックを使用する場合、追加でメインクロック発振安定待ち時
間や、メイン PLL クロックの安定待ち時間が必要になります。
・内部リソースリセットとはウォッチドッグリセット, CSV リセットを示します。
98
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 オーダ型格
型格
オンチップ
フラッシュ
メモリ
オンチップ
SRAM
MB9AF141LBPMC1-G-JNE2
Main: 64 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF142LBPMC1-G-JNE2
Main: 128 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF144LBPMC1-G-JNE2
Main: 256 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9AF141LBPMC-G-JNE2
Main: 64 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF142LBPMC-G-JNE2
Main: 128 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF144LBPMC-G-JNE2
Main: 256 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9AF141LBQN-G-AVE2
Main: 64 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF142LBQN-G-AVE2
Main: 128 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF144LBQN-G-AVE2
Main: 256 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9AF141MBPMC-G-JNE2
Main: 64 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF142MBPMC-G-JNE2
Main: 128 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF144MBPMC-G-JNE2
Main: 256 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9AF141MBPMC1-G-JNE2
Main: 64 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF142MBPMC1-G-JNE2
Main: 128 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF144MBPMC1-G-JNE2
Main: 256 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9AF141MBBGL-GE1
Main: 64 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF142MBBGL-GE1
Main: 128 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF144MBBGL-GE1
Main: 256 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9AF141NBPMC-G-JNE2
Main: 64 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF142NBPMC-G-JNE2
Main: 128 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF144NBPMC-G-JNE2
Main: 256 Kbyte
Work: 32 Kbyte
32 Kbyte
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
パッケージ
包装
プラスチック・LQFP
(0.5mm ピッチ),64 ピン
(FPT-64P-M38)
プラスチック・LQFP
(0.65mm ピッチ),64 ピン
(FPT-64P-M39)
プラスチック・QFN
(0.5mm ピッチ), 64 ピン
(LCC-64P-M24)
プラスチック・LQFP
(0.5mm ピッチ),80 ピン
(FPT-80P-M37)
トレイ
プラスチック・LQFP
(0.65mm ピッチ),80 ピン
(FPT-80P-M40)
プラスチック・PFBGA
(0.5mm ピッチ),96 ピン
(BGA-96P-M07)
プラスチック・LQFP
(0.5mm ピッチ),100 ピン
(FPT-100P-M23)
99
D a t a S h e e t
オンチップ
フラッシュ
メモリ
オンチップ
SRAM
MB9AF141NBPQC-G-JNE2
Main: 64 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF142NBPQC-G-JNE2
Main: 128 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF144NBPQC-G-JNE2
Main: 256 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9AF141NBBGL-GE1
Main: 64 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF142NBBGL-GE1
Main: 128 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9AF144NBBGL-GE1
Main: 256 Kbyte
Work: 32 Kbyte
32 Kbyte
型格
100
CONFIDENTIAL
パッケージ
包装
プラスチック・QFP
(0.65mm ピッチ),100 ピン
(FPT-100P-M36)
トレイ
プラスチック・PFBGA
(0.8mm ピッチ),112 ピン
(BGA-112P-M04)
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
 パッケージ・外形寸法図
プラスチック・LQFP, 100 ピン
(FPT-100P-M23)
プラスチック・LQFP, 100ピン
(FPT-100P-M23)
リードピッチ
0.50 mm
パッケージ幅×
パッケージ長さ
14.00 mm × 14.00 mm
リード形状
ガルウィング
リード曲げ方向
正曲げ
封止方法
プラスチックモールド
取付け高さ
1.70 mm Max.
質量
0.65 g
注 1)* 印寸法はレジン残りを含まず。
注 2)端子幅および端子厚さはメッキ厚を含む。
注 3)端子幅はタイバ切断残りを含まず。
16.00±0.20(.630±.008)SQ
* 14.00±0.10(.551±.004)SQ
75
51
76
50
0.08(.003)
Details of "A" part
1.50 +0.20
- 0.10
(.059+.008
-.004)
(Mounting height)
INDEX
100
26
"A"
1
C
0.22±0.05
(.009±.002)
0.08(.003)
2009-2010 FUJITSU SEMICONDUCTOR LIMITED F100034S-c-3-4
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
0.60±0.15
(.024±.006)
25
0.50(.020)
0°~8°
0.50±0.20
(.020±.008)
M
0.10±0.10
(.004±.004)
(Stand off)
0.25(.010)
0.145±0.055
(.006 ±.002)
単位:mm(inches)
注意:括弧内の値は参考値です。
101
D a t a S h e e t
プラスチック・QFP, 100ピン
リードピッチ
0.65 mm
パッケージ幅×
パッケージ長さ
14.00 mm × 20.00 mm
リード形状
ガルウィング
封止方法
プラスチックモールド
取付け高さ
3.35 mm Max.
コード(参考)
P-QFP100-14 × 20-0.65
(FPT-100P-M36)
プラスチック・QFP,100ピン
(FPT-100P-M36)
注 1)* 印寸法はレジン残りを含まず。
注 2)端子幅および端子厚さはメッキ厚を含む。
注 3)端子幅はタイバ切断残りを含まず。
23.90±0.40(.941±.016)
*20.00±0.20(.787±.008)
80
51
81
50
0.10(.004)
17.90±0.40
(.705±.016)
*14.00±0.20
(.551±.008)
INDEX
Details of "A" part
100
1
30
0.65(.026)
0.32±0.05
(.013±.002)
0.13(.005)
"A"
C
2011 FUJITSU SEMICONDUCTOR LIMITED HMbF100-36Sc-1-1
102
CONFIDENTIAL
0.25(.010)
+0.35
3.00 –0.20
+.014
.118 –.008
(Mounting height)
0~8°
31
M
0.17±0.06
(.007±.002)
0.80±0.20
(.031±.008)
0.88±0.15
(.035±.006)
0.25±0.20
(.010±.008)
(Stand off)
単位:mm(inches)
注意:括弧内の値は参考値です。
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
プラスチック・LQFP, 80ピン
リードピッチ
0.50 mm
パッケージ幅×
パッケージ長さ
12.00 mm × 12.00 mm
リード形状
ガルウィング
リード曲げ方向
正曲げ
封止方法
プラスチックモールド
取付け高さ
1.70 mm Max.
質量
0.47 g
(FPT-80P-M37)
プラスチック・LQFP, 80ピン
(FPT-80P-M37)
注1)*印寸法はレジン残りを含まず。
注2)端子幅および端子厚さはメッキ厚を含む。
注3)端子幅はタイバ切断残りを含まず。
14.00± 0.20 (.551 ± .008)SQ
*12.00± 0.10 (.472 ± .004)SQ
60
0.145± 0.055
(.006± .002)
41
Details of "A" part
61
40
+0.20
1.50 –0.10
(Mounting height)
.059 +.008
–.004
0.25(.010)
0~8°
0.08(.003)
INDEX
80
0.50 ± 0.20
(.020 ± .008)
0.60 ± 0.15
(.024 ± .006)
0.10 ± 0.05
(.004 ± .002)
(Stand off)
21
"A"
1
20
0.50(.020)
0.22± 0.05
(.009± .002)
C
0.08(.003)
2009-2010 FUJITSU SEMICONDUCTOR LIMITED F80037S-c-1-2
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
M
単位:mm(inches)
注意:括弧内の値は参考値です。
103
D a t a S h e e t
プラスチック・LQFP, 80ピン
リードピッチ
0.65 mm
パッケージ幅×
パッケージ長さ
14.00 mm × 14.00 mm
リード形状
ガルウィング
封止方法
プラスチックモールド
取付け高さ
1.60 mm Max
コード(参考)
P-LQFP80-14 × 14-0.65
(FPT-80P-M40)
プラスチック・LQFP, 80ピン
(FPT-80P-M40)
注 1)* 印寸法はレジン残りを含まず。
注 2)端子幅および端子厚さはメッキ厚を含む。
注 3)端子幅はタイバ切断残りを含まず。
16.00±0.20(.630±.008)SQ
*14.00±0.10(.551±.004)SQ
60
0.145±0.055
(.006±.002)
41
Details of "A" part
40
61
1.50±0.10
(.059±.004)
0.25(.010)
0.10(.004)
0˚~7˚
INDEX
0.50±0.20
(.020±.008)
21
80
0.65(.026)
C
0.60±0.15
(.024±.006)
20
1
0.32±0.06
(.013±.002)
0.13(.005)
M
2012 FUJITSU SEMICONDUCTOR LIMITED HMbF80-40Sc-1-1
104
CONFIDENTIAL
0.10±0.05
(.004±.002)
単位:mm(inches)
注意:括弧内の値は参考値です。
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
プラスチック・LQFP, 64 ピン
リードピッチ
0.50 mm
パッケージ幅×
パッケージ長さ
10.00 mm × 10.00 mm
リード形状
ガルウィング
リード曲げ方向
正曲げ
封止方法
プラスチックモールド
取付け高さ
1.70 mm Max.
質量
0.32 g
(FPT-64P-M38)
プラスチック・LQFP, 64ピン
(FPT-64P-M38)
注 1)* 印寸法はレジン残りを含まず。
注 2)端子幅および端子厚さはメッキ厚を含む。
注 3)端子幅はタイバ切断残りを含まず。
12.00 ± 0.20(.472 ± .008)SQ
10.00 ± 0.10(.394 ± .004)SQ
48
0.145± 0.055
(.006 ± .002)
33
Details of "A" part
32
49
0.08(.003)
+0.20
1.50 –0.10
(Mounting height)
.059 +.008
–.004
0.25(.010)
0~8°
INDEX
1
0.22 ± 0.05
(.009 ± .002)
0.08(.003)
2010 FUJITSU SEMICONDUCTOR LIMITED F64038S-c-1-2
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
0.10 ± 0.10
(.004 ± .004)
(Stand off)
"A"
16
0.50(.020)
C
0.50 ± 0.20
(.020 ± .008)
0.60 ± 0.15
(.024 ± .006)
17
64
M
単位:mm(inches)
注意:括弧内の値は参考値です。
105
D a t a S h e e t
プラスチック・LQFP, 64 ピン
リードピッチ
0.65 mm
パッケージ幅×
パッケージ長さ
12.00 mm × 12.00 mm
リード形状
ガルウィング
封止方法
プラスチックモールド
取付け高さ
1.70 mm Max.
質量
0.47 g
(FPT-64P-M39)
プラスチック・LQFP, 64ピン
(FPT-64P-M39)
注 1)端子幅および端子厚さはメッキ厚を含む。
14.00±0.20(.551±.008)SQ
12.00±0.10(.472±.004)SQ
48
0.145± 0.055
(.006 ± .002)
33
Details of "A" part
32
49
+0.20
1.50–0.10
+.008
.059–.004
0.10(.004)
INDEX
1
16
0.65(.026)
C
0.50±0.20
(.020±.008)
0.60±0.15
(.024±.006)
17
64
0.32±0.05
(.013±.002)
CONFIDENTIAL
0.10±0.10
(.004±.004)
0.25(.010)BSC
"A"
0.13(.005)
M
2010-2011 FUJITSU SEMICONDUCTOR LIMITED HMbF64-39Sc-2-2
106
0~8˚
単位:mm(inches)
注意:括弧内の値は参考値です。
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
プラスチック・QFN, 64ピン
リードピッチ
0.50 mm
パッケージ幅×
パッケージ長さ
9.00 mm×9.00 mm
封止方法
プラスチックモールド
取付け高さ
0.90 mm Max.
質量
―
(LCC-64P-M24)
プラスチック・QFN, 64ピン
(LCC-64P-M24)
9.00±0.10
(.354±.004)
6.00±0.10
(.236±.004)
9.00±0.10
(.354±.004)
0.25±0.05
(.010±.002)
6.00±0.10
(.236±.004)
INDEX AREA
0.45 (.018)
1PIN ID
(0.20R (.008R))
0.85±0.05
(.033±.002)
0.05 (.002) MAX
C
CONFIDENTIAL
0.40±0.05
(.016±.002)
(0.20 (.008))
2011 FUJITSU SEMICONDUCTOR LIMITED HMbC64-24Sc-2-1
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
0.50 (.020)
(TYP)
単位:mm(inches)
注意:括弧内の値は参考値です。
107
D a t a S h e e t
プラスチック・PFBGA, 112ピン
(BGA-112P-M04)
リードピッチ
0.80 mm
パッケージ幅×
パッケージ長さ
10.00 × 10.00 mm
リード形状
半田ボール
封止方法
プラスチックモールド
ボールサイズ
Ф 0.45 mm
取付け高さ
1.45 mm Max.
質量
約 0.22 g
プラスチック・PFBGA, 112ピン
(BGA-112P-M04)
10.00±0.10(.394±.004)
0.20(.008) S B
0.80(.031)
REF
B
11
10
9
8
7
6
5
4
3
2
0.80(.031)
REF
A
10.00±0.10
(.394±.004)
1
L K J H G F
(INDEX AREA)
0.35±0.10
(.014±.004)
(Stand off)
0.20(.008) S A
1.25±0.20
(.049±.008)
(Seated height)
ED C B A
INDEX
112-Ф0.45±010
(112-Ф0.18±.004)
Ф0.08(.003) M
S A B
S
0.10(.004) S
C
2003-2010 FUJITSU SEMICONDUCTOR LIMITED B112004S-c-2-3
108
CONFIDENTIAL
単位:mm(inches)
注意:括弧内の値は参考値です。
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
プラスチック・FBGA, 96ピン
リードピッチ
0.5 mm
パッケージ幅×
パッケージ長さ
6.00 mm × 6.00 mm
リード形状
ボール
封止方法
プラスチックモールド
取付け高さ
1.30 mm Max.
質量
0.08 g
(BGA-96P-M07)
プラスチック・FBGA, 96ピン
(BGA-96P-M07)
6.00±0.10(.236±.004)
5.00(.197)
REF
B
0.20(.008) S B
0.50
(.020)
TYP
11
10
9
8
A
7
5.00(.197)
REF
6.00±0.10
(.236±.004)
6
5
0.50(.020)
TYP
4
3
2
1
L
K
J
H G F E D C B A
(INDEX AREA)
INDEX
0.20(.008) S A
96-ø0.30±0.10
(96-ø.012±.004)
ø0.05(.002)
M
S A B
S
0.08(.003) S
C
2012 FUJITSU SEMICONDUCTOR LIMITED B96007S-c-1-1
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
1.15±0.15
(Seated height)
(.045±.006)
0.25±0.10
(Stand off)
(.010±.004)
単位:mm (inches)
注意:括弧内の値は参考値です。
109
D a t a S h e e t
 主な変更内容
ページ
場所
変更箇所
Revision 2.0
2
5
6
46
51
55
62
66
70, 71
72
77, 79,
81, 83
86
89
91
92
■特長
・オンチップメモリ
・ユニーク ID
■品種構成
・ファンクション
■デバイス使用上の注意
■メモリマップ
・メモリマップ(2)
■各 CPU ステートにおける端子状態
・端子状態一覧表
■電気的特性
3.直流規格
(1)電流規格
4.交流規格
(3)内蔵 CR 発信規格
・内蔵高速 CR
(7)外バスタイミング
・セパレートバスアクセス
非同期 SRAM モード
・セパレートバスアクセス
同期 SRAM モード
(9) CSIO タイミング
(11) I2C タイミング
5. 12 ビット A/D コンバータ
・A/D 変換部電気的特性
・12 ビット A/D コンバータの用語の定義
6.低電圧検出特性
(1) 低電圧検出リセット
(2) 低電圧検出割込み
93
Revision 2.1
-
[フラッシュメモリ]の記述を修正
「ユニーク ID」を追加
記述を追加
端子状態形式「I」の記述を修正
・電源電流の記述を修正
・「フラッシュメモリ書込み/消去電流」を追加
・脚注を追加
表と脚注を修正
表と図を修正
・項目名を CSIO タミングに修正
・脚注を修正
脚注を修正
・項目名を変更
・記号を変更
・規格値を訂正
・項目名を変更
・記号を変更
・表の「条件」と「規格値」を訂正
・項目を追加
・脚注を追加
項目を追加
社名変更および記述フォーマットの変換
Revision 3.0
-
-
シリーズ名を訂正
MB9A140NA シリーズ → MB9A140NB シリーズ
-
-
製品型格を下記のように訂正
MB9AF144LB, MB9AF142LB, MB9AF141LB
MB9AF144MB, MB9AF142MB, MB9AF141MB
MB9AF144NB, MB9AF142NB, MB9AF141NB
2
3
7
51
52
60
61,62
110
CONFIDENTIAL
特長
・外部バスインタフェース
特長
・マルチファンクションシリアルインタ
フェース
品種構成
・ファンクション
ブロックダイヤグラム
メモリマップ
・メモリマップ(1)
電気的特性
2.推奨動作条件
3.直流規格
(1)電流規格
下記を追加
・最大アクセスサイズ:256M バイト
I2C の記述を訂正
注釈文を追加
図を訂正
「External Device Area」のアドレスを訂正
注釈文を追加
・条件を訂正
・規格値の最小値を削除
・備考を訂正
・注釈文を追加
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
ページ
83
場所
(9)CSIO タイミング
・同期シリアル(SPI=1, SCINV=1)
(9)CSIO タイミング
・外部クロック(EXT=1):非同期時のみ
(12)I2C タイミング
85
5.12 ビット A/D コンバータ
・A/D 変換部電気特性
88
オーダ型格
94
Revision 4.0
■メモリマップ
52
・メモリマップ(2)
■電気的特性
61 - 63
3. 直流規格
(1) 電流規格
■電気的特性
64
3. 直流規格
(2) 端子特性
■電気的特性
4. 交流規格
67
(4-1) メイン PLL の使用条件
(4-2) メイン PLL の使用条件
■電気的特性
68
4. 交流規格
(6) パワーオンリセットタイミング
■電気的特性
77 - 84
4. 交流規格
(9) CSIO/UART タイミング
89
95 - 98
99, 100
■電気的特性
5. 12 ビット A/D コンバータ
■電気的特性
8. スタンバイ復帰時間
■オーダ型格
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
変更箇所
「MS ビット=1」の図を訂正
図を訂正
下記のように記述を訂正
・標準モード → Standard-mode
・高速モード → Fast-mode
・端子名を訂正
AN00 ~ AN23 → ANxx
・サンプリング時間の最小値を訂正
・動作許可状態遷移時間の最小値、最大値を訂正
・注釈文を訂正、削除
オーダ型格を訂正
フラッシュメモリのセクタ構成の概略を追記
・条件の表記を変更
・メインタイマモード電流を追加
・A/D コンバータ電流を移動
電源オフ時の CEC 端子の入力リーク電流を追加
メイン PLL 接続図を追加
・パワーオンリセット解除までの時間を追加
・タイミング図を変更
・UART タイミング→CSIO/UART タイミングに修正
・内部シフトクロック動作→マスタモードに変更
・外部シフトクロック動作→スレーブモードに変更
・積分/微分直線性誤差、ゼロ/フルスケールトランジション電圧
の標準値を追加
・AVcc<2.7V 時の変換時間を追加
スタンバイ復帰時間を追加
型格の記載を変更
111
D a t a S h e e t
112
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015
D a t a S h e e t
June 10, 2015, MB9A140NB_DS706-00040-4v0-J
CONFIDENTIAL
113
D a t a S h e e t
免責事項
本資料に記載された製品は、通常の産業用, 一般事務用, パーソナル用, 家庭用などの一般的用途 (ただし、用
途の限定はありません) に使用されることを意図して設計・製造されています。(1) 極めて高度な安全性が要求
され、仮に当該安全性が確保されない場合、社会的に重大な影響を与えかつ直接生命・身体に対する重大な危
険性を伴う用途 (原子力施設における核反応制御, 航空機自動飛行制御, 航空交通管制, 大量輸送システムにお
ける運行制御, 生命維持のための医療機器, 兵器システムにおけるミサイル発射制御等をいう) 、ならびに(2)
極めて高い信頼性が要求される用途 (海底中継器, 宇宙衛星等をいう) に使用されるよう設計・製造されたもの
ではありません。上記の製品の使用法によって惹起されたいかなる請求または損害についても、Spansion は、
お客様または第三者、あるいはその両方に対して責任を一切負いません。半導体デバイスはある確率で故障が
発生します。当社半導体デバイスが故障しても、結果的に人身事故, 火災事故, 社会的な損害を生じさせないよ
う、お客様において、装置の冗長設計, 延焼対策設計, 過電流防止対策設計, 誤動作防止設計などの安全設計を
お願いします。本資料に記載された製品が、外国為替及び外国貿易法、米国輸出管理関連法規などの規制に基
づき規制されている製品または技術に該当する場合には、本製品の輸出に際して、同法に基づく許可が必要と
なります。
商標および注記
このドキュメントは、断りなく変更される場合があります。本資料には Spansion が開発中の Spansion 製品に関
する情報が記載されている場合があります。Spansion は、それらの製品に対し、予告なしに仕様を変更したり、
開発を中止したりする権利を有します。このドキュメントに含まれる情報は、現状のまま、保証なしに提供さ
れるものであり、その正確性, 完全性, 実施可能性および特定の目的に対する適合性やその市場性および他者の
権利を侵害しない事を保証するものでなく、また、明示, 黙示または法定されているあらゆる保証をするもの
でもありません。Spansion は、このドキュメントに含まれる情報を使用することにより発生したいかなる損害
に対しても責任を一切負いません。
Copyright © 2013-2015 Cypress All rights reserved.
商標:Spansion®, Spansion ロゴ (図形マーク), MirrorBit®, MirrorBit® Eclipse™ , ORNAND™ , Easy DesignSim™ ,
Traveo™ 及びこれらの組合せは、米国・日本ほか諸外国における Spansion LLC の商標です。第三者の社名・製
品名等の記載はここでは情報提供を目的として表記したものであり、各権利者の商標もしくは登録商標となっ
ている場合があります。
114
CONFIDENTIAL
MB9A140NB_DS706-00040-4v0-J, June 10, 2015