NJU7272 データシート

NJU7272
リセット機能付き低飽和型レギュレータ
■概要
NJU7272はC-MOSプロセスを使用し、超低消費電流かつ高精度
を実現した、入力電圧検出のリセット機能付き低飽和シリーズレギ
ュレータです。
遅延付きリセット機能と出力電流100mAのレギュレータ機能を
SOT-23-6の小型パッケージに搭載しているため、
マイコン周辺の電
源ブロックの省スペース化が可能です。
■外形
NJU7272F1
■特徴
● 超低消費電流
Iq=3.5µA typ. (Io=0mA)
● 高精度出力電圧
Vo=±1.0%
● 高精度検出電圧
VRT=±1.0%
● 入力電圧検出タイプ
● 遅延機能付き(外付けCにて任意調整)
● 出力電流
Io(max.)=100mA
● 0.1µFセラミックコンデンサ対応
● Nchオープンドレイン出力
● 過電流保護回路内蔵
● C-MOS構造
● パッケージ
SOT-23-6
■ 端子配列
6 5 4 1. VIN
2.GND
3.CONT
4.VOR
5.Cd
1 2 3 6.VOUT
NJU7272F1
■ 等価回路図
VOUT
VIN
CONTROL
Output
Control
Vref
Current
Limit
Cd
Delay
Circuit
VOR
Vref
GND
Ver.2008-09-16
-1-
NJU7272
■ 出力電圧/検出電圧ランク
品 名
出力電圧
検出電圧
NJU7272F1-1502A
1.5V
2.0V
NJU7272F1-3342A
3.3V
4.2V
NJU7272F1-0555A
5.0V
5.5V
出力電圧設定範囲 : 1.5∼5.0V (0.1V step)
検出電圧設定範囲 : 2.0∼6.0V (0.1V step)
(Ta=25°C)
■ 絶対最大定格
項
目
入力電圧
コントロール入力電圧
Cd端子入力電圧
VOR端子出力電圧
VOR端子出力電流
記 号
VIN
VCONT
VCd
VOR
IOR
消費電力
PD
動作温度
保存温度
Topr
Tstg
定
格
+11
+11
+11
GND - 0.3 ~ +11
50
200(*1)
400(*2)
-40 ~ +85
-40 ~ +125
単 位
V
V
V
V
mA
mW
°C
°C
(*1):単体時
(*2):基板実装時 114.3 x 76.2 x 1.6mm(2層)でEIA/JEDEC規格準拠による。
-2-
Ver.2008-09-16
NJU7272
■ 電気的特性 (VIN=Vo+1, CIN=0.1µF, CO=0.1µF, Ta=25°C)
項 目
無負荷時消費電流
OFF時消費電流
出力電圧
出力電流
ライン
レギュレーション
ロード
レギュレーション
出力電圧温度係数
出力ON制御電圧
出力OFF制御電圧
プルダウン抵抗
出力短絡電流
入力電圧
記 号
IQ
IQ(OFF)
VO
IO
ΔVO/ΔVIN
条
件
総合
VIN=Vo+2, VCONT=VIN, IO=0mA
VIN=Vo+2, VCONT=0V, IO=0mA
レギュレータ部
最小 標準 最大
-
3.5
1.0
8.2
2.0
µA
µA
IO=30mA
VO - 0.3V
VIN=VO+1V ~ VO+6V(VO < 3.0V)
VIN=VO+1V ~ 9V(VO ≥ 3.0V)
IO=30mA
-1.0%
100
-
+1.0%
-
V
mA
-
-
0.3
%/V
-
-
0.15
%/mA
1.5V≤VO≤2.0V
2.1V≤VO≤2.4V
2.5V≤VO≤2.7V
2.8V≤VO≤3.3V
3.4V≤VO≤5.0V
1.6
0
2
-
±100
5
25
0.19
0.19
0.18
0.17
0.16
ppm/°C
VIN
V
0.3
V
10
MΩ
mA
9
V
0.60
V
0.29
V
0.27
V
0.26
V
0.24
V
5.1V≤VO≤6.0V
-
0.15
0.22
ΔVO/ΔIO
IO=0 ~ 100mA
ΔVO/ΔTa
VCONT(ON)
VCONT(OFF)
RCONT
ILIM
VIN
Ta=0 ~ 85°C, IO=10mA
VO=0V
IO=40mA
入出力間電位差
ΔVI-O
IO=60mA
単位
V
リセット部
検出電圧
ヒステリシス電圧
VDET
VHYS
VOR端子出力電流
IOR
出力リーク電流
検出電圧温度係数
遅延時間
最小動作電圧 (*4)
ILEAK
ΔVDET/ΔTa
td
VOPL
Nch, VDS=0.5V
VCONT=0V
VIN=1.2V
VIN=2.4V (VDET ≥ 2.7V)
VIN=VOR=VCONT=9V
Ta=0 ~ 85°C
VIN=VDET +1, Cd=4.7nF
RL=100kΩ
-1.0%
70
0.75
4.50
8
-
+1.0%
V
90
130
mV
2.00
mA
7.00
mA
0.1
µA
±100
ppm/°C
10
12
ms
0.8
V
(*3):VOR端子出力電圧が入力電圧の10%以下となった時の値です
Ver.2008-09-16
-3-
NJU7272
■ タイミングチャート
VIN[V]
VHYS
VDET
VOPL
t
VO[V]
VO
t
VOR[V]
td
td
td
t
※VORは抵抗を介してVINにプルアップした場合。
-4-
Ver.2008-09-16
NJU7272
■ 測定回路図
(1) 共通測定回路
VIN
VIN
VDET
V / VOPL
VOUT
IOUT
0.1µF
NJU7272
A
V
CONTROL
V
0.1µF
VOUT
(Ceramic)
RL=100kΩ
VOR
ICONT
VOR V
Cd
VCONT
GND
(2) VOR端子出力電流/出力リーク電流測定回路
VIN
VOUT
VOUT
0.1µF
VIN
0.1µF
NJU7272
(Ceramic)
IOR/ILEAK
CONTROL
VOR
Cd
A
VDS/VOR
GND
Ver.2008-09-16
-5-
NJU7272
(3) 消費電流測定回路
IQ/IQ(OFF)
A
VIN
VOUT
VOUT
0.1µF
VIN
0.1µF
NJU7272
CONTROL
(Ceramic)
VOR
Cd
GND
(4) 遅延時間測定回路
オシロスコープ等
VIN
VOUT
ch1 ch2
0.1µF
VIN
RL=100kΩ
NJU7272
CONTROL
VOR
Cd
GND
-6-
4.7nF
Ver.2008-09-16
NJU7272
■ 応用回路例
①ON/OFF 機能を使用しないとき
VIN
VIN
VOUT
VOUT
0.1µF
0.1µF
RL
=100kΩ
NJU7272
CONTROL
VOR
VOR
Cd
GND
4.7nF
コントロール端子は VIN に接続して下さい
②ON/OFF 機能を使用するとき
VIN
VIN
0.1µF
VOUT
VOUT
0.1µF
RL
=100kΩ
NJU7272
CONTROL
VOR
VOR
Cd
GND
4.7nF
コントロール端子は H レベルで ON し、オープンもしくは GND レベルで OFF します
Ver.2008-09-16
-7-
NJU7272
※入力コンデンサCINについて
入力コンデンサCINは、電源インピーダンスが高い場合や、VIN又はGND配線が長くなった場合の発振を
防止する効果があります。
そのため、推奨値以上の入力コンデンサCINを、VIN端子−GND端子間に、できるだけ配線が短くなるよ
うに接続してください。
※出力コンデンサCoについて
出力コンデンサCoはレギュレータ内蔵のエラーアンプの位相補償を行うために必要であり、容量値と
ESR(Equivalent Series Resistance: 等価直列抵抗)が回路の安定度に影響を与えます。
推奨容量値未満の Co を使用すると内部回路の安定度が低下し、出力ノイズの増加、レギュレータの発
振等が起こる可能性がありますので、安定動作のために推奨容量値以上の Co を、VOUT 端子−GND 端
子間に最短配線で接続して下さい。
推奨容量値は出力電圧により異なり、低出力電圧品では大きな容量値を必要とする場合がありますので、
出力電圧毎に推奨容量値をご確認ください。尚、Co は容量値が大きいほど出力ノイズとリップル成分
が減少し、出力負荷変動に対する応答性も向上させることが出来ます。
本製品は低ESR品を始め、幅広い範囲のESRのコンデンサで安定動作するよう設計されておりますが、
コンデンサの選定に際しては、特性例等をご参照の上、適切なコンデンサを選定してください。
„ 消費電力-周囲温度特性例
NJU7272F1 消費電力特性例
(Topr=-40∼+85℃,Tj=125℃)
500
FR-4基板(114.3×76.2×1.6mm)実装時
消費電力 PD(mW)
400
300
単体
200
100
0
-50
-25
0
25
50
75
100
周囲温度 Ta(℃)
Ver.2008-09-16
-8-
NJU7272
■ LDO特性例
NJU7272_3.3V
Output Voltage vs. Input Voltage
NJU7272_3.3V
Output Voltage vs. Output Current
4
4
@:Ta=25oC
Co=0.1µF(Ceramic)
3.5
3
3.6
Output Voltage :Vo (V)
Output Voltage : Vo(V)
3.8
Io=0mA
3.4
3.2
Io=100mA
3
3.2
3.4
3.6
1.5
@:Ta=25oC
VIN=4.3V
Co=0.1µF(Ceramic)
0.5
2.8
2.8
2
1
Io=30mA
3
2.5
3.8
4
0
4.2
0
Input Voltage : VIN(V)
50
100
150
0.5
100
@:Ta=25oC
VIN=4.3V
Co=0.1µF(Ceramic)
o
@:Ta=25 C
Co=0.1µF(Ceramic)
0.4
Dropout Voltage:dV I-O (V)
80
Ground Pin Current : I GND (µA)
250
NJU7272_3.3V
Dropout Voltage vs. Output Current
NJU7272_3.3V
Ground Pin Current vs. Output Current
60
40
20
0.3
0.2
0.1
0
0
20
40
60
80
0
100
10
30
Output Current : IO(mA)
50
90
NJU7272_3.3V
Quiescent Current vs. Input Voltage
20
o
@:Ta=25 C
Output is open.
Co=0.1µF(Ceramic)
o
@:Ta=25 C
V IN=4.3V
Co=0.1µF(Ceramic)
-20
70
Output Current:Io(mA)
NJU7272_3.3V
Load Regulation vs. Output Current
0
15
Quiescent Current : I Q (µA)
Load Regulation : dVo/dIo (mV)
200
Output Current :Io (mA)
-40
-60
-80
10
5
-100
0
-120
0
20
40
60
Output Current : Io(mA)
Ver.2008-09-16
80
100
0
2
4
6
8
10
12
Input Voltage : VIN(V)
-9-
NJU7272
■ LDO 特性例
NJU7272_3.3V
Output Noise Voltage vs. Output Current
NJU7272_3.3V
Ripple Rejection Ratio vs. Frequency
80
100
o
70
Ripple Rejection Ratio : RR (dB)
Output Noise Voltage : Vn( µVrms)
@:Ta=25 C
V IN=4.3V
Co=0.1µF
80
60
40
20
0
0.001
Io=0mA
60
50
40
30
0.1
1
10
o
@:Ta=25 C
V IN=4.3V
ein=200mVrms
Co=0.1µF(Ceramic)
10
0
0.01
Io=30mA Io=10mA
20
100
10
1k
100
100k
10k
Frequency : f (Hz)
Output Current : Io(mA)
NJU7272_3.3V
Equivalent Serise Resistance vs. Output Current
NJU7272_3.3V
Ripple Rejection Ratio vs. Output Current
100
70
o
@:Ta=25 C
VIN=4.3V
Co=0.1µF(Ceramic)
o
Ripple Rejection Ratio : RR (dB)
f=10kHz
50
40
30
20
10
0
0.001
f=1kHz
0.01
0.1
1
Output Current : Io (mA)
- 10 -
Equivalent Serise Resistance : ESR( Ω)
60
@:Ta=25 C
Co=0.1µF(Ceramic)
VIN=4.3V
ein=200mVrms
10
100
10
STABLE REGION
1
0.1
1µ
10µ
100µ
1m
10m
100m
Output Current : Io(A)
Ver.2008-09-16
NJU7272
■ LDO 特性例
NJU7272_3.3V
Dropout Voltage vs. Temperature
0.3
NJU7272_3.3V
Output Voltage vs. Temperature
3.45
V =4.3V
IN
@:VIN=4.3V
Co=0.1µF(Ceramic)
3.4
Output Voltage :Vo (V)
Dropout Voltage:dV I-O (V)
0.25
Io=30mA
Co=0.1µF
0.2
0.15
0.1
0.05
3.35
3.3
3.25
3.2
0
-50
-25
0
25
50
75
100
3.15
125
-50
o
-25
0
25
50
125
NJU7272_3.3V
Line Regulation vs. Temperature
10
0
@:VIN=4.3V
Output is open.
Co=0.1µF(Ceramic)
@:dVIN=4.3-9.0V
Io=30mA
Co=0.1µF(Ceramic)
-0.05
Line Regulation : dVo/dIo (%/V)
8
Quiescent Current : I Q (µA)
100
Temperature : Ta ( C)
NJM7272_3.3V
Quiescent Current vs. Temperature
6
4
2
0
-50
-0.1
-0.15
-0.2
-0.25
-0.3
-25
0
25
50
o
75
100
-50
125
-25
0
25
50
75
100
125
o
Temperature : Ta ( C)
Temperature : Ta ( C)
NJU7272_3.3V
Short Circuit Current vs. Temperature
NJU7272_3.3V
Load Regulation vs. Temperature
40
0.1
@:VIN=4.3V
I o=0-100mA
Co=0.1µF(Ceramic)
@:VIN=4.3V
Output is short to ground.
Co=0.1µF(Ceramic)
35
0.08
Short Circuit Current : I SC (mA)
Load Regulation : dVo/dIo (%/mV)
75
o
Temperature : Ta ( C)
0.06
0.04
0.02
30
25
20
15
10
5
0
0
-50
-25
0
25
50
o
75
Temperature : Ta ( C)
Ver.2008-09-16
100
125
-50
-25
0
25
50
75
100
125
o
Temperature : Ta ( C)
- 11 -
NJU7272
■ RESET特性例
NJU7272_4.2V
Voltage Detection vs. Temperature
4.22
NJU7272_4.2V
Release Voltage vs. Temperature
4.31
VIN=VDET=H
L
VIN=VDET=H
4.21
H
4.3
4.2
4.19
4.18
4.29
4.28
4.27
-50
-25
0
25
50
o
75
100
-50
125
-25
0
25
50
75
100
125
o
Temperature : Ta ( C)
Temperature : Ta ( C)
NJU7272_4.2V
VOR pin output current vs. Drain-source Voltage
20
L
Co=0.1µF
Release Voltage :V RT (V)
Voltage Detection :VDET (V)
Co=0.1µF
NJU7272_4.2V
VOR pin output current vs. Temperature
14
@:Ta=25oC
VCONT =0V
VDS=0.5V
VCONT =0V
15
VOR pin output current :I OR (mA)
VOR pin output current :I OR (mA)
12
VIN=2.4V
10
5
VIN=1.2V
10
8
VIN=2.4V
6
4
VIN=1.2V
2
0
0
0
0.5
1
1.5
2
2.5
-50
3
-25
0
25
L
VIN=VDET=H
Cd=4.7nF
12
125
L
150
Delay Time ( µs )
Delay Time ( ms )
100
NJU7272_4.2V
Delay time ( H
L)
200
VIN=VDET=H
10
8
100
50
6
0
-50
-25
0
25
50
o
75
Temperature : Ta ( C)
- 12 -
75
Temperature : Ta ( C)
NJU7272_4.2V
Delay time (L H)
14
50
o
Drain-Source Voltage : VDS ( V )
100
125
-50
-25
0
25
50
75
100
125
o
Temperature : Ta ( C)
Ver.2008-09-16
NJU7272
<注意事項>
このデータブックの掲載内容の正確さには
万全を期しておりますが、掲載内容について
何らかの法的な保証を行うものではありませ
ん。とくに応用回路については、製品の代表
的な応用例を説明するためのものです。また、
工業所有権その他の権利の実施権の許諾を伴
うものではなく、第三者の権利を侵害しない
ことを保証するものでもありません。
Ver.2008-09-16
- 13 -