3.2 MB

本ドキュメントはCypress (サイプレス) 製品に関する情報が記載されております。
MB9B310R シリーズ
32-bit ARM® Cortex®-M3 based Microcontroller
MB9BF312N/R, MB9BF314N/R,
MB9BF315N/R, MB9BF316N/R
Data Sheet (Full Production)
Notice to Readers: 本書には、弊社製品に関する最新の技術仕様が記載されています。Spansion Inc.は、
本製品の量産体制に入っており、本書の次のバージョンでは大きな変更はない見込みです。ただし、
誤字や仕様の訂正、あるいは提供中の有効な組み合わせに関する変更が生じる可能性はあります。
Publication Number MB9B310R-DS706-00027
CONFIDENTIAL
Revision 3.0
Issue Date March 11, 2015
D a t a S h e e t
データシートの呼称に関するお知らせ
Spansion Inc.では、開発, 認定, 初期生産, 量産といった製品のライフサイクルを通してお客様に製品情報や
本来の仕様をお知らせすることを目的に、Advance Information あるいは Preliminary という呼称のデータシー
トを公開しております。ただし、いずれの場合においても、まずは最新の情報を入手していることを確認し
た上で設計を完成させてください。Spansion データシートの呼称は以下の通りです。ぞれぞれの内容につい
てご確認をお願いします。
Advance Information
Advance Information という呼称は、Spansion Inc.が 1 つ以上の特定の製品を開発中であるが、まだ生産を開
始していないことを意味しています。この呼称が付いた文書に記載されている情報は変更されることがあり、
場合によっては、製品の開発が中止となることもあります。したがって、Spansion Inc.は、Advance Information
に以下の条件を記載しています。
「本書には、Spansion Inc.が現在開発中の 1 つ以上の製品に関する情報が記載されており、お客様が
本製品を評価するのに役立てていただくことを目的としています。本製品を使用して設計される際に
はあらかじめ弊社までご連絡ください。Spansion Inc.は本製品に関する作業を予告なしに変更または
中止する権利を留保します。」
Preliminary
Preliminary という呼称は、製品開発が進み、製造契約が発生したことを意味しています。この呼称は、製品
認定, 初期生産、それに続く、量産に至る前の製造工程における後続フェーズなど、製品のライフサイクル
のいくつかの側面を網羅するものです。Preliminary のデータシートに記載されている技術仕様は、製造に関
するこれらの側面を検討し、変更されることがあります。Spansion Inc.は、Preliminary に以下の条件を記載
しています。
「本書には、弊社製品に関する、最新の技術仕様が記載されています。Preliminary とは、製品認定が
完了し、初期生産を開始した状態であることを意味しています。効率および品質の維持が必要となる
生産工程のフェーズを経た結果、技術仕様に変更がある場合は、本書の次のバージョンまたは修正版
において改訂が行われることがあります。」
呼称の組み合わせ
データシートの中には、各種呼称 (Advance Information, Preliminary, Full Production) の製品の組み合わせで
記載されているものがあります。このようなデータシートでは、必要に応じて、必ずこれらの製品やそれぞ
れの呼称を分かるように記載しています。通常は、先頭ページ, オーダ情報のページ, 電気的特性表と交流
消去およびプログラム表 (表の注釈内) を記載したページで分かります。先頭ページの免責事項で本通知に
ついて言及しています。
Full Production (呼称なし)
製品の生産開始後一定期間が経過し、わずかな変更のみで変更の必要がほぼない状態になると、Preliminary
の呼称はデータシートから削除されます。わずかな変更としては、速度オプション、動作温度範囲、パッ
ケージタイプ、VIO 電圧範囲の追加や削除など、入手可能な部品番号の注文数に影響を及ぼすものが挙げら
れます。変更とは、説明を分かりやすく書き替えたり、誤字や誤った仕様を訂正したりする必要のあるもの
です。Spansion Inc.は、この種の文書に以下の条件を適用しています。
「本書には、弊社製品に関する最新の技術仕様が記載されています。Spansion Inc.は、本製品の量産
体制に入っており、本書の次のバージョンでは大きな変更はない見込みです。ただし、誤字や仕様の
訂正、あるいは提供中の有効な組み合わせに関する変更が生じる可能性はあります。」
これらのデータシートの呼称に関してご不明な点がございましたら、最寄りの営業所までお問い合わせくだ
さい。
MB9B310R-DS706-00027-3v0-J, March 11, 2015
CONFIDENTIAL
MB9B310R シリーズ
32-bit ARM® Cortex®-M3 based Microcontroller
MB9BF312N/R, MB9BF314N/R,
MB9BF315N/R, MB9BF316N/R
Data Sheet (Full Production)
 概要
MB9B310R シリーズは、高速処理と低コストを求める組込み制御用途向けに設計された、高集積
32 ビットマイクロコントローラです。
本シリーズは、CPU に ARM Cortex-M3 プロセッサを搭載し、フラッシュメモリおよび SRAM の
オンチップメモリとともに、周辺機能として、モータ制御用タイマ, A/D コンバータ, 各種通信
インタフェース(USB, UART, CSIO, I2C, LIN)により構成されます。
『FM3 ファミリ ペリフェラルマニュアル』において、このデータシートに記載されている製品は、
TYPE4 製品に分類されます。
(注意事項)
- ARM and Cortex are the registered trademarks of ARM Limited in the EU and other countries.
Publication Number MB9B310R-DS706-00027
Revision 3.0
Issue Date March 11, 2015
本書には、弊社製品に関する最新の技術仕様が記載されています。Spansion Inc.は、本製品の量産体制に入っており、本書の次のバージョンでは大きな変更はない見込みで
す。ただし、誤字や仕様の訂正、あるいは提供中の有効な組み合わせに関する変更が生じる可能性はあります。
CONFIDENTIAL
D a t a S h e e t
 特長
・32 ビット ARM Cortex-M3 コア
・ プロセッサ版数 : r2p1
・ 最大動作周波数 : 144 MHz
・ メモリ保護ユニット(MPU) : 組込みシステムの信頼性を向上させます。
・ ネスト型ベクタ割込みコントローラ(NVIC) : 1 チャネルの NMI(ノンマスカブル割込み)と
48 チャネルの周辺割込みに対応。16 の割込み優先度レベルを設定できます。
・ 24 ビットシステムタイマ(Sys Tick) : OS タスク管理用のシステムタイマです。
・オンチップメモリ
[フラッシュメモリ]
本シリーズは、2 つの独立したフラッシュメモリを搭載します。
・ メインフラッシュ
・ 最大 512 K バイト
・ 16 K バイトのトレースバッファメモリを使用した Flash アクセラレータ機能を内蔵
・ フラッシュメモリへのリードアクセスは、動作周波数 72MHz までは 0 wait-cycle です。
72MHz より大きい場合でも、Flash アクセラレータ機能により、0 wait-cycle と同等なアクセ
スを行えます。
・ コード保護用セキュリティ機能
・ ワークフラッシュ
・ 32K バイト
・ リードサイクル:4wait-cycle 動作周波数が 72 MHz を超える場合
・ 2wait-cycle 動作周波数が 40 MHz を超え、72 MHz 以下の場合
・ 0wait-cycle 動作周波数が 40 MHz 以下の場合
・ セキュリティ機能はコード保護用セキュリティ機能と共有
[SRAM]
本シリーズのオンチップ SRAM は、2 つの独立した SRAM (SRAM0, SRAM1) により構成されてい
ます。SRAM0 は、Cortex-M3 コアの I-Code バス, D-Code バスに接続します。SRAM1 は、Cortex-M3
コアの System バスに接続します。
・SRAM0: 最大 32 K バイト
・ SRAM1: 最大 32 K バイト
・外部バスインタフェース
・ SRAM, NOR と NAND フラッシュデバイスに対応
・ 最大 8 チップセレクト
・ 8/16 ビットデータ幅
・ 最大 25 ビットのアドレスビット
・ 最大アクセスサイズ:256 M バイト
・ アドレス/データマルチプレクスをサポート
・ 外部 RDY 機能をサポート
2
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・USB インタフェース
USB インタフェースはファンクションとホストで構成されます。
USB 用 PLL を搭載し、メインクロックを逓倍し USB クロックを生成できます。
[USB ファンクション]
・ USB2.0 Full-Speed 対応
・ 最大 6 本のエンドポイントをサポートします。
・ エンドポイント 0 はコントロール転送
・ エンドポイント 1, 2 はバルク転送, インタラプト転送, アイソクロナス転送を選択可能
・ エンドポイント 3 ~ 5 はバルク転送, インタラプト転送を選択可能
・ エンドポイント 1 ~ 5 はダブルバッファ構成
・ 各エンドポイントのサイズは下記のとおり
・ エンドポイント 0, 2~5:64 バイト
・ エンドポイント 1:256 バイト
[USB ホスト]
・ USB2.0 Full-Speed / Low-Speed 対応
・ バルク転送, インタラプト転送, アイソクロナス転送をサポート
・ USB デバイスの接続/切断の自動検出
・ IN/OUT トークン時のハンドシェークパケットの自動処理
・ 最大パケット長 256 バイトをサポート
・ ウェイクアップ機能をサポート
・マルチファンクションシリアルインタフェース(最大 8 チャネル)
・ 16 段 × 9 ビット FIFO あり 4 チャネル(ch.4 ~ ch.7), FIFO なし 4 チャネル(ch.0 ~ ch.3)
・ チャネルごとに動作モードを次の中から選択できます。
・ UART
・ CSIO
・ LIN
・ I2C
[UART]
・ 全二重ダブルバッファ
・ パリティあり/なし選択可能
・ 専用ボーレートジェネレータ内蔵
・ 外部クロックをシリアルクロックとして使用可能
・ ハードウェアフロー・コントロール : CTS/RTS による送受信自動制御(ch.4 のみ)
・ 豊富なエラー検出機能(パリティエラー, フレーミングエラー, オーバランエラー)
[CSIO]
・ 全二重ダブルバッファ
・ 専用ボーレートジェネレータ内蔵
・ オーバランエラー検出機能
[LIN]
・ LIN プロトコル Rev.2.1 対応
・ 全二重ダブルバッファ
・ マスタ/スレーブモード対応
・ LIN break field 生成(13 ~ 16 ビット長に変更可能)
・ LIN break デリミタ生成(1 ~ 4 ビット長に変更可能)
・ 豊富なエラー検出機能(パリティエラー, フレーミングエラー, オーバランエラー)
[I2C]
Standard-mode(最大 100 kbps)/Fast-mode(最大 400 kbps)に対応
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
3
D a t a S h e e t
・DMA コントローラ(8 チャネル)
DMA コントローラは、CPU とは独立した DMA 専用バスを持ち、CPU と並列動作できます。
・ 8 つを独自に構成かつ動作可能なチャネル
・ ソフトウェア要求または内蔵周辺機能要求による転送開始可能
・ 転送アドレス空間:32 ビット(4 G バイト)
・ 転送モード : ブロック転送/ バースト転送/ デマンド転送
・ 転送データタイプ : バイト/ ハーフワード/ ワード
・ 転送ブロック数 : 1 ~ 16
・ 転送回数 : 1 ~ 65536
・AD コンバータ(最大 16 チャネル)
・ 逐次比較型
・ 3 ユニット搭載
・ 変換時間 : 1.0 μs @ 5 V
・ 優先変換可能(2 レベルの優先度)
・ スキャン変換モード
・ 変換データ格納用 FIFO 搭載(スキャン変換用: 16 段, 優先変換用 : 4 段)
・ベースタイマ(最大 8 チャネル)
チャネルごとに動作モードを次の中から選択できます。
・ 16 ビット PWM タイマ
・ 16 ビット PPG タイマ
・ 16/32 ビットリロードタイマ
・ 16/32 ビット PWC タイマ
・汎用 I/O ポート
本シリーズは、端子が外部バスまたは周辺機能に使用されていない場合、汎用 I/O ポートとして使
用できます。また、どの I/O ポートに周辺機能を割り当てるかを設定できるポートリロケート機能
を搭載しています。
・ 端子ごとにプルアップ制御可能
・ 端子レベルを直接読出し可能
・ ポートリロケート機能
・ 最大 103 本の高速汎用 I/O ポート@ 120 pin Package
・ 一部のポートは、5 V トレラントに対応
該当する端子については「端子機能説明」を参照してください。
4
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・多機能タイマ(最大 3 ユニット)
多機能タイマは、次のブロックで構成されます。
・ 16 ビットフリーランタイマ×3 チャネル / ユニット
・ インプットキャプチャ×4 チャネル / ユニット
・ アウトプットコンペア×6 チャネル / ユニット
・ A/D 起動コンペア×3 チャネル / ユニット
・ 波形ジェネレータ×3 チャネル / ユニット
・ 16 ビット PPG タイマ×3 チャネル / ユニット
モータ制御を実現するために次の機能を用意しています。
・ PWM 信号出力機能
・ DC チョッパ波形出力機能
・ デッドタイマ機能
・ インプットキャプチャ機能
・ A/D コンバータ起動機能
・ DTIF(モータ緊急停止)割込み機能
・リアルタイムクロック(RTC : Real Time Clock)
01 年 ~ 99 年までの年/月/日/時/分/秒/曜日のカウントを行います。
・ 日時指定(年/月/日/時/分/秒/曜日)での割込み機能、年/月/日/時/分だけの個別設定も可能
・ 設定時間後/設定時間ごとのタイマ割込み機能
・ カウントを継続して時刻書き換え可能
・ うるう年の自動カウント
・クアッドカウンタ (QPRC : Quadrature Position/Revolution Counter)
(最大 3 チャネル)
クアッドカウンタ(QPRC)は、ポジションエンコーダの位置を測定するために使います。また、
設定によりアップダウンカウンタとしても使用できます。
・ 3 つの外部イベント入力端子 AIN, BIN, ZIN の検出エッジを設定可能
・ 16 ビット位置カウンタ
・ 16 ビット回転カウンタ
・ 2 つの 16 ビットコンペアレジスタ
・デュアルタイマ(32/16 ビットダウンカウンタ)
デュアルタイマは、2 つのプログラム可能な 32/16 ビットダウンカウンタで構成されます。
各タイマチャネルの動作モードを次の中から選択できます。
・ フリーランモード
・ 周期モード(=リロードモード)
・ ワンショットモード
・時計カウンタ
時計カウンタは低消費電力モードからのウェイクアップに使用します。
インターバルタイマ : 最大 64 s @サブクロック使用時(32.768 kHz)
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
5
D a t a S h e e t
・外部割込み制御ユニット
・ 外部割込み入力端子 : 最大 16 本
・ ノンマスカブル割込み(NMI)入力端子 : 1 本
・ウォッチドッグタイマ(2 チャネル)
ウォッチドッグタイマは、タイムアウト値に達すると割込みまたはリセットを発生します。
本シリーズには、"ハードウェア"ウォッチドッグと"ソフトウェア"ウォッチドッグの 2 つの異なる
ウォッチドッグがあります。
"ハードウェア"ウォッチドッグタイマは内蔵低速 CR 発振で動作するため、ストップモード以外の
すべての低消費電力モードで動作します。
・CRC (Cyclic Redundancy Check)アクセラレータ
CRC アクセラレータは、ソフト処理負荷の高い CRC 計算を行い、受信データおよびストレージの
整合性確認処理負荷の軽減を実現します。
CCITT CRC16 と IEEE-802.3 CRC32 をサポートします。
・ CCITT CRC16 Generator Polynomial: 0x1021
・ IEEE-802.3 CRC32 Generator Polynomial: 0x04C11DB7
・クロック/リセット
[クロック]
5 種類のクロックソース(2 種類の外部発振, 2 種類の内蔵 CR 発振, メイン PLL)から選択できます。
・ メインクロック:
・ サブクロック:
・ 内蔵高速 CR クロック:
・ 内蔵低速 CR クロック:
・ メイン PLL クロック
4 MHz ~ 48 MHz
32.768 kHz
4 MHz
100 kHz
[リセット]
・ INITX 端子からのリセット要求
・ 電源投入リセット
・ ソフトウェアリセット
・ ウォッチドッグタイマリセット
・ 低電圧検出リセット
・ クロックスーパバイザリセット
・クロック監視機能(CSV : Clock Super Visor)
内蔵 CR 発振による生成クロックを用いて外部クロックの異常を監視します。
・ 外部クロック異常(クロック停止)が検出されると、リセットがアサートされます。
・ 外部周波数異常が検出されると、割込みまたはリセットがアサートされます。
・低電圧検出機能(LVD : Low-Voltage Detect)
本シリーズは、2 段階で VCC の電圧を監視します。設定した電圧より VCC 端子の電圧が下がっ
た場合、低電圧検出機能により割込みまたはリセットが発生します。
・ LVD1 : 割込みによりエラーを報告
・ LVD2 : オートリセット動作
6
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・低消費電力モード
3 種類の低消費電力モードに対応します。
・ スリープ
・ タイマ
・ ストップ
・デバッグ
・ シリアル・ワイヤ JTAG デバッグ・ポート (SWJ-DP)
・ エンベデッド・トレース・マクロセル(ETM)
・電源
2 種類の電源
・ ワイドレンジ電圧対応:
・ USB I/O 用電源:
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
VCC
= 2.7 V ~ 5.5 V
USBVCC = 3.0 V ~ 3.6 V (USB 使用時)
= 2.7 V ~ 5.5 V (GPIO 使用時)
7
D a t a S h e e t
 品種構成
・メモリサイズ
品種名
MB9BF312N/R
MB9BF314N/R
MB9BF315N/R
MB9BF316N/R
メインフラッシュ
ワークフラッシュ
オンチップ SRAM
SRAM0
SRAM1
128 Kbyte
32 Kbyte
16 Kbyte
8 Kbyte
8 Kbyte
256 Kbyte
32 Kbyte
32 Kbyte
16 Kbyte
16 Kbyte
384 Kbyte
32 Kbyte
48 Kbyte
24 Kbyte
24 Kbyte
512 Kbyte
32 Kbyte
64 Kbyte
32 Kbyte
32 Kbyte
8
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ファンクション
品種名
端子数
CPU
MB9BF312N
MB9BF314N
MB9BF315N
MB9BF316N
MB9BF312R
MB9BF314R
MB9BF315R
MB9BF316R
100/112
周波数
電源電圧範囲
USB2.0 (Function/Host)
DMAC
外部バスインタフェース
マルチファンクションシリアル
(UART/CSIO/LIN/I2C)
ベースタイマ
(PWC/リロードタイマ/PWM/PPG)
A/D 起動コンペア
3ch.
多
インプットキャプチャ
4ch.
機
3ch.
能 フリーランタイマ
タ アウトプットコンペア
6ch.
イ
波形ジェネレータ
3ch.
マ
PPG
3ch.
クアッドカウンタ
デュアルタイマ
リアルタイムクロック
時計カウンタ
CRC アクセラレータ
ウォッチドッグタイマ
外部割込み
汎用 I/O ポート
12 ビット A/D コンバータ
クロック異常検出機能(CSV)
低電圧検出機能(LVD)
高速
内蔵 CR
低速
デバッグ機能
120
Cortex-M3
144 MHz
2.7 V ~ 5.5 V
(USBVCC: 3.0 V ~ 3.6 V)
1ch.
8ch.
Addr:25-bit (最大)
Addr:25-bit (最大)
R/Wdata: 8-/16-bit (最大)
R/Wdata: 8-/16-bit (最大)
CS:8 (最大)
CS:8 (最大)
SRAM, NOR フラッシュ,
SRAM, NOR フラッシュ
NAND フラッシュ
8ch. (最大)
FIFO (16 段 × 9 ビット)あり:ch.4 ~ ch.7
FIFO なし: ch.0 ~ ch.3
8ch. (最大)
3 units (最大)
3ch. (最大)
1 unit
1 unit
1 unit
Yes
1ch. (SW) + 1ch. (HW)
16 pins (最大)+ NMI × 1
83 pins (最大)
103 pins (最大)
16ch. (3 units)
Yes
2ch.
4 MHz
100 kHz
SWJ-DP/ETM
(注意事項) 各製品に搭載される周辺機能の信号は、パッケージの端子数制限により、すべて割り当て
ることはできません。ご使用される機能に応じて、I/O ポートのポートリロケート機能を
用いて、端子割当てを行う必要があります。
内蔵 CR のクロック周波数精度については、『■電気的特性 4.交流規格 (3)内蔵 CR 発振
規格』を参照してください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
9
D a t a S h e e t
 パッケージと品種対応
品種名
パッケージ
QFP: FPT-100P-M36 (0.65 mm pitch)
LQFP: FPT-100P-M23 (0.5 mm pitch)
LQFP: FPT-120P-M37 (0.5 mm pitch)
BGA: BGA-112P-M04 (0.8 mm pitch)
MB9BF312N
MB9BF314N
MB9BF315N
MB9BF316N
MB9BF312R
MB9BF314R
MB9BF315R
MB9BF316R




-
: 対応
(注意事項) 各パッケージの詳細は「パッケージ・外形寸法図」を参照してください。
10
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
 端子配列図
・ FPT-100P-M23
VSS
P81/UDP0
P80/UDM0
USBVCC
P60/SIN5_0/TIOA2_2/INT15_1/MRDY_0
P61/SOT5_0/TIOB2_2/UHCONX
P62/SCK5_0/ADTG_3/MOEX_0
P63/INT03_0/SIN5_1/MWEX_0
P0F/NMIX/CROUT_1/RTCCO_0/DTTI2X_0/DTTI2X_1/SUBOUT_0
P0E/CTS4_0/TIOB3_2/IC13_0/IC23_0/RTO25_1/MDQM1_0
P0D/RTS4_0/TIOA3_2/IC12_0/IC22_0/RTO24_1/MDQM0_0
P0C/SCK4_0/TIOA6_1/IC11_0/IC21_0/RTO23_1/MALE_0
P0B/SOT4_0/TIOB6_1/IC10_0/IC20_0/RTO22_1/MCSX0_0
P0A/SIN4_0/INT00_2/FRCK1_0/FRCK2_0/RTO21_1/MCSX1_0
P09/TRACECLK/TIOB0_2/RTS4_2/RTO20_1/MCSX2_0
P08/TRACED3/TIOA0_2/CTS4_2/ZIN2_1/MCSX3_0
P07/TRACED2/ADTG_0/SCK4_2/BIN2_1/MCLKOUT_0
P06/TRACED1/TIOB5_2/SOT4_2/INT01_1/AIN2_1/MCSX4_0
P05/TRACED0/TIOA5_2/SIN4_2/INT00_1/MCSX5_0
P04/TDO/SWO
P03/TMS/SWDIO
P02/TDI/MCSX6_0
P01/TCK/SWCLK
P00/TRSTX/MCSX7_0
VCC
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
(TOP VIEW)
VCC
1
75
VSS
P50/INT00_0/AIN0_2/SIN3_1/RTO10_0/MADATA00_0
2
74
P20/INT05_0/CROUT_0/AIN1_1/MAD24_0
P51/INT01_0/BIN0_2/SOT3_1/RTO11_0/MADATA01_0
3
73
P21/SIN0_0/INT06_1/BIN1_1
P52/INT02_0/ZIN0_2/SCK3_1/RTO12_0/MADATA02_0
4
72
P22/SOT0_0/TIOB7_1/ZIN1_1
P53/SIN6_0/TIOA1_2/INT07_2/RTO13_0/MADATA03_0
5
71
P23/SCK0_0/TIOA7_1
P54/SOT6_0/TIOB1_2/RTO14_0/MADATA04_0
6
70
P1F/AN15/ADTG_5/FRCK0_1/MAD23_0
P55/SCK6_0/ADTG_1/RTO15_0/MADATA05_0
7
69
P1E/AN14/RTS4_1/DTTI0X_1/MAD22_0
P56/INT08_2/DTTI1X_0/MADATA06_0
8
68
P1D/AN13/CTS4_1/IC03_1/MAD21_0
P30/AIN0_0/TIOB0_1/INT03_2/MADATA07_0
9
67
P1C/AN12/SCK4_1/IC02_1/MAD20_0
P31/BIN0_0/TIOB1_1/SCK6_1/INT04_2/MADATA08_0
10
66
P1B/AN11/SOT4_1/IC01_1/MAD19_0
P32/ZIN0_0/TIOB2_1/SOT6_1/INT05_2/MADATA09_0
11
65
P1A/AN10/SIN4_1/INT05_1/IC00_1/MAD18_0
P33/INT04_0/TIOB3_1/SIN6_1/ADTG_6/MADATA10_0
12
64
P19/AN09/SCK2_2/MAD17_0
P34/FRCK0_0/TIOB4_1/MADATA11_0
LQFP - 100
13
63
P18/AN08/SOT2_2/MAD16_0
P35/IC03_0/TIOB5_1/INT08_1/MADATA12_0
14
62
AVSS
P36/IC02_0/SIN5_2/INT09_1/MADATA13_0
15
61
AVRH
P37/IC01_0/SOT5_2/INT10_1/MADATA14_0
16
60
AVCC
P38/IC00_0/SCK5_2/INT11_1/MADATA15_0
17
59
P17/AN07/SIN2_2/INT04_1/MAD15_0
P39/DTTI0X_0/ADTG_2
18
58
P16/AN06/SCK0_1/MAD14_0
P3A/RTO00_0/TIOA0_1/RTCCO_2/SUBOUT_2
19
57
P15/AN05/SOT0_1/IC03_2/MAD13_0
P3B/RTO01_0/TIOA1_1
20
56
P14/AN04/SIN0_1/INT03_1/IC02_2/MAD12_0
P3C/RTO02_0/TIOA2_1
21
55
P13/AN03/SCK1_1/RTCCO_1/SUBOUT_1/IC01_2/MAD11_0
P3D/RTO03_0/TIOA3_1
22
54
P12/AN02/SOT1_1/IC00_2/MAD10_0
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
P43/TIOA3_0/RTO13_1/ADTG_7
P44/TIOA4_0/RTO14_1/MAD00_0
P45/TIOA5_0/RTO15_1/MAD01_0
C
VSS
VCC
P46/X0A
P47/X1A
INITX
P48/DTTI1X_1/INT14_1/SIN3_2/MAD02_0
P49/TIOB0_0/IC10_1/AIN0_1/SOT3_2/MAD03_0
P4A/TIOB1_0/IC11_1/BIN0_1/SCK3_2/MAD04_0
P4B/TIOB2_0/IC12_1/ZIN0_1/MAD05_0
P4C/TIOB3_0/IC13_1/SCK7_1/AIN1_2/MAD06_0
P4D/TIOB4_0/FRCK1_1/SOT7_1/BIN1_2/MAD07_0
P4E/TIOB5_0/INT06_2/SIN7_1/ZIN1_2/MAD08_0
PE0/MD1
MD0
PE2/X0
PE3/X1
VSS
VCC
29
51
P42/TIOA2_0/RTO12_1
25
28
VSS
P41/TIOA1_0/RTO11_1/INT13_1
P10/AN00
27
P11/AN01/SIN1_1/INT02_1/FRCK0_2/MAD09_0
52
26
53
24
VCC
23
P3F/RTO05_0/TIOA5_1
P40/TIOA0_0/RTO10_1/INT12_1
P3E/RTO04_0/TIOA4_1
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の同一機能の端子が用意されていますので、拡張ポート機
能レジスタ(EPFR)で使用する端子を選択してください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
11
D a t a S h e e t
・ FPT-120P-M37
VSS
P81/UDP0
P80/UDM0
USBVCC
P60/SIN5_0/TIOA2_2/INT15_1/MRDY_0
P61/SOT5_0/TIOB2_2/UHCONX
P62/SCK5_0/ADTG_3/MOEX_0
P63/INT03_0/SIN5_1/RTO20_0/MWEX_0
P64/TIOA7_0/SOT5_1/INT10_2/FRCK2_1/RTO21_0
P65/TIOB7_0/SCK5_1/IC23_1/RTO22_0
P66/SIN3_0/ADTG_8/INT11_2/IC22_1/RTO23_0
P67/SOT3_0/TIOA7_2/IC21_1/RTO24_0
P68/SCK3_0/TIOB7_2/INT12_2/IC20_1/RTO25_0
P0F/NMIX/CROUT_1/RTCCO_0/DTTI2X_0/DTTI2X_1/SUBOUT_0
P0E/CTS4_0/TIOB3_2/IC13_0/IC23_0/RTO25_1/MDQM1_0
P0D/RTS4_0/TIOA3_2/IC12_0/IC22_0/RTO24_1/MDQM0_0
P0C/SCK4_0/TIOA6_1/IC11_0/IC21_0/RTO23_1/MALE_0
P0B/SOT4_0/TIOB6_1/IC10_0/IC20_0/RTO22_1/MCSX0_0
P0A/SIN4_0/INT00_2/FRCK1_0/FRCK2_0/RTO21_1/MCSX1_0
P09/TRACECLK/TIOB0_2/RTS4_2/RTO20_1/MCSX2_0
P08/TRACED3/TIOA0_2/CTS4_2/ZIN2_1/MCSX3_0
P07/TRACED2/ADTG_0/SCK4_2/BIN2_1/MCLKOUT_0
P06/TRACED1/TIOB5_2/SOT4_2/INT01_1/AIN2_1/MCSX4_0
P05/TRACED0/TIOA5_2/SIN4_2/INT00_1/MCSX5_0
P04/TDO/SWO
P03/TMS/SWDIO
P02/TDI/MCSX6_0
P01/TCK/SWCLK
P00/TRSTX/MCSX7_0
VCC
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
(TOP VIEW)
VCC
1
90
VSS
P50/INT00_0/AIN0_2/SIN3_1/RTO10_0/MADATA00_0
2
89
P20/INT05_0/CROUT_0/AIN1_1/MAD24_0
3
88
P21/SIN0_0/INT06_1/BIN1_1
P52/INT02_0/ZIN0_2/SCK3_1/RTO12_0/MADATA02_0
4
87
P22/SOT0_0/TIOB7_1/ZIN1_1
P53/SIN6_0/TIOA1_2/INT07_2/RTO13_0/MADATA03_0
P51/INT01_0/BIN0_2/SOT3_1/RTO11_0/MADATA01_0
5
86
P23/SCK0_0/TIOA7_1/RTO00_1
P54/SOT6_0/TIOB1_2/RTO14_0/MADATA04_0
6
85
P24/SIN2_1/INT01_2/RTO01_1
P55/SCK6_0/ADTG_1/RTO15_0/MADATA05_0
7
84
P25/SOT2_1/RTO02_1
P56/SIN1_0/INT08_2/DTTI1X_0/MADATA06_0
8
83
P26/SCK2_1/RTO03_1
P57/SOT1_0/MADATA07_0
9
82
P27/TIOA6_2/INT02_2/RTO04_1
P58/SCK1_0/AIN2_0/MADATA08_0
10
81
P28/TIOB6_2/ADTG_4/RTO05_1
P59/SIN7_0/INT09_2/BIN2_0/MADATA09_0
11
80
P1F/AN15/ADTG_5/FRCK0_1/MAD23_0
P5A/SOT7_0/ZIN2_0/MADATA10_0
12
79
P1E/AN14/RTS4_1/DTTI0X_1/MAD22_0
LQFP - 120
P5B/SCK7_0/MADATA11_0
13
78
P1D/AN13/CTS4_1/IC03_1/MAD21_0
P30/AIN0_0/TIOB0_1/INT03_2/MADATA12_0
14
77
P1C/AN12/SCK4_1/IC02_1/MAD20_0
P31/BIN0_0/TIOB1_1/SCK6_1/INT04_2/MADATA13_0
15
76
P1B/AN11/SOT4_1/IC01_1/MAD19_0
P32/ZIN0_0/TIOB2_1/SOT6_1/INT05_2/MADATA14_0
16
75
P1A/AN10/SIN4_1/INT05_1/IC00_1/MAD18_0
P33/INT04_0/TIOB3_1/SIN6_1/ADTG_6/MADATA15_0
17
74
P19/AN09/SCK2_2/MAD17_0
P34/FRCK0_0/TIOB4_1/MNALE_0
18
73
P18/AN08/SOT2_2/MAD16_0
P35/IC03_0/TIOB5_1/INT08_1/MNCLE_0
19
72
AVSS
55
56
P74/SCK2_0
PE0/MD1
60
54
P73/SOT2_0/INT15_2/TIOB6_0
VSS
53
P72/SIN2_0/INT14_2/TIOA6_0
59
52
P71/INT13_2/TIOB4_2
58
51
P70/TIOA4_2
PE3/X1
50
P4E/TIOB5_0/INT06_2/SIN7_1/ZIN1_2/MAD08_0
57
49
P4D/TIOB4_0/FRCK1_1/SOT7_1/BIN1_2/MAD07_0
MD0
48
PE2/X0
47
46
P4A/TIOB1_0/IC11_1/BIN0_1/SCK3_2/MAD04_0
P4B/TIOB2_0/IC12_1/ZIN0_1/MAD05_0
45
P4C/TIOB3_0/IC13_1/SCK7_1/AIN1_2/MAD06_0
44
P49/TIOB0_0/IC10_1/AIN0_1/SOT3_2/MAD03_0
VCC
43
61
INITX
30
P48/DTTI1X_1/INT14_1/SIN3_2/MAD02_0
P10/AN00
VSS
42
P11/AN01/SIN1_1/INT02_1/FRCK0_2/MAD09_0
62
P47/X1A
63
29
41
28
P3F/RTO05_0/TIOA5_1
40
P12/AN02/SOT1_1/IC00_2/MAD10_0
P3E/RTO04_0/TIOA4_1
VCC
64
P46/X0A
27
39
P13/AN03/SCK1_1/RTCCO_1/SUBOUT_1/IC01_2/MAD11_0
P3D/RTO03_0/TIOA3_1
VSS
65
38
26
C
P14/AN04/SIN0_1/INT03_1/IC02_2/MAD12_0
P3C/RTO02_0/TIOA2_1
37
P15/AN05/SOT0_1/IC03_2/MAD13_0
66
36
67
25
P45/TIOA5_0/RTO15_1/MAD01_0
24
P3B/RTO01_0/TIOA1_1
P44/TIOA4_0/RTO14_1/MAD00_0
P16/AN06/SCK0_1/MAD14_0
P3A/RTO00_0/TIOA0_1/RTCCO_2/SUBOUT_2
35
68
P43/TIOA3_0/RTO13_1/ADTG_7
23
34
P17/AN07/SIN2_2/INT04_1/MAD15_0
P39/DTTI0X_0/ADTG_2
33
69
P42/TIOA2_0/RTO12_1
22
32
AVCC
P38/IC00_0/SCK5_2/INT11_1
31
AVRH
70
VCC
71
21
P41/TIOA1_0/RTO11_1/INT13_1
20
P40/TIOA0_0/RTO10_1/INT12_1
P36/IC02_0/SIN5_2/INT09_1/MNWEX_0
P37/IC01_0/SOT5_2/INT10_1/MNREX_0
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の同一機能の端子が用意されていますので、拡張ポート機
能レジスタ(EPFR)で使用する端子を選択してください。
12
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ FPT-100P-M36
P50/INT00_0/AIN0_2/SIN3_1/RTO10_0/MADATA00_0
VCC
VSS
P81/UDP0
P80/UDM0
USBVCC
P60/SIN5_0/TIOA2_2/INT15_1/MRDY_0
P61/SOT5_0/TIOB2_2/UHCONX
P62/SCK5_0/ADTG_3/MOEX_0
P63/INT03_0/SIN5_1/MWEX_0
P0F/NMIX/CROUT_1/RTCCO_0/DTTI2X_0/DTTI2X_1/SUBOUT_0
P0E/CTS4_0/TIOB3_2/IC13_0/IC23_0/RTO25_1/MDQM1_0
P0D/RTS4_0/TIOA3_2/IC12_0/IC22_0/RTO24_1/MDQM0_0
P0C/SCK4_0/TIOA6_1/IC11_0/IC21_0/RTO23_1/MALE_0
P0B/SOT4_0/TIOB6_1/IC10_0/IC20_0/RTO22_1/MCSX0_0
P0A/SIN4_0/INT00_2/FRCK1_0/FRCK2_0/RTO21_1/MCSX1_0
P09/TRACECLK/TIOB0_2/RTS4_2/RTO20_1/MCSX2_0
P08/TRACED3/TIOA0_2/CTS4_2/ZIN2_1/MCSX3_0
P07/TRACED2/ADTG_0/SCK4_2/BIN2_1/MCLKOUT_0
P06/TRACED1/TIOB5_2/SOT4_2/INT01_1/AIN2_1/MCSX4_0
P05/TRACED0/TIOA5_2/SIN4_2/INT00_1/MCSX5_0
P04/TDO/SWO
P03/TMS/SWDIO
P02/TDI/MCSX6_0
P01/TCK/SWCLK
P00/TRSTX/MCSX7_0
VCC
VSS
P20/INT05_0/CROUT_0/AIN1_1/MAD24_0
P21/SIN0_0/INT06_1/BIN1_1
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
(TOP VIEW)
P51/INT01_0/BIN0_2/SOT3_1/RTO11_0/MADATA01_0
81
50
P22/SOT0_0/TIOB7_1/ZIN1_1
P52/INT02_0/ZIN0_2/SCK3_1/RTO12_0/MADATA02_0
82
49
P23/SCK0_0/TIOA7_1
P53/SIN6_0/TIOA1_2/INT07_2/RTO13_0/MADATA03_0
83
48
P1F/AN15/ADTG_5/FRCK0_1/MAD23_0
P54/SOT6_0/TIOB1_2/RTO14_0/MADATA04_0
84
47
P1E/AN14/RTS4_1/DTTI0X_1/MAD22_0
P55/SCK6_0/ADTG_1/RTO15_0/MADATA05_0
85
46
P1D/AN13/CTS4_1/IC03_1/MAD21_0
P56/INT08_2/DTTI1X_0/MADATA06_0
86
45
P1C/AN12/SCK4_1/IC02_1/MAD20_0
P30/AIN0_0/TIOB0_1/INT03_2/MADATA07_0
87
44
P1B/AN11/SOT4_1/IC01_1/MAD19_0
P31/BIN0_0/TIOB1_1/SCK6_1/INT04_2/MADATA08_0
88
43
P1A/AN10/SIN4_1/INT05_1/IC00_1/MAD18_0
P32/ZIN0_0/TIOB2_1/SOT6_1/INT05_2/MADATA09_0
89
42
P19/AN09/SCK2_2/MAD17_0
P33/INT04_0/TIOB3_1/SIN6_1/ADTG_6/MADATA10_0
90
41
P18/AN08/SOT2_2/MAD16_0
P34/FRCK0_0/TIOB4_1/MADATA11_0
91
40
AVSS
P35/IC03_0/TIOB5_1/INT08_1/MADATA12_0
92
39
AVRH
QFP - 100
20
21
22
23
24
25
26
27
28
29
30
P4B/TIOB2_0/IC12_1/ZIN0_1/MAD05_0
P4D/TIOB4_0/FRCK1_1/SOT7_1/BIN1_2/MAD07_0
P4E/TIOB5_0/INT06_2/SIN7_1/ZIN1_2/MAD08_0
PE0/MD1
MD0
PE2/X0
PE3/X1
VSS
VCC
P10/AN00
19
P4A/TIOB1_0/IC11_1/BIN0_1/SCK3_2/MAD04_0
P4C/TIOB3_0/IC13_1/SCK7_1/AIN1_2/MAD06_0
18
16
INITX
17
15
P48/DTTI1X_1/INT14_1/SIN3_2/MAD02_0
14
P47/X1A
P49/TIOB0_0/IC10_1/AIN0_1/SOT3_2/MAD03_0
13
12
VSS
VCC
11
P46/X0A
10
C
P11/AN01/SIN1_1/INT02_1/FRCK0_2/MAD09_0
P45/TIOA5_0/RTO15_1/MAD01_0
31
9
P12/AN02/SOT1_1/IC00_2/MAD10_0
P3D/RTO03_0/TIOA3_1 100
P44/TIOA4_0/RTO14_1/MAD00_0
32
8
99
P43/TIOA3_0/RTO13_1/ADTG_7
P13/AN03/SCK1_1/RTCCO_1/SUBOUT_1/IC01_2/MAD11_0
P3C/RTO02_0/TIOA2_1
7
P14/AN04/SIN0_1/INT03_1/IC02_2/MAD12_0
33
6
34
98
P42/TIOA2_0/RTO12_1
97
P3B/RTO01_0/TIOA1_1
P41/TIOA1_0/RTO11_1/INT13_1
P15/AN05/SOT0_1/IC03_2/MAD13_0
P3A/RTO00_0/TIOA0_1/RTCCO_2/SUBOUT_2
5
35
P40/TIOA0_0/RTO10_1/INT12_1
96
4
P16/AN06/SCK0_1/MAD14_0
P39/DTTI0X_0/ADTG_2
3
36
VCC
95
2
P17/AN07/SIN2_2/INT04_1/MAD15_0
P38/IC00_0/SCK5_2/INT11_1/MADATA15_0
1
AVCC
37
VSS
38
94
P3F/RTO05_0/TIOA5_1
93
P3E/RTO04_0/TIOA4_1
P36/IC02_0/SIN5_2/INT09_1/MADATA13_0
P37/IC01_0/SOT5_2/INT10_1/MADATA14_0
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の同一機能の端子が用意されていますので、拡張ポート機
能レジスタ(EPFR)で使用する端子を選択してください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
13
D a t a S h e e t
・ BGA-112P-M04
(TOP VIEW)
1
2
3
4
5
6
7
8
A
VSS
UDP0
UDM0
USBVCC
P0E
P0B
P07
B
VCC
VSS
P52
P61
P0F
P0C
P08
TDO/
SWO
C
P50
P51
VSS
P60
P62
P0D
P09
D
P53
P54
P55
VSS
P56
P63
P0A
E
P30
P31
P32
P33
Index
F
P34
P35
P36
G
P37
P38
H
P3B
J
9
10
11
VCC
VSS
TCK/
SWCLK
VSS
TDI
P05
VSS
P20
P21
VSS
P06
P23
AN15
P22
AN14
AN12
AN11
P39
AN13
AN10
AN09
AVRH
P3A
P3D
AN08
AN07
AN06
AVSS
P3C
P3E
VSS
P44
P4C
AN05
VSS
AN04
AN03
AVCC
VCC
P3F
VSS
P40
P43
P49
P4D
AN02
VSS
AN01
AN00
K
VCC
VSS
X1A
INITX
P42
P48
P4B
P4E
MD1
VSS
VCC
L
VSS
C
X0A
VSS
P41
P45
P4A
MD0
X0
X1
VSS
TMS/
TRSTX
SWDIO
PFBGA - 112
<注意事項>
XXX_1, XXX_2 のように「_ (アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の同一機能の端子が用意されていますので、拡張ポート機
能レジスタ(EPFR)で使用する端子を選択してください。
14
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
 端子機能一覧
 端子番号別
XXX_1, XXX_2 のように、
「_(アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。
拡張ポート機能レジスタ(EPFR)で使用する端子名を選択してください。
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
1
B1
1
79
2
C1
2
80
3
C2
3
81
4
B3
4
82
5
D1
5
83
6
D2
6
84
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子名
VCC
P50
INT00_0
AIN0_2
SIN3_1
RTO10_0
(PPG10_0)
MADATA00_0
P51
INT01_0
BIN0_2
SOT3_1
(SDA3_1)
RTO11_0
(PPG10_0)
MADATA01_0
P52
INT02_0
ZIN0_2
SCK3_1
(SCL3_1)
RTO12_0
(PPG12_0)
MADATA02_0
P53
SIN6_0
TIOA1_2
INT07_2
RTO13_0
(PPG12_0)
MADATA03_0
P54
SOT6_0
(SDA6_0)
TIOB1_2
RTO14_0
(PPG14_0)
MADATA04_0
入出力回路 端子状態
形式
形式
-
E
H
E
H
E
H
E
H
E
I
15
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
端子名
入出力回路 端子状態
形式
形式
P55
SCK6_0
(SCL6_0)
7
D3
7
85
ADTG_1
E
I
RTO15_0
(PPG14_0)
MADATA05_0
P56
INT08_2
8
D5
86
8
-
-
-
-
-
-
E
H
-
MADATA06_0
SIN1_0
(120pin only)
P57
SOT1_0
(SDA1_0)
E
I
-
MADATA07_0
P58
SCK1_0
(SCL1_0)
E
I
E
H
E
I
E
I
-
9
10
DTTI1X_0
AIN2_0
MADATA08_0
P59
SIN7_0
-
-
11
-
INT09_2
BIN2_0
MADATA09_0
-
-
12
-
P5A
SOT7_0
(SDA7_0)
ZIN2_0
MADATA10_0
-
-
13
-
P5B
SCK7_0
(SCL7_0)
MADATA11_0
16
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
端子名
入出力回路 端子状態
形式
形式
P30
AIN0_0
14
9
E1
87
TIOB0_1
INT03_2
-
-
10
E2
14
-
15
88
-
-
15
-
16
11
E3
89
-
-
12
E4
16
-
17
90
-
-
13
F1
17
-
18
91
-
-
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
18
-
MADATA07_0
(100pin only)
MADATA12_0
(120pin only)
P31
BIN0_0
TIOB1_1
SCK6_1
(SCL6_1)
INT04_2
MADATA08_0
(100pin only)
MADATA13_0
(120pin only)
P32
ZIN0_0
TIOB2_1
SOT6_1
(SDA6_1)
INT05_2
MADATA09_0
(100pin only)
MADATA14_0
(120pin only)
P33
INT04_0
TIOB3_1
SIN6_1
ADTG_6
MADATA10_0
(100pin only)
MADATA15_0
(120pin only)
P34
FRCK0_0
TIOB4_1
MADATA11_0
(100pin only)
MNALE_0
(120pin only)
E
H
E
H
E
H
E
H
E
I
17
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
19
14
F2
92
-
-
-
15
F3
19
-
20
93
-
-
20
-
21
16
G1
94
-
-
17
G2
21
-
22
95
-
18
F4
23
96
19
G3
24
97
-
B2
-
-
20
H1
25
98
18
CONFIDENTIAL
端子名
P35
IC03_0
TIOB5_1
INT08_1
MADATA12_0
(100pin only)
MNCLE_0
(120pin only)
P36
IC02_0
SIN5_2
INT09_1
MADATA13_0
(100pin only)
MNWEX_0
(120pin only)
P37
IC01_0
SOT5_2
(SDA5_2)
INT10_1
MADATA14_0
(100pin only)
MNREX_0
(120pin only)
P38
IC00_0
SCK5_2
(SCL5_2)
INT11_1
MADATA15_0
(100pin only)
P39
DTTI0X_0
ADTG_2
P3A
RTO00_0
(PPG00_0)
TIOA0_1
RTCCO_2
SUBOUT_2
VSS
P3B
RTO01_0
(PPG00_0)
TIOA1_1
入出力回路 端子状態
形式
形式
E
H
E
H
E
H
E
H
E
I
G
I
-
G
I
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
21
H2
26
99
22
G4
27
100
23
H3
28
1
24
J2
29
2
25
26
L1
J1
30
31
3
4
27
J4
32
5
28
L5
33
6
29
K5
34
7
30
J5
35
8
-
K2
J3
H4
-
-
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子名
P3C
RTO02_0
(PPG02_0)
TIOA2_1
P3D
RTO03_0
(PPG02_0)
TIOA3_1
P3E
RTO04_0
(PPG04_0)
TIOA4_1
P3F
RTO05_0
(PPG04_0)
TIOA5_1
VSS
VCC
P40
TIOA0_0
RTO10_1
(PPG10_1)
INT12_1
P41
TIOA1_0
RTO11_1
(PPG10_1)
INT13_1
P42
TIOA2_0
RTO12_1
(PPG12_1)
P43
TIOA3_0
RTO13_1
(PPG12_1)
ADTG_7
VSS
VSS
VSS
入出力回路 端子状態
形式
形式
G
I
G
I
G
I
G
I
-
G
H
G
H
G
I
G
I
-
19
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
端子名
入出力回路 端子状態
形式
形式
P44
TIOA4_0
31
H5
36
9
RTO14_1
(PPG14_1)
G
I
G
I
MAD00_0
P45
TIOA5_0
32
L6
37
10
33
34
35
L2
L4
K1
38
39
40
11
12
13
36
L3
41
14
37
K3
42
15
38
K4
43
16
39
K6
44
17
RTO15_1
(PPG14_1)
MAD01_0
C
VSS
VCC
P46
X0A
P47
X1A
INITX
P48
DTTI1X_1
INT14_1
D
M
D
N
B
C
E
H
E
I
E
I
E
I
SIN3_2
MAD02_0
P49
TIOB0_0
IC10_1
40
J6
45
18
AIN0_1
SOT3_2
(SDA3_2)
MAD03_0
P4A
TIOB1_0
IC11_1
41
L7
46
19
BIN0_1
SCK3_2
(SCL3_2)
42
20
CONFIDENTIAL
K7
47
20
MAD04_0
P4B
TIOB2_0
IC12_1
ZIN0_1
MAD05_0
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
LQFP-100
43
端子番号
BGA-112 LQFP-120
H6
48
QFP-100
21
端子名
P4C
TIOB3_0
IC13_1
SCK7_1
(SCL7_1)
AIN1_2
MAD06_0
P4D
TIOB4_0
入出力回路 端子状態
形式
形式
I*
I
I*
I
I*
H
E
I
E
H
E
H
E
H
E
I
C
P
P
D
FRCK1_1
44
J7
49
22
SOT7_1
(SDA7_1)
BIN1_2
MAD07_0
P4E
TIOB5_0
INT06_2
45
K8
50
23
SIN7_1
ZIN1_2
-
-
51
-
-
-
52
-
-
-
53
-
MAD08_0
P70
TIOA4_2
P71
INT13_2
TIOB4_2
P72
SIN2_0
INT14_2
TIOA6_0
-
-
54
-
P73
SOT2_0
(SDA2_0)
INT15_2
TIOB6_0
-
-
55
-
46
K9
56
24
47
L8
57
25
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
P74
SCK2_0
(SCL2_0)
PE0
MD1
MD0
21
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
端子名
PE2
入出力回路 端子状態
形式
形式
48
L9
58
26
49
L10
59
27
50
L11
60
28
VSS
-
51
K11
61
29
VCC
-
52
J11
62
30
X0
PE3
X1
P10
AN00
A
A
A
B
F
K
F
L
P11
AN01
53
J10
63
31
SIN1_1
INT02_1
FRCK0_2
MAD09_0
-
K10
-
-
VSS
-
-
J9
-
-
VSS
-
32
P12
AN02
SOT1_1
(SDA1_1)
54
J8
64
F
K
F
K
IC00_2
MAD10_0
P13
AN03
SCK1_1
(SCL1_1)
55
H10
65
33
RTCCO_1
SUBOUT_1
IC01_2
MAD11_0
22
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
端子名
入出力回路 端子状態
形式
形式
P14
AN04
SIN0_1
56
H9
66
34
INT03_1
F
L
F
K
F
K
F
L
IC02_2
57
H7
67
35
MAD12_0
P15
AN05
SOT0_1
(SDA0_1)
IC03_2
58
59
G10
G9
68
69
36
37
MAD13_0
P16
AN06
SCK0_1
(SCL0_1)
MAD14_0
P17
AN07
SIN2_2
INT04_1
60
61
62
H11
F11
G11
70
71
72
38
39
40
63
G8
73
41
64
F10
74
42
65
F9
75
43
-
H8
-
-
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
MAD15_0
AVCC
AVRH
AVSS
P18
AN08
SOT2_2
(SDA2_2)
MAD16_0
P19
AN09
SCK2_2
(SCL2_2)
MAD17_0
P1A
AN10
SIN4_1
INT05_1
IC00_1
MAD18_0
VSS
-
F
K
F
K
F
L
-
23
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
66
E11
76
44
67
E10
77
45
68
F8
78
46
69
E9
79
47
70
D11
80
48
-
-
81
-
-
-
82
-
-
-
83
-
24
CONFIDENTIAL
端子名
P1B
AN11
SOT4_1
(SDA4_1)
IC01_1
MAD19_0
P1C
AN12
SCK4_1
(SCL4_1)
IC02_1
MAD20_0
P1D
AN13
CTS4_1
IC03_1
MAD21_0
P1E
AN14
RTS4_1
DTTI0X_1
MAD22_0
P1F
AN15
ADTG_5
FRCK0_1
MAD23_0
P28
TIOB6_2
ADTG_4
RTO05_1
(PPG04_1)
P27
TIOA6_2
INT02_2
RTO04_1
(PPG04_1)
P26
SCK2_1
(SCL2_1)
RTO03_1
(PPG02_1)
入出力回路 端子状態
形式
形式
F
K
F
K
F
K
F
K
F
K
E
I
E
H
E
I
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
-
-
84
-
-
B10
C9
-
-
-
-
85
-
71
D10
49
86
-
72
-
E8
P25
SOT2_1
(SDA2_1)
RTO02_1
(PPG02_1)
VSS
VSS
P24
SIN2_1
INT01_2
RTO01_1
(PPG00_1)
P23
SCK0_0
(SCL0_0)
TIOA7_1
-
87
端子名
50
入出力回路 端子状態
形式
形式
E
I
-
E
H
E
I
E
I
E
H
E
H
RTO00_1
(PPG00_1)
P22
SOT0_0
(SDA0_0)
TIOB7_1
ZIN1_1
P21
SIN0_0
73
C11
88
51
INT06_1
BIN1_1
P20
INT05_0
74
C10
89
52
CROUT_0
AIN1_1
MAD24_0
75
76
A11
A10
90
91
53
54
77
A9
92
55
78
B9
93
56
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
VSS
VCC
P00
TRSTX
MCSX7_0
P01
TCK
SWCLK
E
E
E
E
25
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
79
B11
94
57
80
A8
95
58
81
B8
96
59
82
C8
97
60
-
D8
-
-
83
D9
98
61
端子名
P02
TDI
MCSX6_0
P03
TMS
SWDIO
P04
TDO
SWO
P05
TRACED0
TIOA5_2
SIN4_2
INT00_1
MCSX5_0
VSS
P06
TRACED1
TIOB5_2
SOT4_2
(SDA4_2)
入出力回路 端子状態
形式
形式
E
E
E
E
E
E
E
F
-
E
F
E
G
E
G
E
G
INT01_1
AIN2_1
MCSX4_0
P07
TRACED2
ADTG_0
84
A7
99
62
SCK4_2
(SCL4_2)
BIN2_1
MCLKOUT_0
P08
TRACED3
TIOA0_2
85
B7
100
63
CTS4_2
ZIN2_1
MCSX3_0
P09
TRACECLK
TIOB0_2
86
C7
101
64
RTS4_2
RTO20_1
(PPG20_1)
MCSX2_0
26
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
端子名
入出力回路 端子状態
形式
形式
P0A
SIN4_0
INT00_2
87
D7
102
65
FRCK1_0
I*
H
I*
I
I*
I
E
I
E
I
FRCK2_0
RTO21_1
(PPG20_1)
MCSX1_0
P0B
SOT4_0
(SDA4_0)
TIOB6_1
88
A6
103
66
IC10_0
IC20_0
RTO22_1
(PPG22_1)
89
B6
104
67
90
C6
105
68
91
A5
106
69
-
D4
C3
-
-
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
MCSX0_0
P0C
SCK4_0
(SCL4_0)
TIOA6_1
IC11_0
IC21_0
RTO23_1
MALE_0
P0D
RTS4_0
TIOA3_2
IC12_0
IC22_0
RTO24_1
(PPG24_1)
MDQM0_0
P0E
CTS4_0
TIOB3_2
IC13_0
IC23_0
RTO25_1
(PPG24_1)
MDQM1_0
VSS
VSS
-
27
D a t a S h e e t
LQFP-100
端子番号
BGA-112 LQFP-120
QFP-100
92
B5
107
70
-
-
108
-
-
-
109
-
-
-
110
-
-
-
111
-
-
-
112
-
28
CONFIDENTIAL
端子名
P0F
NMIX
CROUT_1
RTCCO_0
SUBOUT_0
DTTI2X_0
DTTI2X_1
P68
SCK3_0
(SCL3_0)
TIOB7_2
INT12_2
IC20_1
RTO25_0
(PPG24_0)
P67
SOT3_0
(SDA3_0)
TIOA7_2
IC21_1
RTO24_0
(PPG24_0)
P66
SIN3_0
ADTG_8
INT11_2
IC22_1
RTO23_0
(PPG22_0)
P65
TIOB7_0
SCK5_1
(SCL5_1)
IC23_1
RTO22_0
(PPG22_0)
P64
TIOA7_0
SOT5_1
(SDA5_1)
INT10_2
FRCK2_1
RTO21_0
(PPG20_0)
入出力回路 端子状態
形式
形式
E
J
G
H
G
I
G
H
G
I
G
H
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
LQFP-100
93
端子番号
BGA-112 LQFP-120
D6
QFP-100
71
113
-
-
-
94
C5
114
72
95
B4
115
73
96
C4
116
74
97
A4
117
75
98
A3
118
76
99
A2
119
77
100
A1
*: 5V トレラント I/O
120
78
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子名
P63
INT03_0
SIN5_1
MWEX_0
RTO20_0
(PPG20_0)
P62
SCK5_0
(SCL5_0)
ADTG_3
MOEX_0
P61
SOT5_0
(SDA5_0)
TIOB2_2
UHCONX
P60
SIN5_0
TIOA2_2
INT15_1
MRDY_0
USBVCC
P80
UDM0
P81
UDP0
VSS
入出力回路 端子状態
形式
形式
G
H
E
I
E
I
I*
H
H
O
H
O
-
29
D a t a S h e e t
 端子番号別
XXX_1, XXX_2 のように、
「_(アンダバー)」がついている端子の、「_」以降の数字はリロケー
ションポート番号を示しています。
これらの端子は 1 つのチャネルに複数の機能があり、それぞれの機能ごとに端子名があります。拡
張ポート機能レジスタ(EPFR)で使用する端子名を選択してください。
モジュール
端子名
ADC
ADTG_0
ADTG_1
ADTG_2
ADTG_3
ADTG_4
ADTG_5
ADTG_6
ADTG_7
ADTG_8
AN00
AN01
AN02
AN03
AN04
AN05
AN06
AN07
AN08
AN09
AN10
AN11
AN12
AN13
AN14
AN15
TIOA0_0
TIOA0_1
TIOA0_2
TIOB0_0
TIOB0_1
TIOB0_2
TIOA1_0
TIOA1_1
TIOA1_2
TIOB1_0
TIOB1_1
TIOB1_2
TIOA2_0
TIOA2_1
TIOA2_2
TIOB2_0
TIOB2_1
TIOB2_2
ベース
タイマ 0
ベース
タイマ 1
ベース
タイマ 2
30
CONFIDENTIAL
機能
A/D コンバータ
外部トリガ入力端子
A/D コンバータ
アナログ入力端子。
ANxx は ADC Ch.xx を示します。
ベースタイマ ch.0 の TIOA 端子
ベースタイマ ch.0 の TIOB 端子
ベースタイマ ch.1 の TIOA 端子
ベースタイマ ch.1 の TIOB 端子
ベースタイマ ch.2 の TIOA 端子
ベースタイマ ch.2 の TIOB 端子
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
84
7
18
94
70
12
30
52
53
54
55
56
57
58
59
63
64
65
66
67
68
69
70
27
19
85
40
9
86
28
20
5
41
10
6
29
21
96
42
11
95
A7
D3
F4
C5
D11
E4
J5
J11
J10
J8
H10
H9
H7
G10
G9
G8
F10
F9
E11
E10
F8
E9
D11
J4
G3
B7
J6
E1
C7
L5
H1
D1
L7
E2
D2
K5
H2
C4
K7
E3
B4
99
7
23
114
81
80
17
35
110
62
63
64
65
66
67
68
69
73
74
75
76
77
78
79
80
32
24
100
45
14
101
33
25
5
46
15
6
34
26
116
47
16
115
62
85
96
72
48
90
8
30
31
32
33
34
35
36
37
41
42
43
44
45
46
47
48
5
97
63
18
87
64
6
98
83
19
88
84
7
99
74
20
89
73
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
モジュール
端子名
ベース
タイマ 3
TIOA3_0
TIOA3_1
TIOA3_2
TIOB3_0
TIOB3_1
TIOB3_2
TIOA4_0
TIOA4_1
TIOA4_2
TIOB4_0
TIOB4_1
TIOB4_2
TIOA5_0
TIOA5_1
TIOA5_2
TIOB5_0
TIOB5_1
TIOB5_2
TIOA6_0
TIOA6_1
TIOA6_2
TIOB6_0
TIOB6_1
TIOB6_2
TIOA7_0
TIOA7_1
TIOA7_2
TIOB7_0
TIOB7_1
TIOB7_2
ベース
タイマ 4
ベース
タイマ 5
ベース
タイマ 6
ベース
タイマ 7
機能
ベースタイマ ch.3 の TIOA 端子
ベースタイマ ch.3 の TIOB 端子
ベースタイマ ch.4 の TIOA 端子
ベースタイマ ch.4 の TIOB 端子
ベースタイマ ch.5 の TIOA 端子
ベースタイマ ch.5 の TIOB 端子
ベースタイマ ch.6 の TIOA 端子
ベースタイマ ch.6 の TIOB 端子
ベースタイマ ch.7 の TIOA 端子
ベースタイマ ch.7 の TIOB 端子
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
30
22
90
43
12
91
31
23
44
13
32
24
82
45
14
83
89
88
71
72
-
J5
G4
C6
H6
E4
A5
H5
H3
J7
F1
L6
J2
C8
K8
F2
D9
B6
A6
D10
E8
-
35
27
105
48
17
106
36
28
51
49
18
52
37
29
97
50
19
98
53
104
82
54
103
81
112
86
109
111
87
108
8
100
68
21
90
69
9
1
22
91
10
2
60
23
92
61
67
66
49
50
-
31
D a t a S h e e t
モジュール
端子名
デバッガ
SWCLK
SWDIO
外部バス
32
CONFIDENTIAL
SWO
TCK
TDI
TDO
TMS
TRACECLK
TRACED0
TRACED1
TRACED2
TRACED3
TRSTX
MAD00_0
MAD01_0
MAD02_0
MAD03_0
MAD04_0
MAD05_0
MAD06_0
MAD07_0
MAD08_0
MAD09_0
MAD10_0
MAD11_0
MAD12_0
MAD13_0
MAD14_0
MAD15_0
MAD16_0
MAD17_0
MAD18_0
MAD19_0
MAD20_0
MAD21_0
MAD22_0
MAD23_0
MAD24_0
機能
シリアルワイヤ
デバッグインタフェース
クロック入力端子
シリアルワイヤ
デバッグインタフェース
データ入出力端子
シリアルワイヤビューワ出力端子
J-TAG テストクロック入力端子
J-TAG テストデータ入力端子
J-TAG デバッグデータ出力端子
J-TAG テストモード状態入出力端子
ETM のトレース CLK 出力端子
ETM のトレースデータ出力端子
J-TAG テストリセット入力端子
外部バスインタフェース
アドレスバス
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
78
B9
93
56
80
A8
95
58
81
78
79
81
80
86
82
83
84
85
77
31
32
39
40
41
42
43
44
45
53
54
55
56
57
58
59
63
64
65
66
67
68
69
70
74
B8
B9
B11
B8
A8
C7
C8
D9
A7
B7
A9
H5
L6
K6
J6
L7
K7
H6
J7
K8
J10
J8
H10
H9
H7
G10
G9
G8
F10
F9
E11
E10
F8
E9
D11
C10
96
93
94
96
95
101
97
98
99
100
92
36
37
44
45
46
47
48
49
50
63
64
65
66
67
68
69
73
74
75
76
77
78
79
80
89
59
56
57
59
58
64
60
61
62
63
55
9
10
17
18
19
20
21
22
23
31
32
33
34
35
36
37
41
42
43
44
45
46
47
48
52
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
モジュール
端子名
外部バス
MCSX0_0
MCSX1_0
MCSX2_0
MCSX3_0
MCSX4_0
MCSX5_0
MCSX6_0
MCSX7_0
MADATA0_0
MADATA1_0
MADATA2_0
MADATA3_0
MADATA4_0
MADATA5_0
MADATA6_0
MADATA7_0
MADATA8_0
MADATA9_0
MADATA10_0
MADATA11_0
MADATA12_0
MADATA13_0
MADATA14_0
MADATA15_0
MDQM0_0
MDQM1_0
MALE_0
MRDY_0
MCLKOUT_0
MNALE_0
MNCLE_0
MNREX_0
MNWEX_0
MOEX_0
MWEX_0
機能
外部バスインタフェース
チップセレクト出力端子
外部バスインタフェース
データバス
外部バスインタフェース
バイトマスク信号出力端子
マルチプレクス時
アドレスラッチイネーブル信号
外部 RDY 入力信号
外部バスクロック出力端子
NAND フラッシュ出力端子を
コントロールする
外部バスインタフェース ALE 信号
NAND フラッシュ出力端子を
コントロールする
外部バスインタフェース CLE 信号
NAND フラッシュをコントロールする
外部バスインタフェースリード許可信号
NAND フラッシュをコントロールする
外部バスインタフェースライト許可信号
SRAM の外部バスインタフェース
リード許可信号
SRAM の外部バスインタフェース
ライト許可信号
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
88
87
86
85
83
82
79
77
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
90
91
A6
D7
C7
B7
D9
C8
B11
A9
C1
C2
B3
D1
D2
D3
D5
E1
E2
E3
E4
F1
F2
F3
G1
G2
C6
A5
103
102
101
100
98
97
94
92
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
105
106
66
65
64
63
61
60
57
55
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
68
69
89
B6
104
67
96
84
C4
A7
116
99
74
62
-
-
18
-
-
-
19
-
-
-
21
-
-
-
20
-
94
C5
114
72
93
D6
113
71
33
D a t a S h e e t
モジュール
端子名
外部割込み
INT00_0
INT00_1
INT00_2
INT01_0
INT01_1
INT01_2
INT02_0
INT02_1
INT02_2
INT03_0
INT03_1
INT03_2
INT04_0
INT04_1
INT04_2
INT05_0
INT05_1
INT05_2
INT06_1
INT06_2
INT07_2
INT08_1
INT08_2
INT09_1
INT09_2
INT10_1
INT10_2
INT11_1
INT11_2
INT12_1
INT12_2
INT13_1
INT13_2
INT14_1
INT14_2
INT15_1
INT15_2
NMIX
34
CONFIDENTIAL
機能
外部割込み要求 00 の入力端子
外部割込み要求 01 の入力端子
外部割込み要求 02 の入力端子
外部割込み要求 03 の入力端子
外部割込み要求 04 の入力端子
外部割込み要求 05 の入力端子
外部割込み要求 06 の入力端子
外部割込み要求 07 の入力端子
外部割込み要求 08 の入力端子
外部割込み要求 09 の入力端子
外部割込み要求 10 の入力端子
外部割込み要求 11 の入力端子
外部割込み要求 12 の入力端子
外部割込み要求 13 の入力端子
外部割込み要求 14 の入力端子
外部割込み要求 15 の入力端子
ノンマスカブル割込み入力端子
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
2
82
87
3
83
4
53
93
56
9
12
59
10
74
65
11
73
45
5
14
8
15
16
17
27
28
39
96
92
C1
C8
D7
C2
D9
B3
J10
D6
H9
E1
E4
G9
E2
C10
F9
E3
C11
K8
D1
F2
D5
F3
G1
G2
J4
L5
K6
C4
B5
2
97
102
3
98
85
4
63
82
113
66
14
17
69
15
89
75
16
88
50
5
19
8
20
11
21
112
22
110
32
108
33
52
44
53
116
54
107
80
60
65
81
61
82
31
71
34
87
90
37
88
52
43
89
51
23
83
92
86
93
94
95
5
6
17
74
70
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
モジュール
端子名
GPIO
P00
P01
P02
P03
P04
P05
P06
P07
P08
P09
P0A
P0B
P0C
P0D
P0E
P0F
P10
P11
P12
P13
P14
P15
P16
P17
P18
P19
P1A
P1B
P1C
P1D
P1E
P1F
P20
P21
P22
P23
P24
P25
P26
P27
P28
機能
汎用入出力ポート 0
汎用入出力ポート 1
汎用入出力ポート 2
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
52
53
54
55
56
57
58
59
63
64
65
66
67
68
69
70
74
73
72
71
-
A9
B9
B11
A8
B8
C8
D9
A7
B7
C7
D7
A6
B6
C6
A5
B5
J11
J10
J8
H10
H9
H7
G10
G9
G8
F10
F9
E11
E10
F8
E9
D11
C10
C11
E8
D10
-
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
62
63
64
65
66
67
68
69
73
74
75
76
77
78
79
80
89
88
87
86
85
84
83
82
81
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
30
31
32
33
34
35
36
37
41
42
43
44
45
46
47
48
52
51
50
49
-
35
D a t a S h e e t
モジュール
端子名
GPIO
P30
P31
P32
P33
P34
P35
P36
P37
P38
P39
P3A
P3B
P3C
P3D
P3E
P3F
P40
P41
P42
P43
P44
P45
P46
P47
P48
P49
P4A
P4B
P4C
P4D
P4E
P50
P51
P52
P53
P54
P55
P56
P57
P58
P59
P5A
P5B
36
CONFIDENTIAL
機能
汎用入出力ポート 3
汎用入出力ポート 4
汎用入出力ポート 5
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
27
28
29
30
31
32
36
37
39
40
41
42
43
44
45
2
3
4
5
6
7
8
-
E1
E2
E3
E4
F1
F2
F3
G1
G2
F4
G3
H1
H2
G4
H3
J2
J4
L5
K5
J5
H5
L6
L3
K3
K6
J6
L7
K7
H6
J7
K8
C1
C2
B3
D1
D2
D3
D5
-
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
32
33
34
35
36
37
41
42
44
45
46
47
48
49
50
2
3
4
5
6
7
8
9
10
11
12
13
87
88
89
90
91
92
93
94
95
96
97
98
99
100
1
2
5
6
7
8
9
10
14
15
17
18
19
20
21
22
23
80
81
82
83
84
85
86
-
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
モジュール 端子名
GPIO
マルチ
ファンク
ション
シリアル
0
P60
P61
P62
P63
P64
P65
P66
P67
P68
P70
P71
P72
P73
P74
P80
P81
PE0
PE2
PE3
SIN0_0
SIN0_1
SOT0_0
(SDA0_0)
SOT0_1
(SDA0_1)
SCK0_0
(SCL0_0)
SCK0_1
(SCL0_1)
マルチ
ファンク
ション
シリアル
1
SIN1_0
SIN1_1
SOT1_0
(SDA1_0)
SOT1_1
(SDA1_1)
SCK1_0
(SCL1_0)
SCK1_1
(SCL1_1)
機能
汎用入出力ポート 6
汎用入出力ポート 7
汎用入出力ポート 8
汎用入出力ポート E
マルチファンクションシリアルインタフェー
ス ch.0 の入力端子
マルチファンクションシリアルインタフェー
ス ch.0 の出力端子。
UART/CSIO/LIN 端子(動作モード 0~3)として
使用するときは SOT0 として、I2C 端子(動作
モード 4)として使用するときは SDA0 として
機能します。
マルチファンクションシリアルインタフェー
ス ch.0 のクロック I/O 端子。
CSIO 端子(動作モード 2)として使用するとき
は SCK0 として、I2C 端子(動作モード 4)とし
て使用するときは SCL0 として機能します。
マルチファンクションシリアルインタフェー
ス ch.1 の入力端子
マルチファンクションシリアルインタフェー
ス ch.1 の出力端子。
UART/CSIO/LIN 端子(動作モード 0~3)として
使用するときは SOT1 として、I2C 端子(動作
モード 4)として使用するときは SDA1 として
機能します。
マルチファンクションシリアルインタフェー
ス ch.1 のクロック I/O 端子。
CSIO 端子(動作モード 2)として使用するとき
は SCK1 として、I2C 端子(動作モード 4)とし
て使用するときは SCL1 として機能します。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
96
95
94
93
98
99
46
48
49
73
56
C4
B4
C5
D6
A3
A2
K9
L9
L10
C11
H9
116
115
114
113
112
111
110
109
108
51
52
53
54
55
118
119
56
58
59
88
66
74
73
72
71
76
77
24
26
27
51
34
72
E8
87
50
57
H7
67
35
71
D10
86
49
58
G10
68
36
53
J10
8
63
31
-
-
9
-
54
J8
64
32
-
-
10
-
55
H10
65
33
37
D a t a S h e e t
モジュール 端子名
マルチ
ファンク
ション
シリアル
2
マルチ
ファンク
ション
シリアル
3
38
CONFIDENTIAL
SIN2_0
SIN2_1
SIN2_2
SOT2_0
(SDA2_0)
SOT2_1
(SDA2_1)
SOT2_2
(SDA2_2)
SCK2_0
(SCL2_0)
SCK2_1
(SCL2_1)
SCK2_2
(SCL2_2)
SIN3_0
SIN3_1
SIN3_2
SOT3_0
(SDA3_0)
SOT3_1
(SDA3_1)
SOT3_2
(SDA3_2)
SCK3_0
(SCL3_0)
SCK3_1
(SCL3_1)
SCK3_2
(SCL3_2)
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
機能
マルチファンクションシリアルインタフェー
ス ch.2 の入力端子
マルチファンクションシリアルインタフェー
ス ch.2 の出力端子。
UART/CSIO/LIN 端子(動作モード 0~3)として
使用するときは SOT2 として、I2C 端子(動作
モード 4)として使用するときは SDA2 として
機能します。
マルチファンクションシリアルインタフェー
ス ch.2 のクロック I/O 端子。
CSIO 端子(動作モード 2)として使用するとき
は SCK2 として、I2C 端子(動作モード 4)とし
て使用するときは SCL2 として機能します。
マルチファンクションシリアルインタフェー
ス ch.3 の入力端子
マルチファンクションシリアルインタフェー
ス ch.3 の出力端子。
UART/CSIO/LIN 端子(動作モード 0~3)として
使用するときは SOT3 として、I2C 端子(動作
モード 4)として使用するときは SDA3 として
機能します。
マルチファンクションシリアルインタフェー
ス ch.3 のクロック I/O 端子。
CSIO 端子(動作モード 2)として使用するとき
は SCK3 として、I2C 端子(動作モード 4)とし
て使用するときは SCL3 として機能します。
59
G9
53
85
69
37
-
-
54
-
-
-
84
-
63
G8
73
41
-
-
55
-
-
-
83
-
64
F10
74
42
2
39
C1
K6
110
2
44
80
17
-
-
109
-
3
C2
3
81
40
J6
45
18
-
-
108
-
4
B3
4
82
41
L7
46
19
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
モジュール 端子名
マルチ
ファンク
ション
シリアル
4
マルチ
ファンク
ション
シリアル
5
SIN4_0
SIN4_1
SIN4_2
SOT4_0
(SDA4_0)
SOT4_1
(SDA4_1)
SOT4_2
(SDA4_2)
SCK4_0
(SCL4_0)
SCK4_1
(SCL4_1)
SCK4_2
(SCL4_2)
RTS4_0
RTS4_1
RTS4_2
CTS4_0
CTS4_1
CTS4_2
SIN5_0
SIN5_1
SIN5_2
SOT5_0
(SDA5_0)
SOT5_1
(SDA5_1)
SOT5_2
(SDA5_2)
SCK5_0
(SCL5_0)
SCK5_1
(SCL5_1)
SCK5_2
(SCL5_2)
機能
87
65
82
D7
F9
C8
102
75
97
65
43
60
88
A6
103
66
66
E11
76
44
83
D9
98
61
マルチファンクションシリアルインタフェー
ス ch.4 のクロック I/O 端子。
CSIO 端子(動作モード 2)として使用するときは
SCK4 として、I2C 端子(動作モード 4)として使
用するときは SCL4 として機能します。
89
B6
104
67
67
E10
77
45
84
A7
99
62
マルチファンクションシリアルインタフェー
ス ch.4 の RTS 出力端子
90
69
86
91
68
85
96
93
15
C6
E9
C7
A5
F8
B7
C4
D6
F3
105
79
101
106
78
100
116
113
20
68
47
64
69
46
63
74
93
93
95
B4
115
73
-
-
112
-
16
G1
21
94
94
C5
114
72
-
-
111
-
17
G2
22
95
マルチファンクションシリアルインタフェー
ス ch.4 の入力端子
マルチファンクションシリアルインタフェー
ス ch.4 の出力端子。
UART/CSIO/LIN 端子(動作モード 0~3)として
使用するときは SOT4 として、I2C 端子(動作
モード 4)として使用するときは SDA4 として機
能します。
マルチファンクションシリアルインタフェー
ス ch.4 の CTS 入力端子
マルチファンクションシリアルインタフェー
ス ch.5 の入力端子
マルチファンクションシリアルインタフェー
ス ch.5 の出力端子。
UART/CSIO/LIN 端子(動作モード 0~3)として
使用するときは SOT5 として、I2C 端子(動作
モード 4)として使用するときは SDA5 として機
能します。
マルチファンクションシリアルインタフェー
ス ch.5 のクロック I/O 端子。
CSIO 端子(動作モード 2)として使用するときは
SCK5 として、I2C 端子(動作モード 4)として使
用するときは SCL5 として機能します。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112
120
100
39
D a t a S h e e t
モジュール 端子名
マルチ
ファンク
ション
シリアル
6
SIN6_0
SIN6_1
SOT6_0
(SDA6_0)
SOT6_1
(SDA6_1)
SCK6_0
(SCL6_0)
SCK6_1
(SCL6_1)
マルチ
ファンク
ション
シリアル
7
SIN7_0
SIN7_1
SOT7_0
(SDA7_0)
SOT7_1
(SDA7_1)
SCK7_0
(SCL7_0)
SCK7_1
(SCL7_1)
40
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112 120 100
機能
マルチファンクションシリアルインタフェー
ス ch.6 の入力端子
マルチファンクションシリアルインタフェー
ス ch.6 の出力端子。
UART/CSIO/LIN 端子(動作モード 0~3)として
使用するときは SOT6 として、I2C 端子(動作
モード 4)として使用するときは SDA6 として
機能します。
マルチファンクションシリアルインタフェー
ス ch.6 のクロック I/O 端子。
CSIO 端子(動作モード 2)として使用するとき
は SCK6 として、I2C 端子(動作モード 4)とし
て使用するときは SCL6 として機能します。
マルチファンクションシリアルインタフェー
ス ch.7 の入力端子
マルチファンクションシリアルインタフェー
ス ch.7 の出力端子。
UART/CSIO/LIN 端子(動作モード 0~3)として
使用するときは SOT7 として、I2C 端子(動作
モード 4)として使用するときは SDA7 として
機能します。
マルチファンクションシリアルインタフェー
ス ch.7 のクロック I/O 端子。
CSIO 端子(動作モード 2)として使用するとき
は SCK7 として、I2C 端子(動作モード 4)とし
て使用するときは SCL7 として機能します。
5
12
D1
E4
5
17
83
90
6
D2
6
84
11
E3
16
89
7
D3
7
85
10
E2
15
88
45
K8
11
50
23
-
-
12
-
44
J7
49
22
-
-
13
-
43
H6
48
21
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
モジュール
端子名
機能
多機能
タイマ 0
DTTI0X_0
DTTI0X_1
FRCK0_0
FRCK0_1
FRCK0_2
IC00_0
IC00_1
IC00_2
IC01_0
IC01_1
IC01_2
IC02_0
IC02_1
IC02_2
IC03_0
IC03_1
IC03_2
RTO00_0
(PPG00_0)
RTO00_1
(PPG00_1)
RTO01_0
(PPG00_0)
RTO01_1
(PPG00_1)
RTO02_0
(PPG02_0)
RTO02_1
(PPG02_1)
RTO03_0
(PPG02_0)
RTO03_1
(PPG02_1)
RTO04_0
(PPG04_0)
RTO04_1
(PPG04_1)
RTO05_0
(PPG04_0)
RTO05_1
(PPG04_1)
多機能タイマ 0 の RTO00~RTO05 出力を
制御する波形ジェネレータの入力信号
16 ビットフリーランタイマ ch.0 の
外部クロック入力端子
多機能タイマ 0 の 16 ビットインプット
キャプチャの入力端子。
ICxx は、チャネル数を示します。
多機能タイマ 0 の波形ジェネレータ出力
端子。
PPG0 出力モードで使用するときは、
PPG00 として機能します。
多機能タイマ 0 の波形ジェネレータ出力
端子。
PPG0 出力モードで使用するときは、
PPG00 として機能します。
多機能タイマ 0 の波形ジェネレータ出力
端子。
PPG0 出力モードで使用するときは、
PPG02 として機能します。
多機能タイマ 0 の波形ジェネレータ出力
端子。
PPG0 出力モードで使用するときは、
PPG02 として機能します。
多機能タイマ 0 の波形ジェネレータ出力
端子。
PPG0 出力モードで使用するときは、
PPG04 として機能します。
多機能タイマ 0 の波形ジェネレータ出力
端子。
PPG0 出力モードで使用するときは、
PPG04 として機能します。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112 120
100
18
69
13
70
53
17
65
54
16
66
55
15
67
56
14
68
57
F4
E9
F1
D11
J10
G2
F9
J8
G1
E11
H10
F3
E10
H9
F2
F8
H7
23
79
18
80
63
22
75
64
21
76
65
20
77
66
19
78
67
96
47
91
48
31
95
43
32
94
44
33
93
45
34
92
46
35
19
G3
24
97
-
-
86
-
20
H1
25
98
-
-
85
-
21
H2
26
99
-
-
84
-
22
G4
27
100
-
-
83
-
23
H3
28
1
-
-
82
-
24
J2
29
2
-
-
81
-
41
D a t a S h e e t
端子番号
LQFP- BGA- LQFP- QFP100 112 120
100
モジュール
端子名
機能
多機能
タイマ 1
DTTI1X_0
DTTI1X_1
FRCK1_0
FRCK1_1
IC10_0
IC10_1
IC11_0
IC11_1
IC12_0
IC12_1
IC13_0
IC13_1
RTO10_0
(PPG10_0)
RTO10_1
(PPG10_1)
RTO11_0
(PPG10_0)
RTO11_1
(PPG10_1)
RTO12_0
(PPG12_0)
RTO12_1
(PPG12_1)
RTO13_0
(PPG12_0)
RTO13_1
(PPG12_1)
RTO14_0
(PPG14_0)
多機能タイマ 1 の RTO10~RTO15 出力を
制御する波形ジェネレータの入力信号
16 ビットフリーランタイマ ch.1 の
外部クロック入力端子
42
CONFIDENTIAL
多機能タイマ 1 の 16 ビットインプット
キャプチャの入力端子。
ICxx は、チャネル数を示します。
多機能タイマ 1 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG10 として機能します。
多機能タイマ 1 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG10 として機能します。
多機能タイマ 1 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG12 として機能します。
多機能タイマ 1 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG12 として機能します。
RTO14_1
(PPG14_1)
多機能タイマ 1 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG14 として機能します。
RTO15_0
(PPG14_0)
RTO15_1
(PPG14_1)
多機能タイマ 1 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG14 として機能します。
8
39
87
44
88
40
89
41
90
42
91
43
D5
K6
D7
J7
A6
J6
B6
L7
C6
K7
A5
H6
8
44
102
49
103
45
104
46
105
47
106
48
86
17
65
22
66
18
67
19
68
20
69
21
2
C1
2
80
27
J4
32
5
3
C2
3
81
28
L5
33
6
4
B3
4
82
29
K5
34
7
5
D1
5
83
30
J5
35
8
6
D2
6
84
31
H5
36
9
7
D3
7
85
32
L6
37
10
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
モジュール
端子名
機能
多機能
タイマ 2
DTTI2X_0
DTTI2X_1
FRCK2_0
FRCK2_1
IC20_0
IC20_1
IC21_0
IC21_1
IC22_0
IC22_1
IC23_0
IC23_1
RTO20_0
(PPG20_0)
RTO20_1
(PPG20_1)
RTO21_0
(PPG20_0)
RTO21_1
(PPG20_1)
RTO22_0
(PPG22_0)
RTO22_1
(PPG22_1)
RTO23_0
(PPG22_0)
RTO23_1
(PPG22_1)
RTO24_0
(PPG24_0)
多機能タイマ 2 の RTO20~RTO25 出力を
制御する波形ジェネレータの入力信号
16 ビットフリーランタイマ ch.2 の
外部クロック入力端子
多機能タイマ 2 の 16 ビットインプット
キャプチャの入力端子。
ICxx は、チャネル数を示します。
多機能タイマ 2 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG20 として機能します。
多機能タイマ 2 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG20 として機能します。
多機能タイマ 2 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG22 として機能します。
多機能タイマ 2 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG22 として機能します。
RTO24_1
(PPG24_1)
多機能タイマ 2 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG24 として機能します。
RTO25_0
(PPG24_0)
RTO25_1
(PPG24_1)
多機能タイマ 2 の波形ジェネレータ出力
端子。
PPG1 出力モードで使用するときは、
PPG24 として機能します。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112 120
100
92
92
87
88
89
90
91
-
B5
B5
D7
A6
B6
C6
A5
-
107
107
102
112
103
108
104
109
105
110
106
111
70
70
65
66
67
68
69
-
-
-
113
-
86
C7
101
64
-
-
112
-
87
D7
102
65
-
-
111
-
88
A6
103
66
-
-
110
-
89
B6
104
67
-
-
109
-
90
C6
105
68
-
-
108
-
91
A5
106
69
43
D a t a S h e e t
モジュール
端子名
クアッド
カウンタ
0
AIN0_0
AIN0_1
AIN0_2
BIN0_0
BIN0_1
BIN0_2
ZIN0_0
ZIN0_1
ZIN0_2
AIN1_1
AIN1_2
BIN1_1
BIN1_2
ZIN1_1
ZIN1_2
AIN2_0
AIN2_1
BIN2_0
BIN2_1
ZIN2_0
ZIN2_1
RTCCO_0
RTCCO_1
RTCCO_2
SUBOUT_0
SUBOUT_1
SUBOUT_2
UDM0
UDP0
UHCONX
クアッド
カウンタ
1
クアッド
カウンタ
2
リアル
タイム
クロック
USB
44
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112 120
100
機能
QPRC ch.0 の AIN 入力端子
QPRC ch.0 の BIN 入力端子
QPRC ch.0 の ZIN 入力端子
QPRC ch.1 の AIN 入力端子
QPRC ch.1 の BIN 入力端子
QPRC ch.1 の ZIN 入力端子
QPRC ch.2 の AIN 入力端子
QPRC ch.2 の BIN 入力端子
QPRC ch.2 の ZIN 入力端子
リアルタイムクロックの
0.5 秒パルス出力端子
サブクロック出力端子
USB ファンクション/ホストの D - 端子
USB ファンクション/ホストの D + 端子
USB 外部プルアップ制御端子
9
40
2
10
41
3
11
42
4
74
43
73
44
72
45
83
84
85
92
55
19
92
55
19
98
99
95
E1
J6
C1
E2
L7
C2
E3
K7
B3
C10
H6
C11
J7
E8
K8
D9
A7
B7
B5
H10
G3
B5
H10
G3
A3
A2
B4
14
45
2
15
46
3
16
47
4
89
48
88
49
87
50
10
98
11
99
12
100
107
65
24
107
65
24
118
119
115
87
18
80
88
19
81
89
20
82
52
21
51
22
50
23
61
62
63
70
33
97
70
33
97
76
77
73
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
モジュール
RESET
端子名
INITX
Mode
MD0
MD1
POWER
GND
CLOCK
Analog
POWER
Analog
GND
C 端子
VCC
VCC
VCC
VCC
VCC
USBVCC
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
VSS
X0
X0A
X1
X1A
CROUT_0
CROUT_1
AVCC
AVRH
AVSS
C
機能
外部リセット入力端子。
INITX="L"のとき、リセットが有効です。
モード 0 端子。
通常動作時は、MD0="L"を入力してくださ
い。フラッシュメモリのシリアル書込み時
は、MD0="H"を入力してください。
モード 1 端子。
フラッシュメモリのシリアル書込み時は、
MD1="L"を入力してください。
電源端子
電源端子
電源端子
電源端子
38
K4
43
16
47
L8
57
25
46
K9
56
24
1
26
35
51
76
97
25
34
50
75
100
48
36
49
37
74
92
60
B1
J1
K1
K11
A10
A4
B2
L1
K2
J3
H4
L4
L11
K10
J9
H8
B10
C9
A11
D8
D4
C3
A1
L9
L3
L10
K3
C10
B5
H11
1
31
40
61
91
117
30
39
60
90
120
58
41
59
42
89
107
70
79
4
13
29
54
75
61
F11
71
39
A/D コンバータの GND 端子
62
G11
72
40
電源安定化容量端子
33
L2
38
11
電源端子
USB I/O のための 3.3V 電源供給ポート
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
GND 端子
メインクロック(発振)入力端子
サブクロック(発振)入力端子
メインクロック(発振)I/O 端子
サブクロック(発振)I/O 端子
内蔵高速 CR 発振クロック出力ポート
A/D コンバータのアナログ電源端子
A/D コンバータのアナログ基準電圧
入力端子
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
端子番号
LQFP- BGA- LQFP- QFP100 112 120
100
3
12
28
53
78
26
14
27
15
52
70
38
45
D a t a S h e e t
 入出力回路形式
分類
回路
備考
メイン発振/GPIO 切換え可能
A
メイン発振機能選択時
・ 発振帰還抵抗 : 約 1 MΩ
・ スタンバイ制御あり
Pull-up
resistor
P-ch
P-ch
Digital output
X1
N-ch
Digital output
R
GPIO 機能選択時
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 50 kΩ
・ IOH = -4 mA, IOL = 4 mA
Pull-up resistor control
Digital input
Standby mode Control
Clock input
Feedback
resistor
Standby mode Control
Digital input
Standby mode Control
Pull-up
resistor
R
P-ch
P-ch
Digital output
N-ch
Digital output
X0
Pull-up resistor control
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗 : 約 50 kΩ
B
Pull-up resistor
Digital input
46
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
分類
回路
備考
C
Digital input
・ オープンドレイン出力
・ CMOS レベルヒステリシ
ス入力
Digital output
N-ch
サブ発振/GPIO 切換え可能
D
サブ発振機能選択時
・ 発振帰還抵抗 : 約 5 MΩ
・ スタンバイ制御あり
Pull-up
resistor
P-ch
P-ch
Digital output
X1A
N-ch
Digital output
R
Pull-up resistor control
GPIO 機能選択時
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 50 kΩ
・ IOH = -4 mA, IOL = 4 mA
Digital input
Standby mode Control
Clock input
Feedback
resistor
Standby mode Control
Digital input
Standby mode Control
Pull-up
resistor
R
P-ch
P-ch
Digital output
N-ch
Digital output
X0A
Pull-up resistor control
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
47
D a t a S h e e t
分類
回路
備考
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 50 kΩ
・ IOH = -4 mA, IOL = 4 mA
・ I2C 端子として使用すると
き、デジタル出力 P-ch ト
ランジスタは常にオフで
す。
・ +B 入力可
E
P-ch
P-ch
N-ch
Digital output
Digital output
R
Pull-up resistor control
Digital input
Standby mode Control
F
P-ch
P-ch
N-ch
R
Digital output
Digital output
Pull-up resistor control
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ 入力制御あり
・ アナログ入力
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 50 kΩ
・ IOH = -4 mA, IOL = 4 mA
・ I2C 端子として使用すると
き、デジタル出力 P-ch ト
ランジスタは常にオフで
す。
・ +B 入力可
Digital input
Standby mode Control
Analog input
Input control
48
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
分類
回路
備考
G
P-ch
P-ch
Digital output
N-ch
Digital output
R
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗制御あり
・ スタンバイ制御あり
・ プルアップ抵抗 : 約 50 kΩ
・ IOH = -12 mA, IOL = 12 mA
・ I2C 端子として使用すると
き、デジタル出力 P-ch ト
ランジスタは常にオフで
す。
・ +B 入力可
Pull-up resistor control
Digital input
Standby mode Control
USB I/O / GPIO 切換え可能
H
GPIO Digital output
GPIO Digital input/output direction
GPIO Digital input
USB I/O 機能選択時
・ 高速, 低速制御
GPIO Digital input circuit control
UDP output
UDP/Pxx
USB Full-speed/Low-speed control
UDP input
Differential
UDM/Pxx
Differential input
GPIO 機能選択時
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ スタンバイ制御あり
・ IOH = -20.5 mA, IOL = 18.5 mA
USB/GPIO select
UDM input
UDM output
USB Digital input/output direction
GPIO Digital input
GPIO Digital input/output direction
GPIO Digital input
GPIO Digital input circuit control
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
49
D a t a S h e e t
分類
回路
備考
・ CMOS レベル出力
・ CMOS レベルヒステリシス
入力
・ プルアップ抵抗制御あり
・ 5 V トレラント
・ スタンバイ制御あり
・ IOH = -4 mA, IOL = 4 mA
・ PZR レジスタ制御可能
・ I2C 端子として使用すると
き、デジタル出力 P-ch ト
ランジスタは常にオフで
す。
I
P-ch
P-ch
N-ch
Digital output
Digital output
R
Pull-up resistor control
Digital input
Standby mode Control
CMOS レベルヒステリシス
入力
J
Mode input
50
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
 取扱上のご注意
半導体デバイスは、ある確率で故障します。また、半導体デバイスの故障は、使用される条件(回
路条件, 環境条件など)によっても大きく左右されます。
以下に、半導体デバイスをより信頼性の高い状態で使用していただくために、注意・配慮しなけ
ればならない事項について説明します。
1. 設計上の注意事項
ここでは、半導体デバイスを使用して電子機器の設計を行う際に注意すべき事項について述べま
す。
・ 絶対最大定格の遵守
半導体デバイスは、過剰なストレス (電圧, 電流, 温度など) が加わると破壊する可能性がありま
す。この限界値を定めたものが絶対最大定格です。従って、定格を一項目でも超えることのない
ようご注意ください。
・ 推奨動作条件の遵守
推奨動作条件は、半導体デバイスの正常な動作を保証する条件です。電気的特性の規格値は、全
てこの条件の範囲内で保証されます。常に推奨動作条件下で使用してください。この条件を越え
て使用すると、信頼性に悪影響を及ぼすことがあります。
本資料に記載されていない項目, 使用条件, 論理組み合わせでの使用は、保証していません。記載
されている以外の条件での使用をお考えの場合は、必ず事前に営業部門までご相談ください。
・ 端子の処理と保護
半導体デバイスには、電源および各種入出力端子があります。これらに対して以下の注意が必要
です。
(1) 過電圧・過電流の防止
各端子に最大定格を超える電圧・電流が印加されると、デバイスの内部に劣化が生じ、著しい
場合には破壊に至ります。機器の設計の際には、このような過電圧・過電流の発生を防止して
ください。
(2) 出力端子の保護
出力端子を電源端子または他の出力端子とショートしたり、大きな容量負荷を接続すると大電
流が流れる場合があります。この状態が長時間続くとデバイスが劣化しますので、このような
接続はしないようにしてください。
(3) 未使用入力端子の処理
インピーダンスの非常に高い入力端子は、オープン状態で使用すると動作が不安定になる場合
があります。適切な抵抗を介して電源端子やグランド端子に接続してください。
・ ラッチアップ
半導体デバイスは、基板上に P 型と N 型の領域を形成することにより構成されます。外部から異
常な電圧が加えられた場合、内部の寄生 PNPN 接合 (サイリスタ構造) が導通して、数百 mA を越
える大電流が電源端子に流れ続けることがあります。これをラッチアップと呼びます。この現象
が起きるとデバイスの信頼性を損ねるだけでなく、破壊に至り発熱・発煙・発火の恐れもありま
す。これを防止するために、以下の点にご注意ください。
(1) 最大定格以上の電圧が端子に加わることが無いようにしてください。異常なノイズ, サージ等
にも注意してください。
(2) 電源投入シーケンスを考慮し、異常な電流が流れないようにしてください。
管理番号: DS00-00004-3
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
51
D a t a S h e e t
・ 安全等の規制と規格の遵守
世界各国では、安全や、電磁妨害等の各種規制と規格が設けられています。お客様が機器を設計
するに際しては、これらの規制と規格に適合するようお願いします。
・ フェイル・セーフ設計
半導体デバイスは、ある確率で故障が発生します。半導体デバイスが故障しても、結果的に人身
事故, 火災事故, 社会的な損害を生じさせないよう、お客様は、装置の冗長設計, 延焼対策設計, 過
電流防止設計, 誤動作防止設計などの安全設計をお願いします。
・ 用途に関する注意
本資料に記載された製品は、通常の産業用, 一般事務用, パーソナル用, 家庭用などの一般的用途
に使用されることを意図して設計・製造されています。極めて高度な安全性が要求され、仮に当
該安全性が確保されない場合、社会的に重大な影響を与えかつ直接生命・身体に対する重大な危
険性を伴う用途 (原子力施設における核反応制御, 航空機自動飛行制御,航空交通管制, 大量輸送
システムにおける運行制御, 生命維持のための医療機器, 兵器システムにおけるミサイル発射制
御をいう), ならびに極めて高い信頼性が要求される用途 (海底中継器, 宇宙衛星をいう) に使用
されるよう設計・製造されたものではありません。当社は、これらの用途に当該製品が使用され
たことにより発生した損害などについては、責任を負いかねますのでご了承ください。
2. パッケージ実装上の注意事項
パッケージには、リード挿入形と表面実装形があります。いずれの場合も、はんだ付け時の耐熱
性に関する品質保証は,当社の推奨する条件での実装に対してのみ適用されます。実装条件の詳細
については営業部門までお問い合わせください。
・ リード挿入形
リード挿入形パッケージのプリント板への実装方法は、プリント板へ直接はんだ付けする方法と
ソケットを使用してプリント板に実装する方法とがあります。
プリント板へ直接はんだ付けする場合は、プリント板のスルーホールにリード挿入後、噴流はん
だによるフローはんだ方法 (ウェーブソルダリング法) が一般的に使用されます。この場合、はん
だ付け実装時には、通常最大定格の保存温度を上回る熱ストレスがリード部分に加わります。当
社の実装推奨条件で実装してください。
ソケット実装方法でご使用になる場合、ソケットの接点の表面処理と IC のリードの表面処理が異
なるとき、長時間経過後、接触不良を起こすことがあります。このため、ソケットの接点の表面
処理と IC のリードの表面処理の状態を確認してから実装することをお勧めします。
・ 表面実装形
表面実装形パッケージは、リード挿入形と比較して、リードが細く薄いため、リードが変形し易
い性質をもっています。また、パッケージの多ピン化に伴い、リードピッチも狭く、リード変形
によるオープン不良や、はんだブリッジによるショート不良が発生しやすいため、適切な実装技
術が必要となります。
当社ははんだリフロー方法を推奨し、製品ごとに実装条件のランク分類を実施しています。当社
推奨のランク分類に従って実装してください。
・ 鉛フリーパッケージ
BGA パッケージの Sn-Ag-Cu 系ボール品を Sn-Pb 共晶はんだにて実装した場合、使用状況により
接合強度が低下することがありますのでご注意願います。
・ 半導体デバイスの保管について
プラスチックパッケージは樹脂でできているため、自然の環境に放置することにより吸湿します。
吸湿したパッケージに実装時の熱が加わった場合、界面剥離発生による耐湿性の低下やパッケー
ジクラックが発生することがあります。以下の点にご注意ください。
(1) 急激な温度変化のある所では製品に水分の結露が起こります。このような環境を避けて、温度
変化の少ない場所に保管してください。
52
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
(2) 製品の保管場所はドライボックスの使用を推奨します。
相対湿度 70%RH 以下, 温度 5°C~30°C
で保管をお願いします。ドライパッケージを開封した場合には湿度 40%~70%RH を推奨いた
します。
(3) 当社では必要に応じて半導体デバイスの梱包材として防湿性の高いアルミラミネート袋を用
い、乾燥剤としてシリカゲルを使用しております。半導体デバイスはアルミラミネート袋に入
れて密封して保管してください。
(4) 腐食性ガスの発生する場所や塵埃の多い所は避けてください。
・ ベーキングについて
吸湿したパッケージはベーキング (加熱乾燥) を実施することにより除湿することが可能です。
ベーキングは、当社の推奨する条件で実施してください。
条件:125°C/24 時間
・ 静電気
半導体デバイスは静電気による破壊を起こしやすいため、以下の点についてご注意ください。
(1) 作業環境の相対湿度は 40 % ~ 70%RH にしてください。
除電装置 (イオン発生装置) の使用なども必要に応じて検討してください。
(2) 使用するコンベア, 半田槽, 半田ゴテ, および周辺付帯設備は大地に接地してください。
(3) 人体の帯電防止のため、指輪または腕輪などから高抵抗 (1 MΩ 程度) で大地に接地したり、
導電性の衣服・靴を着用し、床に導電マットを敷くなど帯電電荷を最小限に保つようにしてく
ださい。
(4) 治具, 計器類は, 接地または帯電防止化を実施してください。
(5) 組立完了基板の収納時、発泡スチロールなどの帯電し易い材料の使用は避けてください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
53
D a t a S h e e t
3. 使用環境に関する注意事項
半導体デバイスの信頼性は、先に述べました周囲温度とそれ以外の環境条件にも依存します。ご
使用にあたっては、以下の点にご注意ください。
(1) 湿度環境
高湿度環境下での長期の使用は、デバイス自身だけでなくプリント基板等にもリーク性の不具
合が発生する場合があります。高湿度が想定される場合は、防湿処理を施す等の配慮をお願い
します。
(2) 静電気放電
半導体デバイスの直近に高電圧に帯電したものが存在すると、放電が発生し誤動作の原因とな
ることがあります。
このような場合、帯電の防止または放電の防止の処置をお願いします。
(3) 腐食性ガス, 塵埃, 油
腐食性ガス雰囲気中や、塵埃, 油等がデバイスに付着した状態で使用すると、化学反応により
デバイスに悪影響を及ぼす場合があります。このような環境下でご使用の場合は、防止策につ
いてご検討ください。
(4) 放射線・宇宙線
一般のデバイスは、設計上、放射線, 宇宙線にさらされる環境を想定しておりません。した
がって、これらを遮蔽してご使用ください。
(5) 発煙・発火
樹脂モールド型のデバイスは、不燃性ではありません。発火物の近くでは、ご使用にならない
でください。発煙・発火しますと、その際に毒性を持ったガスが発生する恐れがあります。
その他、特殊な環境下でのご使用をお考えの場合は、営業部門にご相談ください。
最新の取扱上のご注意については、下記の URL にてご確認ください。
http://www.spansion.com/fjdocuments/jp/datasheet/j-ds/DS00-00004.pdf
54
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
 デバイス使用上の注意
・ 電源端子について
VCC, VSS 端子が複数ある場合、デバイス設計上はラッチアップなどの誤動作を防止するためにデ
バイス内部で同電位にすべきものどうしを接続してありますが、不要輻射の低減・グランドレベ
ルの上昇によるストローブ信号の誤動作の防止・総出力電流規格を遵守などのために、必ずそれ
らすべてを外部で電源およびグランドに接続してください。
また、電流供給源からできる限り低インピーダンスで本デバイスの各電源端子 と GND 端子に接
続してください。
さらに、本デバイスの近くで各電源端子 と GND 端子の間、AVCC 端子と AVSS 端子の間に 0.1μF
程度のセラミックコンデンサをバイパスコンデンサとして接続することをお勧めします。
 電源電圧の安定化について
電源電圧の変動が VCC の推奨動作条件内においても、急峻な変化があると誤動作することがあり
ます。安定化の基準として VCC は、商用周波数 (50 Hz ~ 60 Hz) におけるリプル変動(ピーク
ピーク値) を推奨動作条件内の 10%以内にしてください。かつ電源切り換えによる瞬間変動の過
渡変動率は 0.1V/μs 以下にしてください。
・ 水晶発振回路について
X0/X1, X0A/X1A 端子の近辺のノイズは本デバイスの誤動作の原因となります。X0/X1, X0A/X1A
端子および水晶振動子さらにグランドへのバイパスコンデンサはできる限り近くに配置するよう
にプリント板を設計してください。
また、X0/X1, X0A/X1A 端子の回りをグランドで囲むようなプリント板アートワークは安定した動
作を期待できますので、強くお勧めします。
実装基板にて、使用する水晶振動子の発振評価を実施してください。
・ 外部クロック使用時の注意
外部クロックを使用する場合は、X0, X0A 端子のみを駆動し、X1, X1A 端子は開放としてください。
・外部クロック使用例
本デバイス
X0(X0A)
開放
X1(X1A)
・ マルチファンクションシリアル端子を I2C 端子として使用する場合の扱いについて
マルチファンクションシリアル端子を I2C 端子として使用する場合、デジタル出力 P-ch トランジ
スタは常にディセーブルです。しかし、I2C 端子もほかの端子と同様に、デバイスの電気的特性を
守り、電源をオフにしたまま外部 I2C バスシステムへ接続しないでください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
55
D a t a S h e e t
・ C 端子について
本シリーズはレギュレータを内蔵しています。必ず C 端子と GND 端子の間にレギュレータ用の平
滑コンデンサ(CS)を接続してください。平滑コンデンサにはセラミックコンデンサまたは同程度の
周波数特性のコンデンサを使用してください。
なお、積層セラミックコンデンサは、温度による容量値の変化幅に特性(F 特性, Y5V 特性)を持つ
ものがあります。コンデンサの温度特性を確認し、使用条件において規格値を満たすコンデンサ
を使用してください。
本シリーズでは 4.7μF 程度の平滑コンデンサを推奨します。
C
本デバイス
4.7μF
VSS
GND
・ モード端子(MD0)について
モード端子(MD0)は VCC 端子または VSS 端子に直接接続してください。内蔵フラッシュメモリ書
換えなどの目的で、モード端子レベルを変更できるようにプルアップまたはプルダウンをする場
合には、ノイズによりデバイスが意図せずテストモードに入るのを防止するため、プルアップま
たはプルダウンに使用する抵抗値はできるだけ低く抑えると共に、モード端子から VCC 端子また
は VSS 端子への距離を最小にし、できるだけ低インピーダンスで接続するようにプリント基板を
設計してください。
・ 電源投入時について
電源を投入/切断する際は同時か、あるいは次の順番で投入/切断を行ってください。
なお、A/D コンバータを使用しない場合でも、AVCC = VCC レベル, AVSS = VSS レベルに接続し
てください。
投入時 : VCC → USBVCC
VCC → AVCC → AVRH
切断時 : USBVCC → VCC
AVRH → AVCC → VCC
・ シリアル通信について
シリアル通信においては、ノイズなどにより間違ったデータを受信する可能性があります。その
ため、ノイズを抑えるボードの設計をしてください。
また、万が一ノイズなどの影響により誤ったデータを受信した場合を考慮し、最後にデータの
チェックサムなどを付加してエラー検出を行ってください。エラーが検出された場合には、再送
を行うなどの処理をしてください。
・ メモリサイズの異なる製品間および Flash 製品と MASK 製品の特性差について
メモリサイズの異なる製品間および Flash 製品と MASK 製品ではチップレイアウトやメモリ構造
の違いにより消費電流や ESD, ラッチアップ, ノイズ特性, 発振特性等を含めた電気的特性が異な
ります。
お客様にて同一シリーズの別製品に切り換えて使用する際は、電気的特性の評価を行ってくださ
い。
56
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ 5 V トレラント I/O のプルアップ機能について
5 V トレラント I/O のプルアップ機能使用時は VCC 電圧以上の信号を入力しないでください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
57
D a t a S h e e t
 ブロックダイヤグラム
MB9BF312N/R, MB9BF314N/R, MB9BF315N/R, MB9BF316N/R
TRACED[3:0],
TRACECLK
SWJ-DP
ETM
TPIU
ROM
Table
SRAM0
8/16/24/32Kbyte
Cortex-M3 Core
144MHz(Max)
I
Multi-layer AHB (Max 144MHz)
TRSTX,TCK,
TDI,TMS
TDO
D
MPU NVIC
Sys
AHB-APB Bridge:
APB0(Max 72MHz)
Dual-Timer
Watchdog Timer
(Software)
Clock Reset
Generator
INITX
Watchdog Timer
(Hardware)
SRAM1
8/16/24/32Kbyte
MainFlash
128Kbyte/
256Kbyte/
384Kbyte/
512Kbyte
MainFlash I/F
Trace Buffer
(16Kbyte)
Security
WorkFlash
32Kbyte
WorkFlash I/F
USB 2.0
(Host/
Func)
USBVCC
PHY
UDP0,UDM0
UHCONX
DMAC
8ch.
CSV
CLK
X0
X1
X0A
Main
Osc
Sub
Osc
PLL
Source Clock
CR
4MHz
AHB-AHB
Bridge
CR
100kHz
CROUT
AVCC,
AVSS, AVRH
12-bit A/D Converter × 3
MAD[24:00]
MADATA[15:00]
Unit 0
External Bus I/F
AN[15:00]
MRDY
Unit 1
ADTG[8:0]
Unit 2
AIN[2:0]
QPRC
3ch.
BIN[2:0]
ZIN[2:0]
A/D Activation
Compare
3ch.
IC0[3:0]
IC1[3:0]
IC2[3:0]
16-bit Input Capture
4ch.
FRCK[2:0]
16-bit Free-run Timer
3ch.
16-bit Output
Compare
6ch.
DTTI[2:0]X
RTO0[5:0]
RTO1[5:0]
RTO2[5:0]
USB Clock Ctrl
AHB-APB Bridge : APB2 (Max 72MHz)
TIOB[7:0]
Base Timer
16-bit 8ch./
32-bit 4ch.
AHB-APB Bridge : APB1 (Max 72MHz)
TIOA[7:0]
PLL
Power On
Reset
LVD
LVD Ctrl
Regulator
IRQ-Monitor
C
CRC
Accelerator
RTCCO
SUBOUT
Real-Time Clock
Watch Counter
External Interrupt
Controller
16-pin + NMI
INT[15:00]
NMIX
MODE-Ctrl
MD[1:0]
GPIO
PIN-Function-Ctrl
Waveform Generator
3ch.
16-bit PPG
3ch.
MCSX[7:0],
MALE,
MOEX,MWEX,
MNALE,
MNCLE,
MNWEX,
MNREX,
MDQM[1:0]
P0[F:0],
P1[F:0],
.
.
.
Px[x:0]
Multi-function Serial I/F
8ch.
(with FIFO ch.4-ch.7)
HW flow control(ch.4)
Multi-function Timer x 3
SCK[7:0]
SIN[7:0]
SOT[7:0]
CTS4
RTS4
 メモリサイズ
メモリサイズについては「品種構成」の「メモリサイズ」を参照してください。
58
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
 メモリマップ
・メモリマップ(1)
Peripherals Area
0x41FF_FFFF
Reserved
0xFFFF_FFFF
0x4006_1000
Reserved
Cortex-M3 Private
Peripherals
0x4005_0000
USB ch.0
0x4004_0000
0x4003_F000
EXT-bus I/F
0x4003_C000
Reserved
0x4003_B000
RTC
0x4003_A000
Watch Counter
0x4003_9000
CRC
External Device
0x4003_8000
MFS
Area
0x4003_7000
Reserved
0x7000_0000
0x6000_0000
0x4003_6000
Reserved
0x4400_0000
0x4200_0000
0x4000_0000
32Mbyte
Bit band alias
Peripherals
LVD Ctrl
0x4003_4000
Reserved
0x4003_3000
GPIO
0x4003_2000
Reserved
0x4003_1000
Int-Req. Read
0x4003_0000
EXTI
Reserved
0x4002_E000
32Mbyte
Bit band alias
0x4002_8000
0x2400_0000
メモリサイズの詳細は
Reserved
CR Trim
Reserved
0x4002_7000
A/DC
0x200E_1000
Reserved
0x4002_6000
QPRC
0x200E_0000
WorkFlash I/F
0x4002_5000
Base Timer
0x200C_0000
WorkFlash
0x4002_4000
PPG
0x2008_0000
Reserved
0x4002_3000
Reserved
0x2000_0000
SRAM1
0x4002_2000
MFT unit2
SRAM0
0x4002_1000
MFT unit1
0x1FFF_0000
0x4002_0000
MFT unit0
次項の「・メモリマップ
(2),(3)」を参照してくだ
0x0010_2000
さい。
0x0010_0000
Reserved
0x4001_6000
Security/CR Trim
0x4001_5000
0x4001_3000
MainFlash
0x0000_0000
Reserved
SW WDT
0x4001_1000
HW WDT
0x4001_0000
Clock/Reset
0x4000_0000
March 11, 2015, MB9B310R-DS706-00027-3v0-J
Reserved
Dual Timer
0x4001_2000
0x4000_1000
CONFIDENTIAL
Reserved
USB Clock Ctrl
0x4003_5000
0x4002_F000
0x2200_0000
DMAC
Reserved
0xE010_0000
0xE000_0000
0x4006_0000
Reserved
MainFlash I/F
59
D a t a S h e e t
・メモリマップ(2)
MB9BF315N/R
MB9BF316N/R
0x200E_0000
0x200E_0000
384Kbyte
MainFlash
0x200C_8000
32Kbyte
Reserved
WorkFlash
32Kbyte
0x200C_8000
WorkFlash
Reserved
SA0-3 (8KBx4)
SA0-3 (8KBx4)
0x200C_0000
0x200C_0000
Reserved
0x2000_8000
Reserved
0x2000_6000
SRAM1
SRAM1
32Kbyte
24Kbyte
0x2000_0000
0x2000_0000
SRAM0
SRAM0
24Kbyte
32Kbyte
0x1FFF_A000
0x1FFF_8000
Reserved
Reserved
0x0010_2000
0x0010_2000
0x0010_1000
CR trimming
0x0010_1000
CR trimming
0x0010_0000
Security
0x0010_0000
Security
Reserved
0x0008_0000
Reserved
0x0006_0000
SA10-15 (64KBx6)
512Kbyte
MainFlash
SA10-13 (64KBx4)
SA8-9 (48KBx2)
0x0000_0000
SA4-7 (8KBx4)
SA8-9 (48KBx2)
0x0000_0000
SA4-7 (8KBx4)
フラッシュメモリマップの詳細は、
「MB9B510R/410R/310R/110R シリーズ フラッシュプログラミングマニュアル」
を参照してください。
60
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・メモリマップ(3)
MB9BF314N/R
MB9BF312N/R
0x200E_0000
0x200E_0000
128Kbyte
MainFlash
0x200C_8000
32Kbyte
Reserved
WorkFlash
32Kbyte
0x200C_8000
WorkFlash
Reserved
SA0-3 (8KBx4)
SA0-3 (8KBx4)
0x200C_0000
0x200C_0000
Reserved
Reserved
0x2000_4000
0x2000_2000
SRAM1
16Kbyte
0x2000_0000
0x2000_0000
SRAM0
16Kbyte
0x1FFF_E000
SRAM1
8Kbyte
SRAM0
8Kbyte
0x1FFF_C000
Reserved
Reserved
0x0010_2000
0x0010_1000
0x0010_0000
0x0010_2000
CR trimming
Security
0x0010_1000
0x0010_0000
CR trimming
Security
Reserved
Reserved
0x0004_0000
SA10-11 (64KBx2)
SA4-7 (8KBx4)
256Kbyte
0x0000_0000
MainFlash
SA8-9 (48KBx2)
0x0002_0000
SA8-9 (48KBx2)
0x0000_0000
SA4-7 (8KBx4)
フラッシュメモリマップの詳細は、
「MB9B510R/410R/310R/110R シリーズ フラッシュプログラミングマニュアル」
を参照してください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
61
D a t a S h e e t
・ペリフェラル・アドレスマップ
スタート
エンド
アドレス
アドレス
バス
周辺機能
MainFlash I/F レジスタ
0x4000_0000
0x4000_0FFF
0x4000_1000
0x4000_FFFF
0x4001_0000
0x4001_0FFF
クロック・リセット制御
0x4001_1000
0x4001_1FFF
ハードウェアウォッチドッグタイマ
0x4001_2000
0x4001_2FFF
0x4001_3000
0x4001_4FFF
0x4001_5000
0x4001_5FFF
デュアルタイマ
0x4001_6000
0x4001_FFFF
予約
0x4002_0000
0x4002_0FFF
多機能タイマ unit0
0x4002_1000
0x4002_1FFF
多機能タイマ unit1
0x4002_2000
0x4002_3FFF
多機能タイマ unit2
0x4002_4000
0x4002_4FFF
PPG
0x4002_5000
0x4002_5FFF
0x4002_6000
0x4002_6FFF
0x4002_7000
0x4002_7FFF
A/D コンバータ
0x4002_8000
0x4002_DFFF
予約
0x4002_E000
0x4002_EFFF
内蔵 CR トリミング
0x4002_F000
0x4002_FFFF
予約
0x4003_0000
0x4003_0FFF
外部割込み
0x4003_1000
0x4003_1FFF
割込み要因確認レジスタ
0x4003_2000
0x4003_2FFF
予約
0x4003_3000
0x4003_3FFF
GPIO
0x4003_4000
0x4003_4FFF
予約
0x4003_5000
0x4003_5FFF
低電圧検出
0x4003_6000
0x4003_6FFF
0x4003_7000
0x4003_7FFF
0x4003_8000
0x4003_8FFF
マルチファンクションシリアル
0x4003_9000
0x4003_9FFF
CRC
0x4003_A000
0x4003_AFFF
時計カウンタ
0x4003_B000
0x4003_BFFF
リアルタイムクロック
0x4003_C000
0x4003_EFFF
予約
0x4003_F000
0x4003_FFFF
外部バス I/F
0x4004_0000
0x4004_FFFF
USB ch.0
0x4005_0000
0x4005_FFFF
予約
0x4006_0000
0x4006_0FFF
0x4006_1000
0x41FF_FFFF
予約
0x200E_0000
0x200E_FFFF
WorkFlash I/F レジスタ
62
CONFIDENTIAL
AHB
予約
ソフトウェアウォッチドッグタイマ
APB0
予約
ベースタイマ
APB1
APB2
AHB
クアッドカウンタ(QPRC)
USB クロック生成回路
予約
DMAC レジスタ
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
 各 CPU ステートにおける端子状態
端子の状態として使用している語句は、以下の意味を持ちます。
・ INITX=0
INITX 端子が"L"レベルの期間です。
・ INITX=1
INITX 端子が"H"レベルの期間です。
・ SPL=0
スタンバイモードコントロールレジスタ(STB_CTL)のスタンバイ端子レベル設定ビット(SPL)
が"0"に設定された状態です。
・ SPL=1
スタンバイモードコントロールレジスタ(STB_CTL)のスタンバイ端子レベル設定ビット(SPL)
が"1"に設定された状態です。
・ 入力可
入力機能が使用可能な状態です。
・ 内部入力"0"固定
入力機能が使用できない状態です。内部入力は"L"に固定されます。
・ Hi-Z
端子駆動用トランジスタを駆動禁止状態にし、端子を Hi-Z にします。
・ 設定不可
設定できません。
・ 直前状態保持
本モードに遷移する直前の状態を保持します。
内蔵されている周辺機能が動作中であれば、その周辺機能に従います。
ポートとして使用している場合は、その状態を保持します。
・ アナログ入力可能
アナログ入力が許可されています。
・ トレース出力
トレース機能が使用可能な状態です。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
63
D a t a S h e e t
・ 端子状態一覧表
端子
状態
形式
グループ
機能名
パワーオン
リセット
もしくは
低電圧検出
状態
電源不安定
‐
‐
INITX 入力
状態
デバイス
内部
リセット
状態
電源安定
INITX=0
INITX=1
‐
‐
電源安定
INITX=1
‐
設定不可
設定不可
直前状態
保持
メイン水晶
発振入力端子
入力可
入力可
入力可
入力可
入力可
入力可
GPIO 選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定
メイン水晶
発振出力端子
Hi-Z/
内部入力
"0"固定
もしくは
入力可
Hi-Z/
内部入力
"0"固定
Hi-Z/
内部入力
"0"固定
INITX
入力端子
モード
入力端子
プルアップ/
入力可
プルアップ/
入力可
プルアップ/
入力可
入力可
入力可
入力可
JTAG 選択時
Hi-Z
プルアップ/
入力可
プルアップ/
入力可
設定不可
設定不可
設定不可
設定不可
設定不可
設定不可
E
GPIO 選択時
F
G
H
64
CONFIDENTIAL
電源安定
INITX=1
SPL=0
SPL=1
Hi-Z/
直前状態
内部入力
保持
"0"固定
設定不可
B
D
タイマモードもしくは
ストップモード状態
GPIO 選択時
A
C
ランモード
もしくは
スリープ
モード状態
トレース
選択時
外部割込み
許可選択時
GPIO 選択時
上記以外の
リソース
選択時
トレース
選択時
GPIO 選択時
上記以外の
リソース
選択時
外部割込み
許可選択時
GPIO 選択時
上記以外の
リソース
選択時
直前状態
直前状態
保持/
保持/
発振停止時*1 発振停止時*1
直前状態
は
は
保持
Hi-Z/内部
Hi-Z/内部
入力
入力
"0"固定
"0"固定
プルアップ/ プルアップ/ プルアップ/
入力可
入力可
入力可
入力可
入力可
直前状態
保持
直前状態
保持
直前状態
保持
直前状態
保持
入力可
直前状態
保持
Hi-Z/
内部入力
"0"固定
トレース
出力
直前状態
保持
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
Hi-Z/
内部入力
"0"固定
設定不可
設定不可
設定不可
トレース
出力
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
設定不可
設定不可
設定不可
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定
直前状態
保持
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
パワーオン
リセット
もしくは
低電圧検出
状態
電源不安定
‐
‐
INITX 入力
状態
デバイス
内部
リセット
状態
端子
状態
形式
グループ
機能名
I
GPIO 選択時
リソース
選択時
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
NMIX 選択時
設定不可
設定不可
設定不可
J
GPIO 選択時
上記以外の
リソース
選択時
電源安定
INITX=1
‐
直前状態
保持
直前状態
保持
タイマモードもしくは
ストップモード状態
電源安定
INITX=1
SPL=0
SPL=1
Hi-Z/
直前状態
内部入力
保持
"0"固定
直前状態
保持
直前状態
Hi-Z/
保持
内部入力
"0"固定
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
Hi-Z
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定
設定不可
設定不可
設定不可
アナログ入力
選択時
Hi-Z
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
直前状態
保持
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
直前状態
保持
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
直前状態
保持
Hi-Z/
内部入力
"0"固定/
アナログ
入力可
GPIO 選択時
上記以外の
リソース
選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定
GPIO 選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
Hi-Z/
内部入力
"0"固定
サブ水晶
発振入力端子
入力可
入力可
入力可
入力可
入力可
入力可
アナログ入力
選択時
K
GPIO 選択時
上記以外の
リソース
選択時
外部割込み
許可選択時
L
電源安定
INITX=0
INITX=1
‐
‐
ランモード
もしくは
スリープ
モード状態
M
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
65
D a t a S h e e t
端子
状態
形式
グループ
機能名
パワーオン
リセット
もしくは
低電圧検出
状態
電源不安定
‐
‐
ランモード
もしくは
スリープ
モード状態
タイマモードもしくは
ストップモード状態
電源安定
INITX=0
INITX=1
‐
‐
電源安定
INITX=1
‐
電源安定
INITX=1
SPL=0
SPL=1
設定不可
直前状態
保持
INITX 入力
状態
デバイス
内部
リセット
状態
Hi-Z/
内部入力"0"
固定
設定不可
サブ水晶
発振出力端子
Hi-Z/
内部入力
"0"固定
もしくは
入力可
Hi-Z/
内部入力"0"
固定
Hi-Z/
内部入力"0"
固定
直前状態
保持
GPIO 選択時
Hi-Z
Hi-Z/
入力可
Hi-Z/
入力可
直前状態
保持
USB I/O 端子
設定不可
設定不可
設定不可
直前状態
保持
モード
入力端子
入力可
入力可
入力可
入力可
入力可
入力可
GPIO 選択時
設定不可
設定不可
設定不可
直前状態
保持
直前状態
保持
Hi-Z/
入力可
N
設定不可
直前状態
保持
GPIO 選択時
O
直前状態
直前状態
保持/
保持/
発振停止時*2 発振停止時*2
は
は
Hi-Z/内部入力 Hi-Z/内部入力
"0"固定
"0"固定
Hi-Z/
直前状態
内部入力"0"
保持
固定
送信時は
送信時は
Hi-Z/
Hi-Z/
入力可/
入力可/
受信時は
受信時は
内部入力"0" 内部入力"0"
固定
固定
P
*1: サブタイマモード,低速 CR タイマモード,ストップモードは発振が停止します。
*2: ストップモードは発振が停止します。
66
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
 電気的特性
1.
絶対最大定格
項目
記号
電源電圧*1 ,*2
電源電圧(USB 用) *1 ,*3
アナログ電源電圧*1 ,*4
アナログ基準電圧*1 ,*4
VCC
USBVCC
AVCC
AVRH
定格値
最小
最大
VSS - 0.5
VSS - 0.5
VSS - 0.5
VSS - 0.5
VSS + 6.5
VSS + 6.5
VSS + 6.5
VSS + 6.5
VCC + 0.5
(≦6.5 V)
USBVCC + 0.5
(≦6.5 V)
VSS + 6.5
AVCC + 0.5
(≦6.5 V)
VCC + 0.5
(≦6.5 V)
+2
+20
10
20
39
4
12
18.5
100
50
- 10
- 20
- 39
-4
- 12
- 20.5
- 100
- 50
1000
+ 150
VSS - 0.5
入力電圧*1
VI
VSS - 0.5
VSS - 0.5
アナログ端子入力電圧*1
VIA
VSS - 0.5
出力電圧*1
VO
VSS - 0.5
ICLAMP
Σ[ICLAMP]
-2
"L"レベル最大出力電流*5
IOL
-
"L"レベル平均出力電流*6
IOLAV
-
∑IOL
∑IOLAV
-
最大クランプ電流
最大総クランプ電流
"L"レベル最大総出力電流
"L"レベル平均総出力電流*7
"H"レベル最大出力電流*
5
"H"レベル平均出力電流*6
IOH
-
IOHAV
-
単位
備考
V
V
V
V
V
USB 端子を除く
V
USB 端子
V
5 V トレラント
V
V
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mW
°C
*8
*8
4 mA タイプ
12 mA タイプ
P80, P81
4 mA タイプ
12 mA タイプ
P80, P81
4 mA タイプ
12 mA タイプ
P80, P81
4 mA タイプ
12 mA タイプ
P80, P81
"H"レベル最大総出力電流
∑IOH
7
"H"レベル平均総出力電流*
∑IOHAV
消費電力
PD
保存温度
TSTG
- 55
*1: VSS = AVSS = 0.0 V を基準にした値です。
*2: VCC は VSS - 0.5 V より低くなってはいけません。
*3: USBVCC は VSS - 0.5 V より低くなってはいけません。
*4: 電源投入時など VCC + 0.5 V を超えてはいけません。
*5: 最大出力電流は、該当する端子 1 本のピーク値を規定します。
*6: 平均出力電流は、該当する端子 1 本に流れる電流の 100 ms の期間内での平均電流を規定します。
*7: 平均総出力電流は、該当する端子すべてに流れる電流の 100 ms の期間内での平均電流を規定します。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
67
D a t a S h e e t
*8:
・ 該当端子については、「端子機能一覧」、
「入出力回路形式」を参照してください。
・ 推奨動作条件内でご使用ください。
・ +B 入力は直流電圧(電流)でご使用ください。
・ +B 信号と本デバイスの間には、必ず電流制限抵抗を接続し+B 信号を印加してください。
・ +B 入力を行うとき、本デバイスの端子に入力される電流が、瞬時/定常を問わず規格値以下に
なるように電流制限抵抗の値を設定してください。
・ 低消費電力モードなど本デバイスの駆動電流が少ない動作モードでは、+B 入力電位が保護ダイ
オードを通して VCC 端子、AVCC 端子の電位を上昇させ、本デバイスや他の機器へ影響を及ぼ
すことがあります。そのため+B 入力時には VCC、AVCC の電位が推奨動作条件を超えないように
してください。
・ 本デバイスの電源が OFF 時(0 V に固定していない場合)、または電源投入時に+B 入力を行って
いる場合は、端子から電源が供給されているため、パワーオンリセットが正常に動作せず不完
全な動作を行うことがあります。
・ 推奨回路例(入出力等価回路)を下記に示します。
Protection Diode
VCC
VCC
Limiting
resistor
P-ch
Digital output
+B input (0V~16V)
N-ch
Digital input
R
AVCC
Analog input
<注意事項>
絶対最大定格を超えるストレス(電圧, 電流, 温度など)の印加は、半導体デバイスを破壊する可能
性があります。したがって、定格を一項目でも超えることのないようご注意ください。
68
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
2.
推奨動作条件
(VSS = AVSS = 0.0V)
項目
電源電圧
電源電圧(3V 電源) USB 用
記号
条件
VCC
-
USBVCC
規格値
最小
最大
2.7*4
5.5
3.0
3.6
(≦VCC)
-
AVCC
AVRH
-
2.7
2.7
5.5
(≦VCC)
5.5
AVCC
CS
-
1
10
2.7
アナログ電源電圧
アナログ基準電圧
平滑コンデンサ容量
単位
備考
V
*1
V
*2
V
V
μF
AVCC=VCC
内蔵レギュ
レータ用*3
FPT-100P-M23
4 層基板
TA
- 40
+ 85
°C
FPT-120P-M37
実装時
動作温度
FPT-100P-M36
TA
- 40
+ 85
°C
BGA-112P-M04
*1: P81/UDP0, P80/UDM0 端子を USB 端子(UDP0, UDM0)として使用する場合
*2: P81/UDP0, P80/UDM0 端子を GPIO 端子(P81, P80)として使用する場合
*3: 平滑コンデンサの接続方法は、「デバイス使用上の注意」の「・C 端子について」を参照してく
ださい。
*4: 電源電圧が最小値未満かつ低電圧リセット/割込み検出電圧以上の間は、内蔵高速 CR クロック(メ
イン PLL 使用含む)または内蔵低速 CR クロックでの命令実行と低電圧検出のみ動作可能です。
<注意事項>
推奨動作条件は、半導体デバイスの正常な動作を保証する条件です。電気的特性の規格値は、す
べてこの条件の範囲内で保証されます。常に推奨動作条件下で使用してください。この条件を超
えて使用すると、信頼性に悪影響を及ぼすことがあります。
データシートに記載されていない項目, 使用条件, 論理の組合せでの使用は、保証していません。
記載されている以外の条件での使用をお考えの場合は、必ず事前に営業部門までご相談ください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
69
D a t a S h e e t
3.
直流規格
(1) 電流規格
(VCC = AVCC = USBVCC = 2.7V ~ 5.5V, VSS = AVSS = 0V, TA = - 40°C ~ +85°C)
項目
記号 端子名
条件
PLL
ランモード
ラン
モード
電流
ICC
高速 CR
ランモード
VCC
サブ
ランモード
低速 CR
ランモード
スリープ
モード
電流
ICCS
PLL
スリープモード
高速 CR
スリープモード
サブ
スリープモード
低速 CR
スリープモード
CPU : 144 MHz,
周辺 : 72 MHz,
Main Flash 2 Wait
TraceBuffer : ON
FRWTR.RWT = 10
FSYNDN.SD = 000
FBFCR.BE = 1
CPU : 72 MHz,
周辺 : 72 MHz,
Main Flash 0 Wait
TraceBuffer : OFF
FRWTR.RWT = 00
FSYNDN.SD = 000
FBFCR.BE = 0
CPU/周辺 : 4 MHz*2
Main Flash 0 Wait
FRWTR.RWT = 00
FSYNDN.SD = 000
CPU/周辺 : 32 kHz
Main Flash 0 Wait
FRWTR.RWT = 00
FSYNDN.SD = 000
CPU/周辺 : 100 kHz
Main Flash 0 Wait
FRWTR.RWT = 00
FSYNDN.SD = 000
規格値
標準*3 最大*4
単位 備考
85
117
mA
*1, *5
52
70
mA
*1, *5
5
17
mA
*1
1.3
14
mA
*1, *6
1.3
14
mA
*1
周辺 : 72 MHz
28
43
mA
*1, *5
周辺 : 4 MHz*2
3
16
mA
*1
周辺 : 32 kHz
1
14
mA
*1, *6
周辺 : 100 kHz
1
14
mA
*1
*1: 全ポート固定時
*2: トリミングにて 4 MHz に設定した場合
*3: TA=+25°C, VCC=5.5 V
*4: TA=+85°C, VCC=5.5 V
*5: 水晶振動子(4 MHz)使用時(発振回路の消費電流を含む)
*6: 水晶振動子(32 kHz)使用時(発振回路の消費電流を含む)
70
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
項目
記号 端子名
メイン
タイマモード
タイマ
モード
電流
ICCT
VCC
ストップ
モード
電流
*1:
*2:
*3:
*4:
規格値
標準*2 最大*2
条件
サブ
タイマモード
ストップ
モード
ICCH
TA = + 25°C,
LVD off 時
TA = + 85°C,
LVD off 時
TA = + 25°C,
LVD off 時
TA = + 85°C,
LVD off 時
TA = + 25°C,
LVD off 時
TA = +85°C,
LVD off 時
単位 備考
3.2
6
mA
*1, *3
-
15
mA
*1, *3
0.9
3
mA
*1, *4
-
12
mA
*1, *4
0.8
3
mA
*1
-
12
mA
*1
全ポート固定時
VCC=5.5 V
水晶振動子(4 MHz)使用時(発振回路の消費電流を含む)
水晶振動子(32 kHz)使用時(発振回路の消費電流を含む)
・低電圧検出回路(LVD)電流
(VCC = 2.7V~5.5V, VSS = 0V, TA = - 40°C~+ 85°C)
項目
記号
端子名
条件
低電圧
検出回路
(LVD)
電源電流
ICCLVD
VCC
割込み発生用
動作時
VCC = 5.5 V
規格値
標準 最大
4
単位
μA
7
備考
未検出時
・フラッシュメモリ電流
(VCC = 2.7V~5.5V, VSS = 0V, TA = - 40°C~+ 85°C)
項目
記号
端子名
条件
規格値
標準
最大
単位
備考
MainFlash
書込み/
11.4
13.1
mA
消去時
フラッシュメモリ
ICCFLASH
VCC
*
WorkFlash
書込み/消去電流
書込み/
11.4
13.1
mA
消去時
*: フラッシュメモリへ書込みまたは消去するときは、電源電流(ICC)にフラッシュメモリ書込み/消去
電流(ICCFLASH)が加算されます。
・A/D コンバータ電流
(VCC = AVCC = 2.7V~5.5V, VSS = AVSS = AVRL = 0V, TA = - 40°C~+ 85°C)
項目
電源電流
基準電源電流
記号
端子名
ICCAD
AVCC
ICCAVRH
AVRH
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
条件
1unit 動作時
停止時
A/D 1unit 動作時
AVRH=5.5 V
停止時
規格値
標準
最大
単位
0.47
0.06
0.62
25
mA
μA
1.1
1.96
mA
0.06
4
μA
備考
71
D a t a S h e e t
(2) 端子特性
(VCC = USBVCC = AVCC = 2.7V ~ 5.5V, Vss = AVss = 0V, TA = - 40°C ~ + 85°C)
項目
"H"レベル
入力電圧
(ヒステリシ
ス入力)
"L"レベル
入力電圧
(ヒステリシ
ス入力)
記号
VIHS
VILS
端子名
CMOS
ヒステリシ
ス入力端子,
MD0, MD1
5V
トレラント
入力端子
CMOS
ヒステリシ
ス入力端子,
MD0, MD1
5V
トレラント
入力端子
4 mA
タイプ
"H"レベル
出力電圧
VOH
12 mA
タイプ
P80, P81
72
CONFIDENTIAL
条件
最小
規格値
標準
最大
単位 備考
-
VCC×0.8
-
VCC + 0.3
V
-
VCC×0.8
-
Vss + 5.5
V
-
Vss - 0.3
-
VCC×0.2
V
-
Vss - 0.3
-
VCC×0.2
V
VCC - 0.5
-
VCC
V
VCC - 0.5
-
VCC
V
USBVCC - 0.4
-
USBVCC
V
VCC ≧ 4.5 V
IOH = - 4 mA
VCC < 4.5 V
IOH = - 2 mA
VCC ≧ 4.5 V
IOH = - 12 mA
VCC < 4.5 V
IOH = - 8 mA
USBVCC ≧ 4.5 V
IOH = - 20.5 mA
USBVCC < 4.5 V
IOH = -13.0 mA
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
項目
記号
端子名
4 mA
タイプ
"L"レベル
出力電圧
VOL
12 mA
タイプ
P80, P81
条件
VCC ≧ 4.5 V
IOL = 4 mA
VCC < 4.5 V
IOL = 2 mA
VCC ≧ 4.5 V
IOL = 12 mA
VCC < 4.5 V
IOL = 8 mA
USBVCC ≧ 4.5 V
IOL = 18.5 mA
USBVCC < 4.5 V
IOL = 10.5 mA
最小
規格値
標準
最大
Vss
-
0.4
V
Vss
-
0.4
V
Vss
-
0.4
V
μA
入力リーク
電流
IIL
-
-
-5
-
+5
プルアップ
抵抗値
RPU
プルアップ
端子
VCC ≧ 4.5 V
25
50
100
VCC < 4.5 V
30
80
200
CIN
VCC,
USBVCC,
VSS,
AVCC,
AVSS,
AVRH
以外
-
-
5
15
入力容量
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
単位 備考
kΩ
pF
73
D a t a S h e e t
4.
交流規格
(1) メインクロック入力規格
(VCC = 2.7V ~ 5.5V, Vss = 0V, TA = - 40°C ~ + 85°C)
項目
入力周波数
入力クロック周期
入力クロック
パルス幅
入力クロック
立上り, 立下り
時間
記号 端子名
fCH
tCYLH
X0
X1
tCF,
tCR
条件
規格値
最小
最大
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
PWH/tCYLH
PWL/tCYLH
4
4
4
4
20.83
50
48
20
48
20
250
250
45
-
-
単位
備考
MHz
水晶発振子接続時
MHz
外部クロック時
ns
外部クロック時
55
%
外部クロック時
5
ns
外部クロック時
マスタクロック
ベースクロック
fCC
144
MHz
(HCLK/FCLK)
内部動作クロック
1
APB0 バスクロック*2
f
72
MHz
周波数*
CP0
fCP1
72
MHz APB1 バスクロック*2
fCP2
72
MHz APB2 バスクロック*2
ベースクロック
tCYCC
6.94
ns
(HCLK/FCLK)
内部動作クロック
APB0 バスクロック*2
t
13.8
ns
CYCP0
サイクル時間*1
APB1 バスクロック*2
tCYCP1
13.8
ns
APB2 バスクロック*2
tCYCP2
13.8
ns
*1: 各内部動作クロックの詳細については、
『FM3 ファミリ ペリフェラルマニュアル』の『CHAPTER
2-1:クロック』を参照してください。
*2: 各ペリフェラルが接続されている APB バスについては「■ブロックダイヤグラム」を参照してく
ださい。
fCM
-
-
-
144
MHz
X0
74
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
(2) サブクロック入力規格
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号 端子名
1/
tCYLL
tCYLL
入力周波数
入力クロック周期
入力クロックパルス幅
X0A
X1A
-
条件
最小
規格値
標準
最大
32
10
32.768
-
45
-
PWH/tCYLL
PWL/tCYLL
単位
備考
100
31.25
kHz
kHz
μs
水晶発振接続時
外部クロック時
外部クロック時
55
%
外部クロック時
X0A
(3) 内蔵 CR 発振規格
・内蔵高速 CR
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
条件
TA = + 25°C
規格値
単位
最小 標準 最大
3.96
4
備考
4.04
TA =
3.84
4
4.16
トリミング時*1
0°C ~ + 70°C
クロック周波数
fCRH
MHz
TA =
3.8
4
4.2
- 40°C ~ + 85°C
TA =
非トリミング時
3
4
5
- 40°C ~ + 85°C
周波数安定時間
tCRWT
90
μs *2
*1: 出荷時に設定されるフラッシュメモリ内の CR トリミング領域の値を周波数トリミング値に使用
した場合
*2: トリミング値設定後に高速 CR クロックの周波数が安定するまでの時間です。なお、トリミング値
設定後、周波数安定時間が経過する期間も高速 CR クロックをソースクロックとして使用できま
す。
・内蔵低速 CR
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
条件
クロック周波数
fCRL
-
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
規格値
単位
最小 標準 最大
50
100
150
備考
kHz
75
D a t a S h e e t
(4-1) メイン PLL・USB 用 PLL の使用条件(PLL の入力クロックにメインクロックを使用)
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
規格値
最小 標準 最大
単位
備考
PLL 発振安定待ち時間*1
tLOCK
100
μs
(LOCK UP 時間)
4
16
PLL 入力クロック周波数
fPLLI
MHz
13
75
PLL 逓倍率
逓倍
200
300 MHz
PLL マクロ発振クロック周波数
fPLLO
40
メイン PLL クロック周波数*2
fCLKPLL
MHz
3
48
USB クロック周波数*
fCLKSPLL
MHz M 分周後の周波数
*1: PLL の発振が安定するまでの待ち時間
*2: メイン PLL クロック(CLKPLL)の詳細については、『FM3 ファミリ ペリフェラルマニュアル』の
『CHAPTER 2-1: クロック』を参照してください。
*3: USB クロックの詳細については、『FM3 ファミリ ペリフェラルマニュアル 通信マクロ編』の
『CHAPTER 2-2: USB クロック生成』を参照してください。
(4-2) メイン PLL の使用条件(メイン PLL の入力クロックに内蔵高速 CR クロックを使用)
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
規格値
最小 標準 最大
単位
備考
PLL 発振安定待ち時間*1
tLOCK
100
μs
(LOCK UP 時間)
3.8
4.2
PLL 入力クロック周波数
fPLLI
4
MHz
50
71
PLL 逓倍率
逓倍
190
300 MHz
PLL マクロ発振クロック周波数
fPLLO
42
メイン PLL クロック周波数*2
fCLKPLL
MHz
*1: PLL の発振が安定するまでの待ち時間
*2: メイン PLL クロック(CLKPLL)の詳細については、『FM3 ファミリ ペリフェラルマニュアル』の
『CHAPTER 2-1: クロック』を参照してください。
(注意事項) 必ずトリミングした内蔵高速 CR を入力してください。
PLL 逓倍後、内蔵高速 CR クロックの精度を加味した上で、マスタクロック周波数上限を
超えないようにしてください。
メイン PLL 接続図
メインクロック(CLKMO)
K 分周
高速 CR クロック(CLKHC)
PLL 入力
クロック
メイン
PLL
PLL マクロ
発振クロック
M 分周
メイン PLL
クロック
(CLKPLL)
N 分周
USB 用 PLL 接続図
メインクロック(CLKMO)
K 分周
PLL 入力
クロック
USB 用
PLL
PLL マクロ
発振クロック
M 分周
USB
クロック
N 分周
76
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
(5) リセット入力規格
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
リセット入力時間
記号
端子名
条件
tINITX
INITX
-
規格値
最小
最大
500
-
単位
備考
ns
(6) パワーオンリセットタイミング
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
電源立上り時間
tVCCR
電源断時間
パワーオンリセット
解除までの時間
tOFF
端子名
VCC
tPRT
規格値
単位
最小
最大
0
-
ms
1
-
ms
0.57
0.76
ms
備考
VCC_minimum
VCC
VDH_minimum
0.2V
0.2V
0.2V
tVCCR
tPRT
Internal reset
CPU Operation
Reset active
tOFF
Release
start
用語解説
・
VCC_minimum: 推奨動作条件(VCC)の下限電圧
・
VDH_minimum: 低電圧検出リセット解除電圧
「7. 低電圧検出特性」を参照してください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
77
D a t a S h e e t
(7) 外バスタイミング
・ 外バスクロック出力規格
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
規格値
最小
最大
条件
単位
VCC ≧ 4.5 V
50*2
MHz
VCC < 4.5 V
32*3
MHz
*1: 外バスクロック出力(MCLKOUT)は HCLK の分周クロックです。
設定の詳細は『FM3 ファミリ ペリフェラルマニュアル』の『CHAPTER:外部バスインタフェース』
を参照してください。
外バスクロック出力を行わない場合、本規格は外バス動作に影響しません。
*2: AHB バスクロックが 100 MHz を超えるときは 4 分周以上の設定で MCLKOUT を生成してください。
*3: AHB バスクロックが 64 MHz を超えるときは 4 分周以上の設定で MCLKOUT を生成してください。
出力周波数
tCYCLE
MCLKOUT*1
MCLKOUT
・ 外バス信号入出力規格
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
条件
VIH
信号入力規格
VIL
VOH
信号出力規格
-
VOL
入力信号
出力信号
78
CONFIDENTIAL
VIH
VIL
VIH
VIL
VOH
VOL
VOH
VOL
規格値
単位
0.8 × VCC
V
0.2 × VCC
V
0.8 × VCC
V
0.2 × VCC
V
備考
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ セパレートバスアクセス 非同期 SRAM モード
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
条件
MOEX
VCC≧4.5 V
tOEW
MOEX
最小パルス幅
VCC < 4.5 V
MCSX↓→アドレス
VCC≧4.5 V
MCSX[7:0]
tCSL – AV
MAD[24:0]
出力遅延時間
VCC < 4.5 V
MOEX↑→アドレス
VCC≧4.5 V
MOEX
tOEH - AX
MAD[24:0]
ホールド時間
VCC < 4.5 V
MCSX↓→
VCC≧4.5 V
tCSL - OEL
MOEX↓遅延時間
VCC < 4.5 V
MOEX
MCSX[7:0]
MOEX↑→
VCC≧4.5 V
tOEH - CSH
MCSX↑時間
VCC < 4.5 V
MCSX↓→MDQM↓
VCC≧4.5 V
MCSX
tCSL - RDQML
MDQM[1:0]
遅延時間
VCC < 4.5 V
データセットアップ
VCC≧4.5 V
MOEX
tDS - OE
MADATA[15:0]
→MOEX↑時間
VCC < 4.5 V
MOEX↑→
VCC≧4.5 V
MOEX
tDH - OE
MADATA[15:0]
データホールド時間
VCC < 4.5 V
MWEX
VCC≧4.5 V
tWEW
MWEX
最小パルス幅
VCC < 4.5 V
MWEX↑→アドレ
VCC≧4.5 V
MWEX
tWEH - AX
MAD[24:0]
ス出力遅延時間
VCC < 4.5 V
MCSX↓→MWEX↓
VCC≧4.5 V
tCSL - WEL
遅延時間
VCC < 4.5 V
MWEX
MCSX[7:0]
MWEX↑→MCSX↑
VCC≧4.5 V
tWEH - CSH
遅延時間
VCC < 4.5 V
MCSX↓→MDQM↓
VCC≧4.5 V
MCSX
tCSL-WDQML
MDQM[1:0]
遅延時間
VCC < 4.5 V
MCSX↓→
VCC≧4.5 V
MCSX
tCSL - DV
MADATA[15:0]
データ出力時間
VCC < 4.5 V
MWEX↑→
VCC≧4.5 V
MWEX
tWEH - DX
MADATA[15:0]
データホールド時間
VCC < 4.5 V
(注意事項) 外部負荷容量 CL= 30 pF 時 (m=0~15, n=1~16)
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
規格値
単位
最小
最大
MCLK×n-3
-
-9
-12
MCLK×m-9
MCLK×m-12
20
38
+9
+12
MCLK×m+9
MCLK×m+12
MCLK×m+9
MCLK×m+12
MCLK×m+9
MCLK×m+12
MCLK×m+9
MCLK×m+12
-
0
-
ns
MCLK×n-3
-
ns
0
MCLK×m-9
MCLK×m-12
0
0
MCLK×n-9
MCLK×n-12
0
MCLK×n-9
MCLK×n-12
MCLK-9
MCLK-12
0
MCLK×m+9
MCLK×m+12
MCLK×n+9
MCLK×n+12
MCLK×m+9
MCLK×m+12
MCLK×n+9
MCLK×n+12
MCLK+9
MCLK+12
MCLK×m+9
MCLK×m+12
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
ns
79
D a t a S h e e t
tCYCLE
MCLK
tOEH-CSH
tWEH-CSH
MCSX[7:0]
tCSL-AV
MAD[24:0]
tOEH-AX
Address
tWEH-AX
tCSL-AV
Address
tCSL-OEL
MOEX
tOEW
tCSL-WDQML
tCSL-RDQML
MDQM[1:0]
tCSL-WEL
tWEW
MWEX
MADATA[15:0]
tDS-OE
tDH-OE
RD
tWEH-DX
WD
Invalid
tCSL-DV
80
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ セパレートバスアクセス 同期 SRAM モード
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
アドレス遅延時間
端子名
条件
tAV
MCLK
MAD[24:0]
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
19
37
-
ns
0
-
ns
VCC≧4.5 V
MCLK+1
MCLK+18
ns
VCC≧4.5 V
VCC < 4.5 V
1
18
24
ns
tCSL
MCLK
MCSX[7:0]
MCSX 遅延時間
tCSH
tREL
MCLK
MOEX
MOEX 遅延時間
tREH
データセットアップ
→MCLK↑時間
MCLK↑→
データホールド時間
MCLK
MADATA[15:0]
MCLK
MADATA[15:0]
tDS
tDH
tWEL
MCLK
MWEX
MWEX 遅延時間
tWEH
MDQM[1:0]
遅延時間
規格値
記号
tDQML
MCLK
MDQM[1:0]
tDQMH
MCLK↑→
MCLK
tODS
データ出力時間
MADATA[15:0]
MCLK↑→
MCLK
tOD
MADATA[15:0]
データホールド時間
(注意事項) 外部負荷容量 CL= 30 pF 時
最小
1
1
1
1
1
1
1
1
1
最大
9
12
9
12
9
12
9
12
9
12
単位
ns
ns
ns
ns
ns
9
12
9
12
9
12
9
12
ns
ns
ns
ns
tCYCLE
MCLK
tCSL
tCSH
MCSX[7:0]
tAV
tAV
Address
MAD[24:0]
Address
tREL
tREH
tDQML
tDQMH
MOEX
tDQML
tDQMH
tWEL
tWEH
MDQM[1:0]
MWEX
tDS
tDH
tOD
MADATA[15:0]
RD
WD
Invalid
tODS
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
81
D a t a S h e e t
・ マルチプレクスバスアクセス 非同期 SRAM モード
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
マルチプレクス
アドレス遅延時間
マルチプレクス
アドレスホールド
時間
記号
端子名
tALE-CHMADV
tCHMADH
MALE
MADATA[15:0]
条件
規格値
最小
最大
VCC≧4.5 V
VCC < 4.5 V
0
10
20
VCC≧4.5 V
MCLK×n+0
MCLK×n+10
VCC < 4.5 V
MCLK×n+0
MCLK×n+20
単位
ns
ns
(注意事項) 外部負荷容量 CL = 30 pF 時 (m=0 ~ 15, n=1 ~ 16)
MCLK
MCSX[7:0]
MALE
MAD [24:0]
MOEX
MDQM [1:0]
MWEX
MADATA[15:0]
82
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ マルチプレクスバスアクセス 同期 SRAM モード
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
tCHAL
MALE 遅延時間
tCHAH
MCLK↑→
マルチプレクス
アドレス遅延時間
端子名
条件
MCLK
ALE
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
規格値
最小
最大
単位 備考
9
12
9
12
ns
ns
ns
ns
1
tOD
ns
1
tOD
ns
1
1
VCC≧4.5 V
tCHMADV
MCLK
MADATA[15:0]
MCLK↑→
マルチプレクス
tCHMADX
データ出力時間
(注意事項) 外部負荷容量 CL= 30 pF 時
VCC <4.5 V
VCC≧4.5 V
VCC < 4.5 V
MCLK
MCSX[7:0]
MALE
MAD [24:0]
MOEX
MDQM [1:0]
MWEX
MADATA[15:0]
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
83
D a t a S h e e t
・ NAND フラッシュモード
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
規格値
項目
記号
端子名
条件
単位
最小
最大
MNREX
VCC≧4.5 V
tNREW
MNREX
MCLK×n-3
ns
最小パルス幅
VCC < 4.5 V
データセットアップ
VCC≧4.5 V
20
MNREX
tDS – NRE
ns
MADATA[15:0] VCC < 4.5 V
⇒MNREX↑時間
38
MNREX↑⇒
VCC≧4.5 V
MNREX
tDH – NRE
0
ns
MADATA[15:0] VCC < 4.5 V
データホールド時間
MNALE↑⇒
VCC≧4.5 V MCLK×m-9
MCLK×m+9
MNALE
tALEH - NWEL
ns
MNWEX
MNWEX 遅延時間
VCC < 4.5 V MCLK×m-12 MCLK×m+12
MNALE↓⇒
VCC≧4.5 V MCLK×m-9
MCLK×m+9
MNALE
tALEL - NWEL
ns
MNWEX
MNWEX 遅延時間
VCC < 4.5 V MCLK×m-12 MCLK×m+12
MNCLE↑⇒
VCC≧4.5 V MCLK×m-9
MCLK×m+9
MNCLE
tCLEH - NWEL
ns
MNWEX
MNWEX 遅延時間
VCC < 4.5 V MCLK×m-12 MCLK×m+12
MNWEX↑⇒
VCC≧4.5 V
MCLK×m+9
MNCLE
tNWEH - CLEL
0
ns
MNWEX
MNCLE 遅延時間
VCC < 4.5 V
MCLK×m+12
MNWEX
VCC≧4.5 V
tNWEW
MNWEX
MCLK×n-3
ns
最小パルス幅
VCC < 4.5 V
MNWEX↓⇒
VCC≧4.5 V
-9
+9
MNWEX
tNWEL – DV
ns
MADATA[15:0]
データ出力時間
VCC < 4.5 V
-12
+12
MNWEX↑⇒
VCC≧4.5 V
MCLK×m+9
MNWEX
t
0
ns
データホールド時間 NWEH – DX MADATA[15:0] VCC < 4.5 V
MCLK×m+12
(注意事項) 外部負荷容量 CL= 30 pF 時 (m=0 ~ 15, n=1 ~ 16)
84
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
NAND フラッシュリード
MCLK
MNREX
MADATA[15:0]
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
リード
85
D a t a S h e e t
NAND フラッシュアドレスライト
MCLK
MNALE
MNCLE
MNWEX
MADATA[15:0]
ライト
NAND フラッシュコマンドライト
MCLK
MNALE
MNCLE
MNWEX
MADATA[15:0]
86
CONFIDENTIAL
ライト
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ 外部 RDY 入力タイミング
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
MCLK↑
MRDY 入力
セットアップ時間
記号
端子名
tRDYI
MCLK
MRDY
条件
規格値
最小
VCC≧4.5 V
19
VCC < 4.5 V
37
最大
単位 備考
-
ns
RDY 入力時
···
MCLK
Over 2cycle
Original
MOEX
MWEX
tRDYI
MRDY
RDY 解除時
MCLK
··· ···
2 cycle
Extended
MOEX
MWEX
tRDYI
MRDY
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
0.5×VCC
87
D a t a S h e e t
(8) ベースタイマ入力タイミング
・ タイマ入力タイミング
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
入力パルス幅
記号
端子名
条件
tTIWH
tTIWL
TIOAn/TIOBn
(ECK, TIN として
使用するとき)
-
tTIWH
規格値
最小
最大
2tCYCP
-
単位
備考
ns
tTIWL
ECK
TIN
VIHS
VIHS
VILS
VILS
・ トリガ入力タイミング
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
条件
入力パルス幅
tTRGH
tTRGL
TIOAn/TIOBn
(TGIN として
使用するとき)
-
tTRGH
TGIN
VIHS
規格値
最小
最大
2tCYCP
-
単位
備考
ns
tTRGL
VIHS
VILS
VILS
(注意事項) tCYCP は、APB バスクロックのサイクル時間です。
ベースタイマが接続されている APB バス番号については「■ブロックダイヤグラム」を
参照してください。
88
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
(9) CSIO/UART タイミング
・ CSIO (SPI = 0, SCINV = 0)
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号 端子名
シリアルクロック
サイクルタイム
tSCYC
SCK↓→SOT 遅延時間
tSLOVI
SIN→SCK↑
セットアップ時間
tIVSHI
SCK↑→SIN ホールド時間
tSHIXI
シリアルクロック
"L"パルス幅
シリアルクロック
"H"パルス幅
SCKx
SOTx
SCKx
SINx
SCKx
SINx
SCKx
tSHSL
SCKx
tSLOVE
SIN→SCK↑
セットアップ時間
tIVSHE
SCK↑→SIN ホールド時間
tSHIXE
SCK 立下り時間
SCK 立上り時間
SCKx
tSLSH
SCK↓→SOT 遅延時間
tF
tR
条件
SCKx
SOTx
SCKx
SINx
SCKx
SINx
SCKx
SCKx
マスタ
モード
VCC < 4.5V
最小
最大
VCC≧4.5V
単位
最小
最大
4tCYCP
-
4tCYCP
-
ns
-30
+30
- 20
+ 20
ns
50
-
30
-
ns
0
-
0
-
ns
-
ns
-
ns
2tCYCP 10
tCYCP +
10
スレーブ
モード
-
2tCYCP 10
tCYCP +
10
-
50
-
30
ns
10
-
10
-
ns
20
-
20
-
ns
-
5
5
-
5
5
ns
ns
(注意事項) ・CLK 同期モード時の交流規格です。
・tCYCP は、APB バスクロックのサイクル時間です。
マルチファンクションシリアルが接続されている APB バス番号については「ブロッ
クダイヤグラム」を参照してください。
・本規格は同リロケート・ポート番号のみの保証です。
例えば SCKx_0, SOTx_1 の組み合わせは保証外です。
・外部負荷容量 CL = 30 pF 時
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
89
D a t a S h e e t
tSCYC
VOH
SCK
VOL
VOL
tSLOVI
VOH
VOL
SOT
tIVSHI
VIH
VIL
SIN
tSHIXI
VIH
VIL
マスタモード
tSLSH
SCK
tSHSL
VIH
VIH
tF
VIL
VIL
VIH
tR
tSLOVE
SOT
SIN
VOH
VOL
tIVSHE
VIH
VIL
tSHIXE
VIH
VIL
スレーブモード
90
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ CSIO (SPI = 0, SCINV = 1)
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号 端子名
シリアルクロック
サイクルタイム
tSCYC
SCK↑→SOT 遅延時間
tSHOVI
SIN→SCK↓
セットアップ時間
tIVSLI
SCK↓→SIN ホールド時間
tSLIXI
シリアルクロック
"L"パルス幅
シリアルクロック
"H"パルス幅
SCKx
SOTx
SCKx
SINx
SCKx
SINx
SCKx
tSHSL
SCKx
tSHOVE
SIN→SCK↓
セットアップ時間
tIVSLE
SCK↓→SIN ホールド時間
tSLIXE
SCK 立下り時間
SCK 立上り時間
SCKx
tSLSH
SCK↑→SOT 遅延時間
tF
tR
条件
SCKx
SOTx
SCKx
SINx
SCKx
SINx
SCKx
SCKx
マスタ
モード
VCC < 4.5 V
最小 最大
VCC≧4.5 V
単位
最小 最大
4tCYCP
-
4tCYCP
-
ns
-30
+ 30
- 20
+ 20
ns
50
-
30
-
ns
0
-
0
-
ns
-
ns
-
ns
2tCYCP 10
tCYCP +
10
スレーブ
モード
-
2tCYCP 10
tCYCP +
10
-
50
-
30
ns
10
-
10
-
ns
20
-
20
-
ns
-
5
5
-
5
5
ns
ns
(注意事項) ・CLK 同期モード時の交流規格です。
・tCYCP は、APB バスクロックのサイクル時間です。
マルチファンクションシリアルが接続されている APB バス番号については「ブロッ
クダイヤグラム」を参照してください。
・本規格は同リロケート・ポート番号のみの保証です。
例えば SCKx_0, SOTx_1 の組み合わせは保証外です。
・外部負荷容量 CL = 30 pF 時
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
91
D a t a S h e e t
tSCYC
SCK
VOH
VOH
VOL
tSHOVI
VOH
VOL
SOT
tIVSLI
VIH
VIL
SIN
tSLIXI
VIH
VIL
マスタモード
tSHSL
SCK
VIH
VIH
VIL
tR
SOT
tSLSH
tF
tSHOVE
VOH
VOL
tIVSLE
SIN
VIL
VIL
VIH
VIL
tSLIXE
VIH
VIL
スレーブモード
92
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ CSIO (SPI = 1, SCINV = 0)
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号 端子名
シリアルクロック
サイクルタイム
tSCYC
SCK↑→SOT 遅延時間
tSHOVI
SIN→SCK↓
セットアップ時間
tIVSLI
SCK↓→SIN ホールド時間
tSLIXI
SOT→SCK↓遅延時間
tSOVLI
シリアルクロック
"L"パルス幅
シリアルクロック
"H"パルス幅
SCKx
SOTx
SCKx
SINx
SCKx
SINx
SCKx
SOTx
SCKx
tSHSL
SCKx
tSHOVE
SIN→SCK↓
セットアップ時間
tIVSLE
SCK↓→SIN ホールド時間
tSLIXE
SCK 立下り時間
SCK 立上り時間
SCKx
tSLSH
SCK↑→SOT 遅延時間
tF
tR
条件
SCKx
SOTx
SCKx
SINx
SCKx
SINx
SCKx
SCKx
マスタ
モード
VCC < 4.5 V
最小
最大
VCC≧4.5 V
単位
最小
最大
4tCYCP
-
4tCYCP
-
ns
-30
+ 30
- 20
+ 20
ns
50
-
30
-
ns
0
-
0
-
ns
-
ns
-
ns
-
ns
2tCYCP 30
2tCYCP 10
tCYCP +
10
スレーブ
モード
-
2tCYCP 30
2tCYCP 10
tCYCP +
10
-
50
-
30
ns
10
-
10
-
ns
20
-
20
-
ns
-
5
5
-
5
5
ns
ns
(注意事項) ・CLK 同期モード時の交流規格です。
・tCYCP は、APB バスクロックのサイクル時間です。
マルチファンクションシリアルが接続されている APB バス番号については「ブロッ
クダイヤグラム」を参照してください。
・本規格は同リロケート・ポート番号のみの保証です。
例えば SCKx_0, SOTx_1 の組み合わせは保証外です。
・外部負荷容量 CL = 30 pF 時
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
93
D a t a S h e e t
tSCYC
VOH
SCK
VOL
tSOVLI
SOT
VOH
VOL
VOH
VOL
tIVSLI
tSLIXI
VIH
VIL
SIN
VOL
tSHOVI
VIH
VIL
マスタモード
tSLSH
VIH
SCK
SOT
VIL
tF
*
VOH
VOL
tIVSLE
SIN
VIL
tSHSL
tR
VIH
VIH
tSHOVE
VOH
VOL
tSLIXE
VIH
VIL
VIH
VIL
スレーブモード
*: TDR レジスタにライトすると変化
94
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ CSIO (SPI = 1, SCINV = 1)
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号 端子名
シリアルクロック
サイクルタイム
tSCYC
SCK↓→SOT 遅延時間
tSLOVI
SIN→SCK↑
セットアップ時間
tIVSHI
SCK↑→SIN ホールド時間
tSHIXI
SOT→SCK↑遅延時間
tSOVHI
シリアルクロック
"L"パルス幅
シリアルクロック
"H"パルス幅
SCKx
SOTx
SCKx
SINx
SCKx
SINx
SCKx
SOTx
SCKx
tSHSL
SCKx
tSLOVE
SIN→SCK↑
セットアップ時間
tIVSHE
SCK↑→SIN ホールド時間
tSHIXE
SCK 立下り時間
SCK 立上り時間
SCKx
tSLSH
SCK↓→SOT 遅延時間
tF
tR
条件
SCKx
SOTx
SCKx
SINx
SCKx
SINx
SCKx
SCKx
マスタ
モード
VCC < 4.5 V
最小
最大
VCC≧4.5 V
単位
最小 最大
4tCYCP
-
4tCYCP
-
ns
- 30
+ 30
- 20
+ 20
ns
50
-
30
-
ns
0
-
0
-
ns
-
ns
-
ns
-
ns
2tCYCP 30
2tCYCP 10
tCYCP +
10
スレーブ
モード
-
2tCYCP 30
2tCYCP 10
tCYCP +
10
-
50
-
30
ns
10
-
10
-
ns
20
-
20
-
ns
-
5
5
-
5
5
ns
ns
(注意事項) ・CLK 同期モード時の交流規格です。
・tCYCP は、APB バスクロックのサイクル時間です。
マルチファンクションシリアルが接続されている APB バス番号については「ブロッ
クダイヤグラム」を参照してください。
・本規格は同リロケート・ポート番号のみの保証です。
例えば SCKx_0, SOTx_1 の組み合わせは保証外です。
・外部負荷容量 CL = 30 pF 時
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
95
D a t a S h e e t
tSCYC
VOH
SCK
tSOVHI
tSLOVI
VOH
VOL
SOT
VOH
VOL
tSHIXI
tIVSHI
VIH
VIL
SIN
VOH
VOL
VIH
VIL
マスタモード
tR
SCK
VIL
tF
tSHSL
VIH
VIH
tSLSH
VIL
VIL
tSLOVE
VOH
VOL
SOT
VOH
VOL
tIVSHE
tSHIXE
VIH
VIL
SIN
VIH
VIL
スレーブモード
・ UART 外部クロック入力(EXT = 1)
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
シリアルクロック"L"パルス幅
シリアルクロック"H"パルス幅
SCK 立下り時間
SCK 立上り時間
tSLSH
tSHSL
tF
tR
tR
SCK
96
CONFIDENTIAL
VIL
条件
最小
最大
単位
CL = 30 pF
tCYCP + 10
tCYCP + 10
-
5
5
ns
ns
ns
ns
tF
tSHSL
VIH
VIH
VIL
備考
tSLSH
VIL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
(10) 外部入力タイミング
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
端子名
条件
規格値
単位
最小
最大
備考
A/D コンバータ
トリガ入力
フリーランタイマ
FRCKx
2tCYCP*1
ns
入力クロック
tINH
入力パルス幅
インプット
tINL
ICxx
キャプチャ
1
DTTIxX
2tCYCP*
ns 波形ジェネレータ
*2
2tCYCP + 100*1 ns 外部割込み
INTxx,
NMIX
*3
500
ns NMI
*1: tCYCP は APB バスクロックのサイクル時間です。 A/D コンバータ, 多機能タイマ, 外部割込みが接
続されている APB バス番号については「■ブロックダイヤグラム」を参照してください。
*2: ランモード, スリープモード時
*3: タイマモード, ストップモード時
ADTG
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
97
D a t a S h e e t
(11) クアッドカウンタ タイミング
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号
規格値
条件
最小値
最大値
単位
AIN 端子"H"幅
tAHL
AIN 端子"L"幅
tALL
BIN 端子"H"幅
tBHL
BIN 端子"L"幅
tBLL
AIN"H"レベルから
PC_Mode2 または
tAUBU
BIN 立上り時間
PC_Mode3
BIN"H"レベルから
PC_Mode2 または
tBUAD
AIN 立下り時間
PC_Mode3
AIN"L"レベルから
PC_Mode2 または
tADBD
BIN 立下り時間
PC_Mode3
BIN"L"レベルから
PC_Mode2 または
tBDAU
AIN 立上り時間
PC_Mode3
BIN"H"レベルから
PC_Mode2 または
tBUAU
2tCYCP*
ns
AIN 立上り時間
PC_Mode3
AIN"H"レベルから
PC_Mode2 または
tAUBD
BIN 立下り時間
PC_Mode3
BIN"L"レベルから
PC_Mode2 または
tBDAD
AIN 立下り時間
PC_Mode3
AIN"L"レベルから
PC_Mode2 または
tADBU
BIN 立上り時間
PC_Mode3
ZIN 端子"H"幅
tZHL
QCR:CGSC="0"
ZIN 端子"L"幅
tZLL
QCR:CGSC="0"
ZIN レベル確定から
AIN/BIN 立下り立上り時
tZABE
QCR:CGSC="1"
間
AIN/BIN 立下り立上り
tABEZ
QCR:CGSC="1"
時間から ZIN レベル確定
*: tCYCP は APB バスクロックのサイクル時間です。
クアッドカウンタが接続されている APB バス番号については「■ブロックダイヤグラム」を
参照してください。
tALL
tAHL
AIN
tAUBU
tADBD
tBUAD
tBDAU
BIN
tBHL
98
CONFIDENTIAL
tBLL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
tBLL
tBHL
BIN
tBUAU
tBDAD
tAUBD
tADBU
AIN
tAHL
tALL
ZIN
ZIN
AIN/BIN
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
99
D a t a S h e e t
(12) I2C タイミング
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
記号
SCL クロック周波数
(反復)「スタート」条件
ホールド時間
SDA↓→SCL↓
SCL クロック"L"幅
SCL クロック"H"幅
反復「スタート」条件
セットアップ時間
SCL↑→SDA↓
データホールド時間
SCL↓→SDA↓↑
データセットアップ時間
SDA↓↑→SCL↑
「ストップ」条件
セットアップ時間
SCL↑→SDA↑
「ストップ」条件と
「スタート」条件との間の
バスフリー時間
fSCL
0
100
0
400
kHz
tHDSTA
4.0
-
0.6
-
μs
tLOW
tHIGH
4.7
4.0
-
1.3
0.6
-
μs
μs
tSUSTA
4.7
-
0.6
-
μs
0
3.45*2
0
0.9*3
μs
tSUDAT
250
-
100
-
ns
tSUSTO
4.0
-
0.6
-
μs
tBUF
4.7
-
1.3
-
μs
tHDDAT
条件
Standard-mode Fast-mode
単位 備考
最小
最大 最小 最大
項目
CL = 30 pF,
R = (Vp/IOL)*1
8 MHz ≦
2 tCYCP*4
2 tCYCP*4
ns
*5
tCYCP≦40 MHz
40 MHz <
ノイズフィルタ
tSP
3 tCYCP*4
3 tCYCP*4
ns
*5
tCYCP≦60 MHz
60 MHz <
4 tCYCP*4
4 tCYCP*4
ns
*5
tCYCP≦72 MHz
*1: R, CL は、SCL, SDA ラインのプルアップ抵抗、負荷容量です。Vp はプルアップ抵抗の電源電圧,
IOL は VOL 保証電流を示します。
*2: 最大 tHDDAT は少なくともデバイスの SCL 信号の"L"区間(tLOW)を延長していないということを満た
していなければなりません。
*3: Fast-mode I2C バスデバイスを Standard-mode I2C バスシステムに使用できますが、要求される条件
tSUDAT≧250 ns を満足しなければなりません。
*4: tCYCP は、APB バスクロックのサイクル時間です。
I2C が接続されている APB バス番号については「■ブロックダイヤグラム」を参照してください。
Standard-mode 使用時は、APB バスクロックを 2 MHz 以上に設定してください。
Fast-mode 使用時は、APB バスクロックを 8 MHz 以上に設定してください。
*5: ノイズフィルタの段数はレジスタ設定により 2, 3, 4 段に切り換えることができます。
APB2 バスクロック周波数に応じて、ノイズフィルタ段数の変更をしてください。
SDA
SCL
100
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
(13) ETM タイミング
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
規格値
最小
最大
項目
記号
端子名
条件
データホールド
tETMH
TRACECLK
TRACED[3:0]
VCC≧4.5 V
2
9
VCC < 4.5 V
2
15
TRACECLK
周波数
1/
tTRACE
VCC≧4.5 V
-
50
MHz
VCC < 4.5 V
-
32
MHz
VCC≧4.5 V
20
-
ns
VCC < 4.5 V
31.25
-
ns
TRACECLK
TRACECLK
クロック周期
tTRACE
単位
備考
ns
(注意事項) 外部負荷容量 CL= 30 pF 時
HCLK
TRACECLK
TRACED[3:0]
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
101
D a t a S h e e t
(14) JTAG タイミング
(VCC = 2.7V ~ 5.5V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
TMS, TDI
セットアップ時間
TMS, TDI
ホールド時間
記号
端子名
TCK,
TMS, TDI
TCK,
tJTAGH
TMS, TDI
TCK
TDO 遅延時間
tJTAGD
TDO
(注意事項) 外部負荷容量 CL = 30 pF 時
tJTAGS
条件
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
VCC≧4.5 V
VCC < 4.5 V
規格値
最小
最大
単位
15
-
ns
15
-
ns
-
25
45
ns
備考
TCK
TMS/TDI
TDO
102
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
5.
12 ビット A/D コンバータ
・A/D 変換部電気的特性
(VCC = AVCC = 2.7V ~ 5.5V, VSS = AVSS = 0V, TA = - 40°C ~ + 85°C)
項目
分解能
積分直線性誤差
微分直線性誤差
ゼロトランジション
電圧
フルスケール
トランジション電圧
記号 端子名
最小
規格値
標準
最大
単位
-
-
-
± 4.0
± 2.3
12
± 4.5
± 2.5
bit
LSB
LSB
VZT
ANxx
-
± 10
± 15
mV
VFST
ANxx
-
変換時間
-
-
サンプリング時間
tS
-
tCCK
AVRH
= 2.7 V ~ 5.5 V
AVRH ± 10 AVRH ± 15 mV
1.0*1
1.2*1
*2
*2
-
-
μs
-
50
-
2000
ns
tSTT
-
-
-
1.0
μs
アナログ入力容量
CAIN
-
-
-
12.9
pF
アナログ入力抵抗
RAIN
-
-
-
コンペアクロック
周期 *3
動作許可状態遷移
時間
備考
2
3.8
4
ns
kΩ
AVCC≧4.5 V
AVCC < 4.5 V
AVCC≧4.5 V
AVCC < 4.5 V
AVCC≧4.5 V
AVCC < 4.5 V
チャネル間ばらつき
LSB
アナログポート入力
ANxx
5
μA
電流
アナログ入力電圧
ANxx
AVSS
AVRH
V
基準電圧
AVRH
2.7
AVCC
V
*1: 変換時間は サンプリング時間 (tS) + コンペア時間 (tC) の値です。
最小変換時間の条件は、以下の通りです。
AVCC≧4.5 V HCLK=120 MHz サンプリング時間 : 300 ns, コンペア時間:700 ns
AVCC<4.5 V HCLK=120 MHz サンプリング時間 : 500 ns, コンペア時間:700 ns
必ずサンプリング時間(tS), コンペアクロック周期(tCCK)の規格を満足するようにしてください。
サンプリング時間, コンペアクロック周期の設定については、
『FM3 ファミリ ペリフェラルマニュ
アル アナログマクロ編』の『CHAPTER: 12 ビット A/D コンバータ』の章を参照してください。
A/D コンバータのレジスタ設定は APB バスクロックのタイミングで反映されます。
A/D コンバータが接続されている APB バス番号については「■ブロックダイヤグラム」を参照し
てください。
サンプリングおよびコンペアクロックはベースクロック(HCLK)から生成されます。
*2: 外部インピーダンスにより必要なサンプリング時間は変わります。
必ず(式 1)を満たすようにサンプリング時間を設定してください。
*3: コンペア時間(tC) は (式 2)の値です。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
103
D a t a S h e e t
アナログ
信号発生源
REXT
ANxx
アナログ入力端子
コンパレータ
RAIN
CAIN
(式 1) tS ≧ ( RAIN + REXT ) × CAIN × 9
tS:
RAIN:
CAIN:
REXT:
サンプリング時間
A/D の入力抵抗 = 2 kΩ 4.5 V ≦ AVCC ≦ 5.5 V の場合
A/D の入力抵抗 = 3.8 kΩ 2.7 V ≦ AVCC < 4.5 V の場合
A/D の入力容量 = 12.9 pF 2.7 V ≦ AVCC ≦ 5.5 V の場合
外部回路の出力インピーダンス
(式 2) tC=tCCK × 14
tC:
tCCK:
104
CONFIDENTIAL
コンペア時間
コンペアクロック周期
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・12 ビット A/D コンバータの用語の定義
・ 分解能:
A/D コンバータにより識別可能なアナログ変化
・ 積分直線性誤差: ゼロトランジション点(0b000000000000 ←→ 0b000000000001)とフルス
ケールトランジション点(0b111111111110 ←→ 0b111111111111)を結んだ
直線と実際の変換特性との偏差
・ 微分直線性誤差: 出力コードを 1LSB 変化させるのに必要な入力電圧の理想値からの偏差
積分直線性誤差
0xFFF
微分直線性誤差
実際の変換特性
0xFFE
0x(N+1)
実際の変換特性
{1 LSB(N-1) + VZT}
VFST
(実測値)
VNT
0x004
(実測値)
0x003
理想特性
デジタル出力
デジタル出力
0xFFD
0xN
V(N+1)T
0x(N-1)
(実測値)
実際の変換特性
0x002
VNT
理想特性
実際の変換特性
VZT (実測値)
AVSS
AVRH
AVSS
AVRH
アナログ入力
デジタル出力 N の直線性誤差
アナログ入力
=
デジタル出力 N の微分直線性誤差 =
1LSB =
N:
VZT:
VFST:
VNT:
VNT - {1LSB × (N - 1) + VZT}
1LSB
V(N + 1) T - VNT
1LSB
[LSB]
- 1 [LSB]
VFST - VZT
4094
A/D コンバータデジタル出力値
デジタル出力が 0x000 から 0x001 に遷移する電圧
デジタル出力が 0xFFE から 0xFFF に遷移する電圧
デジタル出力が 0x (N - 1)から 0xN に遷移する電圧
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
(実測値)
0x(N-2)
0x001
105
D a t a S h e e t
6.
USB 特性
(VCC = 2.7V ~ 5.5V, USBVCC = 3.0V ~ 3.6V, VSS = 0V, TA = - 40°C ~ + 85°C)
項目
記号 端子名
条件
入力"H"レベル電圧
VIH
-
入力特性 入力"L"レベル電圧
差動入力感度
VIL
-
VDI
-
差動コモンモードレンジ
VCM
出力"H"レベル電圧
VOH
出力"L"レベル電圧
VOL
外部
プルダウン
抵抗= 15 kΩ
外部
プルアップ
UDP0,
UDM0 抵抗= 1.5 kΩ
Full-Speed
Full-Speed
規格値
最小
最大
USBVCC +
0.3
VSS - 0.3
0.8
2.0
単位 備考
V
*1
V
*1
0.2
-
V
*2
0.8
2.5
V
*2
2.8
3.6
V
*3
0.0
0.3
V
*3
クロスオーバ電圧
VCRS
1.3
2.0
V *4
立上り時間
tFR
4
20
ns *5
出力特性
立下り時間
tFF
4
20
ns *5
立上り/立下り時間
tFRFM
Full-Speed
90
111.11
% *5
マッチング
出力インピーダンス
ZDRV
Full-Speed
28
44
Ω *6
立上り時間
tLR
Low-Speed
75
300
ns *7
立下り時間
tLF
Low-Speed
75
300
ns *7
立上り/立下り時間
tLRFM
Low-Speed
80
125
% *7
マッチング
*1: USB I/O の Single-End-Receiver のスイッチング・スレッショルド電圧は VIL(Max)=0.8 V,
VIH(Min)=2.0V(TTL 入力規格)の範囲内に設定されています。また、ノイズ感度を低下させるためヒ
ステリシス特性を持たせています。
最小差動入力感度[V]
*2: USB 差動データ信号の受信には、Differential-Receiver を使用します。
Differential-Receiver は、差動データ入力がローカル・グランド・リファレンス レベルに対し、
0.8 V ~ 2.5 V の範囲内にあるときには、200 mV の差動入力感度があります。
上記電圧範囲は、コモン・モード入力電圧範囲と言われています。
コモン・モード入力電圧 [V]
106
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
*3:ドライバの出力駆動能力は、Low-State(VOL)で 0.3 V 以下(対 3.6V, 1.5kΩ 負荷)、High-State(VOH)で
2.8 V 以上(対グランド, 15kΩ 負荷)です。
*4: USB I/O の外部差動出力信号(D+/D-)のクロス電圧は、1.3V ~ 2.0V の範囲内にあります。
VCRS 規格範囲
*5: Full-Speed 差動データ信号の立上り(Trise)と立下り(Tfall)時間規定です。
出力信号電圧の 10% ~ 90%間の時間で定義されます。
また Full-speed Buffer に関しては、Tr/Tf は、RFI 放射を最小にするために、Tr/Tf 比を±10%以内と
規定されています。
立上り時間
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
立下り時間
107
D a t a S h e e t
*6: USB Full-speed 接続は、90 Ω ± 15%の特性インピーダンス(Differential Mode)で、シールドされたツ
イスト・ペアケーブルを介して行われます。
USB 規格は、USB Driver の出力インピーダンスは 28 Ω ~ 44 Ω の範囲内になければならないことを
規定しており、上記規格を満足し、バランスをとるために、ディスクリート直列抵抗器(Rs)を付加
することを規定しています。
本 USB I/O をご使用の際には、直列抵抗 Rs として 25 Ω ~ 30 Ω (推奨値 27 Ω)を付加しご使用くださ
い。
28Ω ~ 44Ω Equiv. Imped.
28Ω ~ 44Ω Equiv. Imped.
外付け抵抗として実装してください。
Rs 直列抵抗値 25Ω ~ 30Ω
推奨値として 27Ω の直列抵抗を付加してください。
また、
「E24 系列で誤差 5%以内の抵抗」をご使用ください。
*7: Low-Speed 差動データ信号の立上り(Trise)と立下り(Tfall)時間規定です。
出力信号電圧の 10% ~ 90%間の時間で定義されます。
立上り時間
立下り時間
・ 外部負荷条件は、「・Low-Speed Load (Compliance Load)」を参照してください。
108
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・ Low-Speed Load (Upstream Port Load) - Reference 1
CL = 50pF ~ 150pF
CL = 50pF ~ 150pF
・ Low-Speed Load (Downstream Port Load) - Reference 2
CL =200pF ~
600pF
CL =200pF ~
600pF
・ Low-Speed Load (Compliance Load)
CL = 200pF ~ 450pF
CL = 200pF ~ 450pF
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
109
D a t a S h e e t
7.
低電圧検出特性
(1) 低電圧検出リセット
(TA = - 40°C ~ + 85°C)
項目
検出電圧
解除電圧
記号
条件
VDL
VDH
-
最小
規格値
標準
最大
2.25
2.30
2.45
2.50
2.65
2.70
単位
備考
電圧降下時
電圧上昇時
V
V
(2) 低電圧検出割込み
(TA = - 40°C ~ + 85°C)
項目
記号
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
検出電圧
解除電圧
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
VDL
VDH
LVD 安定待ち時間
tLVDW
条件
SVHI = 0000
SVHI = 0001
SVHI = 0010
SVHI = 0011
SVHI = 0100
SVHI = 0111
SVHI = 1000
SVHI = 1001
-
最小
規格値
標準 最大
単位
2.58
2.67
2.76
2.85
2.94
3.04
3.31
3.40
3.40
3.50
3.68
3.77
3.77
3.86
3.86
3.96
2.8
2.9
3.0
3.1
3.2
3.3
3.6
3.7
3.7
3.8
4.0
4.1
4.1
4.2
4.2
4.3
3.02
3.13
3.24
3.34
3.45
3.56
3.88
3.99
3.99
4.10
4.32
4.42
4.42
4.53
4.53
4.64
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
V
-
-
4032×
tCYCP*
μs
備考
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
電圧降下時
電圧上昇時
*: tCYCP は APB2 バスクロックのサイクル時間です。
110
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
8.
メインフラッシュメモリ書込み/消去特性
(1) 書込み/消去時間
(VCC = 2.7V ~ 5.5V, TA = - 40°C ~ + 85°C)
項目
Large Sector
セクタ消去
時間
Small Sector
ハーフワード(16 ビット)
書込み時間
チップ消去時間
規格値
最小 標準 最大
単位
-
0.7
0.3
3.7
1.1
s
内部での消去前書込み時間を含む
-
12
384
μs
システムレベルのオーバヘッド時間は
除く
-
8
38.4
s
内部での消去前書込み時間を含む
備考
*: 標準は出荷直後の代表値、最大は書換え 10 万回までの保証値です。
(2) 書込みサイクルとデータ保持時間
消去/書込みサイクル(cycle)
保持時間(年)
1,000
20 *
10,000
10 *
100,000
5*
*: 平均温度+85°C 時
9.
ワークフラッシュメモリ書込み/消去特性
(1) 書込み/消去時間
(VCC = 2.7V ~ 5.5V, TA = - 40°C ~ + 85°C)
規格値
最小 標準 最大
項目
単位
備考
セクタ消去時間
-
0.3
1.5
s
内部での消去前書込み時間を含む
ハーフワード(16 ビット)
書込み時間
-
20
384
μs
システムレベルのオーバヘッド時間は
除く
チップ消去時間
-
1.2
6
s
内部での消去前書込み時間を含む
*: 標準は出荷直後の代表値、最大は書換え 1 万回までの保証値です。
(2) 書込みサイクルとデータ保持時間
消去/書込みサイクル(cycle)
保持時間(年)
1,000
20 *
10,000
10 *
*: 平均温度+85°C 時
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
111
D a t a S h e e t
10. スタンバイ復帰時間
(1) 復帰要因 : 割込み
内部回路の復帰要因受付からプログラム動作開始までの時間を示します。
・復帰カウント時間
(VCC = 2.7V~5.5V, TA = - 40°C~+ 85°C)
項目
規格値
標準
最大*
tCYCC
記号
スリープモード
高速 CR タイマモード,
メインタイマモード,
PLL タイマモード
単位
ns
40
80
μs
453
737
μs
サブタイマモード
453
737
μs
ストップモード
453
737
μs
tICNT
低速 CR タイマモード
備考
*: 規格値の最大値は内蔵 CR の精度に依存します。
・スタンバイ復帰動作例(外部割込み復帰時*)
External
interrupt
Interrupt factor
accept
Active
tICNT
CPU
Operation
Interrupt factor
clear by CPU
Start
*: 外部割込みは立下りエッジ検出設定時
112
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・スタンバイ復帰動作例(内部リソース割込み復帰時*)
Internal
resource
interrupt
Interrupt factor
accept
Active
tICNT
CPU
Operation
Interrupt factor
clear by CPU
Start
*: 低消費電力モードのとき、内部リソースからの割込みは復帰要因に含まれません。
(注意事項) ・ 復帰要因は低消費電力モードごとに異なります。
各低消費電力モードからの復帰要因は『FM3 ファミリ ペリフェラルマニュアル』の
『CHAPTER 6:低消費電力モード』のスタンバイモード動作説明を参照してください。
・ 割込み復帰時、CPU が復帰する動作モードは低消費電力モード遷移前の状態に依存し
ます。詳細は『FM3 ファミリ ペリフェラルマニュアル』の『CHAPTER 6: 低消費電力
モード』を参照してください。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
113
D a t a S h e e t
(2) 復帰要因 : リセット
リセット解除からプログラム動作開始までの時間を示します。
・復帰カウント時間
(VCC = 2.7V~5.5V, TA = - 40°C~+ 85°C)
項目
記号
標準
規格値
最大*
単位
321
461
μs
321
461
μs
441
701
μs
サブタイマモード
441
701
μs
ストップモード
441
701
μs
スリープモード
高速 CR タイマモード,
メインタイマモード,
PLL タイマモード
低速 CR タイマモード
tRCNT
備考
*: 規格値の最大値は内蔵 CR の精度に依存します。
・スタンバイ復帰動作例(INITX 復帰時)
INITX
Internal reset
Reset active
Release
tRCNT
CPU
Operation
114
CONFIDENTIAL
Start
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
・スタンバイ復帰動作例(内部リソースリセット復帰時*)
Internal
resource
reset
Internal reset
Reset active
Release
tRCNT
CPU
Operation
Start
*: 低消費電力モードのとき、内部リソースからのリセット発行は復帰要因に含まれません。
(注意事項) ・ 復帰要因は低消費電力モードごとに異なります。
各低消費電力モードからの復帰要因は、
『FM3 ファミリ ペリフェラルマニュアル』の
『CHAPTER 6: 低消費電力モード』のスタンバイモード動作説明を参照してください。
・ 割込み復帰時、CPU が復帰する動作モードは低消費電力モード遷移前の状態に依存し
ます。詳細は『FM3 ファミリ ペリフェラルマニュアル』の『CHAPTER 6: 低消費電力
モード』を参照してください。
・ パワーオンリセット/低電圧検出リセット時は、復帰要因には含まれません。パワー
オンリセット/低電圧検出リセット時は、「■電気的特性 4. 交流規格 (6)パワーオンリ
セットタイミング」を参照してください。
・ リセットからの復帰時、CPU は高速 CR ランモードに遷移します。
メインクロックや PLL クロックを使用する場合、追加でメインクロック発振安定待ち時
間や、メイン PLL クロックの安定待ち時間が必要になります。
・内部リソースリセットとは、ウォッチドッグリセット, CSV リセットを指します。
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
115
D a t a S h e e t
 オーダ型格
オンチップ
フラッシュ
メモリ
オンチップ
SRAM
MB9BF312NPQC-JNE2
Main: 128 Kbyte
Work: 32 Kbyte
8 Kbyte
MB9BF314NPQC-JNE2
Main: 256 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9BF315NPQC-JNE2
Main: 384 Kbyte
Work: 32 Kbyte
24 Kbyte
MB9BF316NPQC-JNE2
Main: 512 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9BF312NPMC-JNE2
Main: 128 Kbyte
Work: 32 Kbyte
8 Kbyte
MB9BF314NPMC-JNE2
Main: 256 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9BF315NPMC-JNE2
Main: 384 Kbyte
Work: 32 Kbyte
24 Kbyte
MB9BF316NPMC-JNE2
Main: 512 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9BF312RPMC-JNE2
Main: 128 Kbyte
Work: 32 Kbyte
8 Kbyte
MB9BF314RPMC-JNE2
Main: 256 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9BF315RPMC-JNE2
Main: 384 Kbyte
Work: 32 Kbyte
24 Kbyte
MB9BF316RPMC-JNE2
Main: 512 Kbyte
Work: 32 Kbyte
32 Kbyte
MB9BF312NBGL-GE1
Main: 128 Kbyte
Work: 32 Kbyte
8 Kbyte
MB9BF314NBGL-GE1
Main: 256 Kbyte
Work: 32 Kbyte
16 Kbyte
MB9BF315NBGL-GE1
Main: 384 Kbyte
Work: 32 Kbyte
24 Kbyte
MB9BF316NBGL-GE1
Main: 512 Kbyte
Work: 32 Kbyte
32 Kbyte
型格
116
CONFIDENTIAL
パッケージ
包装
プラスチック・QFP,
100 ピン (0.65 mm ピッチ)
(FPT-100P-M36)
プラスチック・LQFP,
100 ピン (0.5 mm ピッチ)
(FPT-100P-M23)
トレイ
プラスチック・LQFP,
120 ピン (0.5 mm ピッチ)
(FPT-120P-M37)
プラスチック・PFBGA,
112 ピン (0.8 mm ピッチ)
(BGA-112P-M04)
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
 パッケージ・外形寸法図
プラスチック・LQFP, 100 ピン
(FPT-100P-M23)
プラスチック・LQFP, 100ピン
(FPT-100P-M23)
リードピッチ
0.50 mm
パッケージ幅×
パッケージ長さ
14.00 mm × 14.00 mm
リード形状
ガルウィング
リード曲げ方向
正曲げ
封止方法
プラスチックモールド
取付け高さ
1.70 mm Max.
質量
0.65 g
注 1)* 印寸法はレジン残りを含まず。
注 2)端子幅および端子厚さはメッキ厚を含む。
注 3)端子幅はタイバ切断残りを含まず。
16.00±0.20(.630±.008)SQ
* 14.00±0.10(.551±.004)SQ
75
51
76
50
0.08(.003)
Details of "A" part
1.50 +0.20
- 0.10
(.059+.008
-.004)
(Mounting height)
INDEX
100
26
"A"
1
C
0.22±0.05
(.009±.002)
0.08(.003)
2009-2010 FUJITSU SEMICONDUCTOR LIMITED F100034S-c-3-4
February 27, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
0.60±0.15
(.024±.006)
25
0.50(.020)
0°~8°
0.50±0.20
(.020±.008)
M
0.10±0.10
(.004±.004)
(Stand off)
0.25(.010)
0.145±0.055
(.006 ±.002)
単位:mm(inches)
注意:括弧内の値は参考値です。
117
D a t a S h e e t
プラスチック・LQFP, 120ピン
(FPT-120P-M37)
リードピッチ
0.50 mm
パッケージ幅×
パッケージ長さ
16.0 mm × 16.0 mm
リード形状
ガルウィング
封止方法
プラスチックモールド
取付け高さ
1.70 mm Max
質量
0.88 g
コード(参考)
P-LFQFP120-16 × 16-0.50
プラスチック・LQFP, 120ピン
(FPT-120P-M37)
注 1)* 印寸法はレジン残りを含まず。
注 2)端子幅および端子厚さはメッキ厚を含む。
注 3)端子幅はタイバ切断残りを含まず。
18.00 ± 0.20(.709 ± .008) SQ
* 16.00 ± 0.10(.630 ± .004) SQ
90
61
91
Details of "A" part
60
+0.20
+.008
1.50 –0.10 .059 –.004
(Mounting height)
0.25(.010)
0.08(.003)
0˚~8˚
INDEX
0.60 ± 0.15
(.024 ± .006)
"A"
120
LEAD No.
1
30
0.50(.020)
C
0.22 ± 0.05
(.009 ± .002)
0.08(.003)
2010 FUJITSU SEMICONDUCTOR LIMITED F120037Sc(1)-1-1
118
CONFIDENTIAL
0.10 ± 0.05
(.004 ± .002)
(Stand off)
31
+0.05
0.145–0.03
( .006+.002
–.001 )
M
単位:mm(inches)
注意:括弧内の値は参考値です。
MB9B310R-DS706-00027-3v0-J, February 27, 2015
D a t a S h e e t
プラスチック・QFP, 100ピン
リードピッチ
0.65 mm
パッケージ幅×
パッケージ長さ
14.00 mm × 20.00 mm
リード形状
ガルウィング
封止方法
プラスチックモールド
取付け高さ
3.35 mm Max.
コード(参考)
P-QFP100-14 × 20-0.65
(FPT-100P-M36)
プラスチック・QFP,100ピン
(FPT-100P-M36)
注 1)* 印寸法はレジン残りを含まず。
注 2)端子幅および端子厚さはメッキ厚を含む。
注 3)端子幅はタイバ切断残りを含まず。
23.90±0.40(.941±.016)
*20.00±0.20(.787±.008)
80
51
81
50
0.10(.004)
17.90±0.40
(.705±.016)
*14.00±0.20
(.551±.008)
INDEX
Details of "A" part
100
1
30
0.65(.026)
0.32±0.05
(.013±.002)
"A"
C
2011 FUJITSU SEMICONDUCTOR LIMITED HMbF100-36Sc-1-1
February 27, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
0.25(.010)
+0.35
3.00 –0.20
+.014
.118 –.008
(Mounting height)
0~8°
31
0.13(.005)
M
0.17±0.06
(.007±.002)
0.80±0.20
(.031±.008)
0.88±0.15
(.035±.006)
0.25±0.20
(.010±.008)
(Stand off)
単位:mm(inches)
注意:括弧内の値は参考値です。
119
D a t a S h e e t
プラスチック・PFBGA, 112ピン
(BGA-112P-M04)
リードピッチ
0.80 mm
パッケージ幅×
パッケージ長さ
10.00 × 10.00 mm
リード形状
半田ボール
封止方法
プラスチックモールド
ボールサイズ
Ø0.45 mm
取付け高さ
1.45 mm Max.
質量
約 0.22 g
プラスチック・PFBGA, 112ピン
(BGA-112P-M04)
10.00±0.10(.394±.004)
0.20(.008) S B
0.80(.031)
REF
B
11
10
9
8
7
6
5
4
3
2
0.80(.031)
REF
A
10.00±0.10
(.394±.004)
1
L K J H G F
(INDEX AREA)
0.35±0.10
(.014±.004)
(Stand off)
0.20(.008) S A
1.25±0.20
(.049±.008)
(Seated height)
ED C B A
INDEX
112-ø0.45±010
(112-ø0.18±.004)
ø0.08(.003) M
S A B
S
0.10(.004) S
C
2003-2010 FUJITSU SEMICONDUCTOR LIMITED B112004S-c-2-3
120
CONFIDENTIAL
単位:mm(inches)
注意:括弧内の値は参考値です。
MB9B310R-DS706-00027-3v0-J, February 27, 2015
D a t a S h e e t
 主な変更内容
ページ
場所
Revision 1.0
Revision 2.0
6
-
特長
外部割込み入力端子を訂正
電気的特性
5. 12 ビット A/D コンバータ
・A/D 変換部電気的特性
110
オーダ型格
Revision 2.1
Revision 3.0
3
10
28, 29
48-50
48, 49
55
55
56
58
59
60, 61
■特長
・外部バスインターフェース
■特長
・USB インターフェース
■パッケージと品種対応
■端子機能一覧
・端子番号別
■入出力回路形式
■入出力回路形式
■デバイス使用上の注意
■デバイス使用上の注意
・水晶発振回路について
■デバイス使用上の注意
・C 端子について
■ブロックダイヤグラム
■メモリマップ
・メモリマップ(1)
■メモリマップ
・メモリマップ(2)
■電気的特性
1. 絶対最大定格
69
■電気的特性
2. 推奨動作条件
74
75
76
77
79-81
■電気的特性
3. 直流規格
(1) 電流規格
■電気的特性
4. 交流規格
(1) メインクロック入力規格
■電気的特性
4. 交流規格
(3) 内蔵 CR 発振規格
■電気的特性
4. 交流規格
(4-1) メイン PLL・USB 用 PLL の使用
条件
(4-2) メイン PLL の使用条件
■電気的特性
4. 交流規格
(6) パワーオンリセットタイミング
■電気的特性
4. 交流規格
(7) 外バスタイミング
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
コンペアクロック周期の規格値を訂正
最大: 10000 → 2000
型格を訂正
-
67, 68
70, 71
Initial release
・外部割込み制御ユニット
101
2
変更箇所
社名変更および記述フォーマットの変換
最大アクセスサイズ 256M バイトを追記
USB 用 PLL 搭載を追記
ES 品の記載を削除
P63~P68 の入出力回路形式を E→G に修正
回路形式 E と F と G と I に I2C 端子使用時の動作を追記
+B 入力可能な回路形式に追記
"・電源電圧の安定化について"を追記
以下の文を追記
実装基板にて、使用する水晶振動子の発振評価を実施してください。
文を変更
図を修正
"Extarnal Device Area"の領域を修正
フラッシュメモリのセクタ構成の概略と、詳細はフラッシュプログラミ
ングマニュアルを参照するよう追記
・最大クランプ電流を追加。
・P80, P81 の出力電流を追加。
・+B 入力について追加。
・アナログ基準電圧の最小値を AVSS→2.7V に修正
・平滑コンデンサ容量を追記
・電源電圧が最小値未満について追記
・表の形式を変更
・メインタイマモード電流を追加
・フラッシュメモリ電流を追加
・A/D コンバータ電流を移動
・低電圧検出回路(LVD)電源電流の単位を修正
内部動作クロック周波数にマスタクロックを追加
内蔵高速 CR の周波数安定時間を追加
・メイン PLL クロック周波数を追加
・USB クロック周波数を追加
・メイン PLL 接続図と USB 用 PLL 接続図を追加
・パワーオンリセット解除までの時間を追加
・タイミング図を変更
データ出力時間を修正
121
D a t a S h e e t
ページ
場所
89-96
■電気的特性
4. 交流規格
(7) CSIO/UART タイミング
103
■電気的特性
5. 12 ビット A/D コンバータ
106
110
112-115
116
117-120
122
CONFIDENTIAL
■電気的特性
6. USB 特性
■電気的特性
7. 低電圧検出特性
(2) 低電圧検出割込み
■電気的特性
9. スタンバイ復帰時間
■オーダ型格
■パッケージ・外形寸法図
変更箇所
・UART タイミング→CSIO/UART タイミングに修正
・内部シフトクロック動作→マスタモードに変更
・外部シフトクロック動作→スレーブモードに変更
・積分/微分直線性誤差、ゼロ/フルスケールトランジション電圧の標準
値を追加
・AVcc<4.5V 時の変換時間を追加
・動作許可状態遷移期間を最小値から最大値に修正
・基準電圧の最小値を AVSS→2.7V に修正
出力 Low レベル電圧の条件を修正
LVD 安定待ち時間を修正
スタンバイ復帰時間を追加
型格の表記を変更
FPT-100P-M20 と FPT-120P-M21 を削除
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
123
D a t a S h e e t
124
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
D a t a S h e e t
March 11, 2015, MB9B310R-DS706-00027-3v0-J
CONFIDENTIAL
125
D a t a S h e e t
免責事項
本資料に記載された製品は、通常の産業用, 一般事務用, パーソナル用, 家庭用などの一般的用途 (ただし、用
途の限定はありません) に使用されることを意図して設計・製造されています。(1) 極めて高度な安全性が要求
され、仮に当該安全性が確保されない場合、社会的に重大な影響を与えかつ直接生命・身体に対する重大な危
険性を伴う用途 (原子力施設における核反応制御, 航空機自動飛行制御, 航空交通管制, 大量輸送システムにお
ける運行制御, 生命維持のための医療機器, 兵器システムにおけるミサイル発射制御等をいう) 、ならびに(2)
極めて高い信頼性が要求される用途 (海底中継器, 宇宙衛星等をいう) に使用されるよう設計・製造されたもの
ではありません。上記の製品の使用法によって惹起されたいかなる請求または損害についても、Spansion は、
お客様または第三者、あるいはその両方に対して責任を一切負いません。半導体デバイスはある確率で故障が
発生します。当社半導体デバイスが故障しても、結果的に人身事故, 火災事故, 社会的な損害を生じさせないよ
う、お客様において、装置の冗長設計, 延焼対策設計, 過電流防止対策設計, 誤動作防止設計などの安全設計を
お願いします。本資料に記載された製品が、外国為替及び外国貿易法、米国輸出管理関連法規などの規制に基
づき規制されている製品または技術に該当する場合には、本製品の輸出に際して、同法に基づく許可が必要と
なります。
商標および注記
このドキュメントは、断りなく変更される場合があります。本資料には Spansion が開発中の Spansion 製品に関
する情報が記載されている場合があります。Spansion は、それらの製品に対し、予告なしに仕様を変更したり、
開発を中止したりする権利を有します。このドキュメントに含まれる情報は、現状のまま、保証なしに提供さ
れるものであり、その正確性, 完全性, 実施可能性および特定の目的に対する適合性やその市場性および他者の
権利を侵害しない事を保証するものでなく、また、明示, 黙示または法定されているあらゆる保証をするもの
でもありません。Spansion は、このドキュメントに含まれる情報を使用することにより発生したいかなる損害
に対しても責任を一切負いません。
Copyright © 2012-2015 Spansion All rights reserved.
商標:Spansion®, Spansion ロゴ (図形マーク), MirrorBit®, MirrorBit® Eclipse™ , ORNAND™ , Easy DesignSim™ ,
Traveo™ 及びこれらの組合せは、米国・日本ほか諸外国における Spansion LLC の商標です。第三者の社名・製
品名等の記載はここでは情報提供を目的として表記したものであり、各権利者の商標もしくは登録商標となっ
ている場合があります。
126
CONFIDENTIAL
MB9B310R-DS706-00027-3v0-J, March 11, 2015
Similar pages