438 KB

本ドキュメントはCypress (サイプレス) 製品に関する情報が記載されております。
MB9A120L シリーズ
32 ビット マイクロコントローラ
FM3 ファミリ
Fact Sheet
MB9A120L シリーズは、低消費電力と低コストを求める組込み制御用途向けに設計された、高集積 32 ビットマイ
クロコントローラです。CPU に ARM Cortex-M3 プロセッサを搭載し、フラッシュメモリおよび SRAM のオン
チップメモリとともに、周辺機能として、各種タイマ、A/D コンバータ、各種通信インタフェースなどにより構
成されます。
1.

−



−
−
−
−
−
−





−
−



−

−
−



−



特長
32 ビット ARM Cortex-M3 コア
プロセッサ版数:r2p1
クロック:最大動作周波数:40MHz
ベースタイマ:8 チャネル(最大)
多機能タイマ:1 ユニット(最大)
次のブロックから選択
16 ビットフリーランタイマ×3 チャネル
インプットキャプチャ×3 チャネル
アウトプットコンペア×6 チャネル
A/D 起動コンペア×1 チャネル
波形ジェネレータ×3 チャネル
16 ビット PPG タイマ(IGBT モード)×3 チャネル
デュアルタイマ:1 ユニット
ウォッチドッグタイマ:1 チャネル(SW)+1 チャネル(HW)
マルチファンクションシリアル:4 チャネル(最大)
UART/CSIO/LIN/I2C より選択
リアルタイムクロック:1 ユニット
外部割込み
MB9AF121K:最大 14 本+ノンマスカブル 1 本
MB9AF121L:最大 19 本+ノンマスカブル 1 本
12 ビット A/D コンバータ:8 チャネル(1 ユニット)
10 ビット D/A コンバータ:1 チャネル(最大)
低消費電力モード
スリープモード/タイマモード/RTC モード
/ストップモードに対応
汎用 I/O ポート:
MB9AF121K:最大 36 本
MB9AF121L:最大 51 本
ユニーク ID
内蔵 CR
デバッグ
シリアル・ワイヤ JTAG デバッグ・ポート (SWJ-DP)
低電圧検出機能
クロック監視機能
電源電圧:2.7V~5.5V
2.
品種構成
品名
項目
フラッシュ容量
(バイト)
MB9AF121K/L
64K
RAM 容量
(バイト)
3.
オーダ型格
パッケージ
型格
MB9AF121KWQN
MB9AF121KPMC
MB9AF121KPMC1
MB9AF121LPMC1
MB9AF121LPMC
MB9AF121LWQN
4.
4K
プラスチック・QFN(0.5mm ピッチ),48 ピン
(LCC-48P-M74)
プラスチック・LQFP(0.5mm ピッチ),48 ピン
(FPT-48P-M49)
プラスチック・LQFP(0.65mm ピッチ),52 ピン
(FPT-52P-M02)
プラスチック・LQFP(0.5mm ピッチ),64 ピン
(FPT-64P-M38)
プラスチック・LQFP(0.65mm ピッチ),64 ピン
(FPT-64P-M39)
プラスチック・QFN(0.5mm ピッチ),64 ピン
(LCC-64P-M25)
パッケージ参考例
プラスチック・LQFP、64 ピン
(FPT-64P-M38)
Publication Number MB9A120L_NP706-00038
Revision 1.0
Issue Date February 28, 2014
Copyright © 2013-2014 Spansion Inc. All rights reserved.
商標:Spansion®, Spansion ロゴ (図形マーク), MirrorBit®, MirrorBit® Eclipse™, ORNAND™ 及びこれらの組合せは、米国・日本ほか諸外国にお
ける Spansion LLC の商標です。第三者の社名・製品名等の記載はここでは情報提供を目的として表記したものであり、各権利者の商標もしく
は登録商標となっている場合があります。
F a c t S h e e t
5.
ブロック図
MB9AF121K/L
TRSTX,TCK,
TDI,TMS
TDO
SWJ-DP
ROM Table
NVIC
I
Multi-layer AHB (Max 40MHz)
Cortex-M3 Core
@40MHz (Max)
D
Sys
AHB-APB Bridge :
APB0(Max 40MHz)
Dual-Timer
WatchDog Timer
( Software)
INITX
Clock Reset
Generator
WatchDog Timer
( Hardware )
SRAM1
4 Kbytes
Flash I/F
Security
On- Chip Flash
64 Kbytes
CSV
CLK
X0
X1
X0A
X1A
CROUT
AVCC,
AVSS,
AVRH,
AVRL
ANxx
Main
Osc
Sub
Osc
Source clock
PLL
CR
4 MHz
CR
100kHz
12- bit A /D Converter
Unit 0
ADTG_x
T IOBx
Base Timer
16 -bit 8ch./
32 -bit 4ch.
IRQ - Monitor
A /D Activation
Compare 1ch.
IC0x
16 - bit Input Capture
3ch.
FRCKx
16- bit Free-run Timer
3ch.
16 - bit Output
Compare 6ch.
DTTI0X
RTO0x
IGTRG_x
AHB-APB Bridge : APB2 (Max 40MHz)
TIOAx
LVD Ctrl
AHB-APB Bridge : APB1 (Max 40MHz)
DAx
Power-On
Reset
10-bit D/A Converter
1 units
Waveform Generator
3ch.
16- bit PPG
3ch.
LVD
Regulator
RTCCO_x,
SUBOUT_ x
Real -Time Colck
External Interrupt
Controller
19 pin + NMI
INTx
NMIX
MODE-Ctrl
GPIO
C
PIN- Function-Ctrl
MD0,
MD1
P0x,
P1x,
・
・
・
Pxx
Multi - function Serial I /F
4ch.
( without FIFO ch.0/1/3/5)
SCKx
SINx
SOTx
Multi -function Timer
ARM is the registered trademark of ARM Limited in the EU and other countries.
Cortex is the trademark of ARM Limited in the EU and other countries.
2
MB9A120L_NP706-00038-1v0-J, February 28, 2014