AK4425AET

[AKD4425A-SA]
AKD4425A-SA
AK4425A 評価用ボード Rev.0
概
要
AKD4425A-SAは、ディジタルオーディオ機器用にコストパフォーマンスを求めた2Vrms出力の24ビッ
トDAC、AK4425Aの評価用ボードです。当社A/Dコンバータの評価用ボードとのインタフェース及び光
コネクタを介したディジタルオーディオ機器とのインタフェースを装備しており、手軽に評価可能で
す。
„ オーダリングガイド
AKD4425A-SA
---
AK4425A評価用ボード
機
能
• 2種類の入力データインタフェースを装備
- 当社A/Dコンバータ評価用ボードと10ピンヘッダーを介してダイレクトに
インタフェース可能
- DIRにAK4118を実装、光入力/BNC入力が可能
• DAC出力用BNCコネクタ
VDD GND AVDD
5V
+15V
Regulator
LOUT
3.3V
Opt In
BNC In
AK4118
(DIR)
AK4425A
ROUT
DSP
CTRL
10pin Header
Figure 1. AKD4425A-SAブロック図
< KM100600>
2009/09
-1-
[AKD4425A-SA]
„ 操作手順
1) 電源の配線
名称
色
電圧
+15V
赤
+7V ~ +20V
内訳
レギュレータ:
AK4425A の VDD と AVDD 、
AK4118、74LVC541、ロジック
回路の電源
VDD
赤
+4.5V ~ +5.5V
AK4425AのVDD
AVDD
赤
+4.5V ~ +5.5V
AK4425AのAVDD
GND
黒
0V
備考
必ず接続してください。
ボード出荷設定では接続してく
ださい。
但し、AK4425AのVDDをレギュレ
ータから供給することができま
す。
その場合はR58をshortして、VDD
コネクタをOpenにします。
ボード出荷設定では接続してく
ださい。
但し、AK4425AのAVDDをレギュ
レータから供給することができ
ます。
その場合はR59をshortして、
AVDDコネクタをOpenにします。
グランド
必ず接続してください。
Default
+15V
+5V
+5V
GND
Table 1. 電源の配線
配線は電源の根本から分けて下さい。
2) 評価モード、DIPスイッチの設定(以下参照)
3) 電源投入
電源投入後、必ず一度リセットを行って下さい。
リセットの方法は、AK4118を使用する場合は、トグルスイッチ(SW2)を一度“L”側に倒した後、
再びトグルスイッチ(SW2)を“H”側に戻してパワーダウンを解除して下さい。
„ 評価モード
1.
DIRを用いた評価(COAX)(default)
BNCコネクタ(J3)で受信したデータからDIRによりMCLK,BICK,LRCK,SDATAを生成します。CDテスト
ディスク等を用いての評価が可能です。PORT1(DSP)には何も接続しないで下さい。
設定:
R41 = short (0Ω); R42 = open;
*音質評価時はCOAXを推奨します。
2.
DIRを用いた評価(OPTICAL)
光入力コネクタ(PORT2)で受信したデータからDIRによりMCLK,BICK,LRCK,SDATAを生成します。CD
テストディスク等を用いての評価が可能です。
設定:
R41 = open; R42 = short (0Ω);
3.
マスタクロックを含む全インタフェース信号を外部から供給(PORT1)
設定:
R43, R44, R45, R46 = open
R47, R48, R49, R50 = short (0Ω);
< KM100600>
2009/09
-2-
[AKD4425A-SA]
„ DIPスイッチの設定
[S1]: AK4118の設定
No.
Pin
1
2
3
4
DIF1
DIF0
OCKS1
OCKS0
L
H
AK4118のAudio Data Formatを設定します。
Table3を参照してください。
AK4118のMCLK Frequencyを設定します。
Table4を参照してください。
Table 2. S1の設定
Default
L
L
H
L
・AK4118のAudio Data Format設定 (ON=“H”, OFF=“L”)
Mode
4
5
DIF2
DIF1
DIF0
SDTO
L
L
24bit, Left justified
“H”固定
L
H
24bit, I2S
Table 3. Audio Data Format of AK4118
(Default)
・AK4118のMCLK出力設定 (ON=“H”, OFF=“L”)
OCKS1
L
H
H
OCKS0
MCKO1
L
256fs
L
512fs
H
128fs
Table 4. MCLK Frequency of AK4118
fs (max)
96kHz
48kHz
192kHz
(Default)
„ トグルスイッチの動作
上方が“H”、下方が“L”です。
[SW2] (AK4118-PDN): AK4118のパワーダウン。動作中は“H”側に倒します。
電源投入後、必ず一度“L”を入力して下さい。
< KM100600>
-3-
2009/09
[AKD4425A-SA]
„ シリアルコントロール
AK4425AはPC (IBM-AT互換機) からプリンタポート (パラレルポート) を通してコントロール可能
です。
PCのプリンタポート (パラレルポート) とAKD4425A-SAのPORT3 (CTRL) とを同梱の10線フラットケ
ーブルで接続します。このとき、10ピンコネクターと10ピンヘッダーの向きに注意します。
PORT3
CTRL
10 wire
flat Cable
10
9
CSN
CCLK/SCL
AKD4425A-SA
CDTI/SDA
CDTO/SDA(ACK)
Connect
PC
Red
2 ▲
10pin Header
10pin Connector
Figure 2. 10線フラットケーブルの接続
„ アナログ出力回路
AK4425Aのアナログ出力はJ1, J2から出力されます。
C24
(short)
R16
470
R17
(short)
1
+
AOUTL
J1
BNC-R-PC
R18
(open)
C28
(short)
C27
2.2n
R20
470
R21
(short)
R22
(open)
C29
2.2n
LOUT
J2
BNC-R-PC
1
+
AOUTR
R1
(open)
2
3
4
5
R2
(open)
2
3
4
5
ROUT
Figure 3. LOUT/ROUT出力回路
∗ 当社では回路例の使用によるトラブルについて一切の責任は負いません。
< KM100600>
-4-
2009/09
[AKD4425A-SA]
コントロールソフトマニュアル
„ 評価ボードとコントロールソフトの設定
1. 評価ボードを適宜、設定して下さい。
2. IBM-AT互換機と評価ボードを同梱の10線フラットケーブルで接続して下さい。10ピンヘッダーの向き
に注意して下さい。(Windows 2000/XP上でコントロールソフトを動作させる場合、同梱のドライバをイ
ンストールして下さい。インストール方法については“AKMデバイスコントロールソフトウェア ドラ
イバーインストールマニュアル”を見て下さい。Windows95/98/ME上で動作させる場合はドライバのイ
ンストールは不要です。尚、Windows NT上ではコントロールソフトは動作しません。)
3. 後は下記を参照して評価して下さい。
■ 操作画面
1. 上記に従って、コントロールプログラムを立ち上げて下さい。
後は適宜、ダイアログを立ち上げ、データを入力して評価して下さい。
Figure 4. Window of [ FUNCTION]
< KM100600>
-5-
2009/09
[AKD4425A-SA]
„ 操作説明
コントロールソフトでは、レジスタマップ操作、テストツールの操作を行えます。
これらは、上部のタブで切り替えます。
頻繁に使用するレジスタ初期設定ボタン等は、切り替え画面の外側に配置されています。
各ボタンから呼び出されるダイアログの詳細は「各ダイアログ機能の説明」を参照してください。
1.
2.
3.
4.
5.
6.
[Port Reset]
[Write Default]
[All Write]
[Save]
[Load]
[Data R/W]
:
:
:
:
:
:
USB I/Fボード(AKDUSBIF-A)接続時に使用します。
レジスタを初期設定にします。
現在表示されているレジスタ値を全て書き込みます。
現在のレジスタ設定値をファイルに保存します。
ファイルに保存してあるデータの書き込みを実行します。
[Data R/W] ダイアログを立ち上げます。
„ 各タブ機能の説明
[Data R/W] : [Data R/W] ダイアログ
メイン画面で[Data R/W]ボタンを押すと下記のようなダイアログが開きます。
キーボード操作により指定アドレスに対してデータ書き込みを実施します。
Figure 5. Window of [ Data R/W ]
[ Address ] ボックス : エディットボックス内にデータを書き込むアドレスを16進数2桁で入力します。
[ Data ] ボックス
: エディットボックス内にデータを16進数2桁で入力します。
[ Mask ] ボックス
: エディットボックス内にマスクデータを16進数2桁で入力します。
[ Data ]入力に対してAND処理を実施したものが書込みデータとなります。
[ Write ] ボタン
: [ Address] ボックスで指定されたアドレスのレジスタに対して
[ Data ] 入力と[ Mask ] 入力より生成したデータを書込みます。
[ Close ] ボタン
: 処理を終了します。
特にデータ書込みを実施しない場合はこちらで画面を閉じることで
キャンセルを行うことが出来ます。
※[ Write ] ボタンの操作後はレジスタマップの表示が更新されます。
< KM100600>
-6-
2009/09
[AKD4425A-SA]
1. [ REG ] タブ :
レジスタマップ
レジスタ書込み、レジスタ読み込みを実施する画面です。
レジスタマップの各ビットは押しボタンとなっています。
マウスにより操作することでレジスタの更新を実施します。
“H”または “1”はボタンDown状態、赤字 (Read Onlyでは濃い赤) 表示、
“L”または “0”はボタンUp状態、青字(Read Onlyではグレー)表示が行われます。
ReadOnly のレジスタに関してはグレーアウト状態となりマウスによる操作は不可となります。
表示は “H”または “1”は赤字=濃い赤、“L”または“0”は青字=グレーで表示されます。
データシートで定義されていない部分は“---”で表示されます。
Figure 6. Window of [ REG]
< KM100600>
-7-
2009/09
[AKD4425A-SA]
[Write] :データ書き込みダイアログ
レジスタマップの各レジスタに対応した[Write]ボタンをクリックし、ダイアログを立ち上げます。
チェックボックスをチェック(9点がチェックした印です)すると、データは“H”または“1”になり、
チェックしなければデータは“L”または“0”になります。
各レジスタに対応したダイアログがあります。
入力した値をレジスタに書き込む場合は[OK]ボタンを、書き込まない場合は[Cancel]ボタンを押して下
さい。
Figure 7. Window of [ Register Set ]
< KM100600>
-8-
2009/09
[AKD4425A-SA]
2. [ Tool ] タブ : テストツール
評価テスト用のテストツール画面
各機能ボタンを押下するとテストツールの呼び出しを呼び出します。
※チップ毎にテストツール内容が異なります。
Figure 8. Window of [ Tool]
< KM100600>
-9-
2009/09
[AKD4425A-SA]
[Repeat Test] : テストツール
Repeat Test ダイアログ
テストツール画面で[Repeat Test]ボタンを押すと下記のようなテスト用ダイアログが開きます。
※チップにより機能が異なります。下記に画面の一例を示します。
Figure 9. Window of [ Repeat Test]
< KM100600>
- 10 -
2009/09
[AKD4425A-SA]
[Loop Setting] : テストツール
Loop Setting ダイアログ
テストツール画面で[Loop Setting]ボタンを押すと下記のようなテスト用ダイアログが開きます。
※チップにより機能が異なります。下記に画面の一例を示します。
Figure 10. Window of [ Loop]
< KM100600>
- 11 -
2009/09
[AKD4425A-SA]
Measurement Results
[Measurement condition]
• Measurement unit
• MCLK
• BICK
• fs
• Bit
• Power Supply
• Interface
• Temperature
: Audio Precision System two Cascade (AP2)
: 512fs (fs = 44.1kHz), 256fs (fs = 96kHz), 128fs (fs = 192kHz)
: 64fs
: 44.1kHz, 96kHz, 192kHz
: 24bit
: VDD=AVDD=5V
: DIR
: Room
Table Data
fs=44.1kHz
Parameter
Input signal
S/(N+D)
1kHz, 0dB
DR
S/N
1kHz, -60dB
“0” data
fs=96kHz
Parameter
Input signal
S/(N+D)
1kHz, 0dB
DR
S/N
1kHz, -60dB
“0” data
fs=192kHz
Parameter
Input signal
S/(N+D)
1kHz, 0dB
DR
S/N
1kHz, -60dB
“0” data
< KM100600>
Filter condition
20kHz SPCL,
20kHz Brick-wall LPF
20kHz SPCL, A-weighted
20kHz SPCL, A-weighted
Filter condition
40kHz SPCL,
40kHz Brick-wall LPF
40kHz SPCL, A-weighted
40kHz SPCL, A-weighted
Filter condition
40kHz SPCL,
40kHz Brick-wall LPF
40kHz SPCL, A-weighted
40kHz SPCL, A-weighted
- 12 -
Lch
91.6
Rch
91.1
Unit
dB
106.1
106.5
106.0
106.3
dB
dB
Lch
91.6
Rch
91.1
Unit
dB
106.2
106.4
106.0
106.3
dB
dB
Lch
91.5
Rch
91.0
Unit
dB
106.3
106.4
106.1
106.3
dB
dB
2009/09
[AKD4425A-SA]
Plot Data
(1) fs = 44.1kHz (MCLK=512fs)
0dBFS FFT@fs=44.1kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
2k
5k
10k
20k
Hz
Figure 11. FFT (fin=1kHz, Input Level=0dBFS)
-60dBFS FFT@fs=44.1kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
Hz
Figure 12. FFT (fin=1kHz, Input Level=-60dBFS)
< KM100600>
- 13 -
2009/09
[AKD4425A-SA]
No Signal FFT@fs=44.1kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
Hz
Figure 13. FFT (No Signal)
Out of band Noise@fs=44.1kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
50k
100k
Hz
Figure 14. FFT (Out of band noise)
< KM100600>
- 14 -
2009/09
[AKD4425A-SA]
THD+N vs. Input Level@fs=44.1kHz
[Blue:LOUT, Red:ROUT]
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
-140
-120
-100
-80
-60
-40
-20
+0
dBFS
Figure 15. THD+N vs. Input level (fin=1kHz, 20kHz SPCL)
THD+N vs. Input Frequency@fs=44.1kHz
[Blue:LOUT, Red:ROUT]
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
20
50
100
200
500
1k
2k
5k
10k
20k
Hz
Figure 16. THD+N vs. Input Frequency (Input level=0dBFS, 20kHz SPCL)
< KM100600>
- 15 -
2009/09
[AKD4425A-SA]
Linearity@fs=44.1kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
d
B
r
A
-60
-80
-100
-120
-140
-140
-120
-100
-80
-60
-40
-20
+0
dBFS
Figure 17. Linearity (fin=1kHz)
Frequency Response@fs=44.1kHz
[Blue:LOUT, Red:ROUT]
+1
+0.8
+0.6
+0.4
d
B
r
+0.2
A
-0.2
+0
-0.4
-0.6
-0.8
-1
2k
4k
6k
8k
10k
12k
14k
16k
18k
20k
Hz
Figure 18. Frequency Response (Input level=0dBFS)
< KM100600>
- 16 -
2009/09
[AKD4425A-SA]
Crosstalk@fs=44.1kHz
-80
-85
-90
-95
-100
-105
d
B
-110
-115
-120
-125
-130
-135
-140
2k
4k
6k
8k
10k
12k
14k
16k
18k
20k
Hz
Figure 19. Crosstalk (Input level=0dBFS)
Red: Lch Å Rch, Blue: Rch Å Lch
< KM100600>
- 17 -
2009/09
[AKD4425A-SA]
(2) fs = 96kHz (MCLK=256fs)
0dBFS FFT@fs=96kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
40k
5k
10k
20k
40k
Hz
Figure 20. FFT (fin=1kHz, Input Level=0dBFS)
-60dBFS FFT@fs=96kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
Hz
Figure 21. FFT (fin=1kHz, Input Level=-60dBFS)
< KM100600>
- 18 -
2009/09
[AKD4425A-SA]
No Signal FFT@fs=96kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
40k
Hz
Figure 22. FFT (No Signal)
Out of band Noise@fs=96kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
50k
100k
Hz
Figure 23. FFT (Out of band noise)
< KM100600>
- 19 -
2009/09
[AKD4425A-SA]
THD+N vs. Input Level@fs=96kHz
[Blue:LOUT, Red:ROUT]
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
-140
-120
-100
-80
-60
-40
-20
+0
dBFS
Figure 24. THD+N vs. Input level (fin=1kHz)
THD+N vs. Input Frequency@fs=96kHz
[Blue:LOUT, Red:ROUT]
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
20
50
100
200
500
1k
2k
5k
10k
20k
40k
Hz
Figure 25. THD+N vs. Input Frequency (Input level=0dBFS)
< KM100600>
- 20 -
2009/09
[AKD4425A-SA]
Linearity@fs=96kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
d
B
r
A
-60
-80
-100
-120
-140
-140
-120
-100
-80
-60
-40
-20
+0
dBFS
Figure 26. Linearity (fin=1kHz)
Frequency Response@fs=96kHz
[Blue:LOUT, Red:ROUT]
+1
+0.8
+0.6
+0.4
d
B
r
+0.2
A
-0.2
+0
-0.4
-0.6
-0.8
-1
5k
10k
15k
20k
25k
30k
35k
40k
Hz
Figure 27. Frequency Response (Input level=0dBFS)
< KM100600>
- 21 -
2009/09
[AKD4425A-SA]
Crosstalk@fs=96kHz
-80
-85
-90
-95
-100
-105
d
B
-110
-115
-120
-125
-130
-135
-140
20
50
100
200
500
1k
2k
5k
10k
20k
40k
Hz
Figure 28. Crosstalk (Input level=0dBFS)
Red: Lch Å Rch, Blue: Rch Å Lch
< KM100600>
- 22 -
2009/09
[AKD4425A-SA]
(3) fs = 192kHz (MCLK=128fs)
0dBFS FFT@fs=192kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
50k 80k
5k
10k
20k
50k 80k
Hz
Figure 29. FFT (fin=1kHz, Input Level=0dBFS)
-60dBFS FFT@fs=192kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
Hz
Figure 30. FFT (fin=1kHz, Input Level=-60dBFS)
< KM100600>
- 23 -
2009/09
[AKD4425A-SA]
No Signal FFT@fs=192kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
50k 80k
Hz
Figure 31. FFT (No Signal)
Out of band Noise@fs=192kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
-60
d
B
r
-80
-100
A
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
50k
100k
Hz
Figure 32. FFT (Out of band noise)
< KM100600>
- 24 -
2009/09
[AKD4425A-SA]
THD+N vs. Input Level@fs=192kHz
[Blue:LOUT, Red:ROUT]
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
-140
-120
-100
-80
-60
-40
-20
+0
dBFS
Figure 33. THD+N vs. Input level (fin=1kHz)
THD+N vs. Input Frequency@fs=192kHz
[Blue:LOUT, Red:ROUT]
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
20
50
100
200
500
1k
2k
5k
10k
20k
50k 80k
Hz
Figure 34. THD+N vs. Input Frequency (Input level=0dBFS)
< KM100600>
- 25 -
2009/09
[AKD4425A-SA]
Linearity@fs=192kHz
[Blue:LOUT, Red:ROUT]
+0
-20
-40
d
B
r
A
-60
-80
-100
-120
-140
-140
-120
-100
-80
-60
-40
-20
+0
dBFS
Figure 35. Linearity (fin=1kHz)
Frequency Response@fs=192kHz
[Blue:LOUT, Red:ROUT]
+1
+0.5
+0
d
B
r
-0.5
A
-1
-1.5
-2
10k
20k
30k
40k
50k
60k
70k
80k
Hz
Figure 36. Frequency Response (Input level=0dBFS)
< KM100600>
- 26 -
2009/09
[AKD4425A-SA]
Crosstalk@fs=192kHz
-80
-85
-90
-95
-100
-105
d
B
-110
-115
-120
-125
-130
-135
-140
20
50
100
200
500
1k
2k
5k
10k
20k
50k 80k
Hz
Figure 37. Crosstalk (Input level=0dBFS)
Red: Lch Å Rch, Blue: Rch Å Lch
< KM100600>
- 27 -
2009/09
[AKD4425A-SA]
改訂履歴
Date
(YY/MM/DD)
Manual
Revision
Board
Revision
Reason
Page
09/09/02
KM100600
0
初版
-
Contents
重要な注意事項
• 本書に記載された製品、及び、製品の仕様につきましては、製品改善のために予告なく変更するこ
とがあります。従いまして、ご使用を検討の際には、本書に掲載した情報が最新のものであるこ
とを弊社営業担当、あるいは弊社特約店営業担当にご確認下さい。
• 本書に掲載された情報・図面の使用に起因した第三者の所有する特許権、工業所有権、その他の権
利に対する侵害につきましては、当社はその責任を負うものではありませんので、ご了承下さい。
• 本書記載製品が、外国為替及び、外国貿易管理法に定める戦略物資(役務を含む)に該当する場合、
輸出する際に同法に基づく輸出許可が必要です。
• 医療機器、安全装置、航空宇宙用機器、原子力制御用機器など、その装置・機器の故障や動作不良
が、直接または間接を問わず、生命、身体、財産等へ重大な損害を及ぼすことが通常予想される
ような極めて高い信頼性を要求される用途に弊社製品を使用される場合は、必ず事前に弊社代表
取締役の書面による同意をお取り下さい。
• この同意書を得ずにこうした用途に弊社製品を使用された場合、弊社は、その使用から生ずる損害
等の責任を一切負うものではありませんのでご了承下さい。
• お客様の転売等によりこの注意事項の存在を知らずに上記用途に弊社製品が使用され、その使用か
ら損害等が生じた場合は全てお客様にてご負担または補償して頂きますのでご了承下さい。
< KM100600>
- 28 -
2009/09
5
4
3
2
1
D
D
442x-VDD
C1
0.1u
1
2
442x-MCLK
VDD
VSS1
MCLK
CP
442x-BICK
3
BICK
442x-SDATA
4
SDTI
442x-LRCK
5
LRCK
6
CSN
U1
R60
(open)
16
R54
(open)
15
R55
(open)
C3
1u
C
+ C2
10u
CN
14
VEE
13
C4
1u
R56
(open)
C
AK4425A
AOUTL
12
VSS2
11
AOUTL
R53(short)
442x-CCLK/SCL
R33(short)
4425/6
C5
0.1u
7
CCLK
8
CDTI
AVDD
+
442x-CSN/CAD0/SMUTE
C6
10u
R57
(open)
10
442x-AVDD
R34(open)
MANUAL
B
D5V
442x-CDTI/SDA
R35(open)
AUTO
AOUTR
9
B
AOUTR
R36(short)
4425/6
ON
R37(open)
R38(open)
OFF
A
A
Title
Size
5
4
3
AKD4425A-SA
Document Number
A4
AK4425A
Date:
Wednesday, August 19, 2009 Sheet
2
Rev
0
1
1
of
4
5
4
3
2
1
D3.3V
D5V
R61
(open)
R62
(open)
+
4118-VCC
+
R10 51
C9
10u
R47(open)
4118-VCC
R48(open)
C13
10u
A1-10PA-2.54DSA
R49(open)
MCLK
1
BICK
LRCK 3
SDATA 5
D
R50(open)
LRCK
SDTO
25
BICK
26
R43(short)
9
10
XTL0
MCKO2
27
9
P/SN
DAUX
28
8
IPS1/IIC
7
DIF2/RX7
U3
DIF1/RX6
4
TEST2
XTO
29
XTI
30
PDN
31
CM0/CDTO/CAD1
32
CM1/CDTI/SDA
33
OCKS1/CCLK/SCL
34
2
NC
OCKS0/CSN/CAD0
35
A7
Y7
12
7
A6
Y6
13
R9
10k
+
R11
(open)
C11
10u
6
A5
5
A4
74LVC541A
Y3
16
LRCK
3
A2
Y2
17
CSN
2
A1
Y1
18
19
G2
GND
10
1
G1
VCC
20
51
442x-SDATA
442x-LRCK
442x-CSN/CAD0/SMUTE
R8
CCLK/SCL
51
442x-CCLK/SCL
LVC
INT1
R51(short)
CSN/CAD0
CSN/CAD0
SMUTE
R52(open)
U4
1
2
3
4
5
6
7
1A
1Y
2A
2Y
3A
3Y
GND
VCC
6A
6Y
5A
5Y
4A
4Y
14
13
12
11
10
9
8
D3.3V
C22
0.1u
D1
HSU119
3
A
K
R14
10k
D2
HSU119
C23
0.1u
L
SW1
ATE1D-2M3
SMUTE
74HC14
R12
10k
A
H
Title
2
H
1
K
D3.3V
C21
0.1u
Size
A3
Date:
4
R6
CCLK/SCL
47k
5
51
C14
0.1u
C8
0.1u
L
SW2
ATE1D-2M3
AK4118-PDN
4
3
2
1
R5
TEST1
AK4118-INT0
A
RP1
SDATA
A3
C7
10u
OCKS0
OCKS1
DIF0
DIF1
15
B
1
SW DIP-4
L
OCKS0
OCKS1
DIF0
DIF1
Y4
C
U2
3
H
5
6
7
8
14
OCKS0
2
S1
4
3
2
1
Y5
OCKS1
D3.3V
4118-VCC
51
442x-BICK
4
4118-VCC
A
R4
BICK
+
R13
(open)
442x-MCLK
C16
(open)
TEST2
AK4118-INT1
RX-OUT
5.1
36
37
AVDD
38
R
39
VCOM
40
VSS3
41
RX0
42
43
RX1
44
47
48
RX3
VSS4
B
NC
INT0
TEST1
IPS0/RX4
45
1
8
R45(short)
DIF0/RX5
R3
MCLK
11
R46(short)
3
RX2
DIF0
5
46
DIF1
Y8
R44(short)
AK4118
VSS1
A8
C15
(open)
C
6
D
DSP
PORT1
24
23
22
MCKO1
DVDD
VOUT/GP7
VSS2
21
20
19
18
17
16
15
TX1/GP3
UOUT/GP6
XTL1
COUT/GP5
11
BOUT/GP4
VIN/GP0
TX0/GP2
NC/GP1
13
TVDD
12
7
9
C12
0.1u
14
C10
0.1u
2
4
6
8
10
3
2
AKD4425A-SA
Document Number
Rev
0
CLOCK & DIR
Wednesday, August 19, 2009
Sheet
1
2
of
4
5
4
3
2
1
L1 47u
1
2
D3.3V
PORT2
RX
VCC
3
GND
OUT
2
1
1
+ C26
10u
C25
0.1u
R18
(open)
R19 51
C
C28
(short)
C30
0.1u
R20
470
+
R22
(open)
R41(short)
C29
2.2n
1
LOUT
2
3
4
5
D
J2
BNC-R-PC
1
R2
(open)
ROUT
2
3
4
5
BNC
R23
75
C
D5V
D5V
PORT3
10
8
6
4
2
B
R1
(open)
R21
(short)
AOUTR
RX-OUT
J3
BNC-R-PC
C27
2.2n
R42(open)
OPT
2
3
4
5
J1
BNC-R-PC
R17
(short)
AOUTL
TORX141
COAX
R16
470
+
D
C24
(short)
9
7
5
3
1
R24
10k
R25
470
R26
10k
R27
470
R28
10k
R29
470
D3.3V
U5
CSN
CCLK/SCL
CDTI/SDA
CDTO/SDA(ACK)
2
3
5
6
11
10
14
13
1A
1B
2A
2B
3A
3B
4A
4B
1
15
A/B
G
1Y
4
CSN/CAD0
2Y
7
CCLK/SCL
3Y
9
4Y
12
VCC
GND
16
8
74HCT157
C31
0.1u
D5V
CTRL
U6
1
3
5
9
11
13
1A
2A
3A
4A
5A
6A
14
VCC
C32
0.1u 7
GND
R30
1.8k
1Y
2Y
3Y
4Y
5Y
6Y
2
4
6
8
10
12
442x-CDTI/SDA
B
74LS07
R39
(open)
R40
(open)
CAD0
3-wire
A
A
Title
Size
A4
Date:
5
4
3
2
AKD4425A-SA
Document Number
Rev
Input, Output
Wednesday, August 19, 2009 Sheet
0
1
3
of
4
2
1
+15V
VDD
AVDD
T45_R
T45_O
T45_O
T1 +15V-->+3.3V
uPC3533HF
+15V
1
IN
D
+3.3V
3
GND
D
OUT
+15V-IN
C35
0.1u
VDD-IN
AVDD-IN
D3.3V
2
C34 +
470u
1
3
1
4
1
5
+
C36
0.1u
+3.3V
C37
47u
GND
R31
(short)
T45_BLACK
T2 +15V-->+5V
NJM78M05FA
+15V
1
C
GND
+15V-IN
IN
OUT
+5V
3
1
LVC
R32
(open)
+5V
D5V
C
1
+
2
C38
470u
C39
0.1u
C40
0.1u
C41
47u
+
2
1
2
VDD-IN
R58(open)
442x-VDD
B
2
1
B
+C42
47u
AVDD-IN
R59(open)
1
442x-AVDD
2
A
+C43
47u
A
Title
Size
A4
Date:
5
4
3
2
AKD4425A-SA
Document Number
Rev
Power Supply
Wednesday, August 19, 2009 Sheet
0
1
4
of
4