日本語版

正誤表
この製品のデータシートに間違いがありましたので、お詫びして訂正いたします。
この正誤表は、 2011 年
7 月 26 日現在、アナログ・デバイセズ株式会社で確認した誤り
を記したものです。
なお、英語のデータシート改版時に、これらの誤りが訂正される場合があります。
正誤表作成年月日:
2011 年 7 月 26 日
製品名: AD623
対象となるデータシートのリビジョン(Rev):Rev.D
訂正箇所:
11 頁
図 21 の下の説明文の下線部
[誤]
図 21.同相モード入力対最大出力電圧
G記号≥10、RL=100Ω
[正]
図 21.同相モード入力対最大出力電圧
G記号≥10、RL=100KΩ
本
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹
芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大
阪 MT ビル 2 号
電話 06(6350)6868
単電源、レールtoレール
低価格の計装アンプ
AD623
接続図
特長
AD623
使い易い
単電源動作および両電源動作
レール to レールの出力振幅
入力電圧範囲:グラウンド下 150 mV まで可能 (単電源)
–RG
1
8
+RG
–IN
2
7
+VS
+IN
3
6
OUTPUT
–VS
4
5
REF
00778-001
ディスクリート・デザインより高性能
TOP VIEW
(Not to Scale)
低消費電力、550 µA の最大電源電流
外付け抵抗 1 本でゲイン設定
ゲイン範囲: 1 (抵抗なし)~1000
図 1.8 ピンの PDIP (N)、SOIC (R)
MSOP (RM)パッケージ
高精度な DC 性能
ゲイン精度: 0.10% (G = 1)
ゲイン精度: 0.35% (G > 1)
最大ゲイン・ドリフト: 10 ppm (G = 1)
120
最大入力オフセット電圧: 200 µV (AD623A)
110
最大入力オフセット・ドリフト: 2 µV/°C (AD623A)
100
最大入力オフセット電圧: 100 µV (AD623B)
×1000
90
CMR (dB)
最大入力オフセット・ドリフト: 1 µV/°C (AD623B)
ノイズ: 1 kHz で 35 nV/√Hz RTI ノイズ (G = 1)
優れた AC 仕様
最小 CMRR (G = 10): 90 dB ; 最小 CMRR (G = 1): 70 dB、60 Hz、
1 kΩ ソース不平衡
帯域幅: 800 kHz (G = 1)
×100
80
70
×10
60
50
×1
40
0.01%へのセトリング・タイム: 20 µs (G = 10)
30
1
アプリケーション
10
100
1k
10k
100k
FREQUENCY (Hz)
低消費電力医用計装
00778-002
最大入力バイアス電流: 25 nA
2.CMR の周波数特性、5 VS、0 VS
トランスデューサ・インターフェース
熱電対アンプ
工業用プロセス制御
ディファレンス・アンプ
低消費電力データ・アクイジション
概要
AD623 は、単電源(3 V~12 V)でレール to レール出力振幅を提供
する計装アンプです。AD623 は、1 本の抵抗でゲイン設定が可能で
あり、かつ 8 ピンの業界標準ピン配置を採用しているため優れた柔
軟性を提供します。外付け抵抗なしの場合、AD623 は G = 1 に設
定されます。外付け抵抗ありの場合は、AD623 は最大 1000 まで
のゲインに設定することができます。
Rev. D
AD623はゲインの増加と共に増加する優れたAC CMRRを提供す
ることにより、誤差を最小に維持します。CMRRは200 Hzまで一
定値を維持しているため、電源ノイズや電源の高調波を除去する
ことができます。AD623は、広い入力同相モード範囲を持つため、
グラウンドより150 mV低い同相モード電圧を持つ信号を増幅する
ことができます。AD623のデザインは単電源動作に対して最適化
されていますが、AD623は両電圧電源(±2.5 V~±6.0 V)で動作する
場合でも優れた性能を提供します。
AD623 は、低消費電力(3 V で 1.5 mW)、広い電源電圧範囲、レー
ル to レール出力振幅を持つため、バッテリ駆動のアプリケーショ
ンに最適です。低い電源電圧で動作する場合、レール to レール出
力ステージによりダイナミック・レンジを最大化します。AD623
は、ディスクリート計装アンプ・デザインを置き換えて、最小実
装スペースで優れた直線性、温度安定性、信頼性を提供します。
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に
関して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、
アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様
は、予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
※日本語データシートは REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
©1997–2008 Analog Devices, Inc. All rights reserved.
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー
電話 06(6350)6868
本
AD623
目次
特長......................................................................................................1
動作原理 ............................................................................................15
アプリケーション ..............................................................................1
アプリケーション情報 ....................................................................16
概要......................................................................................................1
基本接続 ........................................................................................16
接続図..................................................................................................1
ゲインの選択 ................................................................................16
改訂履歴..............................................................................................2
リファレンス・ピン ....................................................................16
仕様......................................................................................................3
入力と出力のオフセット電圧.....................................................17
単電源..............................................................................................3
入力保護 ........................................................................................17
両電源..............................................................................................4
RF干渉 ...........................................................................................17
単電源と両電源 ..............................................................................6
グラウンド接続 ............................................................................18
絶対最大定格 ......................................................................................7
入力の差動モード範囲と同相モード範囲対電源電圧とゲイン 20
ESDの注意 ......................................................................................7
代表的な性能特性 ..............................................................................8
改訂履歴
7/08—Rev. C to Rev. D
Updated Format...................................................................... Universal
Changes to Features Section and General Description Section.............1
Changes to Table 3 ...............................................................................6
Changes to Figure 40..........................................................................14
Changes to Theory of Operation Section ............................................15
Changes to Figure 42 and Figure 43 ...................................................16
Changes to Table 7 .............................................................................19
Updated Outline Dimensions..............................................................22
Changes to Ordering Guide ................................................................23
9/99—Rev. B to Rev. C
Rev. D
- 2/23 -
外形寸法 ............................................................................................22
オーダー・ガイド ........................................................................23
AD623
仕様
単電源
特に指定がない限り、typ 値は 25°C、単電源、VS = 5 V、RL = 10 kΩ。
表 1.
Parameter
GAIN
Gain Range
Gain Error 1
G=1
G = 10
G = 100
G = 1000
Nonlinearity
G = 1 to 1000
Gain vs. Temperature
G=1
G > 11
VOLTAGE OFFSET
Input Offset, VOSI
Over Temperature
Average Tempco
Output Offset, VOSO
Over Temperature
Average Tempco
Offset Referred to the
Input vs. Supply (PSR)
G=1
G = 10
G = 100
G = 1000
INPUT CURRENT
Input Bias Current
Over Temperature
Average Tempco
Input Offset Current
Over Temperature
Average Tempco
INPUT
Input Impedance
Differential
Common-Mode
Input Voltage Range 2
Rev. D
Conditions
G=
1 + (100 k/RG)
Min
AD623A
Typ
Max
1
1000
Min
AD623ARM
Typ
Max
1
1000
Min
AD623B
Typ
Max
1
Unit
1000
G1 VOUT =
0.05 V to 3.5 V
G > 1 VOUT =
0.05 V to 4.5 V
0.03
0.10
0.10
0.10
0.10
0.35
0.35
0.35
0.03
0.10
0.10
0.10
0.10
0.35
0.35
0.35
0.03
0.10
0.10
0.10
0.05
0.35
0.35
0.35
%
%
%
%
G1 VOUT =
0.05 V to 3.5 V
G > 1 VOUT =
0.05 V to 4.5 V
50
50
50
ppm
5
50
10
5
50
10
5
50
10
ppm/°C
ppm/°C
25
200
350
2
1000
1500
10
200
500
650
2
2000
2600
10
25
100
160
1
500
1100
10
µV
µV
µV/°C
µV
µV
µV/°C
Total RTI error =
VOSI + VOSO/G
0.1
200
2.5
80
100
120
120
100
120
140
140
17
25
0.25
VS = 3 V to 12 V
(−VS) −
0.15
0.1
500
2.5
80
100
120
120
25
27.5
100
120
140
140
17
25
0.25
2
2.5
0.1
200
2.5
80
100
120
120
25
27.5
100
120
140
140
17
25
0.25
2
2.5
5
5
5
2||2
2||2
2||2
2||2
2||2
2||2
(+VS) −
1.5
- 3/23 -
(−VS) −
0.15
(+VS) −
1.5
(−VS) −
0.15
dB
dB
dB
dB
25
27.5
2
2.5
(+VS) −
1.5
nA
nA
pA/°C
nA
nA
pA/°C
GΩ||pF
GΩ||pF
V
AD623
Parameter
Common-Mode Rejection
at 60 Hz with 1 kΩ Source
Imbalance
G=1
G = 10
G = 100
G = 1000
OUTPUT
Output Swing
DYNAMIC RESPONSE
Small Signal −3 dB Bandwidth
G=1
G = 10
G = 100
G = 1000
Slew Rate
Settling Time to 0.01%
G=1
G = 10
1
2
Conditions
Min
VCM = 0 V to 3 V
VCM = 0 V to 3 V
VCM = 0 V to 3 V
VCM = 0 V to 3 V
70
90
105
105
RL = 10 kΩ
0.01
RL = 100 kΩ
0.01
VS = 5 V
Step size: 3.5 V
Step size: 4 V,
VCM = 1.8 V
AD623A
Typ
Max
80
100
110
110
Min
70
90
105
105
(+VS) −
0.5
(+VS) −
0.15
AD623ARM
Typ
Max
80
100
110
110
0.01
77
94
105
105
(+VS) −
0.5
(+VS) −
0.15
0.01
Min
AD623B
Typ
Max
86
100
110
110
0.01
dB
dB
dB
dB
(+VS) −
0.5
(+VS) −
0.15
0.01
Unit
V
V
800
100
10
2
0.3
800
100
10
2
0.3
800
100
10
2
0.3
kHz
kHz
kHz
kHz
V/µs
30
20
30
20
30
20
µs
µs
外付け抵抗 RG の影響は含みません。
一方の入力をグラウンドに接続。 G = 1。
両電源
特に指定がない限り、typ値は25°C、両電源、VS = ±5 V、RL = 10 kΩ。
表 2.
Parameter
GAIN
Gain Range
Gain Error 1
G=1
G = 10
G = 100
G = 1000
Nonlinearity
G = 1 to 1000
Gain vs. Temperature
G=1
G > 11
VOLTAGE OFFSET
Input Offset, VOSI
Over Temperature
Average Tempco
Output Offset, VOSO
Rev. D
Conditions
G=
1 + (100 k/RG)
Min
AD623A
Typ
Max
1
1000
Min
AD623ARM
Typ
Max
1
1000
Min
AD623B
Typ
Max
1
Unit
1000
G1 VOUT =
−4.8 V to +3.5 V
G > 1 VOUT =
0.05 V to 4.5 V
0.03
0.10
0.10
0.10
0.10
0.35
0.35
0.35
0.03
0.10
0.10
0.10
0.10
0.35
0.35
0.35
0.03
0.10
0.10
0.10
0.05
0.35
0.35
0.35
%
%
%
%
G1 VOUT =
−4.8 V to +3.5 V
G > 1 VOUT =
−4.8 V to +4.5 V
50
50
50
ppm
5
50
10
5
50
10
5
50
10
ppm/°C
ppm/°C
25
200
350
2
1000
200
500
650
2
2000
25
100
160
1
500
µV
µV
µV/°C
µV
Total RTI error =
VOSI + VOSO/G
0.1
200
- 4/23 -
0.1
500
0.1
200
AD623
Parameter
Over Temperature
Average Tempco
Offset Referred to the Input
vs. Supply (PSR)
G=1
G = 10
G = 100
G = 1000
INPUT CURRENT
Input Bias Current
Over Temperature
Average Tempco
Input Offset Current
Over Temperature
Average Tempco
INPUT
Input Impedance
Differential
Common-Mode
Input Voltage Range 2
Common-Mode Rejection at
60 Hz with 1 kΩ Source
Imbalance
G=1
G = 10
G = 100
G = 1000
OUTPUT
Output Swing
DYNAMIC RESPONSE
Small Signal −3 dB Bandwidth
G=1
G = 10
G = 100
G = 1000
Slew Rate
Settling Time to 0.01%
Conditions
80
100
120
120
2
AD623A
Typ
Max
1500
2.5
10
100
120
140
140
17
25
0.25
AD623ARM
Typ
Max
2600
2.5
10
80
100
120
120
25
27.5
100
120
140
140
17
25
0.25
2
2.5
Min
80
100
120
120
25
27.5
AD623B
Typ
Max
1100
2.5
10
100
120
140
140
17
25
0.25
2
2.5
5
5
5
2||2
2||2
2||2
2||2
2||2
2||2
(+VS) –
1.5
2
2.5
(+VS) –
1.5
nA
nA
pA/°C
nA
nA
pA/°C
GΩ||pF
GΩ||pF
V
80
70
80
77
86
dB
90
100
90
100
94
100
dB
105
110
105
110
105
110
dB
105
110
105
110
105
110
dB
RL = 10 kΩ,
VS = ±5 V
RL = 100 kΩ
(−VS) +
0.2
(−VS) +
0.05
(+VS) −
0.5
(+VS) −
0.15
(−VS) –
0.15
25
27.5
70
(−VS) +
0.2
(−VS) +
0.05
(+VS) –
1.5
dB
dB
dB
dB
VCM = +3.5 V to
−5.15 V
VCM = +3.5 V to
−5.15 V
VCM = +3.5 V to
−5.15 V
VCM = +3.5 V to
−5.15 V
(+VS) −
0.5
(+VS) −
0.15
(−VS) –
0.15
Unit
µV
µV/°C
(−VS) –
0.15
(−VS) +
0.2
(−VS) +
0.05
(+VS) −
0.5
(+VS) −
0.15
V
V
800
100
10
2
0.3
800
100
10
2
0.3
800
100
10
2
0.3
kHz
kHz
kHz
kHz
V/µs
30
20
30
20
30
20
µs
µs
VS = ±5 V,
5 V step
外付け抵抗 RG の影響は含みません。
一方の入力をグラウンドに接続。 G = 1。
Rev. D
Min
VS = +2.5 V to
±6 V
G=1
G = 10
1
Min
- 5/23 -
AD623
単電源と両電源
表 3.
Parameter
NOISE
Voltage Noise, 1 kHz
Input, Voltage Noise, eni
Output, Voltage Noise, eno
RTI, 0.1 Hz to 10 Hz
G=1
G = 1000
Current Noise
0.1 Hz to 10 Hz
REFERENCE INPUT
RIN
IIN
Voltage Range
Gain to Output
POWER SUPPLY
Operating Range
Quiescent Current
Over Temperature
TEMPERATURE RANGE
For Specified Performance
Rev. D
Conditions
Min
AD623A
Typ
Max
Min
AD623ARM
Typ
Max
Min
AD623B
Typ
Max
Unit
Total RTI noise =
eni 2  eno / G2
f = 1 kHz
VIN+, VREF = 0 V
35
50
35
50
35
50
nV/√Hz
nV/√Hz
3.0
1.5
100
1.5
3.0
1.5
100
1.5
3.0
1.5
100
1.5
µV p-p
µV p-p
fA/√Hz
pA p-p
100 ±
20%
50
100 ±
20%
50
100 ±
20%
50
kΩ
−VS
60
+VS
−VS
1±
0.0002
Dual supply
Single supply
Dual supply
Single supply
±2.5
2.7
375
305
−40
- 6/23 -
60
+VS
−VS
1±
0.0002
±6
12
550
480
625
±2.5
2.7
+85
−40
375
305
60
+VS
µA
V
V
±6
12
550
480
625
V
V
µA
µA
µA
+85
°C
1±
0.0002
±6
12
550
480
625
±2.5
2.7
+85
−40
375
305
AD623
絶対最大定格
表 4.
Parameter
Rating
Supply Voltage
Internal Power Dissipation 1
±6 V
650 mW
Differential Input Voltage
Output Short-Circuit Duration
Storage Temperature Range
Operating Temperature Range
Lead Temperature (Soldering, 10 sec)
±6 V
Indefinite
−65°C to +125°C
−40°C to +85°C
300°C
1
デバイス仕様は自然空冷で規定します。
8 ピン PDIP パッケージ: θJA = 95°C/W
8 ピン SOIC パッケージ: θJA = 155°C/W
8 ピン MSOP パッケージ: θJA = 200°C/W
Rev. D
- 7/23 -
上記の絶対最大定格を超えるストレスを加えるとデバイスに恒久
的な損傷を与えることがあります。この規定はストレス定格の規
定のみを目的とするものであり、この仕様の動作のセクションに
記載する規定値以上でのデバイス動作を定めたものではありませ
ん。デバイスを長時間絶対最大定格状態に置くとデバイスの信頼
性に影響を与えます。
ESDの注意
ESD(静電放電)の影響を受けやすいデバイ
スです。電荷を帯びたデバイスや回路ボード
は、検知されないまま放電することがありま
す。本製品は当社独自の特許技術である ESD
保護回路を内蔵してはいますが、デバイスが
高エネルギーの静電放電を被った場合、損傷
を生じる可能性があります。したがって、性
能劣化や機能低下を防止するため、ESD に対
する適切な予防措置を講じることをお勧めし
ます。
AD623
代表的な性能特性
特に指定がない限り、25°C、VS = ±5 V、RL = 10 kΩ。
300
22
280
20
260
240
18
220
16
200
14
UNITS
160
140
120
12
10
8
100
80
6
60
4
40
2
20
0
0
20
40
60
80
100 120 140
INPUT OFFSET VOLTAGE (µV)
–600 –500 –400 –300 –200 –100
00778-003
0
–100 –80 –60 –40 –20
0
100 200 300 400 500
OUTPUT OFFSET VOLTAGE (µV)
00778-006
UNITS
180
図 6.出力オフセット電圧の分布、VS = 5 V、単電源、
VREF = −0.125 V; パッケージ・オプション N-8、R-8
図 3.入力オフセット電圧の分布; パッケージ・オプション N-8、R-8
480
210
420
180
360
150
UNITS
240
180
90
120
60
60
–600
–400
–200
0
200
400
600
800
OUTPUT OFFSET VOLTAGE (µV)
図 4.出力オフセット電圧の分布; パッケージ・オプション N-8、R-8
0
–0.245 –0.240 –0.235 –0.230 –0.225 –0.220 –0.215 –0.210
INPUT OFFSET CURRENT (nA)
図 7.入力オフセット電流の分布; パッケージ・オプション N-8、R-8
22
20
20
18
18
16
16
14
14
12
12
UNITS
UNITS
00778-007
–800
00778-004
30
0
10
10
8
8
6
6
4
4
2
–80
–60
–40
–20
0
20
40
60
80
100
INPUT OFFSET VOLTAGE (µV)
00778-005
2
0
図 5.入力オフセット電圧の分布、VS = 5 V、単電源、
VREF = −0.125 V; パッケージ・オプション N-8、R-8
Rev. D
120
0
–0.025 –0.020 –0.015 –0.010 –0.005
0
0.005
0.010
INPUT OFFSET CURRENT (nA)
図 8.入力オフセット電流の分布、VS = 5 V、単電源、
VREF = −0.125 V; パッケージ・オプション N-8、R-8
- 8/23 -
00778-008
UNITS
300
AD623
1600
30
1400
25
1200
20
IBIAS (nA)
UNITS
1000
800
600
15
10
400
75
80
85
90
95
0
–60
00778-009
0
100 105 110 115 120 125 130
CMRR (dB)
–40
–20
60
80
100
120
140
1k
G= 10
G= 100
G= 1000
10
100
1k
10k
100k
FREQUENCY (Hz)
10
1
21
19.5
20
19.0
19
18.5
IBIAS (nA)
20.0
18
18.0
17.5
16
17.0
15
16.5
14
CMV (V)
2
4
00778-011
17
0
1k
図 13.電流ノイズ・スペクトル密度の周波数特性
22
–2
100
FREQUENCY (Hz)
図 10.電圧ノイズ・スペクトル密度の周波数特性
–4
10
16.0
–4
–3
–2
–1
0
CMV (V)
図 14.CMV 対 IBIAS、VS = ±2.5 V
図 11.CMV 対 IBIAS、VS = ±5 V
- 9/23 -
1
2
00778-014
10
100
00778-013
CURRENT NOISE SPECTRAL DENSITY (fA/ Hz)
G=1
100
00778-010
VOLTAGE NOISE SPECTRAL DENSITY (nV/ Hz RTI)
40
図 12.IBIAS の温度特性
1k
1
IBIAS (nA)
20
TEMPERATURE (°C)
図 9.CMRR の分布(G = 1)
Rev. D
0
00778-012
5
200
AD623
CH1
10mV
A
1s
100mV
120
VERT
110
100
×1000
CMR (dB)
90
80
×100
70
60
×10
00778-015
50
×1
40
1
10
100
1k
10k
00778-018
30
100k
FREQUENCY (Hz)
図 18.CMR の周波数特性、±5 VS
図 15.0.1 Hz~10 Hz の電流ノイズ(0.71 pA/DIV)
1µV/DIV
70
1s
60
G = 1000
50
GAIN (dB)
40
G = 100
30
20
G = 10
10
0
G=1
00778-016
–10
–30
100
1k
10k
100k
1M
FREQUENCY (Hz)
図 19.ゲインの周波数特性(VS = 5 V、0 V)、VREF = 2.5 V
図 16.0.1 Hz~10 Hz の RTI 電圧ノイズ(1 DIV = 1 µV p-p)
5
120
4
×1000
CMR (dB)
90
×100
80
70
×10
60
50
×1
30
1
10
100
1k
10k
2
VS = ±2.5V
1
0
–1
–2
–3
–4
100k
FREQUENCY (Hz)
00778-017
40
VS = ±5V
3
–5
–6
–5
–4
–3
–2
–1
0
1
2
COMMON-MODE INPUT (V)
3
4
5
00778-020
100
MAXIMUM OUTPUT VOLTAGE (V)
110
図 20.同相モード入力対最大出力電圧、G = 1、RL = 100 kΩ
図 17.CMR の周波数特性、VS = 5 V 、0 V、VREF = 2.5 V
Rev. D
00778-019
–20
- 10/23 -
AD623
5
140
VS = ±5V
VS = ±2.5V
120
G = 1000
3
2
POSITIVE PSSR (dB)
1
0
–1
–2
100
G = 100
80
60
G = 10
40
G=1
–3
20
–4
–5
–4
–3
–2
–1
0
1
2
3
4
5
COMMON-MODE INPUT (V)
0
00778-021
–5
–6
1
10
100
1k
10k
100k
FREQUENCY (Hz)
図 21.同相モード入力対最大出力電圧
G ≥ 10、RL = 100 Ω
00778-024
MAXIMUM OUTPUT VOLTAGE (V)
4
図 24.正の PSRR の周波数特性、±5 VS
140
5
4
POSITIVE PSSR (dB)
3
2
G = 1000
100
G = 100
80
60
G = 10
40
G=1
0
1
0
1
2
3
4
5
COMMON-MODE INPUT (V)
10
00778-022
0
–1
100
1k
140
5
G = 1000
NEGATIVE PSRR (dB)
G = 100
3
2
1
100
80
G = 10
60
G=1
40
20
0
0
1
2
3
4
COMMON-MODE INPUT (V)
5
00778-023
MAXIMUM OUTPUT VOLTAGE (V)
120
4
0
–1
100k
図 25.正の PSRR の周波数特性、5 VS、0 VS
図 22.同相モード入力対最大出力電圧
G = 1、VS = 5 V、RL = 100 kΩ
1
10
100
1k
10k
FREQUENCY (Hz)
図 26.負の PSRR の周波数特性、±5 VS
図 23.同相モード入力対最大出力電圧
G ≥ 10、VS = 5 V、RL = 100 kΩ
Rev. D
10k
FREQUENCY (Hz)
00778-025
20
1
- 11/23 -
100k
00778-026
MAXIMUM OUTPUT VOLTAGE (V)
120
AD623
10
500µV
1V
10µs
OUTPUT VOLTAGE (V p-p)
8
6
4
VS = ±5V
VS = ±2.5V
0
0
20
40
60
80
100
FREQUENCY (kHz)
00778-027
00778-030
2
図 27.大信号応答、G ≤ 10
図 30.大信号パルス応答とセトリング・タイム
G = -10 (0.250 mV = 0.01%)、CL = 100 pF
1k
2V
50µs
100
1
1
10
100
1k
GAIN (V/V)
図 28.ゲイン対 0.01%へのセトリング・タイム
5 V ステップ出力、CL = 100 pF、VS = ±5 V
1V
図 31.大信号パルス応答とセトリング・タイム
G = 100、CL = 100 pF
20µs
20mV
2V
500µs
00778-032
00778-029
500µV
00778-031
10
00778-028
SETTLING TIME (µs)
10mV
図 32.大信号パルス応答とセトリング・タイム
G = −1000 (5 mV = 0.01%)、CL = 100 pF
図 29.大信号パルス応答とセトリング・タイム
G = −1 (0.250 mV = 0.01%)、CL = 100 pF
Rev. D
- 12/23 -
AD623
2µs
20mV
500µs
00778-036
00778-033
図 33.小信号パルス応答
G = 1、RL = 10 kΩ、CL = 100 pF
5µs
200µV
00778-034
20mV
図 36.小信号パルス応答
G = 1000、RL = 10 kΩ、CL = 100 pF
1V
図 34.小信号パルス応答
G = 10、RL = 10 kΩ、CL = 100 pF
図 37.ゲイン非直線性
G = -1 (50 ppm/DIV)
20µV
図 38.ゲイン非直線性
G = -10 (6 ppm/DIV)
図 35.小信号パルス応答
G = 100、RL = 10 kΩ、CL = 100 pF
Rev. D
1V
00778-038
50µs
00778-035
20mV
00778-037
20mV
- 13/23 -
AD623
V+
1V
(V+) –0.5
(V+) –1.5
(V+) –2.5
(V–) +0.5
V–
0
0.5
1.0
1.5
OUTPUT CURRENT (mA)
図 40.出力電流対出力電圧振幅
図 39.ゲイン非直線性、G = -100 (15 ppm/DIV)
Rev. D
- 14/23 -
2.0
00778-040
00778-039
OUTPUT VOLTAGE SWING (V)
50µV
AD623
動作原理
入力信号はPNPトランジスタに加えられます。このトランジスタ
は電圧バッファとして機能し、入力アンプへ同相モード信号を供
給します( 図41参照)。各アンプ帰還内の50 kΩの絶対値を持つ抵抗
により、ゲインのプログラマブル性が保証されています。
ピン6の出力電圧は、ピン5の電位を基準として測定されます。リ
ファレンス・ピンのインピーダンスは100 kΩであるため、V/I変換
を必要とするアプリケーションでは、ピン5とピン6の間に小さい
抵抗を接続するだけで済みます。
POSITIVE SUPPLY
7
INVERTING
2
4
1
差動出力は、
 100 kΩ 
VC
VO  1 
RG 

50kΩ
50kΩ
50kΩ
OTUPUT
6
GAIN
50kΩ
8
アンプ出力は電源レールまで変化でき、さらに同相モード範囲が
負電源レールの下まで延びることができるため、AD623の動作範囲
がさらに広がります(図20と図21参照)。
50kΩ
50kΩ
7
この差動電圧は、出力アンプを使ってシングルエンド電圧に変換
されます。これにより、入力アンプの出力にある同相モード信号
が除去されます。
REF
5
NONINVERTING
3
4
NEGATIVE SUPPLY
00778-041
AD623は、従来型3オペアンプ方式を採用した計装アンプで、単電
源または両電源で、負電源レールの同相モード電圧でも動作でき
るように改良してあります。AD623は、入力と出力で電圧オフセ
ットが小さく、絶対ゲイン精度を持ち、外付け抵抗1本でゲイン設
定が可能なため、このクラスで最も融通性のある計装アンプの1つ
です。
図 41.簡略化した回路図
計装アンプの帯域幅は、ゲインが大きくなると減少することに注意
してください。これは、内部オペアンプが標準の電圧帰還デザイン
であるためです。ゲイン= 1 で、出力アンプ帯域幅が規定されます。
Rev. D
- 15/23 -
AD623
アプリケーション情報
基本接続
図 42 と 図 43 に、AD623 の基本接続回路を示します。+VSピンと
−VSピンは電源に接続します。電源は、両電源(VS = ±2.5 V~±6V)
または単電源(−VS = 0 V、+VS = 3.0 V~12 V)のいずれも可能です。
電源は、デバイスの電源ピンの近くにコンデンサを接続してデカ
ップリングする必要があります。0.1 µFの表面実装セラミック・チ
ップ・コンデンサと 10 µFの電解タンタル・コンデンサの使用が最
適です。
+VS
0.1µF
10µF
+2.5V TO +6V
VIN
RG
RG
OUTPUT
RG REF
VOUT
リファレンス・ピンの電位がゼロ出力電圧を決定するため、負荷
のグラウンドとシステムの残りの部分のグラウンドが正確に一致
しない場合に特に役立ちます。このピンは、出力に対して高精度
なオフセットを直接与える方法を提供します。また、リファレン
ス・ピンは仮想グラウンド電圧を与えるときにも使えるため、バ
イポーラ信号を増幅する際にも役立ちます。リファレンス・ピン
の電圧は、−VS~+VSの範囲で変えることができます。
00778-042
–2.5V TO –6V
図 42.両電源での基本接続
+VS
0.1µF
AD623 のゲインは抵抗RGによる設定よって、さらに正確に言えば
ピン 1 とピン 8 の間の任意のインピーダンスによって設定されま
す。AD623 は 0.1%~1%偏差の抵抗を使って正確なゲインを提供
するようにデザインされています。表 5 に、種々のゲインに対し
て必要とされるRG値を示します。G = 1 の場合、RGピンは未接続
にします(RG = ∞)。任意のゲインについては、RGは次式で計算す
ることができます。
リファレンス・ピン
10µF
–VS
ゲインの選択
RG = 100 kΩ/(G − 1)
REF (INPUT)
0.1µF
入力電圧はシングルエンド(−INまたは+INをグラウンドへ接続)ま
たは差動が可能で、設定されたゲインで増幅されます。出力信号
は、出力ピンと、外部からREF入力に加えられた電圧との電位差
として出力されます。グラウンド基準出力の場合は、REFをグラ
ウンドに接続する必要があります。
10µF
+3V TO +12V
VIN
RG
RG
OUTPUT
RG REF
VOUT
00778-055
REF (INPUT)
図 43.単電源での基本接続
表 5.ゲイン抵抗に必要な値
Desired Gain
1% Standard Table Value of RG (Ω)
Calculated Gain Using 1% Resistors
2
5
10
20
33
40
50
65
100
200
500
1000
100 k
24.9 k
11 k
5.23 k
3.09 k
2.55 k
2.05 k
1.58 k
1.02 k
499
200
100
2
5.02
10.09
20.12
33.36
40.21
49.78
64.29
99.04
201.4
501
1001
Rev. D
- 16/23 -
AD623
AD623の誤差が小さいことは、入力誤差と出力誤差の2つの誤差原
因に起因しています。出力誤差は、入力に換算したとき設定され
たゲインで除算されます。実際、入力誤差は高いゲインで支配的
で、出力誤差は低いゲインで支配的です。与えられたゲインに対
する総合VOSは次式で計算されます。
総合誤差 RTI =入力誤差+ (出力誤差/G)
総合誤差 RTO = (入力誤差× G) +出力誤差
種々のゲインに対するRTIオフセット誤差とノイズ電圧を 表 6 に
示します。
ことなくRFIを除去する回路を示します。抵抗R1とコンデンサC1が
(同様にR2とC2も)、ローパスRCフィルタを構成しています。この
フィルタの−3 dB帯域幅はF = 1/(2 π R1C1)です。図示の部品値を使
うと、このフィルタの−3 dB帯域幅は約40 kHzになります。抵抗
(R1とR2)は、回路入力をコンデンサからアイソレーションできる
ほどに大きく、かつ回路ノイズを大幅に大きくしない程度に小さ
くなるように、選択する必要があります。アンプ通過帯域の同相
モード除去比を維持するため、コンデンサC1とC2は5%以上の高精
度を使う必要があります。あるいは、低価格の20%部品をテスト
して、一致するデバイスを選別することができます。
+VS
0.33µF
入力保護
電源を基準とする内蔵クランプ・ダイオードにより、AD623の入
力、リファレンス、出力、ゲインの各ピンは、電源電圧から上下
0.3 Vまでの過電圧に耐えるように保護されています。この機能は、
すべてのゲイン、およびパワーオン/パワーオフにも適用されます。
信号ソースとアンプの電源は個別に供給されるため、この最後の
ケースは特に重要です。
過電圧がこの値を超えることが予測される場合は、外付けの電流
制限抵抗を使って、これらのダイオードを流れる電流を約10 mA
に制限する必要があります(図44参照)。この抵抗のサイズは、電
源電圧と必要とされる過電圧保護機能によって決まります。
+VS
I = 10mA MAX
VOVER
RLIM
AD623
OUTPUT
RG
RLIM
RLIM =
VOVER –VS + 0.7V
10mA
00778-043
VOVER
–VS
図 44.入力保護
RF干渉
すべての計装アンプは、高周波の帯域外信号を整流することがあ
ります。整流後、これらの信号は出力にDCオフセット誤差として
現れます。図45に、計装アンプの通過帯域内の性能を低下させる
–IN
+IN
R1
4.02kΩ
1%
0.01µF
C1
1000pF
5%
R2
C3
4.02kΩ 0.047µF
1%
RG
AD623
VOUT
REFERENCE
C2
1000pF
5%
0.33µF
0.01µF
+VS
NOTES:
1. LOCATE C1 TO C3 AS CLOSE TO THE INPUT PINS AS POSSIBLE.
00778-044
入力と出力のオフセット電圧
図 45. RF 干渉を減衰させる回路
コンデンサ C3 は、低周波で同相モード除去比を維持するために
必要です。R1/R2 と C1/C2 はブリッジ回路を形成し、その出力が計
装アンプの入力ピン間に現れます。C1 と C2 が一致しないと、ブ
リッジが不平衡になるため、同相モード除去比が低下します。C3
により、すべての RF 信号が同相モード(両計装アンプ入力で同じ)
となり、差動として加わらないことが保証されます。この 2 つ目の
ローパス回路(R1 + R2 と C3)の−3 dB 周波数は、1/(2 π (R1 + R2) (C3))
です。C3 = 0.047 µF とすると、この回路の−3 dB 信号帯域幅は約
400 Hz になります。周波数に対する DC オフセット・シフトは 1.5
µV (typ)以下で、回路の RF 信号除去比は 71 dB 以上です。抵抗 R1
と R2 を 2.2 kΩ に小さくすることにより、この回路の 3 dB 信号帯
域幅を 900 Hz に広げることができます。性能は 4 kΩ 抵抗を使っ
た場合と同じですが、計装アンプの前にある回路が低インピーダ
ンス負荷を駆動する必要がある点が異なります。
表 6.RTI 誤差原因
Maximum Total Input Offset Error (µV)
Maximum Total Input Offset Drift (µV/°C)
Total Input Referred Noise (nV/√Hz)
Gain
AD623A
AD623B
AD623A
AD623B
AD623A and AD623B
1
2
5
10
20
50
100
1000
1200
700
400
300
250
220
210
200
600
350
200
150
125
110
105
100
12
7
4
3
2.5
2.2
2.1
2
11
6
3
2
1.5
1.2
1.1
1
62
45
38
35
35
35
35
35
Rev. D
- 17/23 -
AD623
図45の回路は、両面にグラウンド・プレーンを持つPCボードを使
って実現する必要があります。すべての部品リードはできるだけ
短くします。抵抗R1とR2には一般的な1%の金属薄膜品を使うこ
とができますが、コンデンサC1とC2には±5%偏差の部品を使って
回路の同相モード除去比が低下しないようにする必要があります。
従来型の5%シルバー・マイカ部品またはPanasonic社の±2% PPS薄
膜コンデンサの使用が推奨されます。
ことにより、多くのグラウンド問題を解決することができます。
ただし、最適CMRを得るために、REFピンは低インピーダンス・
ポイントに接続する必要があります。
グラウンド・リターンのインピーダンスを小さくするため(DC誤
差も小さくするため)、グラウンド・プレーンの使用が推奨されま
す。低レベルのアナログ信号をノイズの多いデジタル環境から分離
するため、多くのデータ・アクイジション部品では、アナログと
デジタルのグラウンド・リターンが分かれています(図47参照)。
A/Dコンバータ(ADC)のようなミックスド・シグナル部品のすべ
てのグラウンド・ピンは、高品質のアナログ・グラウンド・プレ
ーンを使ってリターンさせる必要があります。アナログとデジタ
ルとの間の最大の分離は、グラウンド・プレーン接続を電源に戻
すことにより実現されます。ADCからのデジタル・リターン電流
は一般にアナログ・グラウンド・プレーンを流れるため、ノイズ
性能に対する影響は無視できます。
多くのアプリケーションでは、シールドされたケーブルを使って
ノイズを小さくしています。全周波数で最適なCMRを得るために
は、シールドを正しく駆動する必要があります。図46に、アクテ
ィブ・ガード駆動を示します。この駆動法では、入力ケーブル・
シールドの容量をブートストラップして、2つの入力間の容量不
一致を小さくすることによりAC同相モード除去比を向上させます。
+VS
–IN
AD8031
+IN
RG
2
7
1
AD623
3
OUTPUT
6
5
8
前のケースと同様に、別々のアナログ・グラウンド・プレーンとデ
ジタル・グラウンド・プレーンを使う必要があります(デジタル・
グラウンド・プレーンの代わりに太いパターンを使うこともでき
ます)。これらのグラウンド・プレーンは、電源のグラウンド・ピ
ンに接続する必要があります。電源からデジタル回路とアナログ
回路の電源ピンへ別々のパターンを使用する必要があります。理
想的には、各デバイスに専用の電源パターンを使うべきですが、1
つのパターンを使ってデジタル回路とアナログ回路へ電流を供給
しない限り、これらを多数のデバイスで共用することができます。
REF
4
00778-045
100Ω
電源が1個しかない場合には、デジタル回路とアナログ回路で共
用する必要があります。図48に、デジタル回路とアナログ回路と
の間の干渉を小さくする方法を示します。
2
RG
2
–VS
図 46.同相モード・シールド・ドライバ
グラウンド接続
AD623の出力電圧は、リファレンス・ピン(REF)を基準にして発生
されます。REFピンを該当するローカル・グラウンドに接続する
ANALOG POWER SUPPLY
+5V
–5V
2
0.1µF
7
1
AD623
3
GND
6
3
5
0.1µF
6
VDD
4 VIN1
4
14
AGND DGND
12
ADC
AGND
VDD
MICROPROCESSOR
AD7892-2
VIN2
+5V
00778-046
0.1µF 0.1µF
DIGITAL POWER SUPPLY
GND
図 47.アナログ電源とデジタル電源を分離した両電源環境での最適なグラウンド接続
POWER SUPPLY
+5V
GND
0.1µF
0.1µF
7
1
AD623
3
4
6
VDD
4 VIN1
6
14
AGND DGND
12
ADC
AD7892-2
5
図 48.単電源環境での最適グラウンド接続
Rev. D
- 18/23 -
AGND
VDD
MICROPROCESSOR
00778-047
2
0.1µF
AD623
入力バイアス電流のグラウンド・リターン
出力のバッファリング
入力バイアス電流は、アンプの入力トランジスタにバイアスを与
えるために流すDC電流です。これらは一般にトランジスタのベー
ス電流です。トランスやAC結合ソースのようなフローティング入
力ソースを増幅する場合、各入力へバイアス電流を流すためのDC
パスが必要です。図49、図50、図51に、トランス結合、熱電対、
容量AC結合の場合にバイアス電流パスを設ける方法を示します。
DC結合の抵抗ブリッジ・アプリケーションでは、バイアス電流は
単純にブリッジ電源からブリッジを経てアンプへ流れるため、こ
のパスの構成は一般に不要ですが、2つの入力から見たインピー
ダンスが大きく、かつ差が大きい場合(10 kΩ以上)、入力ステージ
のオフセット電流により、アンプの入力オフセット電圧に比例し
たDC誤差が発生します。
AD623は、10 kΩ以上の負荷を駆動するようにデザインされていま
す。負荷がこの値より小さい場合には、OP113のような高精度単
電源オペアンプを使ってAD623出力をバッファする必要がありま
す。このオペアンプは、600 Ωと小さい値の負荷で0 V~4 Vの出力
振幅が可能です。表7 に、幾つかのバッファ・オペアンプの性能
をまとめます。
5V
5V
0.1µF
0.1µF
VIN
RG
AD623
OP113
VOUT
00778-051
REFERENCE
+VS
2
7
1
図 52.出力のバッファリング
AD623
RG
+IN
表 7.バッファリング・オプション
5
8
3
OUTPUT
6
REF
4
LOAD
–VS
TO POWER
SUPPLY
GROUND
00778-048
–IN
図 49.バイアス電流のグラウンド・リターン―トランス結合入力
Single supply, high output current
Rail-to-rail input and output, low supply current
単電源データ・アクイジション・システム
2
5V
7
1
5V
AD623
RG
3
5V
OTUPUT
6
0.1µF
0.1µF
5
8
REF
4
LOAD
–VS
TO POWER
SUPPLY
GROUND
00778-049
+IN
Description
OP113
OP191
バイポーラ信号を単電源ADCにインターフェースさせるときには
難しさがあります。バイポーラ信号を、ADCの入力範囲内に対応
させる必要があります。図53 に、この変換方法を示します。
+VS
–IN
Op Amp
図 50.バイアス電流のグラウンド・リターン―熱電対入力
±10mV
RG
1.02kΩ
AD623
AD7776
AIN
REFERENCE
REFOUT
00778-052
REFIN
+VS
7
1
AD623
RG
100kΩ
100kΩ
3
OUTPUT
6
5
8
+IN
図 53.単電源データ・アクイジション・システム
2
4
–VS
REF
LOAD
TO POWER
SUPPLY
GROUND
00778-050
–IN
図 51.バイアス電流のグラウンド・リターン―AC 結合入力
Rev. D
- 19/23 -
ブリッジ回路は5 V電源で励起されます。このため、ブリッジのフ
ルスケール出力電圧(±10 mV)は、2.5 Vの同相モード・レベルを持
ちます。AD623は同相モード成分を除去して、入力信号を100倍に
増幅します(RGAIN = 1.02 kΩ)。このため出力信号は±1 Vになります。
この信号がAD623のグラウンド・レールに到達するのを防止するた
め、REFピンの電圧を少なくとも1 V上げる必要があります。この
例では、AD7776 ADCからの2 Vリファレンス電圧を使って、
AD623の出力電圧を2 V ± 1 Vにバイアスしています。これにより、
ADCの入力範囲に対応させています。
AD623
低い同相モード電圧を持つ信号の増幅
AD623の同相モード入力範囲はグラウンドの下0.1 Vまで延びてい
るので、同相モード成分が小さいかまたはゼロの差動信号を測定
することが可能です。図54に、J型熱電対の片側がグラウンドに接
続されている熱電対アプリケーションを示します。
5V
これらの内部ノードの電圧は、出力電圧にクリピングが発生する
か否かを知るために重要です。VA1電圧とVA2電圧は、クリッピン
グなしに負電源(V−すなわちグラウンド)の上約10 mVから正電源
レールの下約100 mVまで変化することができます。このため前式
から、最大および最小の入力同相モード電圧は次式で与えられま
す。
VCMMAX = V+ − 0.7 V − VDIFF ×ゲイン/2
0.1µF
VCMMIN = V− − 0.590 V + VDIFF ×ゲイン/2
RG
1.02kΩ
J-TYPE
THERMOCOUPLE
AD623
これらの式を整理すると、特定の同相モード電圧、ゲイン、電源
電圧に対する最大許容差動電圧(正または負)を求めることができ
ます。A1とA2の信号はいずれかの電源レールにクリップされるた
め、最大差動電圧はこの2式より小さい必要があります。
OUTPUT
2V
00778-053
REF
|VDIFFMAX| = 2 (V+ − 0.7 V − VCM/ゲイン
図 54.低い同相モード電圧を持つバイポーラ信号の増幅
|VDIFFMAX| = 2 (VCM − V− +0.590 V/ゲイン
J型熱電対は、−200°C~+200°Cの温度範囲で、−7.890 mV~+10.777
mVの範囲の電圧を出力します。AD623にゲイン= 100 (RG = 1.02 kΩ)
を設定し、REFピンの電圧を2 Vにすると、出力電圧範囲はグラウ
ンドを基準として1.110 V~3.077 Vになります。
入力の差動モード範囲と同相モード範囲対電源電圧
とゲイン
図 55 に、簡単化したAD623 のブロック図を示します。アンプA1
とアンプA2 の出力電圧は次式で与えられます。
VA2 = VCM + VDIFF/2 + 0.6 V + VDIFF × RF/RG= VCM + 0.6 V + VDIFF ×
ゲイン/2
VA1 = VCM + VDIFF/2 + 0.6 V + VDIFF × RF/RG= VCM + 0.6 V − VDIFF ×
ゲイン/2
POSITIVE SUPPLY
7
A1
4
1
50kΩ
GAIN
RG
A3
8
–
RF
50kΩ
50kΩ
7
50kΩ
OUTPUT
6
REF
5
A2
+
NONINVERTING
3
4
NEGATIVE SUPPLY
図 55.簡略化したブロック図
Rev. D
両電源レールのほぼ 1/2 の同相モード電圧を持つバイポーラ入力
電圧の場合は、REFピンは電源中心であるため、VDIFFMAXは前式の
値の 1/2 になります。有効出力振幅は、仕様のセクションの様々な
電源条件に対して与えられることに注意してください。
この式を整理すると、固定セットの入力条件に対する最大ゲイン
が求まります。この場合も、最大ゲインは 2 式より小さくなりま
す。
最大ゲイン= 2 (V+ − 0.7 V − VCM)/VDIFF
最大ゲイン= 2 (VCM − V− +0.590 V)/VDIFF
この場合も、求めたゲインと入力範囲との積を有効出力振幅より
小さくすることが推奨されます。このケースに該当しない場合は、
最大ゲインは次式で与えられます。
また、バイポーラ入力(すなわち入力範囲= 2 VDIFF)の場合、REFピ
ンは電源中心である必要があるため、最大ゲインは前式の値の1/2
になります。
50kΩ
+
VCM
VDIFF
2
RF
50kΩ
00778-054
VDIFF
2
入力範囲≤有効出力振幅/ゲイン
最大ゲイン=有効出力振幅/入力範囲
INVERTING
2
–
ただし、差動入力電圧範囲は、出力振幅からも制限されます。こ
のため、VDIFFの範囲を次式に従って小さくする必要があります。
- 20/23 -
様々な入力条件に対する最大ゲインと求めた出力振幅を表8に示
します。出力電圧は、REFピンの電圧を基準とします。
計算のために、入力電圧を差動モード成分と同相モード成分に分け
る必要があります。したがって、片方の入力をグラウンドまたは
固定電圧に接続すると、差動電圧の変化と同じように同相モード
電圧も変化します。図 54 の熱電対アンプのケースを使います。
AD623 の反転入力がグラウンドに接続されているため、入力電圧が
−10 mVのとき、非反転入力の電圧は−10 mVになります。信号振幅
の計算のため、この入力電圧を−5 mV ( = (+IN + −IN)/2)の同相モー
ド電圧と−10 mV ( = +IN − −IN)の差動入力電圧で表します。
AD623
表 8.様々な入力条件に対する最大可能ゲインと出力振幅計算結果
VCM (V)
0
0
0
0
0
2.5
2.5
2.5
1.5
1.5
0
0
Rev. D
VDIFF (V)
±10 m
±100 m
±10 m
±100 m
±1
±10 m
±100 m
±1
±10 m
±100 m
±10 m
±100 m
REF Pin (V)
2.5
2.5
0
0
0
2.5
2.5
2.5
1.5
1.5
1.5
1.5
Supply Voltages (V)
+5
+5
±5
±5
±5
+5
+5
+5
+3
+3
+3
+3
Maximum Gain
118
11.8
490
49
4.9
242
24.2
2.42
142
14.2
118
11.8
- 21/23 -
Closest 1% Gain
Resistor (Ω)
866
9.31 k
205
2.1 k
26.1 k
422
4.32 k
71.5 k
715
7.68 k
866
9.31 k
Resulting Gain
116
11.7
488
48.61
4.83
238
24.1
2.4
141
14
116
11.74
Output Swing (V)
±1.2
±1.1
±4.8
±4.8
±4.8
±2.3
±2.4
±2.4
±1.4
±1.4
±1.1
±1.1
AD623
外形寸法
0.400 (10.16)
0.365 (9.27)
0.355 (9.02)
8
5
1
4
0.280 (7.11)
0.250 (6.35)
0.240 (6.10)
0.100 (2.54)
BSC
0.325 (8.26)
0.310 (7.87)
0.300 (7.62)
0.060 (1.52)
MAX
0.210 (5.33)
MAX
0.015
(0.38)
MIN
0.150 (3.81)
0.130 (3.30)
0.115 (2.92)
SEATING
PLANE
0.022 (0.56)
0.018 (0.46)
0.014 (0.36)
0.195 (4.95)
0.130 (3.30)
0.115 (2.92)
0.015 (0.38)
GAUGE
PLANE
0.430 (10.92)
MAX
0.005 (0.13)
MIN
0.014 (0.36)
0.010 (0.25)
0.008 (0.20)
0.070 (1.78)
0.060 (1.52)
0.045 (1.14)
070606-A
COMPLIANT TO JEDEC STANDARDS MS-001
CONTROLLING DIMENSIONS ARE IN INCHES; MILLIMETER DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF INCH EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
CORNER LEADS MAY BE CONFIGURED AS WHOLE OR HALF LEADS.
図 56.8 ピン・プラスチック・デュアルインライン・パッケージ[PDIP]
ナロー・ボディ(N-8)
寸法:インチ(mm)
5.00 (0.1968)
4.80 (0.1890)
8
1
5
4
1.27 (0.0500)
BSC
0.25 (0.0098)
0.10 (0.0040)
COPLANARITY
0.10
SEATING
PLANE
6.20 (0.2441)
5.80 (0.2284)
1.75 (0.0688)
1.35 (0.0532)
0.51 (0.0201)
0.31 (0.0122)
0.50 (0.0196)
0.25 (0.0099)
45°
8°
0°
0.25 (0.0098)
0.17 (0.0067)
1.27 (0.0500)
0.40 (0.0157)
COMPLIANT TO JEDEC STANDARDS MS-012-A A
CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
図 57.8 ピン標準スモール・アウトライン・パッケージ[SOIC_N]
ナロー・ボディ(R-8)
寸法: mm (インチ)
Rev. D
- 22/23 -
012407-A
4.00 (0.1574)
3.80 (0.1497)
AD623
3.20
3.00
2.80
8
3.20
3.00
2.80
1
5.15
4.90
4.65
5
4
PIN 1
0.65 BSC
0.95
0.85
0.75
0.15
0.00
1.10 MAX
0.38
0.22
COPLANARITY
0.10
0.23
0.08
8°
0°
0.80
0.60
0.40
SEATING
PLANE
COMPLIANT TO JEDEC STANDARDS MO-187-AA
図 58.8 ピン・ミニ・スモール・アウトライン・パッケージ[MSOP]
(RM-8)
寸法: mm
オーダー・ガイド
Model
AD623AN
AD623ANZ 1
AD623AR
AD623AR-REEL
AD623AR-REEL7
AD623ARZ1
AD623ARZ-R71
AD623ARZ-RL1
AD623ARM
AD623ARM-REEL
AD623ARM-REEL7
AD623ARMZ1
AD623ARMZ-REEL1
AD623ARMZ-REEL71
AD623BN
AD623BNZ1
AD623BR
AD623BR-REEL
AD623BR-REEL7
AD623BRZ1
AD623BRZ-R71
AD623BRZ-RL1
EVAL-INAMP-62RZ1
1
Temperature
Range
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
−40°C to +85°C
Package Description
8-Lead Plastic Dual In-Line Package [PDIP]
8-Lead Plastic Dual In-Line Package [PDIP]
8-Lead Standard Small Outline Package [SOIC_N]
8-Lead Standard Small Outline Package [SOIC_N], 13" Tape and Reel
8-Lead Standard Small Outline Package [SOIC_N], 7" Tape and Reel
8-Lead Standard Small Outline Package [SOIC_N]
8-Lead Standard Small Outline Package [SOIC_N], 7" Tape and Reel
8-Lead SOIC, 13" Tape and Reel
8-Lead Mini Small Outline Package [MSOP]
8-Lead Mini Small Outline Package [MSOP], 13" Tape and Reel
8-Lead Mini Small Outline Package [MSOP], 7" Tape and Reel
8-Lead Mini Small Outline Package [MSOP]
8-Lead Mini Small Outline Package [MSOP], 13" Tape and Reel
8-Lead Mini Small Outline Package [MSOP], 7" Tape and Reel
8-Lead Plastic Dual In-Line Package [PDIP]
8-Lead Plastic Dual In-Line Package [PDIP]
8-Lead Standard Small Outline Package [SOIC_N]
8-Lead Standard Small Outline Package [SOIC_N], 13" Tape and Reel
8-Lead Standard Small Outline Package [SOIC_N], 7" Tape and Reel
8-Lead Standard Small Outline Package [SOIC_N]
8-Lead Standard Small Outline Package [SOIC_N], 7" Tape and Reel
8-Lead Standard Small Outline Package [SOIC_N], 13" Tape and Reel
Evaluation Board
Z = RoHS 準拠製品。
Rev. D
- 23/23 -
Package
Option
N-8
N-8
R-8
R-8
R-8
R-8
R-8
R-8
RM-8
RM-8
RM-8
RM-8
RM-8
RM-8
N-8
N-8
R-8
R-8
R-8
R-8
R-8
R-8
Branding
J0A
J0A
J0A
J0A
J0A
J0A