中文数据手册

低成本、300 MHz
轨到轨放大器
AD8061/AD8062/AD8063
产品特性
连接图
DISABLE
–IN 2
7
+VS
+IN 3
6
VOUT
5
NC
–VS 4
(Not to Scale)
(AD8063 ONLY)
NC = NO CONNECT
图1. 8引脚SOIC (R)
AD8063
4
–IN1
2
7
VOUT2
+IN1
3
6
–IN2
–VS
4
5
+IN2
(Not to Scale)
VOUT 1
5 DISABLE
+IN 3
+VS
AD8061
6 +VS
–VS 2
8
图2. 8引脚SOIC (R)/MSOP (RM)
–IN
(Not to Scale)
5
+VS
4
–IN
–VS 2
01065-002
VOUT 1
1
01065-003
8
NC 1
AD8062
VOUT1
+IN 3
(Not to Scale)
图3. 6引脚SOT-23 (RJ)
01065-004
AD8061/
AD8063
01065-001
低成本
单路(AD8061)、双路(AD8062)
单路带禁用特性(AD8063)
轨到轨输出摆幅
低失调电压:6 mV
高速
−3 dB带宽:300 MHz (G = 1)
650 V/µs压摆率
8.5 nV/√Hz (5 V)
35 ns的至0.1%建立时间,采用1 V步进
采用2.7 V至8 V电源供电
输入电压范围 = −0.2 V至+3.2 V (VS = 5 V)
出色的视频特性(RL = 150 Ω,G = 2)
0.1 dB增益平坦度:30 MHz
差分增益误差:0.01%
差分相位误差:0.04°
过驱恢复时间:35 ns
低功耗
电源电流:每个放大器6.8 mA(典型值)
AD8063禁用时为400 µA
图4. 5引脚SOT-23 (RJ)
3
RF = 50Ω
NORMALIZED GAIN (dB)
0
应用
成像
光电二极管前置放大器
专业视频与相机
手机
DVD/CD
基站
滤波器
ADC驱动器
时钟缓冲器
VO = 0.2V p-p
RL = 1kΩ
VBIAS = 1V
–3
RF = 0Ω
RF
–6
OUT
RL
IN
50Ω
–9
01065-005
VBIAS
–12
1
10
100
1k
FREQUENCY (MHz)
图5. 小信号响应,RF = 0 Ω,50 Ω
概述
AD8061/AD8062/AD8063均为轨到轨输出电压反馈型放大
相位误差分别为0.01%和0.04°,0.1 dB平坦度为30 MHz。此外,
器,易于使用且成本低廉。这些放大器拥有一般电流反馈
这些放大器还具有300 MHz的宽带宽,压摆率为650 V/µs。
型放大器的带宽和压摆率,还具有宽输入共模电压范围和
AD8061/AD8062/AD8063的典型功耗为每个放大器6.8 mA,
输出电压摆幅,因此易于使用,可采用低至2.7 V的单电源
供电。
负载电流最高达50 mA。AD8063具有省电/禁用特性,能将
电源电流降至400 µA。这些特性均非常适合对尺寸和功耗有
尽管AD8061/AD8062/AD8063成本很低,但仍能提供出色
严格要求的便携式和电池供电应用。
的整体性能。对于视频应用,驱动150 Ω负载的差分增益和
Rev. J
Document Feedback
Information furnished by Analog Devices is believed to be accurate and reliable. However, no
responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other
rights of third parties that may result from its use. Specifications subject to change without notice. No
license is granted by implication or otherwise under any patent or patent rights of Analog Devices.
Trademarks and registered trademarks are the property of their respective owners.
One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A.
Tel: 781.329.4700 ©1999–2013 Analog Devices, Inc. All rights reserved.
Technical Support
www.analog.com
ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提
供的最新英文版数据手册。
AD8061/AD8062/AD8063
目录
特性..................................................................................................... 1
裕量考虑因素 ............................................................................ 14
应用..................................................................................................... 1
过载行为和恢复时间............................................................... 15
连接图 ................................................................................................ 1
容性负载驱动 ............................................................................ 16
概述..................................................................................................... 1
禁用操作..................................................................................... 16
修订历史 ............................................................................................ 2
电路板布局考量........................................................................ 16
技术规格 ............................................................................................ 3
应用信息 .......................................................................................... 17
绝对最大额定值............................................................................... 6
单电源同步剥离器 ................................................................... 17
最大功耗....................................................................................... 6
RGB放大器................................................................................. 17
ESD警告........................................................................................ 6
多路复用器 ................................................................................ 18
典型性能参数 ................................................................................... 7
外形尺寸 .......................................................................................... 19
电路描述 .......................................................................................... 14
订购指南..................................................................................... 20
修订历史
2013年5月—修订版I至修订版J
2001年5月—修订版B至修订版C
表1中增加输出电压摆幅参数....................................................... 3
以新图替换TPC 9 ............................................................................ 7
表2中增加输出电压摆幅参数....................................................... 4
2000年11月—修订版A至修订版B
表3中增加输出电压摆幅参数....................................................... 5
更改订购指南 ................................................................................. 20
2000年2月—修订版0至修订版A
1999年11月—修订版0:初始版
2013年5月—修订版H至修订版I
更改图15 ............................................................................................ 8
更改订购指南 ................................................................................. 20
2013年1月—修订版G至修订版H
更改图12 ............................................................................................ 7
更新“外形尺寸”.............................................................................. 19
更改订购指南 ................................................................................. 20
2010年2月—修订版F至修订版G
更改表4 .............................................................................................. 6
2009年11月—修订版E至修订版F
更改输入共模电压范围参数......................................................... 4
更新“外形尺寸”.............................................................................. 19
2007年10月—修订版D至修订版E
更改应用部分 ................................................................................... 1
更新“外形尺寸”.............................................................................. 19
2005年12月—修订版C至修订版D
格式更新 ......................................................................................通篇
更改特性和概述............................................................................... 1
更新“外形尺寸”.............................................................................. 19
更改订购指南 ................................................................................. 20
Rev. J | Page 2 of 20
AD8061/AD8062/AD8063
技术规格
除非另有说明,TA = 25°C,VS = 5 V,RL = 1 kΩ,VO = 1 V。
表1.
参数
动态性能
−3 dB小信号带宽
−3 dB大信号带宽
0.1 dB平坦度带宽
压摆率
0.1%建立时间
噪声/失真性能
总谐波失真
输出间串扰
输入电压噪声
输入电流噪声
差分增益误差(NTSC)
差分相位误差(NTSC)
三阶交调截点
无杂散动态范围(SFDR)
直流性能
输入失调电压
条件
最小值 典型值
G = 1, VO = 0.2 V p-p
G = –1, +2, VO = 0.2 V p-p
G = 1, VO = 1 V p-p
G = 1, VO = 0.2 V p-p
G = 1, VO = 2 V步进, RL = 2 kΩ
G = 2, VO = 2 V步进, RL = 2 kΩ
G = 2, VO = 2 V步进
150
60
500
300
fC = 5 MHz, VO = 2 V p-p, RL = 1 kΩ
fC = 20 MHz, VO = 2 V p-p, RL = 1 kΩ
f = 5 MHz, G = 2, AD8062
f = 100 kHz
f = 100 kHz
G = 2, RL = 150 Ω
G = 2, RL = 150 Ω
f = 10 MHz
f = 5 MHz
输出电流
容性负载驱动,VOUT = 0.8 V
dBc
dBc
dBc
nV/√Hz
pA/√Hz
%
度
dBc
dB
VCM = –0.2 V至+3.2 V
62
MΩ
pF
V
dB
RL = 150 Ω
RL = 2 kΩ
RL = 150 Ω
RL = 2 kΩ
VO = 0.5 V至4.5 V
30%过冲:G = 1, RS = 0 Ω
G = 2, RS = 4.7 Ω
0.3
0.25
4.75
4.85
25
0.1
0.1
4.86
4.9
50
25
300
V
V
V
V
mA
pF
pF
40
300
2.8
3.2
ns
ns
V
V
VO = 0.5 V至4.5 V, R L = 150 Ω
VO = 0.5 V至4.5 V, R L = 2 kΩ
关断禁用
开启时间
关闭时间
DISABLE电压(关闭)
DISABLE电压(开启)
电源
工作范围
每个放大器的静态电流
禁用时的电源电流(仅AD8063)
电源抑制比
−77
−50
−90
8.5
1.2
0.01
0.04
28
62
13
1
−0.2 至 +3.2
80
TMIN 至TMAX
输出电压高摆幅
MHz
MHz
MHz
MHz
V/µs
V/µs
ns
68
74
输入失调电压漂移
输入偏置电流
输入特性
输入电阻
输入电容
输入共模电压范围
共模抑制比
输出特性
输出电压低摆幅
320
115
280
30
650
500
35
1
2
3.5
3.5
4
±0.3
70
90
TMIN 至TMAX
输入失调电流
开环增益
最大值 单位
2.7
∆VS = 2.7 V至5 V
Rev. J | Page 3 of 20
72
5
6.8
0.4
80
6
6
9
9
±4.5
8
9.5
mV
mV
µV/°C
µA
µA
µA
dB
dB
V
mA
mA
dB
AD8061/AD8062/AD8063
除非另有说明,TA = 25°C,VS = 3 V,RL = 1 kΩ,VO = 1 V。
表2.
参数
动态性能
–3 dB小信号带宽
–3 dB大信号带宽
0.1 dB平坦度带宽
压摆率
0.1%建立时间
噪声/失真性能
总谐波失真
输出间串扰
输入电压噪声
输入电流噪声
直流性能
输入失调电压
条件
最小值 典型值
G = 1, VO = 0.2 V p-p
G = –1, +2, VO = 0.2 V p-p
G = 1, VO = 1 V p-p
G = 1, VO = 0.2 V p-p
G = 1, VO = 1 V步进, RL = 2 kΩ
G = 2, VO = 1.5 V步进RL = 2 kΩ
G = 2, VO = 1 V步进
150
60
190
180
fC = 5 MHz, VO = 2 V p-p, RL = 1 kΩ
fC = 20 MHz, VO = 2 V p-p, RL = 1 kΩ
f = 5 MHz, G = 2
f = 100 kHz
f = 100 kHz
TMIN 至TMAX
输入失调电压漂移
输入偏置电流
TMIN 至TMAX
输入失调电流
开环增益
输入特性
输入电阻
输入电容
输入共模电压范围
共模抑制比
输出特性
输出电压低摆幅
输出电压高摆幅
输出电流
容性负载驱动,VOUT = 0.8 V
VO = 0.5 V至2.5 V, R L = 150 Ω
VO = 0.5 V至2.5 V, R L = 2 kΩ
66
74
VCM = –0.2 V至+1.2 V
RL = 150 Ω
RL = 2 kΩ
RL = 150 Ω
RL = 2 kΩ
VO = 0.5 V至2.5 V
30%过冲, G = 1, RS = 0 Ω
G = 2, RS = 4.7 Ω
0.3
0.3
2.85
2.9
关断禁用
开启时间
关闭时间
DISABLE电压—关闭
DISABLE电压—开启
电源
工作范围
每个放大器的静态电流
禁用时的电源电流(仅AD8063)
电源抑制比
300
115
250
30
280
230
40
MHz
MHz
MHz
MHz
V/µs
V/µs
ns
−60
−44
−90
8.5
1.2
dBc
dBc
dBc
nV/√Hz
pA/√Hz
1
2
3.5
3.5
4
±0.3
70
90
Rev. J | Page 4 of 20
6
6
8.5
8.5
±4.5
mV
mV
µV/°C
µA
µA
µA
dB
dB
13
1
−0.2至+1.2
80
MΩ
pF
V
dB
0.1
0.1
2.87
2.9
25
25
300
V
V
V
V
mA
pF
pF
40
300
0.8
1.2
ns
ns
V
V
2.7
72
最大值 单位
6.8
0.4
80
3
9
V
mA
mA
dB
AD8061/AD8062/AD8063
除非另有说明,TA = 25°C,VS = 2.7 V,RL = 1 kΩ,VO = 1 V。
表3.
参数
动态性能
–3 dB小信号带宽
0.1 dB平坦度带宽
压摆率
0.1%建立时间
噪声/失真性能
总谐波失真
输出间串扰
输入电压噪声
输入电流噪声
直流性能
输入失调电压
条件
最小值 典型值
G = 1, VO = 0.2 V p-p
G = –1, +2, VO = 0.2 V p-p
G = 1, VO = 1 V p-p
G = 1, VO = 0.2 V p-p, VO dc = 1 V
G = 1, VO = 0.7 V步进, RL = 2 kΩ
G = 2, VO = 1.5 V步进, RL = 2 kΩ
G = 2, VO = 1 V步进
150
60
110
95
fC = 5 MHz, VO = 2 V p-p, RL = 1 kΩ
fC = 20 MHz, VO = 2 V p-p, RL = 1 kΩ
f = 5 MHz, G = 2
f = 100 kHz
f = 100 kHz
TMIN 至TMAX
输入失调电压漂移
输入偏置电流
TMIN 至TMAX
输入失调电流
开环增益
输入特性
输入电阻
输入电容
输入共模电压范围
共模抑制比
输出特性
输出电压低摆幅
VO = 0.5 V至2.2 V, RL = 150 Ω
VO = 0.5 V至2.2 V, RL = 2 kΩ
63
74
最大值 单位
300
115
230
30
150
130
40
MHz
MHz
MHz
MHz
V/µs
V/µs
ns
–60
–44
–90
8.5
1.2
dBc
dBc
dBc
nV/√Hz
pA/√Hz
1
2
3.5
3.5
4
±0.3
70
90
6
6
8.5
±4.5
mV
mV
µV/°C
µA
µA
µA
dB
dB
13
1
–0.2至+0.9
0.8
MΩ
pF
V
dB
0.1
0.1
2.55
2.6
25
25
V
V
V
V
mA
pF
pF
关断禁用
开启时间
关闭时间
DISABLE电压(关闭)
40
300
0.5
ns
ns
V
DISABLE电压(开启)
0.9
V
输出电压高摆幅
输出电流
容性负载驱动,VOUT = 0.8 V
VCM = –0.2 V至+0.9 V
RL = 150 Ω
RL = 2 kΩ
RL = 150 Ω
RL = 2 kΩ
VO = 0.5 V至2.2 V
30%过冲:G = 1, RS = 0 Ω
G = 2, RS = 4.7 Ω
电源
工作范围
每个放大器的静态电流
禁用时的电源电流(仅AD8063)
电源抑制比
0.3
0.25
2.55
2.6
300
2.7
6.8
0.4
80
Rev. J | Page 5 of 20
8
8.5
V
mA
mA
dB
AD8061/AD8062/AD8063
绝对最大额定值
最大功耗
表4.
的升高。塑封器件的最大安全结温由塑料的玻璃化转变温
度决定,约为150°C。即便只是暂时超过此限值,由于封
0.8 W
0.5 W
0.5 W
0.6 W
(−VS − 0.2 V)至(+VS + 0.2 V)
±VS
见功率减额曲线
−65°C至+125°C
装对芯片作用的应力改变,参数性能也可能会发生变化。
长 时 间 超 过 175°C的 结 温 可 能 会 导 致 器 件 失 效 。 虽 然
AD8061/AD8062/AD8063提供内部短路保护,但这可能不
足以保证所有情况下均不会超过最大结温(150°C)。
为了确保正常工作,必须观察最大功率减额曲线。
2.0
−40°C至+85°C
300°C
规格针对空气中的器件而言。
8引脚SOIC_N:θJA = 160°C/W;θJC = 56°C/W。
5引脚SOT-23:θJA = 240°C/W;θJC = 92°C/W。
6引脚SOT-23:θJA = 230°C/W;θJC = 92°C/W。
8引脚MSOP:θJA = 200°C/W;θJC = 44°C/W。
注意,超出上述绝对最大额定值可能会导致器件永久性损
坏。这只是额定最值,不表示在这些条件下或者在任何其
它超出本技术规范操作章节中所示规格的条件下,器件能
TJ = 150°C
8-LEAD SOIC
PACKAGE
1.5
1.0
0.5
MSOP
SOT-23-5, SOT-23-6
0
–50 –40 –30 –20 –10
够正常工作。长期在绝对最大额定值条件下工作会影响器
0
10
20
30
40
01065-006
1
AD8061/AD8062/AD8063安全工作的最大功耗受限于结温
额定值
8V
MAXIMUM POWER DISSIPATION (W)
参数
电源电压
内部功耗1
8引脚 SOIC封装(R)
5引脚 SOT-23封装(RJ)
6引脚 SOT-23封装(RJ)
8引脚 MSOP封装(RM)
输入电压(共模)
差分输入电压
输出短路持续时间
存储温度范围:R-8、
RM-8、SOT-23-5、SOT-23-6
工作温度范围
引脚温度(焊接,10秒)
50
60
70
80
90
AMBIENT TEMPERATURE (°C)
件的可靠性。
图6. AD8061/AD8062/AD8063
最大功耗与温度的关系
ESD警告
ESD(静电放电)敏感器件。
带电器件和电路板可能会在没有察觉的情况下放
电。尽管本产品具有专利或专有保护电路,但在遇
到高能量ESD时,器件可能会损坏。因此,应当采
取适当的ESD防范措施,以避免器件性能下降或功
能丧失。
Rev. J | Page 6 of 20
AD8061/AD8062/AD8063
典型性能参数
3
G = +1
+VOUT @ +85°C
NORMALIZED GAIN (dB)
0
+VOUT @ +25°C
0.8
+VOUT @ –40°C
0.6
–VOUT @ –40°C
0.4
–VOUT @ +25°C
0
10
0
20
30
40
50
60
70
80
G = +2
–6
G = +5
VO = 0.2V p-p
RL = 1kΩ
VBIAS = 1V
–9
–VOUT @ +85°C
0.2
–3
–12
90
1
10
图7. 输出饱和电压与负载电流的关系
3
G = +1
0
NORMALIZED GAIN (dB)
12
10
AD8061
8
6
4
G = +2
–3
G = +5
–6
2
2
5
4
3
6
7
–12
8
01065-011
–9
01065-008
POWER SUPPLY CURRENT (mA)
VO = 1.0V p-p
RL = 1kΩ
VBIAS = 1V
AD8062
14
1
SINGLE POWER SUPPLY (V)
10
100
图11. 大信号频率响应
3
3
RF = 50Ω
0
NORMALIZED GAIN (dB)
–3
RF = 0Ω
RF
–6
OUT
IN
RL
50Ω
–9
VS = 5V
VO = 0.2V p-p
RL = 1kΩ
VBIAS = 1V
0
VO = 0.2V p-p
RL = 1kΩ
VBIAS = 1V
G = –1
G = –5
–3
G = –2
–6
1
10
100
–12
1k
01065-012
–9
VBIAS
01065-009
NORMALIZED GAIN (dB)
1k
FREQUENCY (MHz)
图8. ISUPPLY 与VSUPPLY 的关系
–12
1k
图10. 小信号频率响应
18
0
100
FREQUENCY (MHz)
LOAD CURRENT (mA)
16
01065-010
1.0
01065-007
VOLTAGE DIFFERENTIAL FROM VS (Unit)
1.2
1
10
100
FREQUENCY (MHz)
FREQUENCY (MHz)
图9. 小信号响应(RF = 0 Ω,50 Ω)
图12. 小信号频率响应
Rev. J | Page 7 of 20
1k
AD8061/AD8062/AD8063
G = –1
–3
G = –2
–6
G = –5
01065-013
–9
1
10
100
–20
–30
2ND @ 1MHz
–40
3RD @ 10MHz
–50
–60
–70
–80
–90
–100
0.5
1k
1.5
VS = 2.7V
–40
VO = 0.2V p-p
RL = 1kΩ
VBIAS = 1V
G = +1
1kΩ
VS = 5V
VS = 3V
0.1µF
1.25Vdc
–70
+
1MΩ INPUT
1kΩ
(RLOAD)
–
–80
2ND H
1
10
100
200
–30
150
–40
100
–50
GAIN
0
–50
20
–100
0
–150
PHASE (Degrees)
50
1
10
100
–300
1k
01065-015
–250
2ND
3RD
VS = 5V
RL = 1kΩ
G = +5
VO = 1V p-p
10MHz
–60
–70
–80
2ND
–90
3RD
5MHz
–100
–200
– 20
DISTORTION (dB)
PHASE
0.1
50
10
图17. 1 V p-p输出信号谐波失真与输入信号
直流偏置的关系
80
40
1
0.1
FREQUENCY (MHz, START = 10kHz, STOP = 30MHz)
图14. 0.1 dB平坦度
60
3RD H
–110
0.01
1k
01065-017
01065-014
–100
FREQUENCY (MHz)
OPEN-LOOP GAIN (dB)
50Ω
52.3Ω
–90
–0.4
– 40
0.01
10µF
+
0.1µF
–60
–0.3
–0.5
3.5
3.0
604Ω
5V
–50
DISTORTION (dB)
NORMALIZED GAIN (dB)
0
–0.2
2.5
图16. 1 V p-p信号谐波失真与输入信号直流偏置的关系
图13. 大信号频率响应
–0.1
2.0
INPUT SIGNAL DC BIAS (V)
FREQUENCY (MHz)
0.1
3RD @ 1MHz
2ND @ 10MHz
1.0
1MHz
–110
–120
3RD
2ND
0
1
2
3
4
OUTPUT SIGNAL DC BIAS (V)
FREQUENCY (MHz)
图18. 谐波失真与输出信号直流偏置的关系
图15. AD8062开环增益和相位与频率的关系
(VS = 5 V,RL = 1 kΩ)
Rev. J | Page 8 of 20
01065-018
–12
VS = 5V
RL = 1kΩ
G = +1
–10
HARMONIC DISTORTION (dBc)
0
NORMALIZED GAIN (dB)
0
VS = 5V
VO = 1V p-p
RL = 1kΩ
VBIAS = 1V
01065-016
3
5
AD8061/AD8062/AD8063
0.1µF
50Ω
1kΩ
–70
+ 10µF
1kΩ
50Ω
1kΩ
1MΩ
INPUT
TO
3589A
2ND @ 2MHz
–80
2ND @ 500kHz
–90
3RD @ 2MHz
01065-019
–100
3RD @ 500kHz
–110
1.0
1.5
2.0
2.5
4.0
3.5
3.0
4.5
RTO OUTPUT (V p-p)
0.01
0
–0.01
–0.02
–0.04
–0.06
1ST 2ND 3RD 4TH 5TH 6TH 7TH 8TH 9TH 10TH 11TH
0.02
0
–0.02
–0.04
–0.06
1ST 2ND 3RD 4TH 5TH 6TH 7TH 8TH 9TH 10TH 11TH
图19. 谐波失真与输出信号幅度的关系
DISTORTION (dB)
–50
DIFFERENTIAL GAIN
(%)
VS = 5V
RI = RL = 1kΩ
VO = 2V p-p
G=2
–40
S1 3RD HARMONIC/
DUAL ±2.5V SUPPLY
–60
1ST 2ND 3RD 4TH 5TH 6TH 7TH 8TH 9TH 10TH 11TH
S1 2ND HARMONIC/
SINGLE +5V SUPPLY
–80
–100
01065-020
–90
S1 3RD HARMONIC/
SINGLE +5V SUPPLY
–110
0.01
0.1
0
–0.010
S1 2ND HARMONIC/
DUAL ±2.5V SUPPLY
–70
0.010
0.005
–0.005
1
10
DIFFERENTIAL PHASE
(Degrees)
–30
图22. 差分增益和相位误差
(G = 2,NTSC输入信号,RL = 1 kΩ,VS = 5 V)
0.04
0.03
0.02
0.01
0
–0.01
–0.02
01065-023
5V
DIFFERENTIAL GAIN
(%)
DISTORTION (dB)
–60
2ND @ 10MHz
01065-022
VS = 5V
RF = RL = 1kΩ
G = +2
–50
DIFFERENTIAL PHASE
(Degrees)
–40
1ST 2ND 3RD 4TH 5TH 6TH 7TH 8TH 9TH 10TH 11TH
FREQUENCY (MHz, START = 10kHz, STOP = 30MHz)
图23. 差分增益和相位误差
(G = 2,NTSC输入信号,RL = 150 Ω,VS = 5 V)
图20. 谐波失真与频率的关系
1000
VS = 5V
RL = 1kΩ
G = +1
0.9
800
SLEW RATE (V/µs)
0.7
0.6
0.5
0.4
0.3
500
400
300
0.1
100
0
0.1
0.2
0.3
0.4
0
1.0
0.5
RISING EDGE
600
200
0
FALLING EDGE
VS = 5V
RL = 1kΩ
G = +1
700
0.2
01065-021
OUTPUT VOLTAGE (V)
0.8
900
01065-024
1.0
1.5
2.0
2.5
OUTPUT STEP AMPLITUDE (V)
TIME (µs)
图21. 400 mV脉冲响应
图24. 压摆率与输出步进幅度的关系
Rev. J | Page 9 of 20
3.0
AD8061/AD8062/AD8063
1400
FALLING EDGE
VS = ±4V
1200
800
VOUT
VOLTS
600
RISING EDGE
VS = ±4V
400
0V
RISING EDGE
VS = +5V
500mV/DIV
01065-025
200
0
1.0
0.5
1.5
2.0
2.5
3.0
3.5
01065-028
SLEW RATE (V/µs)
2.5V
FALLING EDGE
VS = +5V
1000
0
VS = ±2.5V
G = +1
RL = 1kΩ
VIN
0
4.0
20
40
60
80
100
120
140
160
图25. 压摆率与输出步进幅度的关系(G = 2,RL = 1 kΩ,VS = 5 V)
200
图28. 输入过载恢复(输入步进 = 0 V至2 V)
1k
VS = ±2.5V
G = +5
RL = 1kΩ
VS = 5V
RL = 1kΩ
VOUT
2.5V
100
VOLTS
VOLTAGE NOISE (nV/ Hz)
180
TIME (ns)
OUTPUT STEP (V)
VIN
1.0V
10
100
1k
10k
100k
1M
01065-029
500mV/DIV
0
10M
20
40
60
100
100
140
160
180
200
0
VS = 5V
RL = 1kΩ
–10
–20
VCM = 0.2V p-p
RL = 100Ω
VS = ±2.5V
SIDE 2
–30
CMRR (dB)
10
1
SIDE 1
–40
–50
–60
604Ω
604Ω
–70
VIN
200mV p-p
01065-027
–80
0
10
120
图29. 输出过载恢复(输入步进 = 0 V至1 V)
图26. 电压噪声与频率的关系
CURRENT NOISE (pA/ Hz)
80
TIME (ns)
FREQUENCY (Hz)
100
1k
10k
100k
1M
57.6Ω
–90
–100
0.01
10M
FREQUENCY (Hz)
0.1
1
50Ω
154Ω
154Ω
10
FREQUENCY (MHz)
图30. CMRR与频率的关系
图27. 电流噪声与频率的关系
Rev. J | Page 10 of 20
01065-030
1
10
01065-026
0V
100
500
AD8061/AD8062/AD8063
0
7
ΔV S = 0.2V p-p
RL = 1kΩ
VS = 5V
–10
VS = 5V
6
–20
–PSRR
5
ISUPPLY (mA)
PSRR (dB)
–30
–40
–50
+PSRR
–60
–70
4
3
2
–80
–100
0.01
0.1
10
1
100
0
1.0
500
01065-034
1
01065-031
–90
1.5
2.0
图31. ±PSRR与频率增量的关系
OUT
IN
50Ω
–60
OUTPUT VOLTAGE (V)
–50
1kΩ
–2.5V
–70
INPUT = SIDE 2
–80
INPUT = SIDE 1
–90
VS = 5V
VIN = 400mV rms
RL = 1kΩ
G = +2
–100
–110
0.1
1
4.5
5.0
VS = 5V
G = +2
fIN = 10MHz
@ 1.3VBIAS
RL = 100Ω
VDISABLE
5
+2.5V
–40
4.0
10
100
4
3
2
1
0
–1
500
VOUT
0
0.8
0.4
FREQUENCY (MHz)
–20
1.6
2.0
图35. AD8063 DISABLE功能(电压 = 0 V至5 V)
1k
VS = 5V
VO = 0.2V p-p
RL = 1kΩ
VBIAS = 1V
–10
1.2
TIME (µs)
图32. AD8062串扰(VOUT = 2.0 V p-p,RL = 1 kΩ,G = 2,VS = 5 V)
0
01065-035
–30
1kΩ
01065-032
OUTPUT TO OUTPUT CROSSTALK (dB)
3.5
6
1kΩ
–120
0.01
100
IMPEDANCE (Ω)
–30
–40
–50
–60
–70
VS = 5V
VO = 0.2V p-p
RL = 1kΩ
VBIAS = 1V
10
1
1
10
100
0.01
0.1
1k
FREQUENCY (MHz)
01065-036
0.1
–80
01065-033
DISABLED ISOLATION (dB)
3.0
图34. AD8063 DISABLE电压与电源电流的关系
–20
–90
2.5
DISABLE VOLTAGE
FREQUENCY (MHz)
1
10
100
FREQUENCY (MHz)
图33. AD8063禁用输出隔离频率响应
图36. 输出阻抗与频率的关系
(VOUT = 0.2 V p-p,RL = 1 kΩ,VS = 5 V)
Rev. J | Page 11 of 20
1k
AD8061/AD8062/AD8063
VS = 5V
G = +2
RL = 1kΩ
VIN = 1V p-p
3.5V
+0.1%
VOLTS
–0.1%
1kΩ
2.5V
1kΩ
1.5V
RL = 1kΩ
01065-037
50Ω
t=0
01065-040
SETTLING TIME TO 0.1%
VS = 5V
RL = 1kΩ
500mV/DIV
0
20ns/DIV
10
20
30
40
50
60
70
80
90
100
TIME (ns)
图40. 1 V步进响应
图37. 输出0.1%建立时间
50
45
2.6V
40
35
RISING EDGE
VOLTS
30
25
2.5V
20
VS = 5V
RL = 1kΩ
G = +1
10
5
0
0.5
1.0
1.5
20mV/DIV
2.5
2.0
01065-041
2.4V
15
01065-038
0
10
OUTPUT VOLTAGE STEP
图38. 建立时间与VOUT 的关系
20
30
40
50
60
TIME (ns)
80
90
100
图41. 100 mV步进响应
VS = 5V
G = –1
RF = 1kΩ
RL = 1kΩ
VS = 5V
G = +2
RF = RL = 1kΩ
VIN = 4V p-p
VOLTS
4.86V
2.43V
0V
0V
2µs
1V
01065-039
VOLTS
70
1V/DIV
2µs/DIV
图42. 输出轨到轨摆幅
图39. 输出摆幅
Rev. J | Page 12 of 20
01065-042
SETTLING TIME (ns)
VS = 5V
G = +2
RL = 1kΩ
VIN = 100mV
FALLING EDGE
AD8061/AD8062/AD8063
VS = 5V
G = +2
RL = RF = 1kΩ
VIN = 2V p-p
VS = 5V
G = +1
RL = 1kΩ
VOLTS
4.5V
2.5V
2.4V
2.5V
50mV/DIV
0
5
10
15
20
25
30
35
40
45
01065-044
0.5V
01065-043
VOLTS
2.6V
1V/DIV
50
0
5
10
15
20
25
30
TIME (ns)
TIME (ns)
图43. 200 mV步进响应
图44. 2 V步进响应
Rev. J | Page 13 of 20
35
40
45
50
AD8061/AD8062/AD8063
电路描述
–0.4
大器。它们高压摆率的输入级是真单电源拓扑结构,能够
–0.8
检测负供电轨或以下的信号。驱动小负载时,轨到轨输出
–1.2
级可拉至任一供电轨的30 mV范围内,而驱动150 Ω时,则可
–1.6
拉至0.3 V范围内。即使电源电压低至2.7 V,仍然可维持高
速性能。
VOS (mV)
AD8061/AD8062/AD8063系列集成高速电压反馈型运算放
–2.0
–2.4
–2.8
裕量考虑因素
01065-045
–3.2
这些放大器均设计用于低压系统。要获得最佳性能,请了
–3.6
解输入和输出信号达到裕量限制时这些放大器的行为,这
–4.0
–0.5
点非常有用。
0
0.5
1.0
1.5
2.0
2.5
3.0
3.5
4.0
VCM (V)
AD8061/AD8062/AD8063的输入共模电压范围为负电源电
图45. VOS 与共模电压的关系(VS = 5 V)
压(实际上比负电源低200 mV;对于单电源供电,则为地电
2
压)至正电源电压1.8 V范围内。因此,增益为2时,即使电源
电压低至3.6 V,AD8061/AD8062/AD8063仍然可提供完全的
0
VCM = 3.0
轨到轨输出摆幅(假设输入信号摆幅为−VS(或地)至+VS/2。
总电源电压的轨到轨输出。
GAIN (dB)
增益为3时,AD8061/AD8062/AD8063可提供范围低至2.7 V
VCM = 3.1
只要放大器正极输入的基准电压位于其输入共模范围内,
VCM = 3.2
–2
VCM = 3.3
VCM = 3.4
–4
任何电源电压的任何反相增益都不需要考虑超出裕量限制
以增益1使用放大器时,输入级限制了靠近正电轨的信号
–8
0.1
裕量。图45显示5 V电源供电时,AD8061/AD8062/AD8063
01065-046
–6
的情况。
1
10
100
1k
10k
FREQUENCY (MHz)
放大器失调电压典型值与输入共模电压的关系。从低于负
图46. 单位增益跟随器带宽与输入共模的关系(VS = 5 V)
电源约200 mV到正电源1.8 V范围内均可维持精确的直流性
信号频率越高,保持失真性能所需的裕量也就越多。图47
能。不过,对于高速信号,还存在其他考虑因素。图46显
展示的是当放大器配置为单位增益跟随器时,上升沿建立
示的是单位增益跟随器−3 dB带宽与直流输入电压的关系。
时间, 随着1 V步进输入的顶端越来越接近并超过指定输入
随着共模电压接近正电源,放大器保持特性良好,但带宽
共模电压限制而增加。
在(+Vs-1.9 V) 时开始下降。
对于接近负电源的信号与反相增益和高正增益配置,裕量
这种情况可表现为失真增加或建立时间延长。图16显示了
限制为输出级。AD8061/AD8062/AD8063放大器采用共发
使用AD8061/AD8062/AD8063作为跟随器并采用5 V电源时,
射极型输出级。此输出级使得可用的输出范围达到最大,
1 V p-p信号的失真与共模电压的关系。失真性能维持良好,
而输出范围受输出晶体管的饱和电压限制。由于输出晶体
直到输入信号的中心电压超过2.5 V,这是因为此时输入正
管的集电极电阻,饱和电压随着输出晶体管需要提供的驱
弦波的峰值开始达到共模电压的上限。
动电流而增加。饱和电压通过下式估算:
VSAT = 25 mV + IO × 8 Ω
其中:
IO为输出电流。
8 Ω是输出晶体管集电极的典型值。
Rev. J | Page 14 of 20
AD8061/AD8062/AD8063
3.6
3.7
3.4
3.5
3.0
2V TO 3V STEP
2.8
2.1V TO 3.1V STEP
2.2V TO 3.2V STEP
2.6
2.3V TO 3.3V STEP
2.4
4
8
12
16
20
24
28
VOLTAGE STEP
FROM 2.4V TO 3.4V
2.9
VOLTAGE STEP
FROM 2.4V TO 3.6V
2.7
VOLTAGE STEP
FROM 2.4V TO 3.8V,
4V AND 5V
2.3
01065-047
0
3.1
2.5
2.4V TO 3.4V STEP
2.2
2.0
3.3
2.1
32
0
100
200
300
400
01065-048
OUTPUT VOLTAGE (V)
OUTPUT VOLTAGE (V)
3.2
500
600
TIME (ns)
TIME (ns)
图48. G = 1跟随器的脉冲响应,
输入步进过载输入级
图47. 输入裕量限制时1 V步进的输出上升沿
(G = 1,VS = 5 V,0 V)
随着越来越接近输出级的饱和点,输出信号的压缩和削波
输出
量不断增加。如在输入裕量情况下一样,信号频率越高,
输出过载通常会在放大器输入变为非过载值后40 ns内恢复。
所需的裕量也比低频信号略多。图16、17和18展示了这一
图49显示的是放大器从顶部和底部电源电压的饱和输出恢
点,描绘了增益为2和5时典型失真与输出幅度和偏置的
复到中间电源电压某点时的输出恢复瞬态。
关系。
5.0
输入
AD8061/AD8062/AD8063的指定输入共模电压为低于负电
源−200 mV到正电源1.8 V范围内。超过顶部限制将导致带宽
减少和建立时间增加,如图46和图47所示。将单位增益跟
随器的输入电压推高至1.6 V以上、正电源电压以下,会导
致图48所示现象——输出误差增加,并且建立时间大大延
长。对于1.6 V或更接近正电源的输入电压,恢复时间约为
35 ns,这受输入级晶体管退出饱和所造成的建立伪像限制。
即使输入电压超过供电轨电压,AD8061/AD8062/AD8063系
列也不会发生反相。当超出电源电压0.6 V以上时,会打开输
入级上的保护二极管,后者会极大提高器件的电流吸取。
Rev. J | Page 15 of 20
OUTPUT VOLTAGE
5V TO 2.5V
4.2
3.8
OUTPUT VOLTAGE
0V TO 2.5V
3.4
3.0
2.6
INPUT VOLTAGE
EDGES
2.2
R
1.8
1.4
5V
R
1.0
VIN
–
0.6
2.5V
VO
–
0.2
–0.2
0
10
20
30
40
50
60
TIME (ns)
图49. 过载恢复(G = −1,VS = 5 V)
70
01065-049
过载行为和恢复时间
INPUT AND OUTPUT VOLTAGE (V)
4.6
AD8061/AD8062/AD8063
容性负载驱动
禁用操作
AD8061/AD8062/AD8063系列针对带宽和速度优化,而非
图52显示AD8063禁用功能的内部电路。当拉低DISABLE节
针对驱动容性负载而优化。输出电容在放大器反馈路径上
点至正电源2 V以下,电源电流从6.5 mA的典型值下降至
创建一个极点,导致出现过多峰化,以及潜在的振荡。若
400 µA以下,AD8063输出进入高阻抗状态。若DISABLE节
应用要求处理负载电容,则需考虑如下两种策略:
点未连接且浮空,则AD8063保持满功率时的偏置状态。
VCC
用一个小电阻将放大器输出和负载电容串联。
通过增加总噪声增益,降低放大器反馈环路带宽。
2V
图50显示采用串联电阻策略的单位增益跟随器。电阻隔离
TO AMPLIFIER
BIAS
DISABLE
来自电容的输出,并且更重要的是,在反馈路径上建立零
VEE
RSERIES
VIN
图52. AD8063的禁用电路
VO
CLOAD
01065-050
AD8061
01065-052
点,补偿输出电容建立的极点。
图34显示AD8063电源电流与DISABLE电压的关系。图35显
示了当AD8063输入由10 MHz正弦波驱动时的输出,以及
图50. 串联电阻隔离容性负载
诸如AD8061/AD8062/AD8063系列中的电压反馈放大器用
在较高增益配置中,可在不产生过多峰化的情况下驱动更
DISABLE从0 V切换到5 V,表示器件的开启与关断时间。图
33显示AD8063关断时的输入/输出隔离响应。
多容性负载,这是因为噪声增益的增加可降低总反馈回路
电路板布局考量
的带宽。图51表示典型放大器中,产生30%过冲的电容与
若要保持高速的工作性能,AD8061/AD8062/AD8063系列
噪声增益的关系。
需要用到高速电路板布局技巧和低寄生效应的元器件。
10k
PCB应具有接地层,覆盖电路板上器件侧未使用的部分,
电容。
RS = 4.7
1k
正确的旁路非常关键。使用0.1 µF芯片电容旁路全部两个电
源。将芯片电容放置在每个电源引脚附近3 mm以内。此外,
并联连接4.7 µF至10 µF钽电解电容,以便为输出提供快速、
RS = 0
100
10
较大的信号变化。
01065-051
CAPACITIVE LOAD (pF)
以便提供低阻抗路径。移除封装附近的接地层可降低寄生
1
2
3
4
CLOSED-LOOP GAIN
图51. 容性负载与闭环增益的关系
5
最大程度降低放大器反相输入引脚的寄生电容极为重要。
在反相输入引脚附近放置反馈电阻。应当考虑到反馈电阻
值——例如,1 kΩ电阻与1 pF寄生电容的相互作用可在
159 MHz处产生极点。针对超过25 mm的信号布线使用带状
设计技巧。每端都应使用50 Ω或75 Ω特性阻抗和适当的端接
进行设计。
Rev. J | Page 16 of 20
AD8061/AD8062/AD8063
应用信息
单电源同步剥离器
可修改电路,为这类波形提供同步剥离器功能。将RG连接
当视频信号含有同步脉冲时,有时需首先将脉冲移除,才
到数值为输入信号黑色电平2倍的直流电压,而非将其接
能执行特定操作。对于模数转换而言,同步脉冲消耗一定
地。同相输入至输出的增益为2,表示黑色电平放大2倍,
的动态范围,因此将其移除可增加转换器用于视频信息的
然后输出。然而,RG到输出的增益为−1。使用数值为2倍
可用动态范围。
输入黑色电平的直流电平,在输出端将黑色电平转换为地
图53显示采用单电源供电的AD8061构建同步剥离器的基本
电路。当负电源处于地电位时,输出可达到的最低电位即
为地电位。利用该特性可创建最低幅度为视频黑色电平的
电平。发生这种情况时,同步被剥离,有效视频与之前接
地参考情况时一样通过。
RED
DAC
波形,并且不含有同步电平。
GREEN
DAC
3V
75Ω
AD8061
2
4
RG
1kΩ
6
BLUE
DAC
10µF
75Ω
75Ω
75Ω
75Ω
75Ω
MONITOR
#1
VIDEO OUT
1kΩ
75Ω
RF
1kΩ
3V
PIN NUMBERS ARE
FOR 8-LEAD PACKAGE
1kΩ
图53. 使用AD8061的3 V单电源同步剥离器
3
AD8061
在该例中,输入视频信号在地电位处具有黑色电平,因此
10µF
0.1µF
7
2
75Ω
6
RED
75Ω
4
1kΩ
输入端为地电平。由于同步电平低于黑色电平,因此输出
3V
端未表现出此特性。然而,波形的所有有效视频部分以增
益2进行放大,然后通过后部端接传输线归一化为单位增
MONITOR
#2
10µF
0.1µF
8
益。图54显示输入波形和输出波形的示波器曲线图。
1kΩ
2
3
1
AD8062
75Ω
75Ω
1
5
INPUT
7
AD8062
1kΩ
75Ω
1kΩ
BLUE
75Ω
6
2
GREEN
4
图55. 使用AD8061和AD8062的RGB电缆驱动器
OUTPUT
RGB放大器
500mV
10µs
01065-054
大部分RGB图像信号由视频DAC输出创建,驱动电流通过
接地电阻。在视频黑色电平处,电流为零,视频电压同样
为零。使用高速轨到轨运算放大器之前,放大器具有负电
图54. 使用AD8061的单电源视频同步
剥离器输入与输出波形
源很关键,因为可放大这类信号。若要以同样的DAC输出
某些同步视频信号来自于单电源器件,如视频DAC。这些
驱动第二个监视器,则这种放大器是必需的。
信号可能包含同步,但总波形为正,黑色电平不是地电平
然而,高速轨到轨输出放大器——如AD8061和AD8062——
而是正电压。
接受地电平输入信号,并输出地电平信号。它们用作RGB
信号放大器。AD8061(单通道)和AD8062(双通道)的组合
可放大RGB系统的三路视频通道。图55显示执行此功能的
电路。
Rev. J | Page 17 of 20
01065-055
VIDEO IN
0.1µF
75Ω
01065-053
7
3
75Ω
AD8061/AD8062/AD8063
多路复用器
此电路的选择信号和输出波形如图57所示。为了清楚表示
AD8063提供禁用引脚,可用来关断放大器,节省功耗或创
同步,使用两个时基互相锁定且频率不同的合成器产生
建多路复用器电路。如果两个(或多个)AD8063输出连在一
信号。
起,并且仅使能一个,则只有使能的放大器信号会出现在
2µs
输出端。此配置可用于从各种输入信号源中进行选择。此
外,将同样的输入信号施加于不同的增益级或经过不同调
OUTPUT
谐的滤波器,形成增益-步进放大器或可选频率放大器。
图56显示使用两个AD8063器件来构建一个多路复用器的原
理图,它可以在两路输入之间进行选择。一路输入是1 V p-p、
3 MHz正弦波;另一路输入是2 V p-p、1 MHz正弦波。
SELECT
0.1µF
TIME
BASE
OUT
49.9Ω
AD8063
0.1µF
–4V
1V
1
10µF
1kΩ
49.9Ω
1kΩ
+4V
49.9Ω
2V p-p
1MHz
AD8063
TIME
BASE
IN
10µF
1
0.1µF
–4V
VOUT
49.9Ω
0.1µF
2V
图57. AD8063多路复用器输出
10µF
1kΩ
1kΩ
HCO4
SELECT
01065-056
1V p-p
3MHz
10µF
图56. 使用两个AD8063构建的2:1多路复用器
Rev. J | Page 18 of 20
01065-057
+4V
AD8061/AD8062/AD8063
外形尺寸
3.00
2.90
2.80
1
4
2
5.00 (0.1968)
4.80 (0.1890)
3.00
2.80
2.60
3
8
4.00 (0.1574)
3.80 (0.1497)
0.95 BSC
1.90
BSC
0.50 MAX
0.35 MIN
0.25 (0.0098)
0.10 (0.0040)
0.20 MAX
0.08 MIN
SEATING
PLANE
10°
5°
0°
0.60
BSC
4
1
2
3
PIN 1
INDICATOR
3.00
2.80
2.60
3.20
3.00
2.80
0.95 BSC
8°
0°
0.25 (0.0098)
0.17 (0.0067)
1.27 (0.0500)
0.40 (0.0157)
8
1
5
5.15
4.90
4.65
4
PIN 1
IDENTIFIER
0.65 BSC
1.45 MAX
0.95 MIN
0.50 MAX
0.30 MIN
0.95
0.85
0.75
0.20 MAX
0.08 MIN
SEATING
PLANE
10°
4°
0°
COMPLIANT TO JEDEC STANDARDS MO-178-AB
0.60
BSC
0.55
0.45
0.35
12-16-2008-A
0.15 MAX
0.05 MIN
45°
3.20
3.00
2.80
1.90
BSC
1.30
1.15
0.90
0.50 (0.0196)
0.25 (0.0099)
图59. 8引脚标准小型封装[SOIC_N]
窄体(R-8)
图示尺寸单位:mm和(inch)
3.00
2.90
2.80
5
1.75 (0.0688)
1.35 (0.0532)
COMPLIANT TO JEDEC STANDARDS MS-012-AA
CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
图58. 5引脚小型晶体管封装[SOT-23]
(RJ-5)
图示尺寸单位:mm
6
6.20 (0.2441)
5.80 (0.2284)
0.51 (0.0201)
0.31 (0.0122)
COPLANARITY
0.10
SEATING
PLANE
0.55
0.45
0.35
11-01-2010-A
1.45 MAX
0.95 MIN
COMPLIANT TO JEDEC STANDARDS MO-178-AA
1.70
1.60
1.50
4
1.27 (0.0500)
BSC
1.30
1.15
0.90
0.15 MAX
0.05 MIN
5
1
012407-A
5
15° MAX
1.10 MAX
0.15
0.05
COPLANARITY
0.10
图60. 6引脚小型晶体管封装[SOT-23]
(RJ-6)
图示尺寸单位:mm
0.40
0.25
6°
0°
0.23
0.09
COMPLIANT TO JEDEC STANDARDS MO-187-AA
图61. 8引脚超小型封装[MSOP]
(RM-8)
图示尺寸单位:mm
Rev. J | Page 19 of 20
0.80
0.55
0.40
10-07-2009-B
1.70
1.60
1.50
AD8061/AD8062/AD8063
订购指南
型号1
AD8061AR
AD8061ARZ
AD8061ARZ-REEL
AD8061ARZ-REEL7
AD8061ART-R2
AD8061ART-REEL7
AD8061ARTZ-R2
AD8061ARTZ-REEL
AD8061ARTZ-REEL7
AD8061AR-EBZ
AD8061ART-EBZ
AD8062AR
AD8062ARZ
AD8062ARZ-RL
AD8062ARZ-R7
AD8062ARM
AD8062ARMZ
AD8062ARMZ-RL
AD8062ARMZ-R7
AD8062AR-EBZ
AD8062ARM-EBZ
AD8063ARZ
AD8063ARZ-REEL
AD8063ARZ-REEL7
AD8063ART-R2
AD8063ART-REEL7
AD8063ARTZ-R2
AD8063ARTZ-REEL
AD8063ARTZ-REEL7
AD8063AR-EBZ
AD8063ART-EBZ
温度范围
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
−40°C至+85°C
–40°C至+85°C
–40°C至+85°C
–40°C至+85°C
–40°C至+85°C
–40°C至+85°C
–40°C至+85°C
–40°C至+85°C
–40°C至+85°C
–40°C至+85°C
封装描述
8引脚 SOIC_N
8引脚 SOIC_N
8引脚 SOIC_N,13"卷带和卷盘
8引脚 SOIC_N,7"卷带和卷盘
5引脚 SOIC-23,250片卷带和卷盘
5引脚 SOIC-23,7"卷带和卷盘
5引脚 SOIC-23,250片卷带和卷盘
5引脚 SOIC-23,13"卷带和卷盘
5引脚 SOIC-23,7"卷带和卷盘
8引脚 SOIC_N的评估板
5引脚 SOT-23评估板
8引脚 SOIC_N
8引脚 SOIC_N
8引脚 SOIC_N,13"卷带和卷盘
8引脚 SOIC_N,7"卷带和卷盘
8引脚 MSOP
8引脚 MSOP
8引脚 MSOP,13"卷带和卷盘
8引脚 MSOP,7"卷带和卷盘
8引脚 SOIC_N的评估板
8引脚 MSOP评估板
8引脚 SOIC_N
8引脚 SOIC_N,13"卷带和卷盘
8引脚 SOIC_N,7"卷带和卷盘
6引脚 SOIC-23,250片卷带和卷盘
6引脚 SOIC-23,7"卷带和卷盘
6引脚 SOIC-23,250片卷带和卷盘
6引脚 SOIC-23,13"卷带和卷盘
6引脚 SOIC-23,7"卷带和卷盘
8引脚 SOIC_N的评估板
评估板(6引脚SOT-23)
Z = RoHS兼容器件,#表示RoHS产品可能在顶部或底部进行标识。
数据代码0542之后的新标识,之前的标识为HGA。
3
数据代码0542之后的新标识,之前的标识为HHA。
1
2
©1999–2013 Analog Devices, Inc. All rights reserved. Trademarks and
registered trademarks are the property of their respective owners.
D01065sc-0-5/13(J)
Rev. J | Page 20 of 20
封装选项
R-8
R-8
R-8
R-8
RJ-5
RJ-5
RJ-5
RJ-5
RJ-5
标识
HGA
HGA
H0D 2
H0D2
H0D2
R-8
R-8
R-8
R-8
RM-8
RM-8
RM-8
RM-8
HCA
#HCA
#HCA
#HCA
R-8
R-8
R-8
RJ-6
RJ-6
RJ-6
RJ-6
RJ-6
HHA
HHA
H0E 3
H0E3
H0E3