UG-277: SDP-B コントローラ・ボード PDF

SDP ユーザー・ガイド
UG-277
SDP-B コントローラ・ボード
はじめに
このユーザー・ガイドでは、EVAL-SDP-CB1Z システム・デモ
ストレーション・プラットフォーム、すなわちアナログ・デバ
イセズの Blackfin® (SDP-B)コントローラ・ボードについて説明
します。この SDP-B コントローラ・ボードは、アナログ・デバ
イセズ・システム開発プラットフォーム(SDP)に含まれています。
SDP は、一連のコントローラ・ボード、インターポーザ・ボー
ド、ドーター・ボードから構成されています。
SDP コントローラ・ボードは、PC と被評価システムとの間の通
信手段を提供します。インターポーザ・ボードは、2 個のコネ
クタの間で信号経路を設定します。ドーター・ボードは、製品
評価ボードと Lab™参考回路ボードで提供する回路の集まりで
す。SDP-B は、多くのアナログ・デバイセズ製品と参考回路の
評価システムに組込んで使用します。このユーザー・ガイドは、
SDP-B ボードのセットアップ方法および PC との USB 通信を開
始させる方法を理解しようとするシステム技術者を主な対象と
しています。
最終ページの重要なご注意と法的条項を
お読みくださるようお願いいたします。
Rev. 0
SDP-B ボードは、種々のアナログ・デバイセズ製品の評価ボー
ドおよび Lab 提供の参考回路と組み合わせて、ユーザーの評価
環境に組込んで使用するようにデザインされています。SDP-B
は、コンピュータに対する USB 2.0 ハイ・スピード接続を提供
するため、PC アプリケーションからこのプラットフォーム上に
ある製品を評価することができます。SDP-B は ADSP-BF527
Blackfin プロセッサを採用しており、Blackfin プロセッサのペリ
フェラル通信ラインは、小型フットプリントを採用した 2 個の
同型 120 ピン・コネクタを介して製品ドーター・ボードから使
用することができます。
SDP-B ユーザー・ガイドでは、SDP-B ハードウェア(EVAL-SDPCB1Z ボード)とソフトウェアをコンピュータにインストールす
る方法を説明します。必要なインストレーション・ファイルは、
評価ドーター・ボード・パッケージに添付されています。ゲッ
ティング・スターティドのセクションでは、ソフトウェアとハ
ードウェアのインストレーション手順、PC システム条件、基本
ボードについて説明します。ハードウェアの説明のセクション
では、EVAL-SDP-CB1Z 製品について説明します。EVAL-SDPCB1Z の回路図は、回路図のセクションに示します。
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に
関して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、
アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様
は、予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
※日本語データシートは REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
©2011 Analog Devices, Inc. All rights reserved.
本
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー
電話 06(6350)6868
UG-277
SDP ユーザー・ガイド
目次
はじめに .............................................................................................. 1
USB のインストレーション .......................................................... 4
改訂履歴 .............................................................................................. 2
SDP のパワーアップ/パワーダウン ............................................. 4
製品概要 .............................................................................................. 3
ハードウェアの説明 .......................................................................... 5
テクニカル・サポートまたはカストマー・サポート ............... 3
LED.................................................................................................... 5
製品情報 .......................................................................................... 3
コネクタの詳細 .............................................................................. 5
規制に対する適合性 ...................................................................... 3
電源................................................................................................ 10
ゲッティング・スターティド .......................................................... 4
ドーター・ボード・デザインのガイドライン ......................... 10
梱包内容 .......................................................................................... 4
機械的仕様 .................................................................................... 12
PC の構成 ......................................................................................... 4
回路図................................................................................................ 13
改訂履歴
6/11—Revision 0:Initial Version
Rev. 0
- 2/20 -
UG-277
SDP ユーザー・ガイド
製品概要
SDP-B ボードの特長
アナログ・デバイセズの ADSP-BF527 Blackfin プロセッサ
を採用
コア性能:最大 600 MHz
208 ボール CSP-BGA パッケージを採用
24 MHz の CLKIN 発振器
5 Mb の内部 RAM メモリ
32 Mb のフラッシュ・メモリ
Numonyx M29W320EB または
Numonyx M25P32
SDRAM メモリ
Micron MT48LC16M16A2P-6A - 16 Mb×16 ビット(256
Mb/32 MB)
120 ピン小型フットプリント・コネクタ×2
Hirose FX8-120P-SV1(91)、120 ピン・ヘッダー
使用可能な Blackfin プロセッサ・ペリフェラル
SPI
SPORT
TWI/I2C
GPIO
PPI
非同期パラレル
タイマ
詳細については、http://www.analog.com/jp/sdp をご覧ください。
テクニカル・サポートまたはカストマー・サポー
ト
次の方法でアナログ・デバイセズ・カストマー・サポートにご
連絡いただけます。
SDP ウェブサイト
http://www.analog.com/jp/sdp
E メール・プロセッサへの質問
[email protected] (ワールドワイド)
[email protected] (ヨーロッパ)
[email protected] (中国)
電話による質問
1-800-ANALOGD
最寄りのアナログ・デバイス営業所または認定代理店
下記住所への郵便による質問
Analog Devices, Inc.
Three Technology Way
P.O. Box 9106
Norwood、MA 02062-9106
USA
Rev. 0
製品情報
製品情報は、アナログ・デバイセズのウェブサイトから提供し
ています。
アナログ・デバイセズのウェブサイト
アナログ・デバイスのウェブサイト www.analog.com/jp では、広
範囲な製品(アナログ集積回路、アンプ、コンバータ、デジタル
信号プロセッサ)の情報を提供しています。
MyAnalog.com は、お客様の欲しい最新情報のみを表示するよう
にウェブ・ページを無償でカスタマイズできるアナログ・デバ
イセズ・ウェブサイトの機能です。例えばすべてのドキュメン
トではなくドキュメントの正誤情報だけに限定するなどのよう
に、注目するウェブ・ページの更新通知を含む E メールを毎週
受信するように選択することができます。MyAnalog.com は、本、
アプリケーション・ノート、データシート、コード例などに対
するアクセスを提供します。
MyAnalog.com にご登録ください。ユーザー登録すると、ログオ
ンだけで済みます。ユーザー名には E メール・アドレスをご使
用ください。
規制に対する適合性
EVAL-SDP-CB1Z は、実験室環境で使用するようにデザインさ
れています。このボードは、最終製品として使用すること、ま
たはそれに組込んで使用することは意図されていません。この
ボードはオープン・システム・デザインであり、シールドされ
た筺体を採用していないため、近くにある他の電子機器に干渉
を与える恐れがあります。このボードは、医用機器または高周
波機器の内部または近くで使用しないでください。このボード
を使用しない場合は、保護機能が付いた出荷パッケージに保存
してください。
EVAL-SDP-CB1Z ボードは、ヨーロッパ EMC 規制 89/36/EC
(93/68/EEC 改訂)の条件に適合していることが認定されており、
CE マークで表示しています。
- 3/20 -
UG-277
SDP ユーザー・ガイド
ゲッティング・スターティド
このセクションでは、ユーザーの評価システムに組込んで SDPB ボードを使用する際に役立つ情報を提供します。
次の内容を説明します。
梱包内容
PC の設定
USB のインストレーション
SDP のパワーアップ/パワーダウン
ドライバ・インストレーションの確認
SDP-B ボードを使う前に、ドライバ・ソフトウェアが正しくイ
ンストールされていることを確認します。
Windows のデバイス・マネージャを開いて、ADI Development
Tools に SDP ボードが表示されていることを確認します(図 1 参
照)。
梱包内容
EVAL-SDP-CB1Z ボードの梱包には次の内容が含まれています。
EVAL-SDP-CB1Z ボード
1 m の USB 標準 A―B 間ミニ・ケーブル
足りない項目がある場合には、SDP-B をご購入いただいたベン
ダーに連絡するか、アナログ・デバイセズにご連絡ください。
PC の構成
SDP ボードを動作させるためには、次の最小構成のコンピュー
タが必要です。
Windows XP サービス・パック 2 または Windows Vista®
USB 2.0 ポート
SDP-B ボードを梱包から取り出すとき、製品を破壊する恐れの
ある静電放電を回避するためボードの取り扱いには注意してく
ださい。
USB のインストレーション
09865-001
次を実施して、SDP-B ボードをコンピュータに安全に取り付け
てください。ソフトウェア・アプリケーションのインストレー
ション手順には 2 つのステージがあります。最初のステージで
はアプリケーション・ソフトウェアをインストールします。2
番目のステージでは、.NET Framework 3.5 と必要なドライバを
インストールします。
図 1.デバイス・マネージャ
ソフトウェアのインストール
1.
2.
添付のアプリケーション・インストールを実行します。最
初のステージでは、アプリケーション GUI と必要なサポー
ト・ファイルをコンピュータへインストールします。
ア プ リ ケ ー シ ョ ン ・ イ ン ス ト ー ル に 続 い て 、 .NET
Framework 3.5 と SDP ボードのドライバ・パッケージをイ
ンストールします。.NET Framework 3.5 がコンピュータに
インストール済みである場合は、このステージをスキップ
し、ステップ 2 はドライバ・パッケージのインストレーシ
ョンのみになります。
SDP-B ボードと PC の接続
SDP-B ボードをコンピュータの USB 2.0 ポートへ添付の標準
A―B 間ミニ・ケーブルを使って接続します。
SDP のパワーアップ/パワーダウン
次のセクションでは、SDP-B を安全にパワーアップ/パワーダウ
ンさせる方法を説明します。
SDP-B ボードのパワーアップ
1.
2.
3.
SDP-B ボードのパワーダウン
1.
2.
3.
Rev. 0
SDP-B ボードを 120 ピン・コネクタを使ってドーター評価
ボードへ接続します。
ドーター・ボードに電源を加えます。
コンピュータの USB ポートを SDP-B ボードに接続します。
- 4/20 -
ドーター評価ボードの電源を切ります。
コンピュータの USB ポートを SDP-B ボードから切り離し
ます。
SDP-B ボードをドーター評価ボードから切り離します。
UG-277
SDP ユーザー・ガイド
ハードウェアの説明
このセクションでは、EVAL-SDP-CB1Z ボードのハードウェ
ア・デザインについて説明します。
次の内容を説明します。
LED—このセクションでは、SDP ボード上の LED について
説明します。
コネクタの詳細—このセクションでは 120 ピン・コネクタ
のピン配置を説明します。
電源—このセクションでは、SDP の電源条件を示し、コネ
クタの電源入力ピンと電源出力ピンを示します。
ドーター・ボードのデザイン・ガイドライン—このセクシ
ョンでは、SDP と組み合わせて使用するドーター・ボード
のデザイン方法のガイドラインを示します。
機械的仕様—このセクションでは寸法情報を提供します。
LED 1
オレンジの LED は、評価アプリケーション開発者用の診断ツー
ルとして使われる LED です。
コネクタの詳細
SDP-B ボードには同型の 120 ピン・ヘッダー・コネクタ Hirose
FX8-120P-SV1(91)が 2 個あります。これらのコネクタを経由して、
ADSP-BF527 Blackfin プロセッサのペリフェラル通信インターフェ
ースを使用することができます。使用可能なペリフェラルは、
SPI
SPORT
I2C/TWI
GPIO
非同期パラレル
PPI
UART
タイマ
LED
SDP-B ボード上に LED が 2 個あります(図 2 参照)。
電源 LED (LED2)
緑の電源 LED は、SDP-B ボードの電源が入っていることを表示
します。この LED は、SDP-B と PC との間の USB 接続を表示す
るものではありません。
さらに、コネクタ仕様には、入力電源ピン、出力電源ピン、グ
ラウンド・ピン、将来用途に予約済みのピンも含まれています。
タイミング図を含むペリフェラル・インターフェースの詳細に
つ い て は 、 「 ADSP-BF52x Blackfin Processor Hardware
Reference」を参照してください。
CON A
コネクタのピン配置
コネクタのピン配置は、Blackfin プロセッサでの内部ピンの共
用に無関係に決めてあります。表 1 に、コネクタ・ピンと SDPB ボードの各コネクタ・ピンとピン機能を示します。
POWER
CON B
LED1
09865-002
LED2
図 2.SDP-B ボードの LED
Rev. 0
- 5/20 -
UG-277
SDP ユーザー・ガイド
表 1.120 ピン・コネクタのピン配置
Pin No.
Pin Name
Description
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
VIN
NC
GND
GND
USB_VBUS
GND
PAR_D23
PAR_D21
PAR_D19
PAR_D17
GND
PAR_D14
PAR_D13
PAR_D11
PAR_D9
PAR_D7
GND
PAR_D5
PAR_D3
PAR_D1
PAR_RD
PAR_CS
GND
PAR_A3
PAR_A1
PAR_FS3
PAR_FS1
GND
SPORT_DR3
SPORT_DR2
SPORT_DR1
SPORT_DT1
SPORT_DT2
SPORT_DT3
SPORT_INT
GND
SPI_SEL_B
SPI_SEL_C
39
SPI_SEL1/SPI_SS
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
GND
SDA_1
SCL_1
GPIO0
GPIO2
GPIO4
GND
GPIO6
TMR_A
TMR_C
NC
NC
GND
NC
NC
NC
Power to SDP-B board. Requires 5 V at 200 mA.
No Connect. Leave this pin unconnected. Do not ground.
Connect to ground plane of board.
Connect to ground plane of board.
Connected directly to the USB +5 V supply.
Connect to ground plane of board.
Parallel Data Bus Bit 23.1 (No Connect).
Parallel Data Bus Bit 21.1 (No Connect).
Parallel Data Bus Bit 19.1 (No Connect).
Parallel Data Bus Bit 17.1 (No Connect).
Connect to ground plane of board.
Parallel Data Bus Bit 14.
Parallel Data Bus Bit 13.
Parallel Data Bus Bit 11.
Parallel Data Bus Bit 9.
Parallel Data Bus Bit 7.
Connect to ground plane of board.
Parallel Data Bus Bit 5.
Parallel Data Bus Bit 3.
Parallel Data Bus Bit 1.
Asynchronous Parallel Read Strobe.
Asynchronous Parallel Chip Select.
Connect to ground plane of board.
Parallel Address Bus Bit 3.
Parallel Address Bus Bit 1.
Synchronous (PPI) Parallel Frame Sync 3.
Synchronous (PPI) Parallel Frame Sync 1.
Connect to ground plane of board.
SPORT Data Receive 31 (No Connect).
SPORT Data Receive 21 (No Connect).
SPORT Data Receive 1. Secondary SPORT data into processor.
SPORT Data Transmit 1. Secondary SPORT data from processor.
SPORT Data Transmit 21 (No Connect).
SPORT Data Transmit 31 (No Connect).
SPORT Interrupt. Used to trigger a nonperiodic SPORT event.
Connect to ground plane of board.
SPI Chip Select B. Use this to control a second device on the SPI bus.
SPI Chip Select C. Use this for a third device on the SPI bus.
SPI Chip Select 12 (see the Pin Sharing section). Used to connect to SPI boot flash, if required. Also used as chip select when
Blackfin processor is operating as SPI slave.
Connect to ground plane of board.
I2C Data 1 (see the Pin Sharing section).
I2C Clock 12 (see the Pin Sharing section).
General Purpose Input/Output.
General Purpose Input/Output.
General Purpose Input/Output.
Connect to ground plane of board.
General Purpose Input/Output2 (see the Pin Sharing section).
Timer A Flag Pin. Use as first Timer if required.
Timer C Flag Pin1 (No Connect).
No Connect. Leave this pin unconnected. Do not ground.
No Connect. Leave this pin unconnected. Do not ground.
Connect to ground plane of board.
No Connect. Leave this pin unconnected. Do not ground.
No Connect. Leave this pin unconnected. Do not ground.
No Connect. Leave this pin unconnected. Do not ground.
Rev. 0
- 6/20 -
UG-277
SDP ユーザー・ガイド
Pin No.
Pin Name
Description
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
EEPROM_A0
NC
GND
UART_RX
RESET_IN
BMODE1
UART_TX
GND
NC
NC
NC
NC
NC
GND
NC
NC
TMR_D
TMR_B
GPIO7
GND
GPIO5
GPIO3
GPIO1
SCL_0
SDA_0
GND
SPI_CLK
SPI_MISO
SPI_MOSI
SPI_SEL_A
GND
SPORT_TSCLK
SPORT_DT0
SPORT_TFS
SPORT_RFS
SPORT_DR0
SPORT_RSCLK
GND
PAR_CLK
PAR_FS2
PAR_A0
PAR_A2
GND
PAR_INT
PAR_WR
PAR_D0
PAR_D2
PAR_D4
GND
PAR_D6
PAR_D8
PAR_D10
PAR_D12
GND
PAR_D15
PAR_D16
PAR_D18
EEPROM A0. Connect to A0 address line of the EEPROM.
No Connect. Leave this pin unconnected. Do not ground.
Connect to ground plane of board.
UART Receive Data2 (see the Pin Sharing section).
Active low pin to reset EVAL-SDP-CB1Z board.
Boot Mode 1. Pull up with 10 kΩ resistor to set SDP to boot from SPI Flash. Enabled on Connector A only.
UART Receive Data2 (see the Pin Sharing section).
Connect to ground plane of board.
No Connect. Leave this pin unconnected. Do not ground.
No Connect. Leave this pin unconnected. Do not ground.
No Connect. Leave this pin unconnected. Do not ground.
No Connect. Leave this pin unconnected. Do not ground.
No Connect. Leave this pin unconnected. Do not ground.
Connect to ground plane of board.
No Connect. Leave this pin unconnected. Do not ground.
No Connect. Leave this pin unconnected. Do not ground.
Timer D Flag Pin2 (see the Pin Sharing section).
Timer B Flag Pin. Use as second timer, if required.
General-Purpose Input/Output2 (see the Pin Sharing section).
Connect to ground plane of board.
General-Purpose Input/Output.
General-Purpose Input/Output.
General-Purpose Input/Output.
I2C Clock 0. Daughter Board EEPROM must be connected to this bus.
I2C Data 0. Daughter Board EEPROM must be connected to this bus.
Connect to ground plane of board.
SPI Clock.
SPI Master In, Slave Out Data.
SPI Master Out, Slave In Data.
SPI Chip Select A. Use this to control the first device on the SPI bus.
Connect to ground plane of board.
SPORT Transmit Clock.
SPORT Data Transmit 0. Primary SPORT data from processor.
SPORT Transmit Frame Sync.
SPORT Receive Frame Sync.
SPORT Data Receive 0. Primary SPORT data into processor.
SPORT Receive Clock.
Connect to ground plane of board.
Clock for Synchronous Parallel Interface (PPI).
Synchronous (PPI) Parallel Frame Sync 2.
Parallel Address Bus Bit 0.
Parallel Address Bus Bit 2.
Connect to ground plane of board.
Parallel Interrupt. Used to trigger a nonperiodic parallel event.
Asynchronous Parallel Write Strobe.
Parallel Data Bus Bit 0.
Parallel Data Bus Bit 2.
Parallel Data Bus Bit 4.
Connect to ground plane of board.
Parallel Data Bus Bit 6.
Parallel Data Bus Bit 8.
Parallel Data Bus Bit 10.
Parallel Data Bus Bit 12.
Connect to ground plane of board.
Parallel Data Bus Bit 15.
Parallel Data Bus Bit 161 (No Connect).
Parallel Data Bus Bit 181 (No Connect).
Rev. 0
- 7/20 -
UG-277
SDP ユーザー・ガイド
Pin No.
Pin Name
Description
113
114
115
116
117
118
119
120
PAR_D20
PAR_D22
GND
VIO(+3.3V)
GND
GND
NC
NC
Parallel Data Bus Bit 201 (No Connect).
Parallel Data Bus Bit 221 (No Connect).
Connect to ground plane of board.
+3.3 V Output. 20 mA maximum current available for I/O voltage on daughter board.
Connect to ground plane of board.
Connect to ground plane of board.
No Connect. Leave this pin unconnected. Do not ground.
No Connect. Leave this pin unconnected. Do not ground.
1
2
この機能は EVAL-SDP-CB1Z には実装されていません。
両コネクタ間で共用。
SDP-B で提供している各インターフェースは、SDP-B の 120 ピン・コネクタのピンから使用することができます。コネクタのピン番号を図 3 に示します。
Rev. 0
- 8/20 -
UG-277
60
RESET_IN
BMODE1
61
59
UART_RX
UART_TX
62
58
GND
GND
63
57
NC
NC
64
56
EEPROM_A0
NC
65
55
NC
NC
66
54
NC
NC
67
53
NC
NC
68
52
GND
GND
69
51
NC
NC
70
50
NC
NC
71
49
TMR_C*
TMR_D
72
48
TMR_A
TMR_B
73
47
GPIO6
GPIO7
74
46
GND
GND
75
45
GPIO4
GPIO5
76
44
GPIO2
GPIO3
77
43
GPIO0
GPIO1
78
42
SCL_1
SCL_0
79
41
SDA_1
SDA_0
80
40
GND
GND
81
39
SPI_SEL1/SPI_SS
SPI_CLK
82
38
SPI_SEL_C
SPI_MISO
83
37
SPI_SEL_B
SPI_MOSI
84
SPI_SEL_A
85
GND
86
SDP
STANDARD
CONNECTOR
TIMERS
GENERAL
INPUT/OUTPUT
I2C
SPI
36 GND
35
SPORT_INT
34
SPORT_DT3*
SPORT_TSCLK
87
33
SPORT_DT2*
SPORT_DT0
88
32
SPORT_DT1
SPORT_TFS
89
31
SPORT_DR1
SPORT_RFS
90
30
SPORT_DR2*
SPORT_DR0
91
29
SPORT_DR3*
SPORT_RSCLK
92
28
GND
GND
93
27
PAR_FS1
PAR_CLK
94
26
PAR_FS3
PAR_FS2
95
25
PAR_A1
PAR_A0
96
24
PAR_A3
PAR_A2
97
23
GND
GND
98
22
PAR_CS
PAR_INT
99
21
PAR_RD
PAR_WR
100
20
PAR_D1
PAR_D0
101
19
PAR_D3
PAR_D2
102
18
PAR_D5
PAR_D4
103
17
GND
GND
104
16
PAR_D7
PAR_D6
105
15
PAR_D9
PAR_D8
106
14
PAR_D11
PAR_D10
107
13
PAR_D13
PAR_D12
108
12
PAR_D14
GND
109
11
GND
PAR_D15
110
10
PAR_D17*
PAR_D16*
111
9
PAR_D19*
PAR_D18*
112
8
PAR_D21*
PAR_D20*
113
7
PAR_D23*
PAR_D22*
114
6
GND
GND
115
5
USB_VBUS
VIO(+3.3V)
116
4
GND
GND
117
3
GND
GND
118
2
NC
NC
119
1
VIN
NC
120
SPORT
PARALLEL
PORT
PARALLEL
PORT
*NC ON BLACKFIN SDP
NOTES
1. NC = NO CONNECT. DO NOT CONNECT TO THIS PIN.
図 3.120 ピン・コネクタ
Rev. 0
- 9/20 -
09865-003
SDP ユーザー・ガイド
UG-277
SDP ユーザー・ガイド
ピンの共用
電源
SDP-B ボードには 2 つのタイプの共用ピンがあるため、ドータ
ー・ボードと SDP ボードの間でコネクタの 2 個以上のペリフェ
ラル・インターフェースを使う場合、注意が必要です。1 つ目
のタイプは、Blackfin プロセッサ内部で共用されるピンです。2
つ目のタイプは、1 本の Blackfin プロセッサ出力ピンがコネクタ
A とコネクタ B の間で共用されるタイプです。
SDP-B ボードに接続されるすべてのドーター・ボードは、SDPB ボードへ 5 V で 200 mA を供給する必要があります。この電源
は、120 ピン・コネクタのピン 1 (VIN)に接続される必要があり
ます。この電源は、Blackfin プロセッサ、メモリ、SDP-B ボー
ド上のその他の部品の電源として必要です。また、SDP ボード
はピン 116 (VIO_3.3)に 3.3 V/20 mA を出力して、接続されたド
ーター・ボードの VIO 電圧も供給します。ピン 5 (USB_VBUS)
は USB コネクタの+5 V ラインに接続されて、SDP ボードの出
力として 5 V ±10%を供給します。
Blackfin プロセッサの内部共用ピンでは、1 個のコネクタまたは
両コネクタでペリフェラル・インターフェースの同時使用が制
限されることがあります。Blackfin プロセッサの内部デザイン
では、複数の信号間で 1 本の出力ピンを共用しています。前述
のように、120 ピン・コネクタのピンは、このピンの共用とは
無関係に決定されています。このために、SDP 上で同時使用で
きるペリフェラルに制約が生じます。システム設計時に ADSPBF527 プロセッサの「ADSP-BF52x Blackfin Processor Hardware
Reference」を参照して、選択したペリフェラルが同時に使用可
能であり、かつこれらの信号により Blackfin プロセッサの出力
ピンが共用されていないことを確認する必要があります。この
共用の例としては、SPORT ペリフェラルと PPI ペリフェラルが
同じ Blackfin プロセッサ・ピンを使用していることが挙げられ
ます。この場合、これら 2 つのインターフェースを 1 つのアプ
リケーション内で使用することはできません。ピンの共用は、
コネクタ A とコネクタ B へ接続される Blackfin プロセッサ出力
ピンでも発生します。次の信号は 1 本の Blackfin プロセッサ出
力ピンからコネクタ A とコネクタ B へ接続されています。
I2C バス 1、ピン 42 とピン 43
I2C バス 0 の SCL 0、ピン 79
GPIO 6 と GPIO 7、ピン 47 とピン 67
タイマ D、ピン 72
UART、ピン 59 とピン 62
Rev. 0
ドーター・ボード・デザインのガイドライン
ドーター・ボード・デザインのガイドラインでは、レイアウト、
コネクタ位置、キープアウト領域、可能なドーター・ボードの
寸法を規定します。このガイダンスは、ドーター・ボードを
SDP-B ボードのコネクタ A またはコネクタ B と確実に接続でき
るようにするためのものです。次のガイドラインに従うと、
SDP の両コネクタをドーター・ボードのカタログに記載する任
意の 1 つと同時に接続できるようになります。
コネクタの場所
ドーター・ボードのコネクタとネジ穴は、ボードの左上にあり
ます。図 4 に、ドーター・ボード A のこの位置を示します。ド
ーター・ボード B はドーター・ボード A と同じですが、90°時
計向きに回転しています。コネクタの、ボードの縁からの正確
な位置は両ボードを同時に接続するために重要です。図 4 に示
すように、一方のボードがこれらの寸法より大きい場合、他方
のボードを接続できなくなります。コネクタとボードの縁との
間にビアのスペースを確保するため、5.9 mm の寸法をできるだ
け大きくしてあります。これらは絶対最大寸法であるため、こ
れを上回ることはできません。
- 10/20 -
UG-277
SDP ユーザー・ガイド
5.9mm
3.3mm
DAUGHTERBOARD B
3.3mm
5.9mm
09865-004
DAUGHTERBOARD A
図 4.コネクタ配置用のボード最大寸法
図 5 に、ドーター・ボードのコネクタ位置の仕様図面を示します。
1.75mm
5.90mm
NO RIGHT-ANGLED CONNECTORS ALLOWED ALONG THIS EDGE
ORIGIN (0,0)
3.30mm
x = 5.9mm, y = –3.3mm
5.15mm
60
61
D3.10mm
x = 5.95mm, y = –28.55mm (CENTER OF CONNEC TOR)
50.50mm
1
120
EVAL-xxxxx-DB
Rev. D
x = 5.95mm, y = –53.8mm
PLACEMENT KEEPOUT FOR COMPONENTS
OVER 3mm IN HEIGHT
(EXTENDS DOWN ENTIRE HEIGHT OF LEFT HAND SIDE OF PCB)
12.65mm
図 5.互換ドーター・ボードのコネクタ位置
Rev. 0
- 11/20 -
09865-005
D3.10mm
UG-277
SDP ユーザー・ガイド
ドーター・ボードの 120 ピン・コネクタは、Hirose FX8-120SSV(21) 、 120 ピ ン ・ リ セ プ タ ク ル 、 FEC 132-4660 、 Digi-Key
H1219-ND です。コネクタの詳細については、コネクタのデー
タシートを参照してください。ピン 1~ピン 60 はコネクタの左
側に、ピン 61~ピン 120 はコネクタの右側に、それぞれ配置さ
れていることに注意してください。
直角コネクタの制約
ドーター・ボード A の縁とドーター・ボード B の縁が接近して
いるため(図 4 参照)ドーター・ボードの左上の縁に直角コネク
タを使用できません。このため、必要な場合は右下の縁に配置
してください。用語"直角コネクタ"は、ボードの縁をはみ出さ
せて接続するコネクタを意味します(たとえば、直角 SMB また
はネジ端子)。
キープアウト領域
将来用のコントローラ・ボードの柔軟性を確保するため、3 mm
より高い部品用にキープアウト領域を設けてあります。このキ
ープアウト領域は幅 12.65 mm で、ドーター・ボードの左側全面
に広がっています。
機械的仕様
SDP-B ボードの機械的仕様は、2.75" × 2.25" (69.85 mm × 27.15
mm)です。120 ピン・コネクタの、ボード底面からの高さは約
0.152" (3.86 mm)です。上側の最大高の部品は約 0.125" (3.175
mm)で、下側の最大高の部品はコネクタで約 0.152" (3.86 mm)で
す。図 6 を参照してください。
CON A
2.75”
69.85mm
2.25”
57.15mm
POWER
LED2
LED1
CON B
0.125” / 3.17mm 0.21875” / 5.54mm
0.152” / 8.86mm
CON B
図 6.SDP-B ボードの機械的仕様
Rev. 0
- 12/20 -
09865-006
CON A
CON B
UG-277
SDP ユーザー・ガイド
回路図
このセクションには、EVAL-SDP-CB1Z ボードの回路図を示します。次の回路図ページが含まれます。






SDP-B—電源
SDP-B—メモリ
SDP-B—Clocks_USB
SDP-B—Blackfin_I/O
SDP-B—コネクタ A
SDP-B—コネクタ B
Rev. 0
- 13/20 -
Rev. 0
V-UNREG
BAT54
D5
C4
図 7.SDP-B—電源
- 14/20 -
4.7µF
C8
C6
4.7µF
4.7µF
7
8
6
4
OUT
OUT
OUT
NR
4
3
2
1
4
3
2
1
1
2
3
5
U3
SS
U4
SS
ADP1706
2.5V
OUT
OUT
OUT
OUT
ADP1706
1.2V
IN
IN
GND SENSE
EN
IN
IN
GND SENSE
EN
ADP3335-LCSP
IN
IN
SD
GND
U2
5
6
7
8
5
6
7
8
C1
1nF
C5
4.7µF
10nF
C3
10nF
C2
C9
4.7µF
C7
4.7µF
+
+
+
C35
47µF
20%
C36
47µF
20%
LED2
C34
47µF
20%
+1.2V
+2.5V
GREEN
1kΩ
R11
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
U1-D
Y20
Y1
N13
N12
N11
N10
N9
M13
M12
M11
M10
M9
L13
L12
L11
L10
L9
K13
+3.3V
C31
0.1µF
C20
0.1µF
ADSP-BF522_3_4_5_6_7_208-BGA
K12
K11
K10
K9
J13
J12
J11
J10
J9
H13
H12
H11
H10
H9
B20
A20
A17
A1
+3.3V
C30
10µF
+2.5V
C32
10µF
C23
0.1µF
C46
0.1µF
C33
10µF
C25
0.1µF
C22
10nF
C19
10nF
C26
0.1µF
C24
10nF
C21
1nF
C18
1nF
VPPOTP
VDDOTP
VDDUSB
VDDUSB
VDDRTC
VDDINT
VDDINT
VDDINT
VDDINT
VDDINT
VDDINT
VDDINT
VDDINT
VDDINT
VDDINT
VDDINT
VDDINT
VDDEXT
VDDEXT
VDDEXT
VDDEXT
VDDEXT
VDDEXT
VDDEXT
VDDEXT
VDDEXT
VDDEXT
VDDEXT
VDDEXT
VRSEL
VROUT
VDDMEM
VDDMEM
VDDMEM
VDDMEM
VDDMEM
VDDMEM
VDDMEM
VDDMEM
VDDMEM
VDDMEM
U1-C
F19
H20
P11
P10
P9
P8
P7
N8
N7
M8
M7
L8
L7
K8
K7
J8
J7
H8
H7
G11
G10
G9
G8
G7
ADSP-BF522_3_4_5_6_7_208-BGA
L19
R20
G20
D19
A16
P14
P13
P12
N14
M14
L14
K14
J14
H14
G14
G13
G12
C14
10nF
C10
10nF
C15
0.1µF
C11
0.1µF
+3.3V
C16
0.1µF
C12
0.1µF
C17
10nF
C13
0.1µF
C29
10µF
C27
10nF
C28
10µF
09865-007
VIN
+1.2V
SDP ユーザー・ガイド
UG-277
AWE
ARE
AMS0
AMS1
AMS2
AMS3
ABE0
ABE1
1
R41
Y2
Y4
W5
33Ω
33Ω
R34-H
R35-A
D8
D7
Y3
Y8
33Ω
33Ω
33Ω V20
33Ω V19
33Ω
33Ω M19
33Ω K19
33Ω
R35-G
R35-H
R38-D
R38-E
R39-E
R39-D
R39-F
R39-H
D1
D0
AMS3
AMS2
AMS1
AMS0
W8
33Ω
R35-F
D2
U20
10
7
5
2
6
NC7S08
33Ω
R42
SA10
AWE
ARDY
CLKOUT
ARE
+3.3V
13
EN
D4
D3
D2
D1
GND
SMS
SCKE
SWE
AOE
AMS0
SCAS
SRAS
ADDR1
ADDR2
ADDR3
ADDR4
ADDR5
ADDR6
ADDR7
ADDR8
ADDR9
ADDR10
ADDR11
ADDR12
ADDR13
ADDR14
ADDR15
ADDR16
ADDR17
ADDR18
ADDR19
R36-F
33Ω
A12
A11
A10
A9
A8
A7
A6
33Ω
33Ω
33Ω
33Ω
33Ω
33Ω
33Ω
33Ω
R19
U19
K20
P20
T20
U20
PAR_RD_WR
33Ω
33Ω
33Ω
R39-G
R38-C
R39-B
CS_LATCH
9
S3A
8
S3B
IN
15
+3.3V
CS_B
12
S4A
11
S4B
CS_A
3
S2A
S2B 4
RES-RNA310
100kΩ
33Ω
R39-C
COM COM
33Ω
33Ω
R39-A
R40
R38-B
R38-A
A1
33Ω
R38-F
W20
T19
A2
33Ω
A3
33Ω
R38-G
R38-H
W19
Y19
A4
A13
33Ω
A5
A14
33Ω
33Ω
A15
33Ω
33Ω
A16
33Ω
R37-B
A17
R37-A
A18
33Ω
W18
R37-C
R37-D
R37-E
R37-F
R37-G
R37-H
R36-A
R36-B
R36-C
R36-D
R36-E
A19
33Ω
16
S1A
1
S1B
VDD
14
R36-H
R36-G
Y18
W17
Y17
W16
Y16
W15
Y15
W14
Y14
W13
Y13
W12
Y12
W11
Y11
ADSP-BF522_3_4_5_6_7_208-BGA
P19
N19
M20
N20
J19
AMS1
AMS2
AMS3
ABE0
ABE1
DATA0
DATA1
DATA2
DATA3
DATA4
DATA5
DATA6
DATA7
DATA8
DATA9
DATA10
DATA11
DATA12
DATA13
DATA14
U12
ADG774A_LFCSP
4
Y7
33Ω
R35-E
D3
2
W7
33Ω
R35-D
D4
33Ω
Y6
33Ω
D5
L20
Y5
W6
33Ω
R35-B
R35-C
D6
W4
33Ω
W3
33Ω
33Ω
D11 R34-E
R34-G
33Ω
D12 R34-D
W2
W1
D9
33Ω
D13
D10 R34-F
33Ω
R34-B
R34-C
D14
C43
0.1µF
SMS
SA10
CLKOUT
SCKE
SWE
SCAS
SRAS
A[1:19]
C44
0.1µF
2
1
2
1
2
1
+3.3V
SWE
SCAS
SRAS
SMS
D[0:15]
NC7S08
U9
NC7S00
U7
NC7S08
U8
C48
0.1µF
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
C37
0.1µF
+3.3V
4
4
4
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
2
1
23
24
25
26
29
30
31
32
33
34
22
35
36
DQML
DQMH
C50
0.1µF
NC7S08
U10
4
15
39
20
BA0
21
BA1
38
CLK
37
CKE
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
MT48LC16M16A2P
16 WE
17 CAS
18
RAS
19
CS
40
N/C
2
4
5
7
8
10
11
13
42
44
45
47
48
50
51
53
U5-A
C51
0.1µF
FLASH_CS
FLASH_A20
C40
0.1µF
ABE0
ABE1
CLKOUT
SCKE
SA10
FLASH_A19
U5-B
MT48LC16M16A2P
A18
A19
A12
A13
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A[1:19]
* FIT PART MT48LC16M16A2P-75:D FOR 32 MByte SDRAM
32 MByte SDRAM
C49
0.1µF
A[1:19]
FLASH_A19
FLASH_A20
AWE
ARE
FLASH_CS
RESET
A1
C1
D1
E1
A4
A3
A2
A1
B1
C2
A7
A5
A2
A8
D2
B5
A9
A6
A5
C5
D5
B6
A6
C6
D6
E6
B2
C3
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
D4
D3
A4
G1
F1
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
W
G
E
B4
RP
DATA15
U1-A
D4
D3
D2
D1
D0
H3
E3
H2
E2
A3
D5
H4
D6
D7
D8
D9
D10
D11
D12
D13
D14
D15
E4
H5
E5
F2
G2
F3
G3
F4
G5
F5
G6
C41
0.1µF
M29W320EBZE
RB
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
U6
4MByte Flash
NC
V1
VSS
33Ω
G4
VCC
R34-A
F6
BYTE
D15
PG0/FLASH_EN
5
10
RA
RB
RC
RD
RE
RF
RG
RH
1
2
3
4
6
7
8
9
VDD 1
VDD 14
VDD 27
28 VSS
41 VSS
54 VSS
3
9
43
49
VDDQ
VDDQ
VDDQ
VDDQ
VSSQ
VSSQ
VSSQ
VSSQ
6
12
46
52
B3
VPP/WP
VSS
H1
- 15/20 -
H6
図 8.SDP-B—メモリ
C4
Rev. 0
D[0:15]
C70
10nF
C71
1µF
+3.3V
09865-008
D[0:15]
SDP ユーザー・ガイド
UG-277
+3.3V
Rev. 0
図 9.SDP-B —Clocks_USB
- 16/20 -
CLKIN
RTXI
RTX0
XTAL
C LKB
U1-I
A10
C19
A15
4
R1
10kΩ
MR
C45
8.2pF
24.000MHz
Y1
ADSP-BF522_3_4_5_6_7_208-BGA
A11
A14
MR
C42
0.1µF
C47
8.2pF
R12
330Ω
1
3
C38
0.1µF
ADM6319
RESET
GND
2
U11
RESET
VCC
5
DNP
R8
A19
D20
H19
C20
USB_DP
USB_DM
USB_VBUS
USB_XTALOUT
U1-B
+3.3V
ADSP-BF522_3_4_5_6_7_208-BGA
USB_XTALIN
USB_RSET
USB_VREF
USB_ID
RESET
BMODE1
A18
E20
F20
E19
10kΩ
R7
R6
10kΩ
D3
D2
R5
10kΩ
R4
200kΩ
L1
BAT54
D7
ESD DIODES
D1
BMODE0
BMODE1
BMODE2
BMODE3
SS/PG
NMI
RESET
EXT_WAKE
U1-K
J20
G19
B19
B18
0.1µF
C53
GND
IO
D+
D-
VBUS
J1
RESET
SHLD
7
SHLD
6
R2
10kΩΩ
USB-MINI-B-THRU-HOLE
5
4
3
2
1
USB_VBUS
VIN
ADSP-BF522_3_4_5_6_7_208-BGA
Y10
W10
Y9
W9
SETS BOOT MODE FOR 8-/16-BIT FLASH
OR SPI FLASH IF BMODE1 PULLED HIGH
+3.3V
SDP ユーザー・ガイド
UG-277
09865-009
UG-277
SDP ユーザー・ガイド
図 10.SDP-B —Blackfin_I/O
Rev. 0
- 17/20 -
J2-31
PF7/PPI_D7/DR0SEC/TACI1
J2-32
PF6/PPI_D6/DT0SEC/TACI0
J2-62
PG7/TMR3/DR0PRIA/UART0TX
J2-76
J2-47
J2-74
J2-48
J2-73
PH5/ETXD0
PH6/ERXDO
PH7/ETXD1
PG7/TMR3/DR0PRIA/UART0TX
PG5/TMR1/PPI_FS2
PJ0/PP1_FS1/TMR0
J2-72
J2-49
J2-45
FUTURE USE
J2-77
PH3/ETXEN
PH4/MII_TXCLK/RMII_REFCLK
J2-44
J2-59
PG8/TMR4/RFS0A/UART0RX/TACI4
PH2/MDIO
J2-42
PG12/UART1TXA
J2-78
J2-41
PG10/TMR6/TSCLK0A/TACI6
J2-43
J2-79
PJ2/SCL
PH1/ERXER
J2-80
SDA_A
PH0/MII_CRS/RMII_CRSDV
J2-82
PG2/SCK
J2-39
PG1/SPISS/SPISEL1
J2-83
J2-38
PF12/PPI_D12/DT1PRI/SPISEL2/COG
PG3/MISO/DR0SECA
J2-37
PF9/PPI_D9/RSCLK1/SPISEL6
J2-84
J2-85
PH8/SPISEL4/ERXD1/TACLK2
PG4/MOSI/DT0SECA
J2-35
J2-34
PG11/TMR7
Future Use
J2-88
PF3/PPI_D3/DT0PRI
J2-33
J2-89
PF4/PPI_D4/TFS0/TACLK0
Future Use
J2-87
J2-29
PF5/PPI_D5/TSCLK0/TACLK1
Future Use
J2-91
J2-30
J2-90
J2-92
J2-61
PF1/PPI_D1/RFS0
Future Use
0R
PF0/PPI_D0/DR0PRI
PF2/PPI_D2/RSCLK0
BMODE1
J2-60
TMR_D
TMR_C
TMR_B
TMR_A
GPIO_7
GPIO_6
GPIO_5
GPIO_4
GPIO_3
GPIO_2
GPIO_1
GPIO_0
UART_TX
UART_RX
SCL_1
SDA_1
SCL_0
SDA_0
SPI_CLK
SPI_MISO
SPI_MOSI
CONA_PPI_EN
CONA_PPI_DIR
D[0:15]
2
1
U23
NC7S32
PG0/FLASH_EN
DNP
R25
PF8/PPI_D8/DR1PRI
PF9/PPI_D9/RSCLK1/SPISEL6
PF10/PPI_D10/RFS1/SPISEL7
PF11/PPI_D11/TFS1/CZM
PF12/PPI_D12/DT1PRI/SPISEL2/COG
PF13/PPI_D13/TSCLK1/SPISEL3/CUD
PF14/PPI_D14/DT1SEC/UART1TX
PF15/PPI_D15/DR1SEC/UART1RX/TACI3
D8
D9
D10
D11
D12
D13
D14
D15
D0
D1
D2
D3
D4
D5
D6
D7
4
1A1
1A2
1A3
1A4
1A5
1A6
1A7
1A8
1B1
1B2
1B3
1B4
1B5
1B6
1B7
1B8
2A1
2A2
2A3
2A4
2A5
2A6
2A7
2A8
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2B8
1A1
1A2
1A3
1A4
1A5
1A6
1A7
1A8
1B1
1B2
1B3
1B4
1B5
1B6
1B7
1B8
A1
B2
B1
C2
C1
D2
D1
E2
U16-A
2A1
2A2
2A3
2A4
2A5
2A6
2A7
2A8
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2B8
E1
F2
F1
G2
G1
H2
H1
J1
74LVCH16245AZRDR
E6
F5
F6
G5
G6
H5
H6
J6
U16-B
74LVCH16245AZRDR
A6
B5
B6
C5
C6
D5
D6
E5
J2-67
J2-66
J2-54
J2-55
J2-64
J2-65
J2-68
J2-53
J2-71
J2-70
J2-57
E1
F2
F1
G2
G1
H2
H1
J1
U15-B
74LVCH16245AZRDR
E6
F5
F6
G5
G6
H5
H6
J6
J2-51
J2-56
A1
B2
B1
C2
C1
D2
D1
E2
U15-A
74LVCH16245AZRDR
A6
B5
B6
C5
C6
D5
D6
E5
FUTURE USE
J2-50
DIR=1: A->B; DIR=0: B->A
ARE
PF0/PPI_D0/DR0PRI
PF1/PPI_D1/RFS0
PF2/PPI_D2/RSCLK0
PF3/PPI_D3/DT0PRI
PF4/PPI_D4/TFS0/TACLK0
PF5/PPI_D5/TSCLK0/TACLK1
PF6/PPI_D6/DT0SEC/TACI0
PF7/PPI_D7/DR0SEC/TACI1
SPI_SEL1/SPI_SS
SPI_SEL_C
SPI_SEL_B
SPI_SEL_A
SPORT_INT
SPORT_DT3
SPORT_DT2
SPORT_DT1
SPORT_DT0
SPORT_TFS
SPORT_TSCLK
SPORT_DR3
SPORT_DR2
SPORT_DR1
SPORT_DR0
SPORT_RFS
CS_A
PAR_RD_WR
SPORT_RSCLK
BMODE1_A
RESET_IN
A3
1DIR
R14
A4
1OE
A3
1DIR
J3
2DIR
J4
2OE
A4
1OE
J4
- 18/20 -
J3
Rev. 0
2OE
図 11.SDP-B —コネクタ A
2DIR
MR
CONA_PAR_D8
CONA_PAR_D9
CONA_PAR_D10
CONA_PAR_D11
CONA_PAR_D12
CONA_PAR_D13
CONA_PAR_D14
CONA_PAR_D15
CONA_PAR_D0
CONA_PAR_D1
CONA_PAR_D2
CONA_PAR_D3
CONA_PAR_D4
CONA_PAR_D5
CONA_PAR_D6
CONA_PAR_D7
CONA_PAR_D8
CONA_PAR_D9
CONA_PAR_D10
CONA_PAR_D11
CONA_PAR_D12
CONA_PAR_D13
CONA_PAR_D14
CONA_PAR_D15
CONA_PAR_D0
CONA_PAR_D1
CONA_PAR_D2
CONA_PAR_D3
CONA_PAR_D4
CONA_PAR_D5
CONA_PAR_D6
CONA_PAR_D7
CONA_PAR_D[0:15]
C67
10nF
C60
0.1µF
C66
10nF
C54
0.1µF
+3.3V
C72
1µF
J2-111
J2-10
J2-112
J2-9
J2-113
J2-8
A[1:19]
PJ1/PPI_CLK/TMRCLK
PJ0/PP1_FS1/TMR0
PG5/TMR1/PPI_FS2
A1
A2
A3
J2-94
J2-27
J2-95
J2-26
J2-96
J2-25
J2-97
J2-24
J2-99
J2-22
J2-100
AWE
PAR_CLK
PAR_FS1
PAR_FS2
PAR_FS3
PAR_A0
PAR_A1
PAR_A2
PAR_A3
PAR_INT
PAR_CS
PAR_WR
PAR_RD
J2-101
J2-20
J2-102
J2-19
J2-103
J2-18
J2-105
J2-16
J2-106
J2-15
J2-107
J2-14
J2-21
PG9/TMR5/RSCLK0A/TACI5
USB_VBUS
J2-108
J2-13
J2-12
D4
BAT54
+3.3V
V-UNREG
VIN
J2-110
ARE
A4
CONA_PAR_D0
CONA_PAR_D1
CONA_PAR_D2
CONA_PAR_D3
CONA_PAR_D4
CONA_PAR_D5
CONA_PAR_D6
CONA_PAR_D7
CONA_PAR_D8
CONA_PAR_D9
CONA_PAR_D10
CONA_PAR_D11
CONA_PAR_D12
CONA_PAR_D13
CONA_PAR_D14
CONA_PAR_D15
CS_A
CONA_PAR_D[0:15]
PG6/DT0PRIA/TMR2/PPI_FS3
C61
0.1µF
+3.3V
C73
1µF
+3.3V
C55
0.1µF
+3.3V
D[23:16] (FUTURE USE)
J2-114
J2-7
J2-118
J2-117
J2-115
J2-109
J2-104
J2-98
J2-93
J2-86
J2-81
J2-75
J2-69
J2-63
J2-58
J2-52
J2-46
J2-40
J2-36
J2-28
J2-23
J2-17
J2-11
J2-6
J2-4
J2-3
J2-5
J2-120
J2-119
J2-2
J2-1
J2-116
SDP ユーザー・ガイド
UG-277
09865-011
J4-32
PF14/PPI_D14/DT1SEC/UART1TX
J4-83
J4-82
J4-80
J4-79
J4-41
J4-42
J4-59
J4-62
PG3/MISO/DR0SECA
PG2/SCK
SDA_B
PJ2/SCL
PG15/TFS0A/MII_PHYINT/RMII_MDINT
PG12/UART1TXA
PG8/TMR4/RFS0A/UART0RX/TACI4
PG7/TMR3/DR0PRIA/UART0TX
J4-45
J4-76
J4-47
J4-74
J4-48
J4-73
PH14/ERXDV
PH15/COL
PH6/ERXDO
PH7/ETXD1
PG8/TMR4/RFS0A/UART0RX/TACI4
PG6/DT0PRIA/TMR2/PPI_FS3
PJ0/PP1_FS1/TMR0
J4-72
J4-49
J4-77
FUTURE USE
J4-44
PH12/ERXD3
PH13/ERXCLK
J4-78
J4-84
PG4/MOSI/DT0SECA
J4-43
J4-39
PG1/SPISS/SPISEL1
PH11/ETXD3
J4-38
PF13/PPI_D13/TSCLK1/SPISEL3/CUD
PH10/ERXD2
J4-37
J4-85
PH9/SPISEL5/ETXD2/TACLK3
PF10/PPI_D10/RFS1/SPISEL7
J4-35
J4-34
PG14/TSCLK0A1/MOC
FUTURE USE
J4-88
PF12/PPI_D12/DT1PRI/SPISEL2/COG
J4-33
J4-89
PF11/PPI_D11/TFS1/CZM
FUTURE USE
J4-87
PF13/PPI_D13/TSCLK1/SPISEL3/CUD
J4-29
J4-30
J4-31
PF15/PPI_D15/DR1SEC/UART1RX/TACI3
FUTURE USE
J4-91
PF8/PPI_D8/DR1PRI
FUTURE USE
J4-90
PF10/PPI_D10/RFS1/SPISEL7
J4-61
J4-92
DNP
PF9/PPI_D9/RSCLK1/SPISEL6
BMODE1
TMR_D
TMR_C
TMR_B
TMR_A
GPIO_7
GPIO_6
GPIO_5
GPIO_4
GPIO_3
GPIO_2
GPIO_1
GPIO_0
UART_TX
UART_RX
SCL_1
SDA_1
SCL_0
SDA_0
SPI_CLK
SPI_MISO
SPI_MOSI
D[0:15]
U24
D8
D9
D10
D11
D12
D13
D14
D15
D0
D1
D2
D3
D4
D5
D6
D7
4
PF0/PPI_D0/DR0PRI
PF1/PPI_D1/RFS0
PF2/PPI_D2/RSCLK0
PF3/PPI_D3/DT0PRI
PF4/PPI_D4/TFS0/TACLK0
PF5/PPI_D5/TSCLK0/TACLK1
PF6/PPI_D6/DT0SEC/TACI0
PF7/PPI_D7/DR0SEC/TACI1
CONB_PPI_EN
CONB_PPI_DIR
CS_B
2
1
NC7S32
ARE
1A1
1A2
1A3
1A4
1A5
1A6
1A7
1A8
J4-57
J4-56
J4-55
J4-54
J4-53
J4-51
J4-50
2A1
2A2
2A3
2A4
2A5
2A6
2A7
2A8
1B1
1B2
1B3
1B4
1B5
1B6
1B7
1B8
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2B8
E1
F2
F1
G2
G1
H2
H1
J1
U17-B
A1
B2
B1
C2
C1
D2
D1
E2
U17-A
1A1
1A2
1A3
1A4
1A5
1A6
1A7
1A8
1B1
1B2
1B3
1B4
1B5
1B6
1B7
1B8
A1
B2
B1
C2
C1
D2
D1
E2
2A1
2A2
2A3
2A4
2A5
2A6
2A7
2A8
2B1
2B2
2B3
2B4
2B5
2B6
2B7
2B8
E1
F2
F1
G2
G1
H2
H1
J1
FUTURE USE
J4-64
J4-65
J4-66
J4-67
J4-68
J4-70
J4-71
74LVCH16245AZRDR
E6
F5
F6
G5
G6
H5
H6
J6
U18-B
74LVCH16245AZRDR
A6
B5
B6
C5
C6
D5
D6
E5
U18-A
74LVCH16245AZRDR
E6
F5
F6
G5
G6
H5
H6
J6
74LVCH16245AZRDR
A6
B5
B6
C5
C6
D5
D6
E5
DIR=1: A->B; DIR=0: B->A
PF8/PPI_D8/DR1PRI
PF9/PPI_D9/RSCLK1/SPISEL6
PF10/PPI_D10/RFS1/SPISEL7
PF11/PPI_D11/TFS1/CZM
PF12/PPI_D12/DT1PRI/SPISEL2/COG
PF13/PPI_D13/TSCLK1/SPISEL3/CUD
PF14/PPI_D14/DT1SEC/UART1TX
PF15/PPI_D15/DR1SEC/UART1RX/TACI3
SPI_SEL1/SPI_SS
SPI_SEL_C
SPI_SEL_B
SPI_SEL_A
SPORT_INT
SPORT_DT3
SPORT_DT2
SPORT_DT1
SPORT_DT0
SPORT_TFS
SPORT_TSCLK
SPORT_DR3
SPORT_DR2
SPORT_DR1
SPORT_DR0
SPORT_RFS PAR_RD_WR
SPORT_RSCLK
BMODE1_B
RESET_IN
A4
1OE
A4
J4-60
A3
1DIR
R15
A3
1DIR
J3
2DIR
J4
2OE
1OE
J4
- 19/20 -
J3
Rev. 0
2OE
図 12.SDP-B —コネクタ B
2DIR
MR
CONB_PAR_D8
CONB_PAR_D9
CONB_PAR_D10
CONB_PAR_D11
CONB_PAR_D12
CONB_PAR_D13
CONB_PAR_D14
CONB_PAR_D15
CONB_PAR_D0
CONB_PAR_D1
CONB_PAR_D2
CONB_PAR_D3
CONB_PAR_D4
CONB_PAR_D5
CONB_PAR_D6
CONB_PAR_D7
CONB_PAR_D8
CONB_PAR_D9
CONB_PAR_D10
CONB_PAR_D11
CONB_PAR_D12
CONB_PAR_D13
CONB_PAR_D14
CONB_PAR_D15
CONB_PAR_D0
CONB_PAR_D1
CONB_PAR_D2
CONB_PAR_D3
CONB_PAR_D4
CONB_PAR_D5
CONB_PAR_D6
CONB_PAR_D7
CONB_PAR_D[0:15]
C69
10nF
C64
0.1µF
C68
10nF
C62
0.1µF
+3.3V
PJ1/PPI_CLK/TMRCLK
PJ0/PP1_FS1/TMR0
PG5/TMR1/PPI_FS2
PG6/DT0PRIA/TMR2/PPI_FS3
C74
1µF
A4
A1
A2
A3
J4-94
J4-27
J4-95
J4-26
J4-96
J4-25
J4-97
J4-24
J4-99
PG13/UART1RXA/TACI2
A[1:19]
J4-22
PAR_CLK
PAR_FS1
PAR_FS2
PAR_FS3
PAR_A0
PAR_A1
PAR_A2
PAR_A3
PAR_INT
PAR_CS
J4-100 PAR_WR
AWE
PAR_RD
D6
BAT54
USB_VBUS
V-UNREG
J4-21
J4-101
J4-20
J4-102
J4-19
J4-103
J4-18
J4-105
J4-16
J4-106
J4-15
J4-107
J4-14
J4-108
J4-13
J4-12
J4-110
J4-111
VIN
+3.3V
ARE
CONB_PAR_D0
CONB_PAR_D1
CONB_PAR_D2
CONB_PAR_D3
CONB_PAR_D4
CONB_PAR_D5
CONB_PAR_D6
CONB_PAR_D7
CONB_PAR_D8
CONB_PAR_D9
CONB_PAR_D10
CONB_PAR_D11
CONB_PAR_D12
CONB_PAR_D13
CONB_PAR_D14
CONB_PAR_D15
CONB_PAR_D[0:15]
J4-10
J4-112
J4-9
CS_B
C65
0.1µF
+3.3V
C75
1µF
+3.3V
C63
0.1µF
+3.3V
D[23:16] (FUTURE USE)
J4-113
J4-8
J4-114
J4-7
J4-118
J4-117
J4-115
J4-109
J4-104
J4-98
J4-93
J4-86
J4-81
J4-75
J4-69
J4-63
J4-58
J4-52
J4-46
J4-40
J4-36
J4-28
J4-23
J4-17
J4-11
J4-6
J4-4
J4-3
J4-5
J4-120
J4-119
J4-2
J4-1
J4-116
SDP ユーザー・ガイド
UG-277
09865-012
UG-277
SDP ユーザー・ガイド
ESD に関する注意
ESD(静電放電)の影響を受けやすいデバイスです。電荷を帯びたデバイスや回路ボードは、検知されないまま放電することがあります。本製品は当社独自の特許技
術である ESD 保護回路を内蔵してはいますが、デバイスが高エネルギーの静電放電を被った場合、損傷を生じる可能性があります。したがって、性能劣化や機能低
下を防止するため、ESD に対する適切な予防措置を講じることをお勧めします。
法的条項
アナログ・デバイセズの標準販売条項が適用される評価用ボードの購入の場合を除き、ここで説明する評価用ボード(すべてのツール、部品ドキュメント、サポート資料、また評価
用ボードも含む)を使用することにより、以下に定める条項(本契約)にお客様は同意するものとします。本契約に同意した方のみ、評価用ボードを使用することができます。お客様
が評価用ボードを使用した場合は、本契約に同意したと見なします。本契約は、"お客様"と One Technology Way, Norwood, MA 02062, USA に本社を置く Analog Devices, Inc. (以降
ADI と記載)との間で締結されるものです。本契約条項に従い、ADI は、無償、限定的、一身専属、一時的、非独占的、サブライセンス不能、譲渡不能な評価用ボードを、評価目的
でのみ使用するライセンスをお客様に許諾します。お客様は、評価用ボードが上記目的に限定して提供されたこと、さらに他の目的に評価用ボードを使用しないことを理解し、同
意するものです。さらに、許諾されるライセンスには次の追加制限事項が適用されるものとします。(i)評価用ボードを賃借、賃貸、展示、販売、移転、譲渡、サブライセンス、ま
たは頒布しないものとします。(ii)評価用ボードへのアクセスを第三者に許可しないものとします。ここで言う“第三者”には、ADI、お客様、その従業員、関連会社、および社内コ
ンサルタント以外のあらゆる組織が含まれます。この評価用ボードはお客様に販売するものではありません。評価用ボードの所有権などの、本契約にて明示的に許諾されていない
すべての権利は、ADI に帰属します。本契約と評価用ボードはすべて、ADI の機密および専有情報と見なされるものとします。お客様は、この評価用ボードの如何なる部分も、如
何なる理由でも他者に開示または譲渡しないものとします。評価用ボード使用の中止または本契約の終了の際、お客様は評価用ボードを速やかに ADI へ返却することに同意するも
のです。<追加制限事項>お客様は、評価用ボード上のチップの逆アセンブル、逆コンパイル、またはリバース・エンジニアリングを行わないものとします。お客様は、ハンダ処
理または評価用ボードの構成材料に影響を与えるその他の行為に限らず、評価用ボードに発生したすべての損傷や修正または改変を ADI へ通知するものとします。評価用ボードに
対する修正は、RoHS 規制に限らずすべての該当する法律に従うものとします。<契約の終了>ADI は、お客様に書面通知を行うことで、何時でも本契約を終了することができる
ものとします。お客様は、評価用ボードを速やかに ADI に返却することに同意するものです。<責任の制限>ここに提供する評価用ボードは現状有姿のまま提供されるものであ
り、ADI はそれに関する如何なる種類の保証または表明も行いません。特に ADI は、明示か黙示かを問わず、評価用ボードにおけるあらゆる表明、推奨または保証(商品性、権
原、特定目的適合性または知的財産権非侵害の黙示の保証を含みますがこれらに限定されません)を行いません。如何なる場合でも、ADI およびそのライセンサーは、利益の喪
失、遅延コスト、労賃、またはのれん価値の喪失など(これらには限定されません)、評価用ボードのお客様による所有または使用から発生する、偶発的損害、特別損害、間接損
害、または派生的損害については、責任を負うものではありません。すべての原因から発生する ADI の損害賠償責任の負担額は、総額で 100 米国ドル($100.00)に限定されるものと
します。<輸出>お客様は、この評価用ボードを他国に直接的または間接的に輸出しないことに同意し、輸出に関する該当するすべての米国連邦法と規制に従うことに同意するも
のとします。準拠法。本契約は、マサチューセッツ州の実体法に従い解釈されるものとします(法律の抵触に関する規則は排除します)。本契約に関するすべての訴訟は、マサチュ
ーセッツ州サフォーク郡を管轄とする州法廷または連邦法廷で審理するものとし、お客様は当該法廷の人的管轄権と裁判地に従うものとします。本契約には、国際物品売買契約に
関する国連条約は適用しないものとし、同条約はここに明確に排除されるものです。
Rev. 0
- 20/20 -