日本語版

日本語参考資料
最新版英語データシートはこちら
2個の300 mA LDO内蔵の
3 MHz、1200 mAデュアル降圧レギュレータ
ADP5034
データシート
小型 24 ピン LFCSP パッケージに内蔵し、厳しい性能条件とボ
ード・スペース条件を満たします。
特長
メイン入力電圧範囲: 2.3 V~5.5 V
1200 mA 降圧レギュレータを 2 個と 300 mA LDO を 2 個内蔵
4 mm × 4 mm の 24 ピン LFCSP パッケージを採用
レギュレータ精度: ±3%
VOUTx を出荷時設定または外部調整可能
強制 PWM モードおよび自動 PWM/PSM モードによる 3 MHz
降圧レギュレーション動作
BUCK1/BUCK2 の出力電圧範囲: 0.8 V~3.8 V
LDO1/LDO2 の出力電圧範囲: 0.8 V~5.2 V
LDO1/LDO2 の低入力電源電圧: 1.7 V~5.5 V
LDO1/LDO2: 高い PSRR と低出力ノイズ
降圧レギュレータのスイッチング周波数が高いため、小型の多
層外付け部品を使用してボード・スペースを削減することができ
ます。MODE ピンをハイ・レベルにすると、降圧レギュレータ
は強制 PWM モードで動作し、MODE ピンをロー・レベルにす
ると、負荷が所定スレッショールドより大きい場合、降圧レギ
ュレータは PWM モードで動作します。負荷電流が予め定めた
閾値を下回ると、レギュレータはパワーセーブモード(PSM)で動
作して、軽負荷時の効率を向上させます。
2 個の降圧レギュレータは異なる位相で動作するため、入力コ
ンデンサを小型化することができます。ADP5034 LDO は低い静
止電流、低ドロップアウト電圧、広い入力電圧範囲を持つため、
携帯機器のバッテリ寿命を延ばすことができます。ADP5034
LDO の電源除去比は最大 10 kHz までの周波数で 60 dB 以上あり、
小さいヘッドルーム電圧で動作します。
アプリケーション
プロセッサ、ASIC、FPGA、RF チップセットの電源
携帯型計装機器および医用機器
省スペース機器
ADP5034 の内蔵レギュレータは、専用のイネーブル・ピンを使
って起動します。デフォルト出力電圧は、調整可能なバージョ
ンでは外部から設定することができ、固定電圧バージョンでは
広い範囲の既定値を出荷時に設定することができます。
概要
ADP5034 は、2 個の高性能降圧レギュレータと 2 個の低ドロッ
プアウト・レギュレータ(LDO)の組み合わせを 4 mm × 4 mm の
代表的なアプリケーション回路
AVIN
HOUSEKEEPING
CAVIN
0.1µF
SW1
C1
4.7µF
ON
OFF
BUCK1
FB1
PGND1
EN1
EN1
L1 1µH
C5
10µF
R2
MODE
PWM
MODE
MODE
SW2
C2
4.7µF
BUCK2
EN2
EN2
EN3
EN3
VIN3
FB2
PGND2
EN4
R4
C6
10µF
FB3
R5
VOUT3 AT
300mA
C7
1µF
VOUT4
EN4
LDO2
(DIGITAL)
VIN4
VOUT2 AT
1200mA
R3
R6
OFF
C4
1µF
L2 1µH
VOUT3
LDO1
(ANALOG)
C3
1µF
ON
PSM/PWM
VOUT2
VIN2
1.7V TO
5.5V
VOUT1 AT
1200mA
R1
FB4
R7
R8
ADP5034
AGND
VOUT4 AT
300mA
C8
1µF
09703-001
2.3V TO
5.5V
VOUT1
VIN1
図 1.
Rev. A
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に
関して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、
アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様
は、予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
※日本語版資料は REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
©2011 Analog Devices, Inc. All rights reserved.
本
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー
電話 06(6350)6868
ADP5034
データシート
目次
特長......................................................................................................1
動作原理............................................................................................ 15
アプリケーション ..............................................................................1
パワー・マネジメント・ユニット ............................................ 15
概要......................................................................................................1
BUCK1 および BUCK2 ................................................................ 17
代表的なアプリケーション回路 ......................................................1
LDO1 および LDO2...................................................................... 18
改訂履歴..............................................................................................2
アプリケーション情報 .................................................................... 19
仕様......................................................................................................3
降圧レギュレータ外付け部品の選択 ........................................ 19
全体仕様..........................................................................................3
LDO の外付け部品の選択 ........................................................... 21
BUCK1 と BUCK2 の仕様..............................................................4
消費電力と熱についての考慮事項 ................................................ 22
LDO1 と LDO2 の仕様 ...................................................................4
降圧レギュレータの消費電力 .................................................... 22
入力コンデンサと出力コンデンサの推奨仕様...........................5
ジャンクション温度 .................................................................... 23
絶対最大定格 ......................................................................................6
PCB レイアウト・ガイドライン.................................................... 24
熱抵抗..............................................................................................6
代表的なアプリケーション回路図 ................................................ 25
ESD の注意......................................................................................6
部品表............................................................................................ 25
ピン配置およびピン機能説明 ..........................................................7
外形寸法............................................................................................ 26
代表的な性能特性 ..............................................................................8
オーダー・ガイド ........................................................................ 26
改訂履歴
10/11—Rev. 0 to Rev. A
Change to Features Section ..................................................................1
Changes to General Description Section ..............................................1
Changes to Figure 1..............................................................................1
Change to Table 4, Endnote 1............................................................... 5
Changes to Absolute Maximum Ratings, Table 5................................. 6
Changes to Table 7, Pin Function Descriptions .................................... 7
Change to Table 1, Low UVLO Input Voltage Falling Parameter,
Symbol Column....................................................................................3
Changes to TPC Section....................................................................... 8
Moved Power Dissipation and Thermal Considerations
Section................................................................................................ 22
Change to Table 2, Output Voltage Accuracy Parameter, Test
Conditions/Comment Column ..............................................................4
Change to Table 2, Line Regulation Parameter, Symbols Column .......4
Change to Equation 5 Where Statement ............................................. 22
Change to Equation 6 ......................................................................... 22
Change to Table 2, Load Regulation Parameter, Symbols Column.......4
Changes to Table 2, Reversed the RPFET and RNFET Symbols for the SW
On Resistance Parameter and Changes to Typ and Max Columns........4
Changes to Table 3, Output Accuracy Parameter, Test
Conditions/Comments Column.............................................................4
Changes to Table 3, Line Regulation Parameter, Symbols Column and
Test Conditions/Comments Column .....................................................4
Change to Table 3, Changes to Dropout Voltage Parameter and Added
Specification to Dropout Voltage Parameter.........................................5
Change to Table 3, Endnote 3 ...............................................................5
Change to Table 4, BUCK1, BUCK2 Output Capacitor Parameter, Min
Column Value .......................................................................................5
Change to Undervoltage Lockout Section .......................................... 16
Changes to Figure 46.......................................................................... 16
Change to Figure 47 ........................................................................... 17
Changes to LDO1/LDO2 Section....................................................... 18
Changes to Output Capacitor Section and Table 8.............................. 19
Change to VRIPPLE Equation, Table 9, and Figure 50........................... 20
Changes to Input and Output Capacitor Properties Section................ 21
Changes to Equation 3........................................................................ 22
Changes to Junction Temperature Section .......................................... 23
Changes to LDO Regulator Power Dissipation Section ..................... 23
Changes to Figure 52 and Figure 53................................................... 25
Moved Bill of Materials Section ........................................................ 25
Changes to Ordering Guide ................................................................ 26
6/11—Revision 0: Initial Version
Rev. A
- 2/26 -
ADP5034
データシート
仕様
全体仕様
特に指定がない限り、VAVIN = VIN1 = VIN2 = 2.3 V~5.5 V; VIN3 = VIN4 = 1.7 V~5.5 V;最小/最大仕様では TJ = −40°C~+125°C、typ 仕様では TA
= 25°C。
表 1.
Parameter
Symbol
INPUT VOLTAGE RANGE
VAVIN, VIN1,
VIN2
THERMAL SHUTDOWN
Threshold
Hysteresis
TSSD
TSSD-HYS
START-UP TIME1
BUCK1, LDO1, LDO2
BUCK2
tSTART1
tSTART2
EN1, EN2, EN3, EN4, MODE INPUTS
Input Logic High
Input Logic Low
Input Leakage Current
VIH
VIL
VI-LEAKAGE
INPUT CURRENT
All Channels Enabled
All Channels Disabled
ISTBY-NOSW
ISHUTDOWN
VIN1 UNDERVOLTAGE LOCKOUT
High UVLO Input Voltage Rising
High UVLO Input Voltage Falling
Low UVLO Input Voltage Rising
Low UVLO Input Voltage Falling
UVLOVIN1RISE
UVLOVIN1FALL
UVLOVIN1RISE
UVLOVIN1FALL
1
Test Conditions/Comments
Min
Typ
2.3
TJ rising
Max
Unit
5.5
V
150
20
°C
°C
250
300
µs
µs
1.1
No load, no buck switching
TJ = −40°C to +85°C
0.05
0.4
1
V
V
µA
108
0.3
175
1
µA
µA
3.9
V
V
V
V
3.1
2.275
1.95
セットアップ時間は、EN1 = EN2 = EN3 = EN4 が 0 V から VAVIN へ変化したタイミングから VOUT1、VOUT2、VOUT3、VOUT4 が公称値レベルの 90%になるまでの時
間として定義されます。 スタートアップ時間は、別のチャンネルが既にイネーブルされている場合、個々のチャンネルに対して短くなります。 詳細については、代
表的な性能特性のセクションを参照してください。
Rev. A
- 3/26 -
ADP5034
データシート
BUCK1 とBUCK2 の仕様
特に指定がない限り、VAVIN = VIN1 = VIN2 = 2.3 V~5.5 V、最小/最大仕様では TJ = −40°C~ +125°C、typ 仕様では TA = 25°C 1。
表 2.
Parameter
OUTPUT CHARACTERISTICS
Output Voltage Accuracy
Line Regulation
Load Regulation
VOLTAGE FEEDBACK
OPERATING SUPPLY
CURRENT
BUCK1 Only
Symbol
Test Conditions/Comments
Min
VOUT1, VOUT2
(ΔVOUT1/VOUT1)/ΔVIN1,
(ΔVOUT2/VOUT2)/ΔVIN2
(ΔVOUT1/VOUT1)/ΔIOUT1,
(ΔVOUT2/VOUT2)/ΔIOUT2
PWM mode; ILOAD1 = ILOAD2 = 0 mA to 1200 mA
PWM mode
−3
VFB1, VFB2
Models with adjustable outputs
Typ
ILOAD = 0 mA to 1200 mA, PWM mode
0.485
Max
Unit
+3
−0.05
%
%/V
−0.1
%/A
0.5
0.515
V
MODE = ground
ILOAD1 = 0 mA, device not switching, all other
channels disabled
ILOAD2 = 0 mA, device not switching, all other
channels disabled
ILOAD1 = ILOAD2 = 0 mA, device not switching,
LDO channels disabled
44
μA
55
μA
67
μA
IPSM
PSM to PWM operation
100
mA
RNFET
RPFET
RNFET
RPFET
ILIMIT1, ILIMIT2
VIN1 = VIN2 = 3.6 V
VIN1 = VIN2 = 3.6 V
VIN1 = VIN2 = 5.5 V
VIN1 = VIN2 = 5.5 V
pFET switch peak current limit
1600
155
205
137
162
1950
ACTIVE PULL-DOWN
RPDWN-B
Channel disabled
OSCILLATOR FREQUENCY
fSW
2.5
3.0
BUCK2 Only
IIN
BUCK1 and BUCK2
IIN
PSM CURRENT THRESHOLD
SW CHARACTERISTICS
SW On Resistance
Current Limit
1
IIN
240
310
204
243
2300
mΩ
mΩ
mΩ
mΩ
mA
3.5
MHz
Ω
75
温度限界におけるすべての規定値は、標準の統計的品質管理手法(SQC)を使う相関により保証。
LDO1 とLDO2 の仕様
特に指定がない限り、VIN3 = (VOUT3 + 0.5 V)または 1.7 V (いずれか大きい方)~5.5 V、VIN4 = (VOUT4 + 0.5 V) or 1.7 V (いずれか大きい方)~
5.5 V; CIN = COUT = 1 µF;最小/最大仕様では TJ = −40°C~+125°C、typ 仕様では TA = 25°C。1
表 3.
Parameter
Symbol
INPUT VOLTAGE RANGE
VIN3, VIN4
OPERATING SUPPLY
CURRENT
Bias Current per LDO2
IVIN3BIAS/IVIN4BIAS
Total System Input Current
IIN
LDO1 or LDO2 Only
LDO1 and LDO2 Only
OUTPUT CHARACTERISTICS
Output Voltage Accuracy
Line Regulation
Load Regulation3
Rev. A
VOUT3, VOUT4
(ΔVOUT3/VOUT3)/ΔVIN3,
(ΔVOUT4/VOUT4)/ΔVIN4
(ΔVOUT3/VOUT3)/ΔIOUT3,
(ΔVOUT4/VOUT4)/ΔIOUT4
Test Conditions/Comments
Min
Typ
1.7
IOUT3 = IOUT4 = 0 µA
IOUT3 = IOUT4 = 10 mA
IOUT3 = IOUT4 = 300 mA
Includes all current into AVIN, VIN1, VIN2, VIN3,
and VIN4
IOUT3 = IOUT4 = 0 µA, all other channels disabled
IOUT3 = IOUT4 = 0 µA, buck channels disabled
100 µA < IOUT3 < 300 mA, 100 µA < IOUT4 < 300 mA
IOUT3 = IOUT4 = 1 mA
IOUT3 = IOUT4 = 1 mA to 300 mA
- 4/26 -
10
60
165
Max
Unit
5.5
V
30
100
245
µA
µA
µA
53
74
−3
−0.03
0.001
µA
µA
+3
+0.03
%
%/V
0.003
%/mA
ADP5034
データシート
Parameter
Symbol
VOLTAGE FEEDBACK
VFB3, VFB4
DROPOUT VOLTAGE4
VDROPOUT
Test Conditions/Comments
Min
Typ
Max
Unit
0.485
0.5
0.515
V
VOUT3 = VOUT4 = 5.2 V, IOUT3 = IOUT4 = 300 mA
VOUT3 = VOUT4 = 3.3 V, IOUT3 = IOUT4 = 300 mA
VOUT3 = VOUT4 = 2.5 V, IOUT3 = IOUT4 = 300 mA
VOUT3 = VOUT4 = 1.8 V, IOUT3 = IOUT4 = 300 mA
50
75
100
180
mV
mV
mV
mV
140
CURRENT-LIMIT THRESHOLD5
ILIMIT3, ILIMIT4
600
mA
ACTIVE PULL-DOWN
RPDWN-L
Channel disabled
600
Ω
OUTPUT NOISE
Regulator LDO1
Regulator LDO2
NOISELDO1
NOISELDO2
10 Hz to 100 kHz, VIN3 = 5 V, VOUT3 = 2.8 V
10 Hz to 100 kHz, VIN4 = 5 V, VOUT4 = 1.2 V
100
60
µV rms
µV rms
10 kHz, VIN3 = 3.3 V, VOUT3 = 2.8 V, IOUT3 = 1 mA
100 kHz, VIN3 = 3.3 V, VOUT3 = 2.8 V, IOUT3 = 1 mA
1 MHz, VIN3 = 3.3 V, VOUT3 = 2.8 V, IOUT3 = 1 mA
10 kHz, VIN4 = 1.8 V, VOUT4 = 1.2 V, IOUT4 = 1 mA
100 kHz, VIN4 = 1.8 V, VOUT4 = 1.2 V, IOUT4 = 1 mA
1 MHz, VIN4 = 1.8 V, VOUT4 = 1.2 V, IOUT4 = 1 mA
60
62
63
54
57
64
dB
dB
dB
dB
dB
dB
POWER SUPPLY REJECTION
RATIO
Regulator LDO1
335
PSRR
Regulator LDO2
1
温度限界におけるすべての規定値は、標準の統計的品質管理手法(SQC)を使う相関により保証。
これは VIN3/VIN4 への入力電流で、出力負荷には振り向けられません。
1 mA と 300 mA 負荷を使用した端点計算を使用。
4
ドロップアウト電圧は、入力電圧を公称出力電圧に設定したときの入力電圧―出力電圧間の電位差として定義されます。 これは、1.7 V を超える出力電圧に対しての
み適用されます。
5
電流制限スレッショールドは、出力電圧が規定 typ 値の 90%に低下する電流値として定義されます。 例えば、3.0 V 出力電圧の電流制限スレッショールドは、出力電
圧が 3.0 V の 90%すなわち 2.7 V に低下する電流値として定義されます。
2
3
入力コンデンサと出力コンデンサの推奨仕様
特に指定のない限り、TA = −40°C~+125°C。
表 4.
Parameter
Symbol
Min
SUGGESTED INPUT AND OUTPUT CAPACITANCE
BUCK1, BUCK2 Input Capacitor
BUCK1, BUCK2 Output Capacitor
LDO1, LDO21 Input and Output Capacitor
CMIN1, CMIN2
CMIN1, CMIN2
CMIN3, CMIN4
CAPACITOR ESR
RESR
1
Typ
Max
Unit
4.7
7
0.70
40
40
µF
µF
µF
0.001
1
Ω
最小入力容量と最小出力容量は、全動作範囲で 0.70 µF より大きい必要があります。 最小容量規定値を確実に満たすようにするため、デバイス選択時にアプリケーシ
ョンの全動作範囲を考慮する必要があります。 X7R タイプと X5R タイプのコンデンサの使用が推奨されます。Y5V コンデンサと Z5U コンデンサは温度と DC バイ
アスの性能が劣るため推奨できません。
Rev. A
- 5/26 -
ADP5034
データシート
絶対最大定格
表 5.
熱抵抗
Parameter
Rating
AVIN to AGND
VIN1, VIN2 to AVIN
PGND1, PGND2 to AGND
VIN3, VIN4, VOUT1, VOUT2, FB1, FB2,
FB3, FB4, EN1, EN2, EN3, EN4, MODE to
AGND
VOUT3 to AGND
VOUT4 to AGND
SW1 to PGND1
SW2 to PGND2
Storage Temperature Range
Operating Junction Temperature Range
Soldering Conditions
−0.3 V to +6 V
−0.3 V to +0.3 V
−0.3 V to +0.3 V
−0.3 V to (AVIN + 0.3 V)
θJA は最悪時条件で規定。すなわち表面実装パッケージの場合、
デバイスを回路ボードにハンダ付けした状態で規定。
表 6.熱抵抗
−0.3 V to (VIN3 + 0.3 V)
−0.3 V to (VIN4 + 0.3 V)
−0.3 V to (VIN1 + 0.3 V)
−0.3 V to (VIN2 + 0.3 V)
−65°C to +150°C
−40°C to +125°C
JEDEC J-STD-020
Package Type
θJA
θJC
Unit
24-Lead, 0.5 mm pitch LFCSP
35
3
°C/W
ESDの注意
上記の絶対最大定格を超えるストレスを加えるとデバイスに恒
久的な損傷を与えることがあります。この規定はストレス定格
の規定のみを目的とするものであり、この仕様の動作のセクシ
ョンに記載する規定値以上でのデバイス動作を定めたものでは
ありません。デバイスを長時間絶対最大定格状態に置くとデバ
イスの信頼性に影響を与えます。
消費電力の詳細については、消費電力と熱についての考慮事項
のセクションを参照してください。
Rev. A
- 6/26 -
ESD(静電放電)の影響を受けやすいデバイスで
す。電荷を帯びたデバイスや回路ボードは、検知さ
れないまま放電することがあります。本製品は当社
独自の特許技術である ESD 保護回路を内蔵してはい
ますが、デバイスが高エネルギーの静電放電を被っ
た場合、損傷を生じる可能性があります。したがっ
て、性能劣化や機能低下を防止するため、ESD に対
する適切な予防措置を講じることをお勧めします。
ADP5034
データシート
24
23
22
21
20
19
VOUT4
VIN4
EN3
VIN3
VOUT3
FB3
ピン配置およびピン機能説明
1
2
3
4
5
6
PIN 1
INDICATOR
ADP5034
TOP VIEW
(Not to Scale)
18
17
16
15
14
13
AGND
AVIN
VIN1
SW1
PGND1
MODE
NOTES
1. NC = NO CONNECT. DO NOT CONNECT TO THIS PIN.
2. IT IS RECOMMENDED THAT THE EXPOSED PAD
BE SOLDERED TO THE GROUND PLANE.
09703-003
EN2
FB2
VOUT2
VOUT1
FB1
EN1
7
8
9
10
11
12
FB4
EN4
VIN2
SW2
PGND2
NC
図 2.ピン配置—チップ上面図
表 7.ピン機能の説明
ピン番号
記号
説明
1
FB4
LDO2 帰還入力。調整可能な出力電圧を持つデバイス・モデルでは、このピンを LDO2 抵抗分圧器の中点に接続してく
ださい。出荷時に出力電圧が設定されているデバイス・モデルでは、FB4 を VOUT4 のコンデンサの上側へ接続してく
ださい。
2
EN4
LDO2 イネーブル・ピン。ハイ・レベルでこのレギュレータがターンオンし、ロー・レベルでターンオフします。
3
VIN2
BUCK2 入力電源(2.3 V~5.5 V)。VIN2 を VIN1 と AVIN へ接続してください。
4
SW2
BUCK2 のスイッチング・ノード。
5
PGND2
BUCK2 の専用電源グラウンド。
6
NC
未接続。このピンには何も接続しないでください。
7
EN2
BUCK2 イネーブル・ピン。ハイ・レベルでこのレギュレータがターンオンし、ロー・レベルでターンオフします。
8
FB2
BUCK2 帰還入力。調整可能な出力電圧を持つデバイス・モデルでは、このピンを BUCK2 抵抗分圧器の中点に接続して
ください。固定出力電圧を持つデバイス・モデルでは、このピンを未接続のままにしてください。
9
VOUT2
BUCK2 出力電圧検出入力。VOUT2 を VOUT2 のコンデンサの上側へ接続してください。
10
VOUT1
BUCK1 出力電圧検出入力。VOUT1 を VOUT1 のコンデンサの上側へ接続してください。
11
FB1
BUCK1 帰還入力。調整可能な出力電圧を持つデバイス・モデルでは、このピンを BUCK1 抵抗分圧器の中点に接続して
ください。固定出力電圧を持つデバイス・モデルでは、このピンを未接続のままにしてください。
12
EN1
BUCK1 イネーブル・ピン。ハイ・レベルでこのレギュレータがターンオンし、ロー・レベルでターンオフします。
13
MODE
BUCK1/BUCK2 動作モード。MODE =ハイ・レベルにすると強制 PWM 動作になります。MODE =ロー・レベルにする
と、自動 PWM/PSM 動作になります。
14
PGND1
BUCK1 の専用電源グラウンド。
15
SW1
BUCK1 のスイッチング・ノード。
16
VIN1
BUCK1 入力電源(2.3 V~5.5 V)。VIN1 を VIN2 と AVIN へ接続してください。
17
AVIN
アナログ入力電源(2.3 V~5.5 V)。AVIN を VIN1 と VIN2 へ接続してください。
18
AGND
アナログ・グラウンド。
19
FB3
LDO1 帰還入力。調整可能な出力電圧を持つデバイス・モデルでは、このピンを LDO1 抵抗分圧器の中点に接続してく
ださい。出荷時に出力電圧が設定されているデバイス・モデルでは、FB3 を VOUT3 のコンデンサの上側へ接続してく
ださい。
20
VOUT3
LDO1 出力電圧。
21
VIN3
LDO1 入力電源(1.7 V~5.5 V)。
22
EN3
LDO1 のイネーブル・ピン。ハイ・レベルでこのレギュレータがターンオンし、ロー・レベルでターンオフします。
23
VIN4
LDO2 入力電源(1.7 V~5.5 V)。
24
VOUT4
LDO2 出力電圧。
EPAD
EP
エクスポーズド・パッド。エクスポーズド・パッドはグラウンド・プレーンにハンダ接続することが推奨されます。
Rev. A
- 7/26 -
ADP5034
データシート
代表的な性能特性
特に指定がない限り、VIN1 = VIN2 = VIN3= VIN4 = 3.6 V、TA = 25°C。
3.35
120
3.33
VIN = 4.2V, +25°C
100
3.31
VOUT (V)
QUIESCENT CURRENT (µA)
140
80
60
VIN = 4.2V, +85°C
3.29
VIN = 4.2V, –40°C
40
3.27
2.8
3.3
3.8
4.3
4.8
3.25
09703-039
0
2.3
5.3
INPUT VOLTAGE (V)
0
0.2
0.4
0.6
0.8
1.0
1.2
IOUT (A)
図 3.入力電圧対システム静止電流
VOUT1 = 3.3 V、VOUT2 = 1.8 V、VOUT3 = 1.2 V、VOUT4 = 3.3 V
全チャンネル無負荷
09703-025
20
図 6.様々な温度での BUCK1 負荷レギュレーション
VOUT1 = 3.3 V、自動モード
1.864
T
1.844
SW
VIN = 3.6V, +25°C
4
IOUT
VOUT (V)
2
1.824
VIN = 3.6V, +85°C
1.804
VOUT
VIN = 3.6V, –40°C
1
EN
1.784
BW
BW
CH2 50.0mA Ω BW M 40.0µs
BW
CH4 5.00V
T 11.20%
A CH3
2.2V
09703-049
1.764
CH1 2.00V
CH3 5.00V
0
0.2
0.4
0.6
0.8
1.0
09703-024
3
1.2
IOUT (A)
図 7.様々な温度での BUCK2 負荷レギュレーション
VOUT2 = 1.8 V、自動モード
図 4.BUCK1 のスタートアップ
VOUT1 = 1.8 V、IOUT1 = 5 mA
0.799
T
0.798
VIN = 3.6V, +85°C
0.797
SW
4
VIN = 3.6V, +25°C
0.796
IOUT
VOUT (V)
2
0.795
0.794
0.793
VOUT
1
0.792
EN
0.791
CH2 50.0mA Ω BW M 40.0µs
BW
CH4 5.00V
T 11.20%
A CH3
2.2V
0
0.2
0.4
0.6
IOUT (A)
0.8
1.0
1.2
09703-026
BW
BW
09703-048
0.789
CH1 2.00V
CH3 5.00V
図 8.様々な入力電圧での BUCK1 負荷レギュレーション
VOUT1 = 0.8 V、
PWM モード
図 5.BUCK2 のスタートアップ
VOUT2 = 3.3 V、IOUT2 = 10 mA
Rev. A
VIN = 3.6V, –40°C
0.790
3
- 8/26 -
ADP5034
データシート
100
90
100
VIN = 3.9V
VIN = 4.2V
VIN = 5.5V
VIN = 3.6V
90
80
80
70
70
60
50
40
VIN = 5.5V
60
40
30
30
20
20
10
10
0.001
0.01
0.1
1
IOUT (A)
0
0.001
09703-027
100
90
90
80
80
70
VIN = 3.9V
EFFICIENCY(%)
50
40
20
20
VIN = 5.5V
VIN = 2.3V
VIN = 3.6V
10
VIN = 4.2V
0.1
1
0
0.001
09703-018
0.01
0.01
0.1
1
IOUT (A)
図 13.様々な入力電圧での負荷電流対 BUCK1 効率、
VOUT1 = 0.8 V、自動モード
図 10.様々な入力電圧での負荷電流対 BUCK1 効率、
VOUT1 = 3.3 V、PWM モード
100
100
90
90
80
80
VIN = 2.3V
VIN = 4.2V
70
EFFICIENCY (%)
70
VIN = 5.5V
VIN = 3.6V
50
40
20
10
10
IOUT (A)
0
0.001
09703-020
1
VIN = 5.5V
40
20
0.1
VIN = 2.3V
50
30
0.01
VIN = 3.6V
60
30
0
0.001
VIN = 4.2V
40
30
IOUT (A)
EFFICIENCY (%)
50
30
0
0.001
VIN = 4.2V
0.01
0.1
1
IOUT (A)
図 14.様々な入力電圧での負荷電流対 BUCK1 効率、
VOUT1 = 0.8 V、PWM モード
図 11.様々な入力電圧での負荷電流対 BUCK2 効率、
VOUT2 = 1.8 V、自動モード
Rev. A
60
09703-015
EFFICIENCY (%)
VIN = 5.5V
60
60
1
図 12.様々な入力電圧での負荷電流対 BUCK2 効率、
VOUT2 = 1.8 V、PWM モード
100
10
0.1
IOUT (A)
図 9.様々な入力電圧での負荷電流対 BUCK1 効率、
VOUT1 = 3.3 V、自動モード
70
0.01
- 9/26 -
09703-017
0
0.0001
VIN = 4.2V
50
09703-016
EFFICIENCY (%)
EFFICIENCY (%)
VIN = 2.3V
ADP5034
データシート
100
3.3
–40°C
90
3.2
+25°C
SCOPE FREQUENCY (MHz)
80
EFFICIENCY (%)
70
60
50
40
30
3.1
3.0
+85°C
2.9
2.8
2.7
20
+25°C
+85°C
–40°C
2.6
0.01
0.1
1
IOUT (A)
2.5
図 15.様々な温度での負荷電流対 BUCK1 効率
VIN = 3.9 V、VOUT1 = 3.3 V、自動モード
0
0.2
0.4
0.8
1.0
1.2
IOUT (A)
図 18.様々な温度での出力電流対 BUCK2 スイッチング周波数、
VOUT2 = 1.8 V、PWM モード
100
90
0.6
09703-031
0
0.001
09703-028
10
T
+25°C
+85°C
VOUT
80
1
EFFICIENCY (%)
70
–40°C
ISW
60
2
50
40
SW
30
20
10
0.01
0.1
1
IOUT (A)
CH2 500mA Ω
CH4 2.00V
CH1 50.0mV
A CH2
240mA
T 28.40%
図 19.代表的波形、VOUT1 = 3.3 V、IOUT1 = 30 mA、自動モード
図 16.様々な温度での負荷電流対 BUCK2 効率、
VOUT2 = 1.8 V、自動モード
T
100
+25°C
90
VOUT
1
80
70
EFFICIENCY (%)
M 4.00µs
09703-051
4
09703-030
0
0.001
+85°C
ISW
–40°C
60
2
50
40
SW
30
20
CH1 50.0mV
0.01
0.1
IOUT (A)
1
09703-029
0
0.001
BW
CH2 500mA Ω
M 4.00µs A CH2
BW
CH4 2.00V
T 28.40%
220mA
09703-050
4
10
図 20.代表的波形、VOUT2 = 1.8 V、IOUT2 = 30 mA、自動モード
図 17.様々な温度での負荷電流対 BUCK2 効率、
VOUT1 = 0.8 V、自動モード
Rev. A
- 10/26 -
ADP5034
データシート
T
T
VOUT
1
VIN
ISW
VOUT
2
1
SW
SW
4
3
CH2 500mA Ω
M 400ns A CH2
BW
CH4 2.00V
T 28.40%
BW
220mA
CH1 50.0mV
CH3 1.00V
BW
BW
M 1.00ms
CH4 2.00V
A CH3
4.80V
BW
T 30.40%
図 21.代表的波形、VOUT1 = 3.3 V、IOUT1 = 30 mA、PWM モード
09703-041
CH1 50mV
09703-053
4
図 24.ライン過渡電圧に対する BUCK2 の応答
VIN2 = 4.5 V~5.0 V、VOUT2 = 1.8 V、PWM モード
T
T
SW
VOUT
1
4
ISW
VOUT
2
1
SW
IOUT
2
CH2 500mA Ω
M 400ns A CH2
BW
CH4 2.00V
T 28.40%
BW
220mA
CH1 50.0mV
図 22.代表的波形、VOUT2 = 1.8 V、IOUT2 = 30 mA、PWM モード
BW
CH2 50.0mA Ω BW M 20.0µs A CH2
BW T 60.000µs
CH4 5.00V
356mA
09703-044
CH1 50mV
09703-052
4
図 25.負荷過渡電圧に対する BUCK1 の応答
IOUT1 = 1 mA~50 mA、VOUT1 = 3.3 V、自動モード
T
T
SW
4
VIN
VOUT
VOUT
1
1
SW
IOUT
2
BW
BW
M 1.00ms
CH4 2.00V
BW
T 30.40%
A CH3
4.80V
09703-040
CH1 50.0mV
CH1 50.0mV
CH3 1.00V
CH2 50.0mA Ω BW M 20.0µs A CH2
BW
CH4 5.00V
T 22.20%
379mA
図 26.負荷過渡電圧に対する BUCK2 の応答
IOUT2 = 1 mA~50 mA、VOUT2 = 1.8 V、自動モード
図 23.ライン過渡電圧に対する BUCK1 の応答
入力電圧 4.5 V~5.0 V、VOUT1 = 3.3 V、PWM モード
Rev. A
BW
- 11/26 -
09703-043
3
ADP5034
データシート
T
T
SW
4
IIN
2
VOUT
1
VOUT
1
EN
IOUT
2
BW
CH2 200mA Ω
CH4 5.00V
BW
M 20.0µs A CH2
408mA
BW
T 20.40%
CH1 2.00V
CH3 5.00V
BW
BW
CH2 50.0mA Ω BW M 40.0µs
A CH3
2.2V
BW
T 11.20%
図 27.負荷過渡電圧に対する BUCK1 の応答
IOUT1 = 20 mA~180 mA、VOUT1 = 3.3 V、自動モード
09703-064
CH1 50.0mV
09703-045
3
図 30.LDO のスタートアップ、VOUT3 = 3.0 V、IOUT3 = 5 mA
2.820
T
SW
2.815
4
2.810
VOUT3 (V)
2.805
VOUT
1
2.800
VIN = 4.5V
VIN = 3.3V
2.795
IOUT
2.790
VIN = 5.5V
2.785
BW
CH2 200mA Ω
CH4 5.00V
BW
M 20.0µs A CH2
88.0mA
BW
T 19.20%
2.780
09703-046
CH1 100mV
VIN = 5.0V
0
0.05
0.10
0.15
0.20
0.25
09703-032
2
0.30
IOUT (A)
図 28.負荷過渡電圧に対する BUCK2 の応答
IOUT2 = 20 mA~180 mA、VOUT2 = 1.8 V、自動モード
図 31.様々な入力電圧での LDO 負荷レギュレーション
VOUT3 = 2.8 V
400
T
VOUT2
350
2
300
SW1
RDSON (mΩ)
+125°C
3
VOUT1
1
+25°C
200
150
–40°C
SW2
100
BW
CH2 5.00V
CH4 5.00V
BW
M 400ns
A CH4
1.90V
BW
T 50.00%
09703-060
CH1 5.00V
CH3 5.00V
BW
0
2.3
2.8
3.3
3.8
4.3
4.8
5.3
INPUT VOLTAGE (V)
図 29.BUCK1 と BUCK2 の VOUT 波形と SW 波形
PWM モード、逆相動作
図 32.様々な温度での入力電圧対 NMOS RDSON
- 12/26 -
09703-037
50
4
Rev. A
250
ADP5034
データシート
250
50
45
200
40
+125°C
GROUND CURRENT (µA)
RDSON (mΩ)
+25°C
150
–40°C
100
35
30
25
20
15
50
10
3.3
3.8
4.3
4.8
0
09703-038
2.8
5.3
INPUT VOLTAGE (V)
0
0.05
0.10
0.15
0.20
09703-036
5
0
2.3
0.25
LOAD CURRENT (A)
図 33.様々な温度での入力電圧対 PMOS RDSON
図 36.出力負荷対 LDO グラウンド電流
VIN3 = 3.3 V、VOUT3 = 2.8 V
3.45
T
3.40
IOUT
VOUT (V)
3.35
2
VIN = 4.2V, +85°C
3.30
VIN = 4.2V, +25°C
3.25
1
VOUT
VIN = 4.2V, –40°C
0
0.05
0.10
0.15
0.20
0.25
0.30
IOUT (A)
CH1 100mV
BW
CH2 100mA Ω
BW
M 40.0µs A CH2
52.0mA
T 19.20%
図 34.様々な温度での LDO 負荷レギュレーション
VIN3 = 3.3 V、VOUT3 = 2.8 V
3.0
2.5
VOUT (V)
2.0
IOUT = 10mA
09703-047
3.15
09703-033
3.20
図 37. 負荷過渡電圧に対する LDO の応答
IOUT3 = 1 mA~80 mA、VOUT3 = 2.8 V
T
IOUT = 100µA
IOUT = 1mA
IOUT = 100mA
IOUT = 150mA
IOUT = 300mA
VIN
1.5
VOUT
2
1
1.0
0.5
VIN (V)
CH1 20.0mV
CH3 1.00V
09703-034
0
2.4 2.6 2.8 3.0 3.2 3.4 3.6 3.8 4.0 4.2 4.4 4.6 4.8 5.0 5.2 5.4
A CH3
4.80V
T 28.40%
図 38.ライン過渡電圧に対する LDO の応答
入力電圧= 4.5 V~5.5 V、VOUT3 = 2.8 V
図 35.様々な出力負荷での LDO ライン・レギュレーション、
VOUT3 = 2.8 V
Rev. A
M 100µs
- 13/26 -
09703-042
3
ADP5034
データシート
0
60
VIN = 5V
55
–20
VIN = 3.3V
50
PSRR (dB)
RMS NOISE (µV)
–40
45
40
–60
–80
–100
30
0.01
0.1
1
ILOAD (mA)
10
–120
10
09703-055
25
0.001
100
100µA
1mA
10mA
50mA
100mA
150mA
100
1k
10k
100k
FREQUENCY (Hz)
1M
10M
09703-058
35
図 42.様々な出力負荷での LDO PSRR
VIN3 = 3.3 V、VOUT3 = 3.0 V
図 39.様々な入力電圧での負荷電流対 LDO 出力ノイズ、
VOUT3 = 2.8 V
0
65
VIN = 5V
60
–20
VIN = 3.3V
55
100µA
1mA
10mA
50mA
100mA
150mA
RMS NOISE (µV)
–40
PSRR (dB)
50
45
40
–60
–80
35
–100
0.01
0.1
1
ILOAD (mA)
10
–120
10
09703-056
100
100µA
1mA
10mA
50mA
100mA
150mA
–10
–20
PSRR (dB)
–30
–40
–50
–60
10M
–60
–80
–80
–90
–90
–100
10
–100
10
100
1k
10k
100k
FREQUENCY (Hz)
1M
10M
100µA
1mA
10mA
50mA
100mA
150mA
–50
–70
100
1k
10k
100k
FREQUENCY (Hz)
1M
図 44.様々な出力負荷での LDO PSRR
VIN3 = 5.0 V、VOUT3 = 3.0 V
図 41.様々な出力負荷での LDO PSRR
VIN3 = 3.3 V、VOUT3 = 2.8 V
Rev. A
1M
–40
–70
09703-057
PSRR (dB)
–30
10k
100k
FREQUENCY (Hz)
0
0
–20
1k
図 43.様々な出力負荷での LDO PSRR
VIN3 = 5.0 V、VOUT3 = 2.8 V
図 40.様々な入力電圧での負荷電流対 LDO 出力ノイズ、
VOUT3 = 3.0 V
–10
100
- 14/26 -
10M
09703-061
25
0.001
09703-059
30
ADP5034
データシート
動作原理
VOUT1 FB1 FB2 VOUT2
GM ERROR
AMP
AVIN
ENBK1
75Ω
ENBK2
75Ω
GM ERROR
AMP
PWM
COMP
PWM
COMP
VIN1
SOFT START
SOFT START
PSM
COMP
PSM
COMP
VIN2
ILIMIT
ILIMIT
LOW
CURRENT
PWM/
PSM
CONTROL
BUCK2
PWM/
PSM
CONTROL
BUCK1
LOW
CURRENT
SW2
SW1
OSCILLATOR
DRIVER
AND
ANTISHOOT
THROUGH
DRIVER
AND
OP
ANTISHOOT
MODE THROUGH
SYSTEM
UNDERVOLTAGE
LOCKOUT
SEL
THERMAL
SHUTDOWN
PGND1
B
PGND2
MODE2
ENLDO2
Y
600Ω
A
MODE
ENBK1
EN1
EN2
EN3
EN4
ENABLE
AND
MODE
CONTROL
ENBK2
LDO
UNDERVOLTAGE
LOCKOUT
ENLDO1
ENLDO2
LDO
UNDERVOLTAGE
LOCKOUT
R1
AVIN
R3
LDO
CONTROL
AVIN
R2
600Ω
LDO
CONTROL
ENLDO1
R4
VIN3
AGND
FB3 VOUT3 VIN4
FB4
VOUT4
09703-005
ADP5034
図 45.機能ブロック図
パワー・マネジメント・ユニット
に対して独立に制御されます。2 個の降圧レギュレータは互い
に同期して動作します。
ADP5034 は、2 個の降圧 DC/DC コンバータ(BUCK)と 2 個のロ
ー・ドロップアウト・リニア・レギュレータ(LDO)を組み合わ
せたマイクロパワー・マネジメント・ユニット(マイクロ PMU)
です。高いスイッチング周波数と小型の 24 ピン LFCSP パッケ
ージにより、小型のパワー・マネジメント・ソリューションを
可能にします。
ADP5034 には、各レギュレータの起動を制御する個別のイネー
ブル・ピン(EN1~EN4)があります。レギュレータは、対応する
EN ピンにハイ・レベルが入力されると起動されます。EN1 は
BUCK1 を、EN2 は BUCK2 を、EN3 は LDO1 を、EN4 は LDO2
を、それぞれ制御します。
これらの高性能レギュレータをマイクロ PMU に組み込むため、
これらを一緒に動作可能にするシステム・コントローラが内蔵
されています。
MODE ピンがハイ・レベルの場合、降圧レギュレータは強制
PWM モードで動作することができます。強制 PWM モードでは、
降圧レギュレータのスイッチング周波数は常に一定になり、負
荷電流よって変化しません。MODE ピンがロー・レベルの場合、
スイッチング・レギュレータは自動 PWM/PSM モードで動作しま
す。このモードでは、負荷電流が PSM 電流閾値を超える場合、
レギュレータは固定 PWM 周波数で動作します。負荷電流が
PSM 電流閾値を下回ると、レギュレータは PSM になり、スイ
ッチングがバースト的に行われます。バーストの繰り返しレー
トは、負荷電流と出力コンデンサ値の関数になります。この動
作モードでは、スイッチング電流損失と静止電流損失が小さく
なります。自動 PWM/PSM モード変更は、各降圧レギュレータ
Rev. A
レギュレータの出力電圧は外付け抵抗分圧器を使って設定する
か、オプションとして出荷時にデフォルト値に設定することが
できます(オーダー・ガイドのセクション参照)。
レギュレータがオンになると、出力電圧ランプ・レートがソフ
トスタート回路を使って制御されるため、出力コンデンサの充
電による大きな突入電流を回避することができます。
- 15/26 -
ADP5034
データシート
過熱保護
ジャンクション温度が 150 °C を超えると、サーマル・シャット
ダウン回路によって全レギュレータがオフになります。ジャン
クション温度が極端に高くなる原因には、大電流動作、回路基
板の設計不良、あるいは高い周囲温度などがあります。
20°C のヒステリシスがあるため、サーマル・シャットダウンが
発生すると、オンチップ温度が 130°C 未満に低下するまでレギ
ュレータの動作は復帰しません。サーマル・シャットダウン状
態が解消すると、ソフトスタート制御でレギュレータが再起動
します。
低電圧ロックアウト機能
バッテリの放電を防ぐために低電圧ロックアウト回路
(UVLO)を内蔵しています。VIN1 の入力電圧が 2.15 V (typ)の
UVLO 閾値を下回ると、すべてのチャンネルがシャットダウン
します。降圧レギュレータ・チャンネルでは、パワー・スイッ
チと同期整流器がオフになります。VIN1 の電圧が UVLO 閾値
を上回ると、デバイスは再度イネーブルされます。
あるいは、USB アプリケーションに適する UVLO がハイ・レベ
ルに設定されたデバイス・モデルを選択することができます。
これらのモデルの場合、入力電源が 3.65 V (typ)に低下したとき、
デバイスはターンオフ閾値に一致します。
過熱または UVLO が発生した場合、アクティブ・プルダウンが
イネーブルされて(出荷時イネーブル設定の場合)、出力コンデ
ンサが迅速に放電します。過熱が存在しなくなるか、または入
力電源電圧が VPOR 電圧レベルを下回るまで、プルダウン抵抗は
有効のままになります。VPOR は約 1 V (typ)です。
イネーブル/シャットダウン
ADP5034 には、各レギュレータに対して個別のコントロール・
ピンがあります。ENx ピンをハイ・レベルにするとレギュレー
タが起動し、ロー・レベルにするとレギュレータがオフになり
ます。
図 46 に、すべてのイネーブル・ピンが AVIN に接続された場合
の ADP5034 のレギュレータ起動タイミングを示します。また、
アクティブ・プルダウンを有効にした場合も示してあります。
VUVLO
AVIN
VPOR
VOUT1
VOUT3
VOUT4
VOUT2
30µs
(MIN)
30µs
(MIN)
50µs (MIN)
50µs (MIN)
BUCK1,
LDO1,
LDO2
PULL-DOWNS
09703-006
BUCK2
PULL-DOWN
図 46.ADP5034 でのレギュレータのシーケンシング (EN1 = EN2 = EN3 = EN4 = VAVIN)
Rev. A
- 16/26 -
ADP5034
データシート
BUCK1 およびBUCK2
降圧レギュレータでは、固定周波数と高速電流モードのアーキ
テクチャを採用しています。降圧レギュレータは、入力電圧=
2.3 V~5.5 V で動作します。
BUCK1 の降圧レギュレータの出力電圧は外付け抵抗分圧器で設
定されます(図 47 参照)。出力電圧はオプションで出荷時にデフ
ォルト値に設定することができます(オーダー・ガイドのセクシ
ョン参照)。この場合、R1 と R2 は不要で、FB1 は未接続のまま
にすることができます。すべての場合に VOUT1 は出力コンデ
ンサへ接続する必要があります。FB1 は 0.5 V です。
VOUT1
VIN1
SW1
L1
1µH
VOUT1
BUCK
AGND
VOUT1 = VFB1
R1
C5
10µF
R2
R1
+1
R2
PSM電流閾値
PSM 電流閾値は 100 mA に設定されています。降圧レギュレー
タは、入力電圧と出力電圧のレベルに関わらず、この電流を正
確に制御できる方法を採用しています。これによって、PSM に
入るときと終了するときの PSM 電流閾値間のヒステリシスもご
く僅かです。PSM の電流閾値は、あらゆる負荷電流において優
れた効率性を発揮するように最適化されています。
両降圧レギュレータが PWM モードの場合、ADP5034 では両降
圧レギュレータが同じスイッチング周波数で動作します。
図 47.BUCK1 の外部出力電圧設定
制御方式
降圧レギュレータは中~重の負荷電流時に高効率で動作する固定
周波数の電流モード PWM 制御方式のアーキテクチャを採用して
いますが、低負荷時にはパワーセーブモード(PSM)制御方式によ
ってレギュレーションの電力損失を低減します。固定周波数の
PWM モードで動作する場合、内蔵スイッチのデューティ・サイ
クルが調節されて、出力電圧が安定化されます。軽負荷時の
PSM で動作するときは、出力電圧をヒステリシス方式で制御す
るため、出力電圧のリップルが大きくなります。コンバータが
この期間中にスイッチングを停止してアイドル・モードに入る
ことによって、変換効率を改善できます。
さらに、ADP5034 では、PWM モードの場合両降圧レギュレー
タ逆相で動作します。そのため、BUCK1 の pFET が導通し始め
てから正確に 1/2 クロック周期遅れて Buck2 の pFET が導通を開
始します。
短絡保護機能
降圧レギュレータは、ハード短絡で出力電流が暴走するのを防
ぐ周波数フォールドバック機能を備えています。FB ピンの電圧
が目標出力電圧の 1/2 を下回り、出力にハード短絡が生じる可
能性があると、スイッチング周波数が内部発振器周波数の 1/2
まで低下します。スイッチング周波数が低下するとインダクタ
の放電時間が長くなるため、出力電流の暴走を防止することが
できます。
ソフト・スタート
PWMモード
PWM モードの場合、降圧レギュレータは内部発振器で設定され
る 3 MHz の固定周波数で動作します。各発振器サイクルの開始
時に、pFET スイッチがオンになり、インダクタに正電圧が加わ
ります。インダクタ内の電流は、電流検出信号がピーク・イン
ダクタ電流の閾値に達するまで増加します。この電流レベルで、
pFET スイッチがオフになり、nFET 同期整流器がオンになりま
す。この動作により、インダクタの両端に負電圧が加わり、イ
ンダクタ電流が減少します。同期整流器は、残りのサイクルの
間はオン状態を維持します。降圧レギュレータは、ピーク・イ
ンダクタ電流の閾値を調整することで、出力電圧を安定化しま
す。
パワーセーブモード(PSM)
降圧レギュレータは、負荷電流が PSM 電流閾値を下回ると、速
やかに PSM モードに移行します。いずれかの降圧レギュレータ
が PSM になると、PWM レギュレーション・レベルにオフセッ
トが加えられ、出力電圧が上昇します。出力電圧が PWM レギ
ュレーションのレベルを約 1.5%上回ると、PWM 動作はオフに
なります。この時点で、両パワー・スイッチがオフとなり、降
圧レギュレータがアイドル・モードになります。
Rev. A
ADP5034 には、PSM と PWM の動作を制御する専用の MODE
ピンがあります。MODE ピンをハイ・レベルにすると、両降圧
レギュレータは PWM モードで動作し、ロー・レベルにすると、
両降圧レギュレータは自動 PSM/PWM で動作します。
発振器/インダクタ・スイッチングの位相
09703-008
FB1
出力コンデンサは出力電圧が PWM レギュレーションの電圧レ
ベルに下がるまで放電を続けます。そのレベルに達すると、デ
バイスがインダクタを駆動して出力電圧を閾値の上限値にまで
戻します。このプロセスは、負荷電流が PSM 電流閾値を下回っ
ている限り繰り返されます。
降圧レギュレータにはソフト・スタート機能があります。この機
能はスタートアップ時に制御された方法で出力電圧を上昇させて、
入力突入電流を抑えます。バッテリまたはハイ・インピーダン
ス電源をコンバータの入力に接続しているときは、この機能に
よって入力の電圧降下を防止できます。
電流制限
各降圧レギュレータには、pFET スイッチを流れる正の電流と、
同期整流器を流れる負の電流とを制限するための保護回路があ
ります。パワー・スイッチの正電流制限値は、入力から出力へ
流れる電流を制限します。負電流の制御では、インダクタ電流
が反転して負荷から流れることを防止します。
100%デューティ動作
入力電圧が降下するか負荷電流が増大すると、降圧レギュレー
タは、pFET スイッチがデューティ時間の 100%オンになってい
ても出力電圧が所望の出力電圧を下回る限界に達します。この
限界で、降圧レギュレータは pFET スイッチがデューティ時間
の 100%オン状態を維持するモードに速やかに移行します。入力
状態が再度変化して必要なデューティサイクルが低下すると、
ただちに PWM レギュレーションを再開し、出力電圧のオーバ
ーシュートを防ぎます。
- 17/26 -
ADP5034
データシート
すべてのレギュレータには、オプションで出荷時設定可能なア
クティブ・プルダウン抵抗があり、レギュレータをディスエー
ブルしたとき、これらの抵抗によりそれぞれの出力コンデンサ
が放電されます。プルダウン抵抗は、VOUTx と AGND との間
に接続されます。レギュレータがターンオンすると、アクティ
ブ・プルダウンはディスエーブルされます。プルダウン抵抗の
typ 値は、LDO では 600 Ω に、降圧レギュレータでは 75 Ω に、
それぞれなります。図 46 に、レギュレータの起動時と停止時の
すべてのアクティブ・プルダウンのアクティブ化タイミングを
示します。
この場合、Ra と Rb は不要で、FB3 は VOUT3 のコンデンサの上
側に接続する必要があります。
LDO1
FB3
VOUT3
Ra
C7
1µF
Rb
VOUT3 = VFB3
LDO1 およびLDO2
Ra
+1
Rb
図 48.LDO1 の外部出力電圧設定
ADP5034 は、2 個の低静止電流 LDO とロー・ドロップアウト・
リニア・レギュレータを内蔵し、最大 300 mA の出力電流を提
供します。無負荷時静止電流が 10 μA (typ)と小さいため、バッ
テリで動作するポータブル機器向けに最適です。
各 LDO は 1.7 V~5.5 V の入力電圧範囲で動作します。これらの
LDO の動作範囲は広いため、LDO 電源電圧が降圧レギュレータ
から供給されるカスケード構成に適しています。
また、LDO は高い電源除去比(PSRR)、低出力ノイズ、1 µF の小
型な入力および出力セラミック・コンデンサを使用するだけで
優れたライン過渡応答と負荷過渡応答を持っています。
LDO1 は LDO2 に比べて優れたノイズ性能を提供するため、ア
ナログ回路の電源として最適化されています。LDO1 は、ノイ
ズ性能が厳しくないアプリケーションで使用する必要がありま
す。
各 LDO の出力電圧は外付け抵抗分圧器で設定されます(LDO1 の
図 48 参照)。出力電圧はオプションで出荷時にデフォルト値に
設定することができます(オーダー・ガイドのセクション参照)。
Rev. A
VOUT3
VIN3
09703-009
アクティブ・プルダウン
- 18/26 -
ADP5034
データシート
アプリケーション情報
降圧レギュレータ外付け部品の選択
アプリケーション回路内の外付け部品の選択を変えて、効率や
過渡応答のような性能パラメータ間のトレードオフを行うこと
ができます(図 1 参照)。
帰還抵抗
調整可能モデルの場合、図 49 で、R1 と R2 の合計組み合わせ抵
抗は 400 kΩ を超えることはできません。
セラミック・コンデンサは様々な誘電体を使って製造されて、
各々は温度と加えられる電圧に対して異なる動作をします。求
められる温度範囲と DC バイアス条件で最小容量を確保できる
十分な誘電体が必要になります。最適な性能を得るために、電
圧定格値が 6.3 V または 10 V の X5R または X7R の誘電体を推
奨します。Y5V と Z5U の誘電体は、温度特性や DC バイアス特
性が劣るため、DC/DC コンバータには適していません。
温度、部品の許容誤差、電圧によるコンデンサの変動を考慮し
て、最悪時の容量を求めるときは、次式を使用します。
インダクタ
CEFF = COUT × (1 − TEMPCO) × (1 − TOL)
ADP5034 の降圧レギュレータはスイッチング周波数が高いため、
小型のインダクタを使用できます。最適性能を得るためには、
0.7 μH~3 μH のインダクタ値を使用してください。推奨インダ
クタを表 8 に示します。
ここで、
CEFF は動作電圧での実効容量。
TEMPCO は最悪時のコンデンサ温度係数です。
TOL は最悪時の部品許容誤差です。
ピーク to ピークのインダクタ・リップル電流は、次式で計算さ
れます。
この例では、−40°C~+85°C での最悪時温度係数(TEMPCO)を、
X5R 誘電体では 15%と想定しています。図 49 に示すように、
コンデンサの許容誤差(TOL)は 10%、かつ 1.8 V で COUT = 9.2 μF
としています。
I RIPPLE 
V OUT  (V IN  V OUT )
V IN  f SW  L
これらの値を式に代入すると、次のようになります。
ここで、
fSW はスイッチング周波数。
L はインダクタ値です。
CEFF = 9.2 μF × (1 − 0.15) × (1 − 0.1) ≈ 7.0 μF
インダクタの定格最小 DC 電流値はそのピーク電流より大きい
値にする必要があります。インダクタのピーク電流は、次式を
使って計算します。
I PEAK  I LOAD( MAX ) 
降圧レギュレータの性能を保証するためには、コンデンサ動作
に対する DC バイアス、温度、許容誤差の影響を各アプリケー
ションについて評価することが不可欠です。
12
I RIPPLE
2
10
CAPACITANCE (µF)
インダクタの導通損失は、インダクタを流れる電流に起因しま
すが、これには関連する内部 DC 抵抗(DCR)があります。インダ
クタのサイズが大きければ DCR が小さくなり、インダクタの導
通損失が小さくなります。インダクタのコア損失は、コアの材
料の透磁率に関係しています。降圧レギュレータは高スイッチ
ング周波数の DC/DC コンバータであるため、コア損失と EMI
が低いシールド・フェライトのコア材の使用を推奨します。
8
6
4
2
出力容量値が大きいと出力電圧リップルが小さくなり、負荷過
渡応答が向上します。この値を選択するときは、出力電圧 DC
バイアスに起因する容量損失を考慮することも重要です。
0
0
1
2
3
4
DC BIAS VOLTAGE (V)
5
6
09703-010
出力コンデンサ
図 49.電圧対容量特性
表 8.推奨 1.0 μH インダクタ
Vendor
Murata
Murata
Taiyo Yuden
Coilcraft®
Coilcraft
Toko
Rev. A
Model
LQM2MPN1R0NG0B
LQH32PN1R0NN0
CBC3225T1R0MR
XFL4020-102ME
XPL2010-102ML
MDT2520-CN
Dimensions (mm)
2.0 × 1.6 × 0.9
3.2 × 2.5 × 1.6
3.2 × 2.5 × 2.5
4.0 × 4.0 × 2.1
1.9 × 2.0 × 1.0
2.5 × 2.0 × 1.2
- 19/26 -
ISAT (mA)
1400
2300
2000
5400
1800
1350
DCR (mΩ)
85
45
71
11
89
85
ADP5034
データシート
選択した出力コンデンサおよびインダクタの値でピーク to ピー
ク出力電圧リップルを計算するときは、次式を使用します。
V RIPPLE 
コンデンサの場合と同様、ESR が低いコンデンサの使用を推奨
します。
温度や DC バイアスの影響を含め、安定性に必要な実効容量は
最小 3 μF で最大 10 µF です。表 9 と表 10 に推奨コンデンサのリ
ストを示します。
I RIPPLE
V IN

8  f SW  COUT 2  f SW 2  L  COUT
次式に示すように、出力電圧リップルを低くするには、実効直
列抵抗(ESR)の値が低いコンデンサを使用すると良いでしょ
う。
ESRCOUT 
表 9.推奨 10 μF コンデンサ
V RIPPLE
I RIPPLE
Vendor
Murata
TDK
Panasonic
温度や DC バイアスの影響を含め、安定性に必要な実効容量は
最小 7 μF で最大 40 µF です。
急速な負荷変動および PWM/PSM モードの開始と終了に対する安
定性と応答を保証するためには、降圧レギュレータに 10 µF の出
力コンデンサが必要です。表 9 に推奨コンデンサのリストを示
します。降圧レギュレータからプロセッサへ電源を供給するア
プリケーションでは、ソフトウェアから制御しているため、動
作状態を知ることができる場合があります。この状態では、動
作状態に従ってプロセッサが MODE ピンを駆動できるため、出
力コンデンサを 10 µF から 4.7 µF へ小さくすることができます。
これは、レギュレータは PSM モードで動作する場合大きな負荷
変動がないと予測することができるためです(図 50 参照)。
Type
X5R
X5R
X5R
Model
GRM188R60J106
C1608JB0J106K
ECJ1VB0J106M
Vendor
Murata
Taiyo Yuden
Panasonic
Type
X5R
X5R
X5R
Model
GRM188R60J475ME19D
JMK107BJ475
ECJ-0EB0J475M
Vendor
Murata
TDK
Panasonic
Taiyo
Yuden
VOUT (V IN  VOUT )
V IN
Type
X5R
X5R
X5R
X5R
Model
GRM155B30J105K
C1005JB0J105KT
ECJ0EB0J105K
LMK105BJ105MV-F
電源ノイズを小さくするため、降圧レギュレータの VINx ピン
のできるだけ近くに入力コンデンサを接続してください。出力
AVIN
HOUSEKEEPING
VOUT1
VIN1
SW1
C1
4.7µF
ON
OFF
BUCK1
EN1
EN1
FB1
PGND1
L1 1µH
R1
R2
MODE
PWM
MODE
MODE
SW2
C2
4.7µF
BUCK2
EN2
ON
EN3
EN2
EN3
VIN3
1.7V TO
5.5V
C3
1µF
ON
FB2
PGND2
L2 1µH
VIN4
VOUT2 @
1200mA
R3
R4
C6
10µF
VOUT3
LDO1
(ANALOG)
FB3
R5
R6
EN4
OFF
C4
1µF
PSM/PWM
VOUT2
VIN2
OFF
VOUT1 @
1200mA
C5
10µF
VOUT3 @
300mA
C7
1µF
VOUT4
EN4
LDO2
(DIGITAL)
FB4
R7
R8
ADP5034
AGND
VOUT4 @
300mA
C8
1µF
09703-021
2.3V TO
5.5V
図 50.PSM/PWM 制御によるプロセッサ・システム・パワー・マネジメント
Rev. A
Case
Size
0402
0402
0402
Voltage
Rating
(V)
6.3
6.3
6.3
表 11.推奨 1.0 μF コンデンサ
入力コンデンサの値が大きいと入力電圧リップルが小さくなり、
過渡応答が向上します。入力コンデンサの最大電流は次式を使
って計算します。
CAVIN
0.1µF
Voltage
Rating
(V)
6.3
6.3
6.3
表 10.推奨 4.7 μF コンデンサ
入力コンデンサ
I CIN  I LOAD ( MAX )
Case
Size
0603
0603
0603
- 20/26 -
Case
Size
0402
0402
0402
0402
Voltage
Rating
(V)
6.3
6.3
6.3
10.0
ADP5034
データシート
1.2
LDOの外付け部品の選択
1.0
出力コンデンサ
ADP5034 の LDO は、小型で省スペースのセラミック・コンデン
サで動作するようにデザインされていますが、実効直列抵抗
(ESR)値に注意すれば一般的に使用されているコンデンサで動作
することもできます。出力コンデンサの ESR は、LDO 制御ルー
プの安定性に影響を与えます。ADP5034 の安定性のためには、1
Ω 以下の ESR を持つ最小 0.70 µF のコンデンサの使用が推奨さ
れます。負荷電流の変化に対する過渡応答も出力容量の影響を
受けます。大きな値の出力容量を使用すると、負荷電流の大き
な変化に対する ADP5034 の過渡応答を向上させることができま
す。
入力バイパス・コンデンサ
VIN3 ピンおよび VIN4 ピンとグラウンドの間に 1 µF のコンデン
サを接続すると、特に入力パターンが長いかソース・インピー
ダンスが高い場合に、プリント回路ボード(PCB)のレイアウトに
対する回路の感受性を小さくすることができます。1 µF より大
きい出力容量が必要な場合は、出力容量に合わせて入力コンデ
ンサを大きくすることが推奨されます。
入力コンデンサと出力コンデンサの特性
最小容量と最大 ESR 条件を満たすかぎり、ADP5034 で任意の高
品質セラミック・コンデンサを使うことができます。セラミッ
ク・コンデンサは様々な誘電体を使って製造されて、各々は温
度と加えられる電圧に対して異なる動作をします。求められる
温度範囲と DC バイアス条件で最小容量を確保できる十分な誘
電体が必要になります。最適な性能を得るために、電圧定格値
が 6.3 V または 10 V の X5R または X7R の誘電体を推奨します。
Y5V と Z5U の誘電体は、温度特性や DC バイアス特性が劣るた
め、LDO には適していません。
図 51 に、0402 1 µF、10 V の X5R コンデンサについて容量対電
圧バイアス特性を示します。コンデンサの電圧安定性は、コン
デンサのサイズと電圧定格の影響を大きく受けます。一般に、
コンデンサのパッケージが大きいほど、または電圧定格が大き
いほど、優れた安定性を示します。X5R 誘電体の温度変動は、
−40°C~+85°C の温度範囲で±15%であり、パッケージ・サイズ
または電圧定格の関数になっていません。
Rev. A
0.8
0.6
0.4
0.2
0
0
1
2
3
4
DC BIAS VOLTAGE (V)
5
6
09703-012
調整可能なモデルの場合、Rb の最大値は 200 kΩ を超えること
はできません(図 48 参照)。
CAPACITANCE (µF)
帰還抵抗
図 51.電圧対容量特性
次式を使うと、温度、部品許容誤差、電圧に対するコンデンサ
の変動を考慮した、最悪時の容量を求めることができます。
CEFF = CBIAS × (1 − TEMPCO) × (1 − TOL)
ここで、
CBIAS は動作電圧での実効容量。
TEMPCO は最悪時のコンデンサ温度係数です。
TOL は最悪時の部品許容誤差です。
この例では、−40°C~+85°C での最悪時温度係数(TEMPCO)を、
X5R 誘電体では 15%と想定しています。図 51 に示すように、
コンデンサの許容誤差(TOL)は 10%、かつ 1.8 V で CBIAS = 0.85
μF としています。
これらの値を式に代入すると、次のようになります。
CEFF = 0.85 μF × (1 − 0.15) × (1 − 0.1) = 0.65 μF
したがって、この例で選択したコンデンサは、選択した出力電
圧で、温度と許容誤差に対する LDO の最小容量条件を満たしま
す。
ADP5034 の性能を保証するためには、コンデンサ動作に対する
DC バイアス、温度、許容誤差の影響を各アプリケーションごと
に評価することが不可欠です。
- 21/26 -
ADP5034
データシート
消費電力と熱についての考慮事項
ADP5034 は高効率の µPMU であるため、大部分の場合デバイス
内で消費される電力は問題になりませんが、デバイスが高い周
囲温度かつ最大負荷状態で動作する場合は、ジャンクション温
度が最大許容動作温度(125°C)に到達することがあります。
降圧レギュレータの消費電力
ジャンクション温度が 150°C を超えると、ADP5034 はすべての
レギュレータをターンオフさせて、 デバイスの冷却を可能に
します。チップ温度が 130 °C を下回ると、ADP5034 は通常の動
作を再開します。
ここで、
PDBUCK は ADP5034 降圧レギュレータの消費電力。
PL はインダクタの消費電力。
このセクションでは、デバイス消費電力計算のガイドラインと
ADP5034 が最大許容ジャンクション温度より下で動作している
ことを確認するガイドラインを示します。
降圧レギュレータの消費電力は次式で近似されます。
PLOSS = PDBUCK + PL
インダクタの消費電力はデバイスの外部であるため、チップ温
度には影響を与えません。
インダクタの消費電力は次式で計算されます(コア消費電力を除
く)。
PL ≈ IOUT1(RMS)2 × DCRL
ADP5034 上の各レギュレータの効率は次式で与えられます。

POUT
 100%
PIN
(1)
ここで、
η は効率。
PIN は入力電力。
POUT は出力電力。
I OUT 1( RMS)  I OUT1  1 +
r = VOUT1 × (1 − D)/(IOUT1 × L × fSW)
(2a)
(2b)
消費電力は複数の方法で計算することができます。最も分り易
く実用的な方法は、入力とすべての出力での消費電力を測定す
ることです。測定は最悪時条件(電圧、電流、温度)で行う必要
があります。入力電力と出力電力との差がデバイスとインダク
タの消費電力です。式 4 を使って、インダクタの消費電力を求
め、この値から式 3 を使って ADP5034 降圧レギュレータの消費
電力を計算してください。
消費電力を計算する 2 つ目の方法は、降圧レギュレータに対し
て提供された効率カーブを使用することです。ここでは各 LDO
での消費電力は式 12 を使って計算されます。降圧レギュレータ
の効率が既知のとき、式 2b を使って降圧レギュレータとインダ
クタの合計消費電力を求めます。さらに式 4 を使ってインダク
タの消費電力を求め、次に式 3 を使って降圧コンバータの消費
電力を計算してください。降圧レギュレータと 2 個の LDO の消
費電力を加算して合計消費電力を求めます。
降圧レギュレータの効率カーブは代表値であるため、VIN、VOUT、
IOUT のすべての可能な組み合わせに対して提供されていない可
能性があることに注意してください。これらの変動を考慮する
ため、降圧レギュレータの消費電力を計算する際に安全余裕を持
たせることが必要です。
(5)
(6)
ここで、
L はインダクタ値。
fSW はスイッチング周波数。
D はデューティ・サイクル。
D = VOUT1/VIN1
(7)
ADP5034 降圧レギュレータの消費電力 PDBUCK には、パワー・ス
イッチの導通損失、スイッチの消費電力、各チャンネルの遷移
損失が含まれます。その他の損失源もありますが、これらはア
プリケーションの熱的限界となっている高い出力負荷電流では一
般に小さいものです。式 8 に、降圧レギュレータの消費電力で
行う計算を示します。
PDBUCK = PCOND + PSW + PTRAN
(8)
P-MOSFET と N-MOSFET のパワー・スイッチはそれぞれ内部抵
抗 RDSON-P と RDSON-N を持ちますが、パワー・スイッチの伝導損
失は、これらのパワー・スイッチを流れる出力電流 IOUT1 により
生じます。伝導損失の大きさは次式で求められます。
PCOND = [RDSON-P × D + RDSON-N × (1 − D)] × IOUT12
(9)
ここで、ジャンクション温度= 125°C、かつ VIN1 = VIN2 = 3.6 V
で RDSON-P は約 0.2 Ω に、RDSON-N は約 0.16 Ω にそれぞれなりま
す。VIN1 = VIN2 = 2.3 V では、これらの値は 0.31 Ω と 0.21 Ω にそ
れぞれ変わります。VIN1 = VIN2 = 5.5 V では、これらの値はそ
れぞれ 0.16 Ω と 0.14 Ω になります。
消費電力を計算する 3 つ目の方法は解析的方法であるため、式
8~式 11 で提供される降圧回路の消費電力と式 12 で提供される
LDO の消費電力をモデル化することが含まれます。
Rev. A
r
12
ここで、r はインダクタの正規化リップル電流。
または
PLOSS = POUT (1− η)/η
(4)
ここで、
DCRL はインダクタの直列抵抗。
IOUT1(RMS)は降圧レギュレータの rms 負荷電流。
電力損失は次式で与えられます。
PLOSS = PIN − POUT
(3)
- 22/26 -
ADP5034
データシート
スイッチング損失は、スイッチング周波数でパワー・デバイス
がターンオン/ターンオフするときドライバを流れる電流に対応
します。スイッチング損失は次式で与えられます。
PSW = (CGATE-P + CGATE-N) × VIN12 × fSW
(10)
ここで、
CGATE-P は P-MOSFET のゲート容量。
CGATE-N は N-MOSFET のゲート容量。
遷移損失は、P チャンネル・パワーMOSFET が瞬時にターンオ
ンまたはターンオフできないので、SW ノードがグラウンド付
近から VOUT1 付近へ(さらに VOUT1 からグラウンドへ)変化するた
めに時間を要するためです。遷移損失は次式で計算されます。
(11)
ここで、tRISE と tFALL はスイッチング・ノード SW の立上がり時
間と立下がり時間。ADP5034 の場合、SW の立上がり時間と立
下がり時間は 5 ns のオーダーです。
前式とパラメータを使ってコンバータ効率を計算する場合、こ
れらの式はすべてのコンバータ損失を表すのではないこと、お
よび与えられたパラメータ値は代表値であることに注意してく
ださい。また、コンバータ性能は受動部品の選択とボード・レ
イアウトに依存するため、十分な安全余裕を計算に含める必要
があります。
LDOレギュレータの消費電力
LDO レギュレータの消費電力は次式で与えられます。
PDLDO = [(VIN − VOUT) × ILOAD] + (VIN × IGND)
(12)
ここで、
ILOAD は LDO レギュレータの負荷電流。
VIN と VOUT は LDO のそれぞれ入力電圧と出力電圧。
IGND は LDO レギュレータのグラウンド電流。
グラウンド電流による消費電力は小さいため無視できます。
ADP5034 の合計消費電力は次のように簡単になります。
PD = PDBUCK1 + PDBUCK2 + PDLDO1 + PDLDO2
Rev. A
ボード温度 TA が既知の場合、熱抵抗パラメータ θJA を使ってジ
ャンクション温度上昇を計算することができます。TJ は次式を
使って TA と PD から計算されます。
TJ = TA + (PD × θJA)
ADP5034 の場合、(CGATE-P + CGATE-N)の合計は約 150 pF になりま
す。
PTRAN = VIN1 × IOUT1 × (tRISE + tFALL) × fSW
ジャンクション温度
(14)
24 ピン 4 mm × 4 mm LFCSP の θJA は 35 °C/W (typ)です(表 6 参
照)。考慮すべき非常に重要なファクタは、θJA が 4 層、4 インチ
× 3 インチ、2.5 オンスの銅、JEDEC 標準に基づいていることで
あり、実際のアプリケーションではサイズと層数が異なる可能
性があります。デバイスから熱を除去するためには、使用する
銅の量を増やすことが重要です。空気に露出している銅は、内
部層で使用される銅より放熱が優れています。エクスポーズ
ド・パドルは、複数のビアでグラウンド・プレーンへ接続する
必要があります。
ケース温度が測定可能な場合は、ジャンクション温度は次式で計
算されます。
TJ = TC + (PD × θJC)
(15)
ここで、
TC はケース温度。
θJC はジャンクション―ケース間の熱抵抗(表 6 に示します)。
特定の周囲温度範囲に対するアプリケーションをデザインする
際には、すべてのチャンネルの消費電力による予想 ADP5034 消
費電力(PD)を式 8~式 13 を使って計算してください。この電力
計算から、ジャンクション温度 TJ を式 14 により計算すること
ができます。
コンバータと 2 個のLDOレギュレータの信頼度の高い動作は、
ADP5034 の予測チップジャンクション温度(式 14)が 125°Cより
低い場合にのみ実現することができます。信頼性と故障までの
平均時間(MTBF)は、ジャンクション温度の増加により大きな影
響を受けます。製品の信頼性の詳細については、
KWWSZZZDQDORJFRPMSTXDOLW\DQGUHOLDELOLW\UHOLDELOLW\KDQGERRN
FRQWHQWLQGH[KWPOか ら 提 供 し て い る 「 ADI Reliability Handbook」
を参照してください。
(13)
- 23/26 -
ADP5034
データシート
PCBレイアウト・ガイドライン
レイアウトが悪いと、ADP5034 の性能に影響があり、電磁干渉
(EMI)や電磁両立性(EMC)の問題、グラウンド・バウンス、
電圧損失などを引き起こします。また、レギュレーションや安
定性に影響する場合もあります。優れたレイアウトは次の手順
を使って実現されます。また、UG-271ユーザー・ガイドも参照
してください。

短いパターンを使用し、インダクタ、入力コンデンサ、出
力コンデンサを IC の近くに配置します。これらの部品は高
スイッチング周波数を伝送し、太いパターンはアンテナと
して機能します。
Rev. A




- 24/26 -
出力電圧経路をインダクタや SW ノードから一定の距離を
置いてルーティングし、ノイズと電磁干渉を最小限に抑え
ます。
部品側のグラウンド・メタルのサイズを最大限大きくして、
放熱性を高めます。
部品面のグラウンドへ接続してある複数のビアを持つグラ
ウンド・プレーンを使って、敏感な回路ノードのノイズ干
渉をさらに減らします。
VIN1、VIN2、AVIN を一緒にして IC の近くに短いパター
ンで接続してください。
ADP5034
データシート
代表的なアプリケーション回路図
AVIN
CAVIN
0.1µF
HOUSEKEEPING
VOUT1
VIN1
2.3V TO
5.5V
SW1
C1
4.7µF
ON
OFF
BUCK1
EN1
EN1
L1 1µH
PGND1
MODE
PWM
MODE
MODE
SW2
C2
4.7µF
BUCK2
EN2
ON
EN3
EN2
EN3
VIN3
1.7V TO
5.5V
PSM/PWM
VOUT2
VIN2
OFF
VOUT1 @
1200mA
C5
10µF
FB1
L2 1µH
VOUT2 @
1200mA
R3
FB2
C6
10µF
PGND2
VOUT3
LDO1
(ANALOG)
VOUT3 @
300mA
FB3
C7
1µF
C3
1µF
EN4
OFF
C4
1µF
VOUT4
EN4
LDO2
(DIGITAL)
VIN4
VOUT4 @
300mA
FB4
C8
1µF
09703-022
ON
ADP5034
AGND
図 52.イネーブル・ピン付の ADP5034 固定出力電圧
AVIN
CAVIN
0.1µF
2.3V TO
5.5V
HOUSEKEEPING
VOUT1
VIN1
SW1
C1
4.7µF
ON
OFF
BUCK1
EN1
EN1
FB1
PGND1
L1 1µH
PWM
MODE
SW2
C2
4.7µF
BUCK2
EN2
EN3
EN2
EN3
VIN3
C3
1µF
ON
PGND2
R3
R4
LDO1
(ANALOG)
FB3
R5
VOUT3 @
300mA
C7
1µF
VOUT4
EN4
LDO2
(DIGITAL)
VIN4
VOUT2 @
1200mA
C6
10µF
VOUT3
R6
EN4
OFF
C4
1µF
FB2
L2 1µH
FB4
R7
R8
VOUT4 @
300mA
C8
1µF
09703-023
1.7V TO
5.5V
PSM/PWM
VOUT2
VIN2
ON
C5
10µF
R2
MODE
MODE
OFF
VOUT1 @
1200mA
R1
ADP5034
AGND
図 53.イネーブル・ピン付の ADP5034 調整可能出力電圧
部品表
表 12.
Reference
Value
Part Number
Vendor
Package or Dimension (mm)
CAVIN
C3, C4, C7, C8
C1, C2
C5, C6
L1, L2
0.1 µF, X5R, 6.3 V
1 µF, X5R, 6.3 V
4.7 µF, X5R, 6.3 V
10 µF, X5R, 6.3 V
1 µH, 0.18 Ω, 850 mA
1 µH, 0.085 Ω, 1400 mA
1 µH, 0.059 Ω, 900 mA
1 µH, 0.086 Ω, 1350 mA
Four-regulator micro PMU
JMK105BJ104MV-F
LMK105BJ105MV-F
ECJ-0EB0J475M
JMK107BJ106MA-T
BRC1608T1R0M
LQM2MPN1R0NG0B
EPL2014-102ML
MDT2520-CN
ADP5034
Taiyo-Yuden
Taiyo-Yuden
Panasonic-ECG
Taiyo-Yuden
Taiyo-Yuden
Murata
Coilcraft
Toko
Analog Devices
0402
0402
0402
0603
0603
2.0 × 1.6 × 0.9
2.0 × 2.0 × 1.4
2.5 × 2.0 × 1.2
24-lead LFCSP
IC1
Rev. A
- 25/26 -
ADP5034
データシート
外形寸法
PIN 1
INDICATOR
4.10
4.00 SQ
3.90
0.30
0.25
0.20
0.50
BSC
PIN 1
INDICATOR
24
19
18
1
EXPOSED
PAD
13
12
0.50
0.40
0.30
TOP VIEW
0.80
0.75
0.70
6
7
0.25 MIN
BOTTOM VIEW
0.05 MAX
0.02 NOM
COPLANARITY
0.08
SEATING
PLANE
2.20
2.10 SQ
2.00
FOR PROPER CONNECTION OF
THE EXPOSED PAD, REFER TO
THE PIN CONFIGURATION AND
FUNCTION DESCRIPTIONS
SECTION OF THIS DATA SHEET.
COMPLIANT TO JEDEC STANDARDS MO-220-WGGD-8.
072809A
0.20 REF
図 54.24 ピン・リードフレーム・チップ・スケール・パッケージ[LFCSP_WQ]
4 mm x 4 mm ボディ、極薄クワッド
(CP-24-10)
寸法: mm
オーダー・ガイド
Model1
Temperature
Range
Output
Voltage (V)2
UVLO3
ADP5034ACPZ-R7
−40°C to +125°C
Adjustable
Low
ADP5034ACPZ-1-R7
−40°C to +125°C
Low
ADP5034ACPZ-2-R7
−40°C to +125°C
VOUT1 = 1.2 V
VOUT2 = 3.3 V
VOUT3 = 2.8 V
VOUT4 = 1.8 V
Adjustable
High
Active PullDown4
Package Description
Enabled on buck
channels only
Enabled on buck
channels only
24-Lead Lead Frame Chip Scale Package
[LFCSP_WQ]
24-Lead Lead Frame Chip Scale Package
[LFCSP_WQ]
CP-24-10
Enabled on buck
channels only
24-Lead Lead Frame Chip Scale Package
[LFCSP_WQ]
Evaluation Board for ADP5034ACPZ-R7
Evaluation Board for ADP5034ACPZ-2R7
CP-24-10
ADP5034-1-EVALZ
ADP5034-2-EVALZ
1
Z = RoHS 準拠製品。
その他のオプションについては、最寄りのアナログ・デバイセズにお尋ねください。 提供中のオプションは、
BUCK1 と BUCK2: 3.3 V、3.0 V、2.8 V、2.5 V、2.3 V、2.0 V、1.8 V、1.6 V、1.5 V、1.4 V、1.3 V、1.2 V、1.1 V、1.0 V、0.9 V、または調整可能
LDO1 と LDO2: 3.3 V、3.0 V、2.8 V、2.5 V、2.25 V、2.0 V、1.8 V、1.7 V、1.6 V、1.5 V、1.2 V、1.1 V、1.0 V、0.9 V、0.8 V、または調整可能。
3
UVLO: ハイまたはロー。
4
BUCK1、BUCK2、LDO1 と LDO2 双方: アクティブ・プルダウン抵抗をイネーブルまたはディスエーブルに設定。
2
Rev. A
- 26/26 -
Package
Option
CP-24-10