PSoC® Analog Coprocessor:CY8C4Axx Family Datasheet Programmable System-on-Chip (PSoC®) Datasheet (Japanese).pdf

PSoC® アナログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
プ ロ グ ラ マ ブル シ ス テムオ ン チ ッ プ
(PSoC®)
概要説明
サイ プ レ スの PSoC® アナログ コ プ ロ セ ッ サは、複数のセ ンサーを備え る組み込みシ ス テムの設計を簡素化する プ ログ ラ マ ブル ア
ナロ グ コ プ ロ セ ッ サで、 拡張性があ り 再設定可能な プ ラ ッ ト フ ォ ーム アーキテ ク チ ャ です。 PSoC アナログ コ プ ロ セ ッ サ デバイ
スは PSoC の柔軟なアナログ フ ロ ン ト エ ン ド 、 プ ログ ラ マ ブル アナログ フ ィ ル タ ー、 高分解能アナログ - デジ タ ル変換器を効率
が高 く 、 強力な 32 ビ ッ ト ARM® Cortex®-M0+ ベースの信号処理エ ン ジ ン と 組み合わせます。 し たがっ て、 ホス ト プ ロ セ ッ サがシ
リ アル通信イ ン タ ー フ ェ ース を介 し て、 集約、 前処理、 および フ ォ ーマ ッ ト さ れた複雑なセ ンサー デー タ を簡単に取 り 出す こ と を
可能に し ます。
特長
プ ロ グ ラ マ ブル アナ ロ グ ブ ロ ッ ク
32 ビ ッ ト の信号処理エ ン ジ ン
2 次のアナログ フ ィ ル タ ー、14 ビ ッ ト イ ン ク リ メ ン タ ル デル
タ シグマ ADC、 または 12 ビ ッ ト の電圧 DAC にプ ログ ラ ム
可能なス イ ッ チ コ ンデンサ汎用アナログ ブ ロ ッ ク (UAB)
■
最大 48MHz の ARM Cortex-M0+ CPU
■
読み出 し 加速装置を備えた最大 32KB のフ ラ ッ シ ュ
■
12ビ ッ ト SAR ADCおよび10ビ ッ ト シ ン グル ス ロープADCを
含む 2 個の専用アナログ - デジ タ ル変換器 (ADC)
■
最大 4KB の SRAM
■
8 チ ャ ネルのデ ィ ス ク リ プ タ ベースの DMA コ ン ト ロー ラ ー
■
カ ス タ ムのアナログ フ ロ ン ト エ ン ド (AFE) を作成する ため
の、 4 個のオペア ン プ、 2 個の低消費電力 コ ンパレー タ 、 お よ
び 1 個の柔軟な 38 チ ャ ネルのアナログ マルチ プ レ クサ
■
■
汎用または任意のピ ン での静電容量セ ン シ ング用途向けの 2
個の 7 ビ ッ ト 電流 DAC (IDAC)
CapSense® 容量セ ン シ ン グ
■
サイ プ レ スの第 4 世代の CapSense シグマ デル タ (CSD) はク
ラ ス最高の信号対 ノ イ ズ比 (SNR) および耐水性を提供
■
サイ プ レ スが提供する ソ フ ト ウ ェ ア
容量セ ン シ ングの設計を簡易化
■
ハー ド ウ ェ ア自動チ ュ ーニ ング (SmartSense™)
コ ンポーネ ン ト が静電
セグ メ ン ト LCD ド ラ イ ブ
■
あ ら ゆる ピ ン での LCD ド ラ イ ブ ( コ モ ン またはセグ メ ン ト )
■
デ ィ ープ ス リ ープ モー ド での動作に対応、 ピ ン毎に 4 ビ ッ ト
メモリ
プ ロ グ ラ マ ブルなデジ タ ル ペ リ フ ェ ラ ル
■
I2C、SPIまたはUARTに実行時に設定可能な3個の独立 し たシ
リ アル通信ブ ロ ッ ク (SCB)
■
中央揃え、エ ッ ジ、および疑似乱数モー ド に対応する 8 個の 16
ビ ッ ト タ イ マー/カ ウン タ ー/パルス幅変調器 (TCPWM) ブ
ロック
低消費電力動作
■
1.71V ~ 5.5V の動作
■
デ ィ ープ ス リ ープ モー ド で動作可能な アナロ グ と 2.5µA のデ
ジ タ ル シ ス テム電流
■
時計用水晶発振器 (WCO)
プ ロ グ ラ マ ブルな GPIO ピ ン
■
駆動モー ド 、 駆動能力、 およびスルー レー ト がプ ログ ラ マ ブ
ルで、 アナログ、 デジ タ ル、 CapSense、 または LCD 機能に
使用可能な最大 38 本の GPIO ピ ン
■
入力および出力信号上で ピ ン レ ベルのブール演算を実装す
る ための 8 本のスマー ト I/O を含む
■
48 ピ ン QFN、48 ピ ン TQFP、28 ピ ン SSOP、および 45 ボール
WLCSP パ ッ ケージ
PSoC Creator 設計環境
■
統合設計環境 (IDE) が回路図キ ャ プ チ ャ 設計の入力 と ビル ド
( アナログ と デジ タ ル信号の自動配線も備えてい る ) お よび
ARM-SWD デバ ッ ガ を備えた フ ァ ームウ ェ アの同時設計を提
供
■
完全に設計 し た組み込み初期化、 校正、 補正アルゴ リ ズムを
持 っ て い る GUI ベ ー ス の コ ン フ ィ ギ ュ レ ー シ ョ ン 可能 な
PSoC コ ンポーネ ン ト
■
すべての固定機能お よびプ ロ グ ラ ミ ン グ可能なペ リ フ ェ ラ ル
向けのア プ リ ケーシ ョ ン プ ロ グ ラ ミ ン グ イ ン タ ー フ ェ ース
(API)
業界標準のツール と の互換性
■
Cypress Semiconductor Corporation
文書番号 : 002-11093 Rev. *A
•
198 Champion Court
回路図キ ャ プ チ ャ 後、フ ァ ームウ ェ ア開発を ARM ベースの業
界標準の開発ツールで行 う こ と が可能
•
San Jose, CA 95134-1709
•
408-943-2600
改訂日 2016 年 3 月 23 日
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
目次
機能の詳細 .......................................................................... 4
CPU および メ モ リ サブ シ ス テム ................................ 4
シ ス テム リ ソ ース ....................................................... 4
アナログ ブ ロ ッ ク ....................................................... 6
固定機能デジ タ ル ........................................................ 7
GPIO ........................................................................... 7
特殊機能ペ リ フ ェ ラル ................................................ 7
ピ ン配置 ............................................................................. 8
ピ ンの代替機能 ......................................................... 10
電源 .................................................................................. 12
モー ド 1: 1.8V ~ 5.5V の外部電源 ........................... 12
開発サポー ト .................................................................... 13
資料 ........................................................................... 13
オ ン ラ イ ン ................................................................ 13
ツール ........................................................................ 13
電気的仕様 ........................................................................ 14
絶対最大定格 ............................................................ 14
デバイ ス レ ベルの仕様 ............................................. 14
アナログ ペ リ フ ェ ラル ............................................. 18
文書番号 : 002-11093 Rev. *A
デジ タ ル ペ リ フ ェ ラル ............................................. 29
メ モ リ ........................................................................ 31
シ ス テム リ ソ ース ..................................................... 31
注文情報 ........................................................................... 34
パ ッ ケージ ........................................................................ 36
外形図 ........................................................................ 37
略語 .................................................................................. 39
本書の表記法 .................................................................... 42
測定単位 .................................................................... 42
改訂履歴 ........................................................................... 43
セールス、 ソ リ ュ ーシ ョ ンおよび法律情報 ..................... 44
ワール ド ワ イ ド 販売 と 設計サポー ト ......................... 44
製品 ........................................................................... 44
PSoC® ソ リ ュ ーシ ョ ン ............................................. 44
サイ プ レ ス開発者コ ミ ュ ニ テ ィ ................................ 44
テ ク ニ カル サポー ト ................................................. 44
ページ 2/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
図 1. ブ ロ ッ ク図
CPU Subsystem
32-bit
AHB- Lite
SWD/TC
SPCIF
Cortex
M0+
48 MHz
FLASH
32 KB
SRAM
4 KB
ROM
8 KB
DataWire/
DMA
FAST MUL
NVIC, IRQMX
Read Accelerator
SRAM Controller
ROM Controller
Initiator/ MMIO
System Resources
Lite
System Interconnect
(Multi Layer AHB)
Peripherals
Test
DFT Logic
DFT Analog
SAR
ADC
(12-bit)
UAB
x1
x1
SMX
CTB
x2
2 x OpAmp
WCO
IOSS GPIO (6x ports)
Reset
Reset Control
XRES
Programmable
Analog
2x LP Comparator
Clock
Clock Control
WDT
IMO
ILO
3x SCB-I2C/SPI/UART
Peripheral Interconnect (MMIO)
PCLK
CapSense
Power
Sleep Control
WIC
POR
REF
PWRSYS
8x TCPWM
PSoC Analog Coprocessor
Architecture
High Speed I/ O Matrix, 1 x PRGIO
Power Modes
Active/ Sleep
Deep Sleep
38 x GPIO, LCD
I/O Subsystem
PSoC ア ナ ロ グ コ プ ロ セ ッ サデバ イ ス は、 ハー ド ウ ェ ア と
フ ァ ームウ ェ アの両方について プ ログ ラ ミ ング、テ ス ト 、デバ ッ
グ、 および ト レースの幅広いサポー ト を備えています。
ARM シ リ アル ワ イヤー デバ ッ グ (SWD) イ ン タ ー フ ェ ースは、
デバイ スのプ ログ ラ ミ ング と デバ ッ グ機能をすべてサポー ト し
ています。
完全なデバ ッ グ オン チ ッ プ (DoC) の機能によ り 、 標準の量産
デバイ ス を使用 し た最終シ ス テムで完全なデバイ スのデバ ッ グ
処理が可能に な り ま す。 専用の イ ン タ ー フ ェ ー スやデバ ッ グ
ポ ッ ド 、 シ ミ ュ レー タ 、 エ ミ ュ レー タ は不要です。 デバ ッ グに
完全に対応する ために必要な ものは、 通常のプ ログ ラ ミ ングに
使 う 接続だけです。
PSoC Creator IDE は、 PSoC アナログ コ プ ロ セ ッ サデバイ ス
用の完全に統合 さ れたプ ログ ラ ミ ングおよびデバ ッ グのサポー
ト を提供 し ます。 SWD イ ン タ ー フ ェ ースは、 業界標準のサー
ド パーテ ィ 製ツール と 完全互換です。 PSoC 4400 フ ァ ミ リ は、
マルチチ ッ プ ア プ リ ケーシ ョ ン ソ リ ュ ーシ ョ ン またはマ イ ク
ロ コ ン ト ロ ー ラ ーでは不可能な セキ ュ リ テ ィ レ ベル を提供 し
ます。 この フ ァ ミ リ は次の利点を持 っ ています :
■
デバ ッ グ機能を無効にで き る
■
堅牢な フ ラ ッ シ ュ保護
文書番号 : 002-11093 Rev. *A
■
お客様独自の機能がプ ログ ラ マ ブル オ ン チ ッ プ ブ ロ ッ ク で
実装可能
デバ ッ グ回路はデ フ ォル ト で有効に さ れてお り 、 フ ァ ームウ ェ
ア でのみ無効にする こ と がで き ます。有効に さ れていない場合、
再度有効にす る 唯一の方法は、 デバ イ ス全体 を 消去 し フ ラ ッ
シ ュ保護も ク リ ア し てデバ ッ グ処理を有効にする新 し い フ ァ ー
ム ウ ェ ア で デバ イ ス を プ ロ グ ラ ム し 直す こ と で す。 従 っ て、
フ ァ ームウ ェ ア に よ り 制御 さ れ る デバ ッ グ処理は、 フ ァ ーム
ウ ェ ア を消去 し なければオーバー ラ イ ド で き ないため、 セキ ュ
リ テ ィ を向上 さ せます。
さ ら に、 悪意を持っ てデバイ ス を再プ ログ ラ ムする こ と に起因
する フ ィ ッ シ ング攻撃、またはフ ラ ッ シ ュ プ ロ グ ラ ミ ン グ シー
ケ ン ス を開始 し て割 り 込む こ と で セキ ュ リ テ ィ シ ス テム を突
破 し よ う と い う 意図が懸念 さ れる ア プ リ ケーシ ョ ン に対 し て、
すべてのデバ イ ス イ ン タ ー フ ェ ース を恒久的に無効にす る こ
と が可能です。 デバイ スの最高レ ベルのセキ ュ リ テ ィ が有効に
な っ ている場合、 すべてのプ ログ ラ ミ ング、 デバ ッ グおよびテ
ス ト イ ン タ ー フ ェ ースは無効に さ れます。 そのため、 デバイ ス
セキ ュ リ テ ィ 機能が有効に さ れた PSoC4400 は、不具合解析の
ために返す こ と はで き ません。 これはカ ス タ マが PSoC アナロ
グ コ プ ロ セ ッ サでで き る ト レー ド オ フ です。
ページ 3/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
機能の詳細
SRAM
CPU お よび メ モ リ サブ シ ス テム
48MHz で実行可能なゼロ ウ ェ イ ト ス テー ト ( 待ち状態な し ) の
ア ク セス を備えた 4KB SRAM が提供 さ れます。
CPU
SROM
PSoC アナロ グ コ プ ロ セ ッ サの Cortex-M0+ CPU は、広範な ク
ロ ッ ク ゲーテ ィ ン グに対応 し 低消費電力動作用に最適化 さ れ
た 32 ビ ッ ト MCU サブ シス テムの一部です。ほ と んどの命令の
長 さ は 16 ビ ッ ト であ り 、 CPU が Thumb-2 命令セ ッ ト のサブ
セ ッ ト を実行 し ます。 これは、 8 つの割 り 込み入力を備えたネ
ス ト 型ベ ク タ 割 り 込み コ ン ト ロー ラ ー (NVIC) ブ ロ ッ ク と ウ ェ
イ ク ア ッ プ割 り 込み コ ン ト ロー ラ ー (WIC) を含みます。WIC は
デ ィ ープ ス リ ープ モー ド か ら プ ロ セ ッ サを復帰 さ せる こ と が
可能です。 こ れによ り 、 チ ッ プがデ ィ ープ ス リ ープ モー ド にあ
る時に メ イ ン プ ロ セ ッ サへの電源を切る こ と がで き ます。
ブ ー ト お よ び コ ン フ ィ ギ ュ レ ー シ ョ ン ルー チ ン を 内蔵す る
8KB SROM を提供 さ れます。
また、 CPU は JTAG の 2 線式のデバ ッ グ イ ン タ ー フ ェ ースで
ある シ リ アル ワ イ ヤ デバ ッ グ (SWD) イ ン タ ー フ ェ ース も 含ん
でいます。PSoC アナロ グ コ プ ロ セ ッ サに使用するデバ ッ グ コ
ン フ ィ ギ ュ レーシ ョ ンには、 4 個のブ レー ク ポ イ ン ト ( ア ド レ
ス ) コ ンパレー タ と 2 個のウ ォ ッ チポ イ ン ト ( デー タ ) コ ンパ
レー タ があ り ます。
DMA/ デー タ ワ イヤー
DMA エ ン ジ ン はユーザー プ ロ グ ラ ム可能な デ ィ ス ク リ プ タ
チ ェ ー ン を介 し て、 メ モ リ マ ッ プ内のど こ にで も 、 独立 し た
デー タ 転送を行 う こ と がで き ます。 デー タ ワ イヤー機能は メ モ
リ 内にある位置か ら別の位置への 1 つの要素転送を行 う ために
使用 さ れます。選択可能な ト リ ガ ソ ースの範囲を備えた 8 つの
DMA チ ャ ネルがあ り ます。
フ ラ ッ シュ
シ ス テム リ ソ ース
電源シ ス テム
電力シ ス テムは、 12 ページの電源の節で詳 し く 説明 さ れます。
こ れは、 電圧レ ベルがそれぞれのモー ド の要求に応 じ る こ と を
保証 し 、 電圧レ ベルが適切な機能の要求に応 じ る ま でモー ド へ
の移行を遅延 さ せる ( 例えば、 パワーオン リ セ ッ ト (POR) 時 )
か、 または リ セ ッ ト を生成 し ます ( 例えば、 電圧低下検出時 )。
PSoC アナログ コ プ ロ セ ッ サは、 1.8V±5% ( 外部安定化 ) また
は 1.8V ~ 5.5V ( 内部安定化 ) の外部電源電圧で動作 し 、3 つの
異な る電力モー ド があ り 、 こ れら のモー ド 間の遷移が電源シ ス
テムによ り 管理 さ れます。 PSoC アナログ コ プ ロ セ ッ サはア ク
テ ィ ブ モー ド お よびス リ ープ と デ ィ ープ ス リ ープ低消費電力
モー ド に対応 し ています。
ア ク テ ィ ブ モー ド では、 すべてのサブ シ ス テムが動作で き ま
す。 ス リ ープ モー ド では、 CPU サブ シ ス テム (CPU、 フ ラ ッ
シ ュ、 SRAM) はク ロ ッ クがゲー ト オ フ にな り ますが、 すべて
のペ リ フ ェ ラ ル と 割 り 込みはウ ェ イ ク ア ッ プ イ ベ ン ト の時に
瞬時ウ ェ イ ク ア ッ プ機能によ り ア ク テ ィ ブにな り ます。 デ ィ ー
プ ス リ ープ モー ド では、高速ク ロ ッ ク および対応する回路がオ
フ に さ れます。 こ のモー ド から の復帰は 35µs かか り ます。 オ
ペア ン プは こ のデ ィ ープ ス リ ープ モー ド では依然 と し て動作
し 続けます。
PSoC アナロ グ コ プ ロ セ ッ サ デバイ スは、 フ ラ ッ シ ュ ブ ロ ッ
クからの平均ア ク セス時間を改善する ために CPU に緊密に接
続 さ れた、 フ ラ ッ シ ュ ア ク セ ラ レ ー タ 付 き の フ ラ ッ シ ュ モ
ジ ュ ールを持 っ ています。低消費電力のフ ラ ッ シ ュ ブ ロ ッ ク は
48MHz で 2 ウ ェ イ ト ス テー ト (WS) ア ク セス時間を達成する
よ う に設計 さ れます。フ ラ ッ シ ュ ア ク セ ラ レー タ はシ ングル サ
イ クル SRAM のア ク セス性能の平均 85% を達成 し ます。
文書番号 : 002-11093 Rev. *A
ページ 4/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
ク ロ ッ ク シス テム
ILO ク ロ ッ ク ソ ース
PSoC アナロ グ コ プ ロ セ ッ サ ク ロ ッ ク シ ス テムは、 ク ロ ッ ク
を 必要 と す る すべてのサ ブ シ ス テ ムに ク ロ ッ ク を 供給 し 、 グ
リ ッ チな し に異な る ク ロ ッ ク ソ ース間で切 り 替え る こ と を担当
し ます。 また、 ク ロ ッ ク シ ス テムは メ タ ス テーブル状態が発生
し ないよ う に保証 し ます。
ILO は、 超低消費電力の 40kHz 発振器であ り 、 デ ィ ープ ス リ ー
プ モー ド でウ ォ ッ チ ド ッ グ タ イ マー (WDT) と ペ リ フ ェ ラルの
動作用に ク ロ ッ ク を生成する ために主に使用 さ れます。 ILO 制
御のカ ウン タ ーは、精度を改善する ために IMO で校正する こ と
がで き ます。 サイ プ レ スは、 校正を実行する ソ フ ト ウ ェ ア コ ン
ポーネ ン ト を提供 し ています。
PSoC アナロ グ コ プ ロ セ ッ サのク ロ ッ ク シ ス テムは、内蔵主発
振器 (IMO)、 内蔵低周波数発振回路 (ILO)、 32kHz の時計用水晶
発振器 (WCO) および外部ク ロ ッ ク用の予備ピ ンから 構成 さ れ
ま す。 ク ロ ッ ク 分周器は微調整の単位で ペ リ フ ェ ラ ル用の ク
ロ ッ ク を生成す る ために提供 さ れます。 ま た、 分数分周器は、
UART 向けのよ り 高いデー タ 転送速度で ク ロ ッ ク の供給を可能
にする ために も提供 さ れます。
図 2. PSoC アナログ コ プ ロ セ ッ サの MCU ク ロ ッ キング
アーキテ ク チ ャ
IMO
Divide By
2,4,8
HFCLK
External Clock
ILO
HFCLK
LFCLK
SYSCLK
Prescaler
Integer
Dividers
Fractional
Dividers
10X 16-bit
4X 16.5-bit, 1X 24.5-bit
時計用水晶発振器 (WCO)
PSoC アナログ コ プ ロ セ ッ サ ク ロ ッ ク サブ シ ス テムは、 高精
度 タ イ ミ ング ア プ リ ケーシ ョ ンに採用で き る低周波数 (32kHz
ウ ォ ッ チ水晶 ) 発振回路を内蔵 し ます。
ウ ォ ッ チ ド ッ グ タ イ マー
ウ ォ ッ チ ド ッ グ タ イ マーは、ILO を ク ロ ッ ク ソ ース と し て動作
する ク ロ ッ ク ブ ロ ッ ク に実装 さ れます。 こ れによ り 、 ウ ォ ッ チ
ド ッ グがデ ィ ープ ス リ ープ モー ド で も動作で き、設定 さ れた タ
イムアウ ト が発生する前にウ ォ ッ チ ド ッ グが処理 さ れなかっ た
場合に リ セ ッ ト が生成 さ れます。 ウ ォ ッ チ ド ッ グ リ セ ッ ト は、
フ ァ ームウ ェ アが読み出 し 可能な リ セ ッ ト 原因 (Reset Cause)
レ ジ ス タ に記録 さ れます。
リセッ ト
PSoC アナログ コ プ ロ セ ッ サは、ソ フ ト ウ ェ ア リ セ ッ ト を含む
様々な ソ ースから リ セ ッ ト で き ます。 リ セ ッ ト イ ベン ト は非同
期であ り 、 チ ッ プ を既存の状態に復帰す る こ と を保証 し ます。
リ セ ッ ト の原因は、 ソ フ ト ウ ェ アが リ セ ッ ト を原因を判断で き
る よ う にする、 リ セ ッ ト 中にス テ ィ ッ キーである レ ジ ス タ に記
録 さ れます。 XRES ピ ンは、 そのア ク テ ィ ブ レ ベルを LOW に
アサー ト する こ と で外部 リ セ ッ ト 用に予約 さ れます。 XRES ピ
ンには、常に有効にな っ ている内部プルア ッ プ抵抗があ り ます。
電圧 リ フ ァ レ ン ス
HFCLK 信号はア ナ ロ グ と デ ジ タ ル ペ リ フ ェ ラ ル用に同期 ク
ロ ッ ク を生成する ために分周する こ と がで き ます。 PSoC アナ
ログ コ プ ロ セ ッ サは 15個の ク ロ ッ ク分周器を備えてお り ます。
16 ビ ッ ト 分周器は細かい周波数値 ( 大き な分周比用の 24 ビ ッ
ト 分周器が 1 個ある ) を柔軟に生成する こ と が可能で、 PSoC
Creator で完全にサポー ト さ れます。
PSoC アナログ コ プ ロ セ ッ サ リ フ ァ レ ン ス シ ス テムは、 内部
で必要な リ フ ァ レ ン ス をすべて生成 し ます。1.2V 電圧 リ フ ァ レ
ン スは コ ンパレ ー タ 用に提供 さ れます。 IDAC は ±5% 電圧 リ
フ ァ レ ン ス を参照 し ます。
IMO ク ロ ッ ク ソ ース
IMO は PSoC 4400 の内部 ク ロ ッ ク供給の主な ソ ースです。 こ
れはテ ス ト 段階中に、 指定 さ れた精度を得る ために ト リ ム さ れ
ます。 IMO のデ フ ォル ト 周波数は 24MHz で、 4MHz のス テ ッ
プ で 24MHz から 48MHz ま での範囲で調整で き ます。サイ プ レ
スが提供する校正設定では、 IMO の許容誤差は ±2% です。
文書番号 : 002-11093 Rev. *A
ページ 5/44
PRELIMINARY
アナ ロ グ ブ ロ ッ ク
12 ビ ッ ト SAR ADC
12 ビ ッ ト の 1Msps SAR ADC は 18MHz の最大ク ロ ッ ク レー ト
で動作で き、12 ビ ッ ト 変換を行 う ためにその周波数で少な く と
も 18 ク ロ ッ ク を必要 と し ます。
サン プル ホール ド (S/H) のアパーチ ャがプ ログ ラ ム可能である
ため、SAR 入力を駆動する ア ン プの整定時間を規定する利得帯
域幅要件を必要に応 じ て緩和で き ます。内部 リ フ ァ レ ン ス ア ン
プ用 と し て外部バイパス ( 固定 し た ピ ン位置を介 し て ) を提供
で き ます。
SAR は 8 入力シーケ ンサを介 し て固定 し た ピ ンに接続 さ れま
す。 シーケ ンサは、 ス イ ッ チ ング オーバヘ ッ ド の必要な く 選択
さ れたチ ャ ネルを自律的に巡回 し ます ( シーケ ンサ スキ ャ ン )
( つま り 、 合計サン プ リ ン グ帯域幅は、 単一のチ ャ ネルか複数
のチ ャ ネルであるかにかかわ ら ず 1Msps です ) 。 シーケ ンサの
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
切 り 替えは、 ス テー ト マシ ン またはフ ァ ームウ ェ ア駆動の切 り
替えによ り 行われます。 シーケ ンサの 1 つの機能は、 CPU 割 り
込みサービ スの要件を軽減する ための各チ ャ ネルのバ ッ フ ァ リ
ングです。信号を様々な ソ ース イ ン ピーダ ン ス と 周波数に適合
さ せる ために、 チ ャ ネル毎に異な るサン プ リ ング時間を プ ログ
ラ ムする こ と がで き ます。 また、 デジ タ ル化 さ れた値がプ ログ
ラ ム さ れた範囲を超えた場合、 レ ン ジ レ ジ ス タ の一対 ( 低 と 高
レ ン ジ値 ) によ る信号範囲の指定は、 対応する範囲外の割 り 込
みで実施 さ れま す。 こ れに よ り 、 シーケ ンサ スキ ャ ンが完了
し 、CPU が値を読み出 し て ソ フ ト ウ ェ ア内で範囲外の値の有無
を確認するのを待たず、 範囲外の値を早 く 検出する こ と がで き
ます。
SAR は高速ク ロ ッ ク ( 最大 18MHz) を必要 と する ため、 デ ィ ー
プ ス リ ー プ モ ー ド に対応 し て い ません。 SAR の動作範囲は
1.71V ~ 5.5V です。
図 3. SAR ADC
AHB System Bus and Programmable Logic
Interconnect
SAR Sequencer
vminus vplus
Data and
Status Flags
POS
SARADC
NEG
External
Reference
and
Bypass
(optional )
Reference
Selection
P7
SARMUX Port
(8 inputs)
SARMUX
P0
Sequencing
and Control
VDDA/2
VDDA
VREF
Inputs from other Ports
4 個のオペア ン プ ( 連続時間ブ ロ ッ ク、 CTB)
PSoC アナロ グ コ プ ロ セ ッ サは、 コ ンパレー タ モー ド のある 4
個のオペア ン プ を持つ こ と によ り 、 外部 コ ンポーネ ン ト の必要
がな く 、 ほ と んどの一般的なアナログ機能がオ ン チ ッ プ で実行
で き ます。 PGA、電圧バ ッ フ ァ 、 フ ィ ル タ ー、 ト ラ ン ス イ ン ピー
ダ ン ス ア ン プ、と その他の機能は実現で き る ( い く つかの場合、
外部受動 コ ンポーネ ン ト で実現 ) ため、 電力、 コ ス ト および容
量を削減で き ます。 内蔵オペア ン プは、 外部バ ッ フ ァ リ ングを
必要 と せずに ADC のサン プル ホール ド 回路を駆動する よ う に
十分な帯域幅に対応する よ う に設計 さ れています。
低消費電力コ ンパレー タ (LPC)
PSoC アナログ コ プ ロ セ ッ サは、デ ィ ープ ス リ ープ モー ド で動
作で き る低消費電力コ ンパレー タ の一対を内蔵 し ています。 こ
れによ り 、 低電力モー ド 中に外部電圧レ ベルを監視する能力を
維持 し ながら アナ ロ グ シ ス テム ブ ロ ッ ク を無効にする こ と が
で き ます。 コ ンパレー タ 出力は、 シス テム ウ ェ イ ク ア ッ プ回路
が コ ンパレー タ の切 り 替え イ ベン ト によ り ア ク テ ィ ブにな る非
同期電力モー ド で動作 し ている場合を除き、 普通は準安定状態
を避ける ために同期化 さ れています。 LPC の出力はピ ンに接続
で き ます。
汎用アナログ ブ ロ ッ ク (UAB) 離散時間ブ ロ ッ ク
UAB ブ ロ ッ ク はス イ ッ チ コ ンデンサ フ ィ ー ド バ ッ ク および 2
つのオペア ン プの構造に接続 さ れている入力ネ ッ ト ワー ク を含
みます。 構造の両半分は独立 し て使用する こ と がで き ます。 し
たが っ て、 バ イ ク ア ッ ド フ ィ ル タ の構造は シ ン グ ル エ ン ド
モ ー ド で両半分 を 独立 し て使用す る こ と で行 う こ と がで き ま
す。一般的なアナログ機能はス イ ッ チ コ ンデンサ回路およびオ
ペア ン プ で実装で き ます。 例えば、 UAB で実装可能な機能は
DAC、 多極フ ィ ル タ ( カ スケー ド 接続可能な ブ ロ ッ ク )、 デル
タ シグマ変調器、 ミ キサー、 積分器、 PGA、 およびその他の便
利な機能です。
電流 DAC
PSoC アナログ コ プ ロ セ ッ サは、 チ ッ プ上のすべてのピ ン を駆
動で き る 2 個の IDAC を備えています。 こ れ らの IDAC はプ ロ
グ ラ ミ ング可能な電流範囲を持っ ています。
文書番号 : 002-11093 Rev. *A
アナログ多重化バス
PSoC アナログ コ プ ロ セ ッ サは、 中央から 独立 し てチ ッ プの周
辺を回る 2 個のバス を備えています。こ られのバス (amux バス
と 呼ばれる ) は、 チ ッ プの内部 リ ソ ース (IDAC、 コ ンパレー
タ ) が I/O ポー ト のいずれかのピ ンに接続で き る よ う にする、
フ ァ ームウ ェ ア で プ ロ グ ラ ム可能な ア ナ ロ グ ス イ ッ チに接続
さ れています。
ページ 6/44
PRELIMINARY
固定機能デジ タ ル
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
GPIO
タ イ マー/カ ウン タ ー/ PWM (TCPWM) ブ ロ ッ ク
TCPWM ブ ロ ッ ク は、ユーザーがプ ログ ラ ム可能な周期長の 16
ビ ッ ト カ ウン タ ーから な り ます。 キ ャ プ チ ャ レ ジ ス タ は、 I/O
イ ベン ト な どのイ ベン ト の時に カ ウン ト 値を記録 し ます。 周期
レ ジ ス タ は、 カ ウン タ ーのカ ウン ト が周期レ ジ ス タ のカ ウン ト
に等 し く な る時に カ ウン ト を停止 し 、 または自動的に リ ロー ド
し ます。 比較レ ジ ス タ は、 PWM デ ュ ーテ ィ 比出力 と し て使用
さ れる比較値信号を生成 し ます。 ブ ロ ッ ク は、 真出力 と 相補出
力 ( それ ら間のオ フ セ ッ ト がプ ログ ラ ミ ング可能 ) も 提供 し て
お り 、これら をデ ッ ド バン ド がプ ログ ラ ミ ング可能な相補PWM
出力 と し て使用する こ と がで き ます。 また、 出力を事前に決定
さ れた状態に移行 さ せるキル̣ (Kill) 入力 も あ り ます。 例えば、
モー タ ー駆動シ ス テムでは、 過電流状態が示 さ れ、 FET を駆動
し ている PWM を ソ フ ト ウ ェ ア介入な し に直ちに止める必要が
ある時、 キル入力が使用 さ れます。 PSoC アナログ コ プ ロ セ ッ
サは 8 個の TCPWM ブ ロ ッ ク があ り ます。
シ リ アル通信ブ ロ ッ ク (SCB)
PSoC アナログ コ プ ロ セ ッ サは 3 個のシ リ アル通信ブ ロ ッ ク が
備え、 必要に応 じ て SPI、 I2C または UART 機能にプ ログ ラ ム
で き ます。
PSoC アナログ コ プ ロ セ ッ サは最大 38 本の GPIO を持っ てい
ます。 GPIO ブ ロ ッ ク は以下のも のを実装 し ます :
■ 8 つの駆動モー ド
❐ アナログ入力モー ド ( 入力 と 出力バ ッ フ ァ が無効 )
❐ 入力のみ
❐ 弱プルア ッ プ、 強プルダウン
❐ 強プルア ッ プ、 弱プルダウン
❐ オープ ン ド レ イ ン、 強プルダウン
❐ オープ ン ド レ イ ン、 強プルア ッ プ
❐ 強プルア ッ プ、 強プルダウン
❐ 弱プルア ッ プ、 弱プルダウン
■ 入力閾値選択 (CMOS あるいは LVTTL)
■ 駆動強度モー ド 以外に、 入力 と 出力バ ッ フ ァ のイ ネーブル/
デ ィ ス エーブルの個別制御
■ EMIを改善する ためにdV/dt関連の ノ イ ズ制御用の選択可能な
スルー レー ト
ピ ンは、 8 ビ ッ ト 幅のポー ト と 呼ばれる論理エ ン テ ィ テ ィ に構
成 さ れます ( ポー ト 2 と ポー ト 3 はよ り 少ない ビ ッ ト 幅です )。
電源投入 と リ セ ッ ト の時、 入力への電流を止めない、 および/
または電源投入時に過電流を発生 さ せないために、 ブ ロ ッ ク は
無効状態に移行 さ せます。 高速 I/O マ ト リ ッ ク ス と し て知ら れ
ている多重化ネ ッ ト ワー ク は、 1 本の I/O ピ ンに接続可能な複
数の信号間を多重化するのに使用 さ れます。
デー タ 出力 と ピ ン ス テー ト レ ジ ス タ は、 それぞれピ ン上で駆動
さ れる値 と それら のピ ンのス テー ト を格納 し ます。
各 I/O ピ ンは有効にな っ た場合に割 り 込みを生成で き、 各 I/O
ポー ト はそれに対応する割 り 込み要求 (IRQ) と 割 り 込みサービ
ス ルーチ ン (ISR) ベ ク タ があ り ます (PSoC アナロ グ コ プ ロ
セ ッ サでは、 ベ ク タ 数は 4 です )。 スマー ト I/O ブ ロ ッ ク はス
イ ッ チ と LUT の構造体であ り 、ブール関数を GPIO ポー ト のピ
ン に送信 さ れて い る 信号で実行す る こ と を 可能に し ま す。 ス
マー ト I/O ブ ロ ッ ク は、 論理演算を チ ッ プの入力ピ ン、 および
出力 と し て出る信号で実行で き ます。
I2C モー ド : ハー ド ウ ェ ア I2C ブ ロ ッ クは、 完全なマルチマス
タ ー と ス レーブ イ ン タ ー フ ェ ース ( マルチマス タ ーのアービ ト
レ ー シ ョ ン が可能 ) を 実装 し ま す。 こ の ブ ロ ッ ク は、 最大
400kbps ( 高速モー ド ) で動作可能で、 CPU 用の割 り 込みオー
バヘ ッ ド と レ イ テ ン シ を 削減す る ための フ レ キ シ ブルなバ ッ
フ ァ リ ング オプ シ ョ ンがあ り ます。 また、 PSoC アナログ コ プ
ロ セ ッ サの メ モ リ で メ ールボ ッ ク ス ア ド レ ス範囲を作 っ て、 メ
モ リ ア レ イへの読み出 し と 書き込みの I2C 通信を効果的に削減
する EZI2C に も対応 し ています。 また、 ブ ロ ッ ク は送受信用に
深 さ 8 の FIFO に も対応 し ています。 こ れは、 CPU がデー タ を
読み出 さ なければな ら ない規定の時間を増加する こ と で、 時間
通 り に CPU が読み出すデー タ を取得 し ない こ と に起因 し た ク
ロ ッ ク ス ト レ ッ チの必要性を大幅に低減する こ と がで き ます。
特殊機能ペ リ フ ェ ラル
I2C
CapSense
I2C
ペ リ フ ェ ラルは、 NXP
バス仕様 と ユーザー マニ ュ アル
(UM10204) で定義 さ れた通 り に、 I2C 標準モ ー ド と フ ァ ス ト
モー ド デバイ ス と 互換性があ り ます。 I2C バス I/O は、 オープ
ン ド レ イ ン モー ド にある GPIO を使用 し て実装 さ れます。
PSoC アナロ グ コ プ ロ セ ッ サは、 以下の点では I2C 仕様に完全
に準拠 し ません。
■
GPIO セルは過電圧耐性がないため、 ホ ッ ト スワ ッ プや、 I2C
シ ス テムの残 り の部分か ら 独立 し て電源を投入する こ と がで
き ません。
UART モー ド : こ れは 1Mbps で動作する フ ル機能の UART で
す。 基本 UART プ ロ ト コルか ら少 し 発展 し た車載向けシ ングル
ワ イ ヤ イ ン タ ー フ ェ ー ス (LIN)、 赤外 線 イ ン タ ー フ ェ ー ス
(IrDA)、SmartCard (ISO7816) プ ロ ト コルに対応 し ています。ま
た、 共通の受信 と 送信 ラ イ ン を介 し て接続 し たペ リ フ ェ ラルの
ア ド レ ス指定を可能にする 9 ビ ッ ト マルチ プ ロ セ ッ サ モー ド
に対応 し ています。 パ リ テ ィ エ ラ ー、 ブ レー ク検出、 フ レーム
エ ラ ーな どの一般的な UART 機能がサポー ト さ れています。 深
さ 8 の FIFO は、 非常に大き い CPU サービ ス レ イ テ ン シ を許
容で き る よ う に し ます。
SPI モー ド : SPI モー ド は Motorola SPI、 TI SSP (SPI コ デ ッ ク
の同期化用の開始パルス を追加 )、 National Microwire ( 半二重
の SPI) に完全に対応 し ています。 SPI ブ ロ ッ クは FIFO を使用
する こ と がで き ます。
文書番号 : 002-11093 Rev. *A
CapSense は、 ( アナログス イ ッ チに接続 さ れた ) アナログ マ
ルチ プ レ ク サ バス を介 し て どのピ ン に も 接続で き る CSD ブ
ロ ッ ク によ り 、 PSoC アナログ コ プ ロ セ ッ サでサポー ト さ れて
います。 従っ て、 CapSense 機能はソ フ ト ウ ェ アによ る制御で、
シ ス テム内のいかな る使用可能な ピ ンかピ ン グループ に も 提
供 す る こ と が で き ま す。 ユ ー ザ ー の 便 宜 の た め に、 PSoC
Creator コ ンポーネ ン ト は CapSense ブ ロ ッ ク に提供 さ れてい
ます。
シール ド 電圧は、 耐水機能を提供する ために他のマルチ プ レ ク
サ バス上で駆動する こ と がで き ます。 耐水性は、 シール ド 電極
を検知電極 と 同位相で駆動 し て、 シール ド 容量が検知 さ れた入
力を減衰 さ せる こ と で、 備え ら れています。 近接検知も 実装す
る こ と がで き ます。
CapSense ブ ロ ッ クは、 2 個の IDAC を備えています。 こ れら
は、 CapSense を使用 し ない ( 両方の IDAC と も使用可能 ) 場
合、 または CapSense が耐水性を備えずに使用する ( ど ち ら
か一方の IDAC が使用可能 ) 場合、 一般用途に使用する こ と が
で き ます。 また、 CapSense ブ ロ ッ ク は、 CapSense 機能 と 併
用で き る 10 ビ ッ ト のス ロープ ADC 機能も提供 し ています。
CapSense ブ ロ ッ ク は高性能で、 低 ノ イ ズのプ ログ ラ マ ブルな
ブ ロ ッ ク ( つま り 、 感度 と 柔軟性を向上 さ せる ために リ フ ァ レ
ン ス電圧 と 電流源の範囲を プ ログ ラ ム可能 ) です。 さ ら に、 外
部 リ フ ァ レ ン ス電圧も 利用で き ます。 VDDA およびグ ラ ン ド の
セ ン シ ングを代替 し 、電源関連の ノ イ ズをゼロにする全波 CSD
モー ド があ り ます。
ページ 7/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
ピ ン配置
下表 に、 PSoC アナロ グ コ プ ロ セ ッ サの 48 QFN、 48 TQFP、 45 WLCSP、 および 28 SSOP パ ッ ケージ用のピ ン一覧を示 し ます。
すべてのポー ト ピ ンは GPIO に対応 し ています。
48 ピ ン QFN
48 ピ ン TQFP
28 ピ ン SSOP
45 ボール CSP
ピン
28
名称
P0.0
ピン
28
名称
P0.0
ピン
21
名称
P0.0
ピン
D3
名称
P0.0
29
P0.1
29
P0.1
22
P0.1
E2
P0.1
30
P0.2
30
P0.2
23
P0.2
D2
P0.2
31
P0.3
31
P0.3
D1
P0.3
32
P0.4
32
P0.4
E1
P0.4
33
P0.5
33
P0.5
C3
P0.5
34
P0.6
34
P0.6
C2
P0.6
35
P0.7
35
P0.7
B2
P0.7
36
XRES
36
XRES
B3
XRES
37
P4.0
37
P4.0
A1
P4.0
38
P4.1
38
P4.1
B1
P4.1
39
P5.0
39
P5.0
B4
P5.0
40
P5.1
40
P5.1
41
P5.2
41
42
P5.3
43
VDDA
44
VSSA
45
VCCD
46
24
XRES
25
P5.0
C1
P5.1
P5.2
26
P5.2
A2
P5.2
42
P5.3
27
P5.3
A3
P5.3
43
VDDA
28
VDDA
I2
VDDA
44
VSSA
29
VSSA
I3
VSSA
45
VCCD
1
VCCD
A4
VCCD
B5
VDDD
VSSD
46
VSSD
2
VSSD
A5
VSSD
47
VDDD
47
VDDD
3
VDDD
48
P1.0
48
P1.0
4
P1.0
C5
P1.0
1
P1.1
1
P1.1
5
P1.1
C4
P1.1
2
P1.2
2
P1.2
6
P1.2
D5
P1.2
3
P1.3
3
P1.3
7
P1.3
D4
P1.3
4
P1.4
4
P1.4
E3
P1.4
5
P1.5
5
P1.5
E4
P1.5
6
P1.6
6
P1.6
7
P1.7
7
P1.7
8
VDDA
8
VDDA
8
VDDA
F3
P1.7
E5
VDDA
9
VSSA
9
VSSA
9
VSSA
F5
VSSA
10
P2.0
10
P2.0
10
P2.0
G3
P2.0
11
P2.1
11
P2.1
11
P2.1
F4
P2.1
12
P2.2
12
P2.2
12
P2.2
G4
P2.2
13
P2.3
13
P2.3
13
P2.3
G5
P2.3
14
P2.4
14
P2.4
H5
P2.4
15
P2.5
15
P2.5
I4
P2.5
16
P2.6
16
P2.6
H4
P2.6
17
P2.7/VREF
17
P2.7/VREF
I5
P2.7/VREF
文書番号 : 002-11093 Rev. *A
14
P2.7/VREF
ページ 8/44
PRELIMINARY
48 ピ ン QFN
48 ピ ン TQFP
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
28 ピ ン SSOP
ピン
18
名称
VSSA
ピン
18
名称
VSSA
ピン
30
名称
VSSA
19
VDDA
19
VDDA
15
VDDA
20
P3.0
20
P3.0
21
P3.1
21
P3.1
16
22
P3.2
22
P3.2
17
23
P3.3
23
P3.3
18
24
P3.4
24
P3.4
25
P3.5
25
P3.5
26
P3.6
26
P3.6
19
P3.6
27
P3.7
27
P3.7
20
P3.7
45 ボール CSP
ピン
I3
名称
VSSA
I2
VDDA
H2
P3.0
P3.1
F2
P3.1
P3.2
I1
P3.2
P3.3
H3
P3.3
F1
P3.4
G2
P3.5
G1
P3.6
H1
P3.7
電源ピ ンの説明は以下の通 り です :
VDDD: デジ タ ル セ ク シ ョ ン用の電源。
VDDA: アナログ セ ク シ ョ ン用の電源。
VSS: グ ラ ン ド ピ ン。
VCCD: 安定化デジ タ ル電源 (1.8V ± 5%)
48 ピ ン パ ッ ケージは 38 本の I/O ピ ンがあ り ます。45 CSP および 28 SSOP パ ッ ケージはそれぞれ 37 本お よび 20 本の I/O ピ ンが
あ り ます。
文書番号 : 002-11093 Rev. *A
ページ 9/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ シー ト
ピ ンの代替機能
それぞれのポー ト ピ ンは多機能の 1 つに割 り 当て られます。 例えば、 アナロ グ I/O、 デジ タ ル ペ リ フ ェ ラル機能、 CapSense または LCD ピ ン な どにな り 得ます。 ピ ンの
割 り 当て を下表に示 し ます。
ポー ト /ピ ン
アナ ロ グ
ス マー ト IO
P0.0
lpcomp.in_p[0]
SmartIO[0].io[0]
P0.1
lpcomp.in_n[0]
アクテ ィ ブ
ACT #1
デ ィ ープ ス リ ープ
ACT #2
ACT #3
DS #0
DS #1
tcpwm.line[4]:1
pass.dsi_sar_data[0]:0
tcpwm.tr_in[0]
cpuss.swd_data:0
scb[0].spi_select1:0
SmartIO[0].io[1]
tcpwm.line_compl[4]:1
pass.dsi_sar_data[1]:0
tcpwm.tr_in[1]
cpuss.swd_clk:0
scb[0].spi_select2:0
SmartIO[0].io[2]
tcpwm.line[5]:1
srss.ext_clk:0
pass.tr_gen_trig_in[0]
pass.dsi_ctb_cmp0[0]
scb[0].spi_select3:0
P0.3
SmartIO[0].io[3]
tcpwm.line_compl[5]:1
pass.dsi_sar_data[2]:1
pass.tr_gen_trig_in[1]
pass.dsi_ctb_cmp1[0]
P0.4
SmartIO[0].io[4]
tcpwm.line[6]:1
scb[1].uart_rx:0
pass.dsi_sar_data[3]:1
pass.tr_uab_trig0_out:0
scb[1].i2c_scl:0
scb[1].spi_mosi:0
P0.5
SmartIO[0].io[5]
tcpwm.line_compl[6]:1
scb[1].uart_tx:0
pass.dsi_sar_data[4]:1
pass.tr_uab_trig1_out:0
scb[1].i2c_sda:0
scb[1].spi_miso:0
P0.6
SmartIO[0].io[6]
scb[1].uart_cts:0
pass.dsi_sar_data[5]:1
pass.dsi_uab_cmp0
lpcomp.comp[0]:0
scb[1].spi_clk:0
P0.7
SmartIO[0].io[7]
scb[1].uart_rts:0
pass.dsi_sar_data[6]:1
pass.dsi_uab_cmp1
lpcomp.comp[1]:0
scb[1].spi_select0:0
scb[2].spi_mosi:1
P0.2
ACT #0
P4.0
wco.wco_in
tcpwm.line[0]:2
scb[2].uart_rx:1
pass.dsi_sar_data[7]:1
tcpwm.tr_in[5]
scb[2].i2c_scl:1
P4.1
wco.wco_out
tcpwm.line_compl[0]:2
scb[2].uart_tx:1
pass.dsi_sar_data[8]:1
tcpwm.tr_in[6]
scb[2].i2c_sda:1
scb[2].spi_miso:1
P5.0
csd.cshieldpads
tcpwm.line[7]:1
scb[0].uart_rx:1
pass.dsi_sar_data_valid
scb[0].i2c_scl:1
scb[0].spi_mosi:1
P5.1
csd.vref_ext
tcpwm.line_compl[7]:1
scb[0].uart_tx:1
pass.dsi_sar_sample_done
scb[0].i2c_sda:1
scb[0].spi_miso:1
P5.2
csd.dsi_cmod
tcpwm.line[6]:2
scb[0].uart_cts:1
pass.tr_sar_out
pass.dsi_ctb_cmp0[1]
scb[0].spi_clk:1
P5.3
csd.dsi_csh_tank
tcpwm.line_compl[6]:2
scb[0].uart_rts:1
pass.dsi_sar_data[9]:0
pass.dsi_ctb_cmp1[1]
scb[0].spi_select0:1
P1.0
ctb_pads[8]
lpcomp.in_p[1]
tcpwm.line[0]:1
scb[1].uart_rx:1
pass.dsi_sar_data[10]:0
pass.tr_decm_intr0
scb[1].i2c_scl:1
scb[1].spi_mosi:1
P1.1
ctb_pads[9]
lpcomp.in_n[1]
tcpwm.line_compl[0]:1
scb[1].uart_tx:1
pass.dsi_sar_data[11]:0
pass.tr_decm_intr1
scb[1].i2c_sda:1
scb[1].spi_miso:1
P1.2
ctb_pads[10]
ctb_oa0_out_10x[1]
tcpwm.line[1]:1
scb[1].uart_cts:1
pass.dsi_sar_data[2]:0
scb[1].spi_clk:1
P1.3
ctb_pads[11]
ctb_oa1_out_10x[1]
tcpwm.line_compl[1]:1
scb[1].uart_rts:1
pass.dsi_sar_data[3]:0
scb[1].spi_select0:1
P1.4
ctb_pads[12]
tcpwm.line[2]:1
scb[1].spi_select1:0
P1.5
ctb_pads[13]
tcpwm.line_compl[2]:1
scb[1].spi_select2:0
P1.6
ctb_pads[14]
tcpwm.line[3]:1
scb[1].spi_select3:0
P1.7
ctb_pads[15]
tcpwm.line_compl[3]:1
P2.0
ctb_pads[0]
tcpwm.line[4]:0
文書番号 : 002-11093 Rev. *A
scb[2].uart_rx:0
pass.dsi_sar_data[4]:0
scb[2].i2c_scl:0
scb[2].spi_mosi:0
ページ 10/44
PRELIMINARY
ポー ト /ピ ン
アナ ロ グ
P2.1
ス マー ト IO
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ シー ト
アクテ ィ ブ
デ ィ ープ ス リ ープ
ACT #0
ACT #1
ACT #2
ACT #3
DS #0
DS #1
ctb_pads[1]
tcpwm.line_compl[4]:0
scb[2].uart_tx:0
pass.dsi_sar_data[5]:0
scb[2].i2c_sda:0
scb[2].spi_miso:0
P2.2
ctb_pads[2]
ctb_oa0_out_10x[0]
tcpwm.line[5]:0
scb[2].uart_cts:0
pass.dsi_sar_data[6]:0
scb[2].spi_clk:0
P2.3
ctb_pads[3]
ctb_oa1_out_10x[0]
tcpwm.line_compl[5]:0
scb[2].uart_rts:0
pass.dsi_sar_data[7]:0
scb[2].spi_select0:0
P2.4
ctb_pads[4]
pass.lnfe_base_hv
tcpwm.line[0]:0
scb[2].spi_select1:0
P2.5
ctb_pads[5]
pass.lnfe_emitter_hv
tcpwm.line_compl[0]:0
scb[2].spi_select2:0
P2.6
ctb_pads[6]
tcpwm.line[1]:0
scb[2].spi_select3:0
ctb_pads[7]
tcpwm.line_compl[1]:0
P2.7
sar_ext_vref0
sar_ext_vref1
P3.0
sarmux_pads[0]
tcpwm.line[2]:0
scb[0].uart_rx:0
P3.1
sarmux_pads[1]
tcpwm.line_compl[2]:0
scb[0].uart_tx:0
P3.2
sarmux_pads[2]
tcpwm.line[3]:0
scb[0].uart_cts:0
cpuss.swd_data:1
scb[0].spi_clk:0
P3.3
sarmux_pads[3]
tcpwm.line_compl[3]:0
scb[0].uart_rts:0
cpuss.swd_clk:1
scb[0].spi_select0:0
pass.dsi_sar_data[8]:0
scb[0].i2c_scl:0
scb[0].spi_mosi:0
scb[0].i2c_sda:0
scb[0].spi_miso:0
P3.4
sarmux_pads[4]
tcpwm.line[6]:0
pass.dsi_sar_data[10]:1
tcpwm.tr_in[2]
P3.5
sarmux_pads[5]
tcpwm.line_compl[6]:0
pass.dsi_sar_data[11]:1
tcpwm.tr_in[3]
csd.comp
scb[0].spi_select2:1
P3.6
sarmux_pads[6]
tcpwm.line[7]:0
scb[2].uart_rx:2
tcpwm.tr_in[4]
scb[2].i2c_scl:2
scb[2].spi_mosi:2
P3.7
sarmux_pads[7]
tcpwm.line_compl[7]:0
scb[2].uart_tx:2
scb[2].i2c_sda:2
scb[2].spi_miso:2
文書番号 : 002-11093 Rev. *A
scb[0].spi_select1:1
ページ 11/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
電源
モー ド 1: 1.8V ~ 5.5V の外部電源
以下の電源シ ス テム図は、PSoC 4400 用に実装 さ れた電源ピ ン
セ ッ ト を示 し ます。 シ ス テムは、 ア ク テ ィ ブ モー ド で動作する
デジ タ ル回路用の 1 つのレギ ュ レー タ があ り ます。アナログ レ
ギ ュ レー タ はあ り ません。 アナログ回路は VDDA 電源によ り 動
作 し ます。
図 4. 電源接続
VDDA
VDDA
Digital
Domain
Analog
Domain
モー ド 2: 1.8V ±5% の外部電源
こ のモー ド では、PSoC アナログ コ プ ロ セ ッ サは 1.71V ~ 1.89V
の外部電源から 電源供給 さ れます。 電源 リ ッ プルも こ の範囲に
含まれている必要がある こ と にご注意 く だ さ い。こ のモー ド で、
VDDD および VCCD ピ ンは互いに短絡 さ れ、 バイパス さ れます。
内部レギ ュ レー タ はフ ァ ームウ ェ ア で無効に さ れます。
VSSA
VDDD
VDDD
VCCD
1.8 Volt
Reg
こ のモー ド では、 PSoC アナログ コ プ ロ セ ッ サは 1.8V ~ 5.5V
範囲内の任意の値である外部電源から 電源供給 さ れます。 こ の
範囲はバ ッ テ リ 駆動動作に も 設計 さ れます。例えば、 チ ッ プは、
3.5V から 始ま っ て 1.8V に低減するバ ッ テ リ シ ス テムから 電源
供給 さ れます。 このモー ド では、 PSoC アナログ コ プ ロ セ ッ サ
の内部レギ ュ レー タ は内部ロ ジ ッ ク に電源を供給 し 、 その出力
は VCCD ピ ン に接続 さ れま す。 VCCD ピ ン は外部 コ ン デ ン サ
(0.1µF; X5R セ ラ ミ ッ クかそれよ り 良い ) によ り グ ラ ン ド にバ
イパス さ れ、 他のどれに も 接続 し てはいけません。
VSSD
次の 2 つの異な る動作モー ド があ り ます。 モー ド 1 では、 供給
電圧範囲は 1.8V ~ 5.5V ( 非安定化外部電源 ; 内部レギ ュ レー
タ が動作可能 ) です。 モー ド 2 では、供給電圧範囲は 1.8V ±5%
( 安定化外部電源 ; 1.71 ~ 1.89、 内部レギ ュ レー タ がバイパス
さ れる ) です。
バイパス コ ンデンサは、 VDDD お よび VDDA と グ ラ ン ド 間に接
続する必要があ り ます。 こ の周波数範囲でのシ ス テムの標準的
な実践 と し ては、 1µF レ ン ジのコ ンデンサ と よ り 小 さ い コ ンデ
ンサ ( 例えば、 0.1µF) を平行に配置 し 使用 し ます。 こ れら が単
に経験則であ り 、 重要なア プ リ ケーシ ョ ンに対 し ては、 最適な
バイパス を得る ために、 設計の際には PCB レ イ アウ ト 、 リ ー
ド イ ン ダ ク タ ン ス、 寄生バイパス コ ンデンサを シ ミ ュ レ ー ト
する必要があ り ます。
バイパス スキームの例を下図に示 し ます。
図 5. 内部レギ ュ レー タ が有効であ り ながら 1.8V ~ 5.5V の外部電源
Power supply bypass connections example
1.8 V to 5.5 V
1.8 V to 5.5 V
VDDD
µF
VDDA
µF
0.1 µF
0.1 µF
VCCD
0.1 µF
PSoC CY8C4Axx
VSS
文書番号 : 002-11093 Rev. *A
ページ 12/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
開発サポー ト
PSoC アナロ グ コ プ ロ セ ッ サ フ ァ ミ リ には、ユーザーの開発プ
ロ セス を支援する豊富な ド キ ュ メ ン ト 、 開発ツールおよびオ ン
ライン
リ ソ ー ス が 用 意 さ れ て い ま す。 詳 細 に つ い て は、
www.cypress.com/go/psoc4 を ご覧 く だ さ い。
資料
ド キ ュ メ ン ト 一式が PSoC アナログ コ プ ロ セ ッ サ フ ァ ミ リ を
サポー ト し 、 ユーザーは、 疑問点に対する答え を素早 く 見つけ
る こ と がで き ます。 重要な資料の幾つかは、 本節に リ ス ト ア ッ
プ さ れています。
ソ フ ト ウ ェ ア ユーザー ガ イ ド : PSoC Creator の操作方法の手
引書。 ソ フ ト ウ ェ ア ユーザー ガ イ ド には、 PSoC Creator によ
る ビル ド プ ロ セスの詳細、 PSoC Creator を用いた ソ ース制御
の使い方、 その他が記載 さ れています。
コ ンポーネ ン ト デー タ シー ト : PSoC の柔軟性によ っ て、 デバ
イ スが量産に入 っ てか ら長い期間の後で も 新 し いペ リ フ ェ ラル
( コ ンポーネ ン ト ) を作成する こ と がで き ます。コ ンポーネ ン ト
デー タ シー ト には、ある特定の コ ンポーネ ン ト の選択および使
用に必要な情報が、機能説明、API ド キ ュ メ ン ト 、サン プル コ ー
ド 、 AC/DC 仕様を含んですべて記載 さ れています。
テ ク ニ カル リ フ ァ レ ン ス マニ ュ アル : テ ク ニ カル リ フ ァ レ ン
ス マニ ュ アル (TRM) には、 すべての PSoC レ ジ ス タ の詳細な
説明な ど、 PSoC デバイ ス を使用する際に必要な技術的詳細が
すべて記載 さ れています。TRM は、www.cypress.com/psoc4 の
「 ド キ ュ メ ン ト 」 セ ク シ ョ ンにあ り ます。
オン ラ イ ン
印刷 さ れた資料のほかに、 サイ プ レ ス PSoC フ ォ ー ラ ムによ っ
て 24 時間 365 日、 世界中の他の PSoC ユーザーや PSoC の専
門家 と 連絡を と れます。
ツール
業界標準のコ ア、 プ ログ ラ ミ ングおよびデバ ッ ギング イ ン タ ー
フ ェ ース を備えた PSoC アナログ コ プ ロ セ ッ サ フ ァ ミ リ は、開
発ツール エ コ シ ス テムの一部です。 革新的で使いやすい PSoC
Creator IDE、サポー ト さ れるサー ド パーテ ィ の コ ンパイ ラ、 プ
ログ ラ マ、 デバ ッ ガ、 および開発キ ッ ト の最新情報については、
サイ プ レ スのウ ェ ブサイ ト www.cypress.com/go/psoccreator を
ご覧 く だ さ い。
ア プ リ ケーシ ョ ン ノ ー ト : PSoCア プ リ ケーシ ョ ン ノ ー ト には、
PSoC の特定のア プ リ ケーシ ョ ンについて詳細な説明が記載 さ
れています。 例 と し て、 ブ ラ シ レ ス DC モー タ ーの制御やオ ン
チ ッ プ フ ィ ル タ リ ン グがあ り ます。 ア プ リ ケーシ ョ ン ノ ー ト
には、 多 く の場合、 ア プ リ ケーシ ョ ン ノ ー ト の ド キ ュ メ ン ト に
加えてサン プル プ ロ ジ ェ ク ト が含まれています。
文書番号 : 002-11093 Rev. *A
ページ 13/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
電気的仕様
絶対最大定格
表 1. 絶対最大定格 [1]
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
単位
詳細/条件
SID1
VDD_ABS
VSS を基準 と し たデジ タ ル電源ま たは
アナログ電源
–0.5
–
6
VDDD、 VDDA、
絶対最大値
SID2
VCCD_ABS
VSS を基準 と し た直接デジ タ ル コ ア電
圧入力
–0.5
–
1.95
SID3
VGPIO_ABS
GPIO 電圧
–0.5
–
VDD+0.5
–
SID4
IGPIO_ABS
GPIO 当た り の最大電流
–25
–
25
–
SID5
IGPIO_injection
GPIO 注入電流、 VIH > VDDD の場合は
Max、 VIL < VSS の場合は Min
–0.5
–
0.5
BID44
ESD_HBM
静電気放電 ( 人体モデル )
2200
–
–
BID45
ESD_CDM
静電気放電 ( デバイ ス帯電モデル )
500
–
–
BID46
LU
ラ ッ チア ッ プ時のピ ン電流
–140
–
140
V
mA
–
ピ ン 毎の注入 さ
れた電流
–
V
–
mA
–
デバイ ス レ ベルの仕様
すべての仕様は、 特に注記 し た場合を除いて、 –40°C  TA  85°C および TJ  100°C の条件で有効です。 仕様は注記 し た場合を除
いて 1.71V ~ 5.5V において有効です。
表 2. DC 仕様
標準値は 25°C で、 VDD = 3.3V 時に測定 さ れます。
仕様 ID#
SID53
パラ メ ー タ ー
VDD
説明
電源供給入力電圧
Min
Typ
Max
単位
詳細/条件
1.8
–
5.5
レギ ュ レー タ が有効
V
内部的に安定化 さ れな
い電源
SID255
VDD
電源供給入力電圧 (VCCD = VDD)
1.71
–
1.89
SID54
VDDIO
VDDIO ド メ イ ンの電源
1.71
–
VDD
–
SID55
CEFC
外部レギ ュ レー タ 電圧バイパス
–
0.1
–
X5R セ ラ ミ ッ ク または
こ れよ り 良質のもの
µF
SID56
CEXC
電源供給バイパス コ ンデンサ
–
1
–
X5R セ ラ ミ ッ ク または
こ れよ り 良質のもの
–
ア ク テ ィ ブ モー ド 、 VDD = 1.8V ~ 5.5V。 標準値は 25°C、 VDD = 3.3V で測定
SID9
IDD5
フ ラ ッ シ ュから 実行 ; CPU 速度が 6MHz
–
2
–
SID12
IDD8
フ ラ ッ シ ュから 実行 ; CPU 速度が 24MHz
–
5.6
–
SID16
IDD11
フ ラ ッ シ ュから 実行 ; CPU 速度が 48MHz
–
10.4
–
–
mA
–
ス リ ープ モー ド 、 VDDD = 1.8V ~ 5.5V ( レギ ュ レー タ が有効 )
SID22
IDD17
I2C ウ ェ イ ク ア ッ プ WDT、 お よ び コ ンパ
レー タ が有効
–
1.1
–
SID25
IDD20
I2C ウ ェ イ ク ア ッ プ、 WDT、 および コ ンパ
レー タ が有効
–
3.1
–
mA
6MHz
12MHz
注:
1. 表 1 に記載 さ れてい る絶対最大条件を超えて使用する と 、 デバイ スに恒久的なダ メ ージ を与え る可能性があ り ます。 長時間にわた っ て絶対最大条件下に置 く と 、
デバイ スの信頼性に影響を与え る可能性があ り ます。 最大保管温度は JEDEC 標準 「JESD22-A103、 High Temperature Storage Life」 に準拠 し た 150°C です。 絶
対最大条件以内で使用 し ている場合で も 、 標準的な動作条件を超え る と 、 デバイ スが仕様通 り に動作 し ない可能性があ り ます。
文書番号 : 002-11093 Rev. *A
ページ 14/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 2. DC 仕様 ( 続き )
標準値は 25°C で、 VDD = 3.3V 時に測定 さ れます。
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
単位
詳細/条件
ス リ ープ モー ド 、 VDDD = 1.71V ~ 1.89V ( レギ ュ レー タ バイパス )
SID28
IDD23
I2C ウ ェ イ ク ア ッ プ、 WDT、 および コ ンパ
レー タ が有効
–
1.1
–
mA
6MHz
SID28A
IDD23A
I2C ウ ェ イ ク ア ッ プ、 WDT、 および コ ンパ
レー タ が有効
–
3.1
–
mA
12MHz
–
2.5
–
µA
–
–
2.5
–
µA
–
デ ィ ープ ス リ ープ モー ド 、 VDD = 1.8V ~ 3.6V ( レギ ュ レー タ が有効 )
SID31
IDD26
I2C ウ ェ イ ク ア ッ プ と WDT が有効
デ ィ ープ ス リ ープ モー ド 、 VDD = 3.6V ~ 5.5V ( レギ ュ レー タ が有効 )
SID34
IDD29
I2C ウ ェ イ ク ア ッ プ と WDT が有効
デ ィ ープ ス リ ープ モー ド 、 VDD = VCCD = 1.71V ~ 1.89V ( レギ ュ レー タ が有効 )
SID37
IDD32
I2C ウ ェ イ ク ア ッ プ と WDT が有効
–
2.5
–
µA
–
IDD_XR
XRES がアサー ト さ れてい る時の供給電流
–
2
5
mA
–
説明
Min
Typ
Max
単位
詳細/条件
DC
–
48
MHz
1.71  VDD  5.5
XRES 電流
SID307
表 3. AC 仕様
仕様 ID#
パラ メ ー タ ー
SID48
FCPU
CPU 周波数
SID49[2]
TSLEEP
ス リ ープ モー ド から の復帰時間
–
0
–
SID50[2]
TDEEPSLEEP
デ ィ ープ ス リ ープ モー ド から の復帰時間
–
35
–
µs
注:
2. 特性評価で保証 さ れています。
文書番号 : 002-11093 Rev. *A
ページ 15/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
GPIO
表 4. GPIO の DC 仕様
仕様 ID#
SID57
パラ メ ー タ ー
VIH
[3]
説明
入力電圧の HIGH 閾値
SID58
VIL
入力電圧の LOW 閾値
SID241
VIH[3]
LVTTL 入力、 VDDD < 2.7V
Max
単位
詳細/条件
Min
Typ
0.7  VDDD
–
–
CMOS 入力
–
–
0.3 
VDDD
CMOS 入力
0.7  VDDD
–
–
–
0.3 
VDDD
–
SID242
VIL
LVTTL 入力、 VDDD < 2.7V
–
–
SID243
VIH[3]
LVTTL 入力、 VDDD  2.7V
2.0
–
–
–
SID244
VIL
LVTTL 入力、 VDDD  2.7V
–
–
0.8
–
SID59
VOH
出力 HIGH 電圧
VDDD–0.6
–
–
SID60
VOH
出力 HIGH 電圧
VDDD–0.5
–
–
VDDD = 1.8V の時、
IOH = 1mA
SID61
VOL
出力 LOW 電圧
–
–
0.6
VDDD = 1.8V の時、
IOL = 4mA
SID62
VOL
出力 LOW 電圧
–
–
0.6
VDDD = 3V の時、
IOL = 10mA
SID62A
VOL
出力 LOW 電圧
–
–
0.4
VDDD= 3V の時、
IOL = 3mA
SID63
RPULLUP
プルア ッ プ抵抗
3.5
5.6
8.5
SID64
RPULLDOWN
プルダウン抵抗
3.5
5.6
8.5
SID65
IIL
入力 リ ー ク電流 ( 絶対値 )
–
–
2
nA
SID66
CIN
入力静電容量
–
3
7
pF
[4]
VHYSTTL
入力 ヒ ス テ リ シス LVTTL
15
40
–
[4]
入力 ヒ ス テ リ シス CMOS
0.05 × VDDD
–
–
200
–
–
SID67
V
k
VDDD = 3V の時、
IOH = 4mA
–
–
25°C、 VDDD = 3.0V
–
VDDD  2.7V
SID68
VHYSCMOS
SID68A[4]
VHYSCMOS5V5 入力 ヒ ス テ リ シス CMOS
SID69[4]
IDIODE
保護ダ イ オー ド を通 っ て VDD /
VSS に流れる電流
–
–
100
µA
–
SID69A[4]
ITOT_GPIO
チ ッ プの ソ ース またはシ ン ク 電流
の合計最大値
–
–
85
mA
–
mV
VDD < 4.5V
VDD > 4.5V
表 5. GPIO の AC 仕様
( 特性評価で保証 )
仕様 ID#
説明
Min
Typ
Max
TRISEF
高速ス ト ロ ン グ モ ー ド での立 ち
上が り 時間
2
–
12
SID71
TFALLF
高速ス ト ロ ン グ モ ー ド での立 ち
下が り 時間
2
–
12
SID72
TRISES
低速ス ト ロ ン グ モ ー ド での立 ち
上が り 時間
10
–
60
SID70
パラ メ ー タ ー
単位
ns
ns
詳細/条件
3.3V VDDD、
Cload = 25pF
3.3V VDDD、
Cload = 25pF
3.3V VDDD、
Cload = 25pF
注:
3. VIH は VDDD + 0.2V を超え てはいけません。
4. 特性評価で保証 さ れています。
文書番号 : 002-11093 Rev. *A
ページ 16/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 5. GPIO の AC 仕様
( 特性評価で保証 ) ( 続き )
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
単位
ns
詳細/条件
3.3V VDDD、
Cload = 25pF
SID73
TFALLS
低速ス ト ロ ン グ モ ー ド での立 ち
下が り 時間
10
–
60
SID74
FGPIOUT1
GPIO FOUT; 3.3V  VDDD  5.5V
高速ス ト ロ ング モー ド
–
–
16
90/10%、 負荷 25pF、
デ ュ ーテ ィ 比 60/40
SID75
FGPIOUT2
GPIO FOUT;1.71V  VDDD  3.3V
高速ス ト ロ ング モー ド
–
–
16
90/10%、 負荷 25pF、
デ ュ ーテ ィ 比 60/40
SID76
FGPIOUT3
GPIO FOUT ; 3.3V  VDDD  5.5V
低速ス ト ロ ング モー ド
–
–
7
SID245
FGPIOUT4
GPIO FOUT;1.71V  VDDD  3.3V
低速ス ト ロ ング モー ド
–
–
3.5
90/10%、 負荷 25pF、
デ ュ ーテ ィ 比 60/40
SID246
FGPIOIN
GPIO 入力の動作周波数 ;
1.71V  VDDD  5.5V
–
–
16
90/10% VIO
Min
Typ
Max
MHz
90/10%、 負荷 25pF、
デ ュ ーテ ィ 比 60/40
XRES
表 6. XRES の DC 仕様
仕様 ID#
パラ メ ー タ ー
説明
単位
詳細/条件
SID77
VIH
入力電圧の HIGH 閾値
0.7 VDDD
–
–
SID78
VIL
入力電圧の LOW 閾値
–
–
0.3  VDDD
SID79
RPULLUP
プルア ッ プ抵抗
3.5
5.6
10
k
–
SID80
CIN
入力静電容量
–
3
7
pF
–
SID81[5]
VHYSXRES
入力 ヒ ス テ リ シス電圧
–
05*VDD
–
mV
VDD > 4.5V 時の標準 ヒ ス
テ リ シス電圧が 200mV
V
CMOS 入力
表 7. XRES の AC 仕様
仕様 ID#
[5]
パラ メ ー タ ー
説明
Min
Typ
Max
単位
詳細/条件
SID83
TRESETWIDTH
リ セ ッ ト パルス幅
1
–
–
µs
–
BID194[5]
TRESETWAKE
リ セ ッ ト 解除時か らのウ ェ イ
ク ア ッ プ時間
–
–
2.2
ms
–
注:
5. 特性評価で保証 さ れています。
文書番号 : 002-11093 Rev. *A
ページ 17/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
アナ ロ グ ペ リ フ ェ ラ ル
表 8. CTB のオペア ン プ仕様
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
単位
詳細/条件
–
–
IDD
オペア ン プ ブ ロ ッ ク電流、
外部負荷
–
–
–
SID269
IDD_HI
電力 = 高
–
1100
1850
SID270
IDD_MED
電力 = 中
–
550
950
–
SID271
IDD_LOW
電力 = 低
–
150
350
–
GBW
負荷 = 20pF、 0.1mA
VDDA = 2.7V
–
–
–
SID272
GBW_HI
電力 = 高
6
–
–
SID273
GBW_MED
電力 = 中
3
–
–
SID274
GBW_LO
電力 = 低
–
1
–
IOUT_MAX
VDDA = 2.7V、 500mV の電源
レール
–
–
–
SID275
IOUT_MAX_HI
電力 = 高
10
–
SID276
IOUT_MAX_MID
電力 = 中
10
SID277
IOUT_MAX_LO
電力 = 低
IOUT
SID278
–
–
µA
–
–
–
–
入力および出力は 0.2V ~
VDDA-0.2V
MHz
入力および出力は 0.2V ~
VDDA-0.2V
入力および出力は 0.2V ~
VDDA-0.2V
–
–
–
出力は 0.5V ~ VDDA-0.5V
–
–
mA
出力は 0.5V ~ VDDA-0.5V
–
5
–
VDDA = 1.71V、 500mV の
電源レール
–
–
–
IOUT_MAX_HI
電力 = 高
4
–
–
SID279
IOUT_MAX_MID
電力 = 中
4
–
–
SID280
IOUT_MAX_LO
電力 = 低
–
2
–
IDD_Int
オペア ン プ ブ ロ ッ ク電流、
外部負荷
–
–
–
SID269_I
IDD_HI_Int
電力 = 高
–
1500
1700
SID270_I
IDD_MED_Int
電力 = 中
–
700
900
SID271_I
IDD_LOW_Int
電力 = 低
–
–
–
–
GBW
VDDA = 2.7V
–
–
–
–
GBW_HI_Int
電力 = 高
8
–
–
MHz
内部 と 外部 モ ー ド の両方の
一般的なオペア ン プの仕様
–
–
–
–
–
–
–
SID272_I
–
–
文書番号 : 002-11093 Rev. *A
出力は 0.5V ~ VDDA-0.5V
–
–
出力は 0.5V ~ VDDA-0.5V
mA
出力は 0.5V ~ VDDA-0.5V
出力は 0.5V ~ VDDA-0.5V
–
–
–
µA
–
出力は 0.25V ~
VDDA-0.25V
–
ページ 18/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 8. CTB のオペア ン プ仕様 ( 続き )
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
–
VDDA-0.2
単位
詳細/条件
VIN
チ ャ ージ ポン プがオン、
VDDA = 2.7V
-0.05
VCM
チ ャ ージ ポン プがオン、
VDDA = 2.7V
-0.05
–
VDDA-0.2
VOUT
VDDA = 2.7V
–
–
–
SID283
VOUT_1
電力 = 高、 Iload=10mA
0.5
–
VDDA -0.5
SID284
VOUT_2
電力 = 高、 Iload=1mA
0.2
–
VDDA -0.2
SID285
VOUT_3
電力 = 中、 Iload=1mA
0.2
–
VDDA -0.2
SID286
VOUT_4
電力 = 低、 Iload=0.1mA
0.2
–
VDDA -0.2
–
SID288
VOS_TR
オ フ セ ッ ト 電圧 ( 調整後 )
–1.0
±0.5
1.0
大消費電力モー ド 、入力は
0V ~ VDDA-0.2V
SID288A
VOS_TR
オ フ セ ッ ト 電圧 ( 調整後 )
–
±1
–
SID288B
VOS_TR
オ フ セ ッ ト 電圧 ( 調整後 )
–
±2
–
SID290
VOS_DR_TR
オ フ セ ッ ト 電圧 ド リ フ ト
( 調整後 )
-10
±3
10
SID290A
VOS_DR_TR
オ フ セ ッ ト 電圧 ド リ フ ト
( 調整後 )
–
±10
–
SID281
SID282
–
–
V
–
–
–
–
V
mV
–
–
中消費電力モー ド 、入力は
0V ~ VDDA-0.2V
小消費電力モー ド 、入力は
0V ~ VDDA-0.2V
µV/C
大消費電力モー ド
中消費電力モー ド
µV/C
SID290B
VOS_DR_TR
オ フ セ ッ ト 電圧 ド リ フ ト
( 調整後 )
–
±10
–
小消費電力モー ド
SID291
CMRR
DC
70
80
–
入力は 0V ~ VDDA-0.2V、
出力は 0.2V ~ VDDA-0.2V
SID292
PSRR
周波数 = 1kHz、
リ ッ プル = 10mV
70
85
–
–
–
–
–
–
Noise
dB
VDDD = 3.6V、 大消費電力
モ ー ド 、 入力は 0.2V ~
VDDA-0.2V
–
–
SID294
VN2
基準入力、 1kHz、 電力 = 高
–
72
–
入力および出力は 0.2V ~
VDDA-0.2V
SID295
VN3
基準入力、 10kHz、 電力 = 高
–
28
–
入力および出力は 0.2V ~
nV/rtHz V
DDA-0.2V
SID296
VN4
基準入力、100kHz、電力 = 高
–
15
–
入力および出力は 0.2V ~
VDDA-0.2V
SID297
CLOAD
最大負荷ま で安定。 50pF で
性能仕様を満たす
–
–
125
pF
–
SID298
SLEW_RATE
Cload = 50pF、消費電力 = 大、
VDDA = 2.7V
6
–
–
V/µs
–
SID299
T_OP_WAKE
無 効か ら 有効 ま で、 外付 け
RC 無 し
–
–
25
µs
–
SID299A
OL_GAIN
オープ ン ループ ゲ イ ン
–
90
–
dB
文書番号 : 002-11093 Rev. *A
ページ 19/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 8. CTB のオペア ン プ仕様 ( 続き )
仕様 ID#
説明
Min
Typ
Max
単位
詳細/条件
COMP_MODE
コ ンパレー タ モー ド ; 50mV
駆動、 Trise = Tfall ( おおよ そ )
–
–
–
–
–
SID300
TPD1
応答時間 ; 電力 = 高
–
150
–
SID301
TPD2
応答時間 ; 電力 = 中
–
500
–
SID302
TPD3
応答時間 ; 電力 = 低
–
2500
–
SID303
VHYST_OP
ヒ ス テ リ シス
–
10
–
mV
–
SID304
WUP_CTB
イ ネ ー ブ ルか ら 使用可能 ま
でのウ ェ イ ク ア ッ プ時間
–
–
25
µs
–
モー ド 2 は最小の電流範囲。
デ ィ ープス リ ー
モー ド 1 はよ り 高い GBW を
プ モー ド
持つ
–
–
–
–
–
SID_DS_1
IDD_HI_M1
モー ド 1、 高電流
–
1400
–
SID_DS_2
IDD_MED_M1
モー ド 1、 中電流
–
700
–
SID_DS_3
IDD_LOW_M1
モー ド 1、 低電流
–
200
–
25°C
SID_DS_4
IDD_HI_M2
モー ド 2、 高電流
–
120
–
25°C
SID_DS_5
IDD_MED_M2
モー ド 2、 中電流
–
60
–
SID_DS_6
IDD_LOW_M2
モー ド 2、 低電流
–
15
–
25°C
SID_DS_7
GBW_HI_M1
モー ド 1、 高電流
–
4
–
25°C
SID_DS_8
GBW_MED_M1
モー ド 1、 中電流
–
2
–
25°C
SID_DS_9
GBW_LOW_M!
モー ド 1、 低電流
–
0.5
–
–
–
パラ メ ー タ ー
入力は 0.2V ~ VDDA-0.2V
ns
入力は 0.2V ~ VDDA-0.2V
入力は 0.2V ~ VDDA-0.2V
25°C
µA
µA
25°C
25°C
25°C
MHz
SID_DS_10 GBW_HI_M2
モー ド 2、 高電流
–
0.5
–
20pF 負荷、 DC 負荷な し 、
0.2V ~ VDDA-0.2V
SID_DS_11 GBW_MED_M2
モー ド 2、 中電流
–
0.2
–
20pF 負荷、 DC 負荷な し 、
0.2V ~ VDDA-0.2V
SID_DS_12 GBW_Low_M2
モー ド 2、 低電流
–
0.1
–
20pF 負荷、 DC 負荷な し 、
0.2V ~ VDDA-0.2V
文書番号 : 002-11093 Rev. *A
ページ 20/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 8. CTB のオペア ン プ仕様 ( 続き )
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
単位
詳細/条件
SID_DS_13 VOS_HI_M1
モー ド 1、 高電流
–
5
–
ト リ ム 25°C あ り 、
0.2V ~ VDDA-0.2V
SID_DS_14 VOS_MED_M1
モー ド 1、 中電流
–
5
–
ト リ ム 25°C あ り 、
0.2V ~ VDDA-0.2V
SID_DS_15 VOS_LOW_M2
モー ド 1、 低電流
–
5
–
ト リ ム 25°C あ り 、
0.2V ~ VDDA-0.2V
SID_DS_16 VOS_HI_M2
モー ド 2、 高電流
–
5
–
ト リ ム 25°C あ り 、
0.2V ~ VDDA-0.2V
SID_DS_17 VOS_MED_M2
モー ド 2、 中電流
–
5
–
ト リ ム 25°C あ り 、
0.2V ~ VDDA-0.2V
SID_DS_18 VOS_LOW_M2
モー ド 2、 低電流
–
5
–
ト リ ム 25°C あ り 、
0.2V ~ VDDA-0.2V
SID_DS_19 IOUT_HI_M!
モー ド 1、 高電流
–
10
–
出力は 0.5V ~ VDDA-0.5V
SID_DS_20 IOUT_MED_M1
モー ド 1、 中電流
–
10
–
出力は 0.5V ~ VDDA-0.5V
SID_DS_21 IOUT_LOW_M1
モー ド 1、 低電流
–
4
–
出力は 0.5V ~ VDDA-0.5V
SID_DS_22 IOUT_HI_M2
モー ド 2、 高電流
–
1
–
–
SID_DS_23 IOU_MED_M2
モー ド 2、 中電流
–
1
–
–
SID_DS_24 IOU_LOW_M2
モー ド 2、 低電流
–
0.5
–
–
mV
mA
表 9. PGA 仕様
仕様 ID#
パラ メ ー タ ー
–
PGA のゲ イ ン値
SID_PGA_1
SID_PGA_2
SID_PGA_3
SID_PGA_4
PGA_ERR_1
PGA_ERR_2
PGA_ERR_3
PGA_ERR_4
Min
Typ
Max
単位
ゲ イ ン値は 2、 4、 16 および 32
説明
2
–
32
–
低レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 2
–
1
–
%
中レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 2
–
–
1.5
%
高レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 2
–
–
1.5
%
低レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 4
–
1
–
%
中レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 4
–
–
1.5
%
高レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 4
–
–
1.5
%
低レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 16
–
3
–
%
中レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 16
–
3
–
%
高レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 16
–
3
–
%
低レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 32
–
5
–
%
中レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 32
–
5
–
%
高レ ン ジ用のゲ イ ン誤差 ; ゲ イ ン = 32
–
5
–
%
注:
6. 特性評価で保証 さ れています。
文書番号 : 002-11093 Rev. *A
ページ 21/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
表 10. 汎用アナログ ブ ロ ッ ク (UAB) の仕様
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
単位
詳細/条件
–
–
ADC、 DAC、 お よび フ ィ ル タ ー用
の主要な機能ブ ロ ッ クの仕様
–
–
–
–
仕様は VDDA ≥ 2.7V の時
に適用
12 ビ ッ ト デル
タ シグマ ADC
–
2 次デル タ シグマ変調器で実現 さ
れる ( シ ン グルエ ン ド )
–
–
–
–
オー ト ゼロ モー ド で基準
ド リ フ ト を除 く
ADC エ ラ ー
SID_PADC_1
GE_DS2
ゲ イ ン誤差
–
0.1
–
%
SID_PADC_2
GED_DS2
ゲ イ ン誤差 ド リ フ ト
–
–
100
ppm / °C
–
SID_PADC_3
VOS_DS2
オ フ セ ッ ト 電圧
–
–
2
mV
–
SID_PADC_4
VSO_DS2
オフセッ ト ド リ フ ト
–
–
100
ppm / °C
–
SID_PADC_5
INL_DS2
積分非直線性 (INL)
–3
1
3
LSB
–
SID_PADC_6
DNL_DS2
微分非直線性 (DNL)
–1
–
1
LSB
–
SID_PADC_7
SINAD_DS2
信号対 ノ イ ズおよび歪み。
ENOB = (SINAD-1.76)/6.02
68
77
–
dB
–
SID_PADC_8
PSRR_DS2
電源電圧変動除去比
68
74
–
dB
–
SID_PADC_10 FS_DS2
サン プル レー ト (ksps)
–
7.8
–
ksps
–
SID_PADC_11 FC_DS2
サ ン プ ル周波数の一部 と し て の
3dB の帯域幅
0.26
0.26
0.26
SID_PADC_12 VIN_DS2
入力電圧範囲
–
75
–
SID_PADC_13 IDD_DS2
ブ ロ ッ ク電流
–
900
–
µA
中消費電力モー ド
SID_PADC_14 WUP_DS2
イ ネ ー ブ ルか ら 使用可能 ま で の
ウ ェ イ ク ア ッ プ時間
–
–
25
µS
ク ロ ッ ク ≥ 1MHz の時
–
%VREF サイ プ レ ス コ ンポーネ ン
ト の使用に基づ く
14 ビ ッ ト イ ン ク リ メ ン タ ル
デル タ シグマ ADC。
VREF = VDDA/2
SID_IADC_1
INL_IADC
積分非直線性 (INL)
–4
–
4
LSB
SID_IADC_2
DNL_IADC
微分非直線性 (DNL)
–1
–
1
LSB
SID_IADC_3
SINAD_IADC
信号対 ノ イ ズおよび歪み。
ENOB = (SINAD-1.76)/6.02
–
77
–
–
SID_IADC_4
FS_IADC
サン プルレー ト ( サン プル毎秒 )
–
–
100
sps
差動出力
–
–
–
–
積分非直線性 (INL)
–
±3
–
12 ビ ッ ト DAC
SID_DAC_1
INL_MDAC1
LSB
SID_DAC_2
DNL_MDAC1
微分非直線性 (DNL)
SID_DAC_3
VOUT_MDAC1 出力電圧範囲
SID_DAC_4
VOS_MDAC1
文書番号 : 002-11093 Rev. *A
ゼロ スケール エ ラ ー ( 入力が「 0」
の変換器の出力 )
–
±2
–
–
シ ン グル エ ン ド モー ド
では ±4
11 ビ ッ ト 出力は単調
0.01
–
VDDA-0.01
V
有効 な 出力範囲は レ ー
ルから 100 LSB。 レール
に比べる 100mV 以内の
誤差があ る フ ル セ ト リ
ング帯域幅
–
–
1
LSB
ゼ ロ ス ケ ールは ア ナ ロ
グ グ ラ ン ド にある
ページ 22/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
表 10. 汎用アナログ ブ ロ ッ ク (UAB) の仕様 ( 続き )
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
単位
詳細/条件
フルスケール エ ラ ーから オ フ セ ッ
ト エ ラ ーを差 し 引いた後の値
–
–
0.4
%
–
1.2
–
mA
–
–
dB
–
SID_DAC_5
GE_MDAC1
SID_DAC_6
IDD_MMDAC1 ブ ロ ッ ク電流
–
SID_DAC_7
PSRR_MDAC1 電源電圧変動除去比
70
SID_DAC_8
WUP_MDAC1 イ ネ ー ブ ルか ら 使用可能 ま で の
ウ ェ イ ク ア ッ プ時間
–
–
25
µs
SID_DAC_9
TS_MDAC1
DAC のセ ト リ ング時間
–
–
2
µs
–
SID_DAC_10
BW-MDAC1
3dB 帯域幅の周波数
–
–
500
kHz
–
ク ロ ッ ク ≥ 1MHz の時
サイ プ レ ス コ ンポーネ ン
ト を介 し て設定 さ れる
2 極バイ ク ア ッ ド ス イ ッ チ コ ンデンサ フ ィ ル タ 。 ロー/バン ド /ハイ/ ノ ッ チ パス フ ィ ル タ
SID_SC_1
SNR_SCF1
信号対 ノ イ ズ比
–
70
–
dB
Vin 2Vp-p、 ロ ー パ ス、
OSR=100
SID_SC_2
THD_SCF1
全高調波歪み
–
70
–
dB
Vin 2Vp-p、 ロ ー パ ス、
OSR=100
SID_SC_3
F0_SCF1
中心周波数範囲
0.1
20
kHz
–
SID_SC_4
VOS_SFC1
オ フ セ ッ ト 誤差
–
15
–
mV
–
SID_SC_5
PSRR_SFC1
電源電圧変動除去比
70
–
–
dB
–
SID_SC_6
QACC_SFC1
Q 精度
–2
0.2
2
%
–
SID_SC_7
QRNG_SFC1
Q 範囲
0.25
–
25
–
SID_SC_9
FC_SCF1
最大サン プ リ ン グ周波数
–
–
2
MHz
–
SID_SC_10
FR_SCF1
サン プ リ ン グ周波数 と コ ーナー
周波数の比
8
–
128
–
–
SID_SC_11
IDD_SCf1
ブ ロ ッ ク電流
–
900
–
µA
–
SID_SC_12
WUP_SCF1
イ ネ ー ブ ルか ら 使用可能 ま で の
ウ ェ イ ク ア ッ プ時間
–
–
25
µs
ク ロ ッ ク ≥ 1MHz の時
表 11. コ ンパレー タ の DC 仕様
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
–
±10
SID84
VOFFSET1
入力オ フ セ ッ ト 電圧 ( 工場出荷時調整 )
–
SID85
VOFFSET2
入力オ フ セ ッ ト 電圧 ( カ ス タ ム ト リ ム )
–
–
±4
SID86
VHYST
有効時の ヒ ス テ リ シス
–
10
35
SID87
VICM1
通常モー ド での入力同相電圧
0
–
VDDD-0.1
SID247
VICM2
低消費電力モー ド での入力同相電圧
0
–
VDDD
SID247A
VICM3
超低消費電力モー ド での入力同相電圧
0
–
VDDD-1.15
SID88
CMRR
同相信号除去比
50
–
–
SID88A
CMRR
同相信号除去比
42
–
–
文書番号 : 002-11093 Rev. *A
単位
詳細/条件
–
mV
–
–
モー ド 1 お よび
モー ド 2
V
dB
–
温度 < 0°C の場
合、VDDD ≥ 2.2V、
温度 > 0°C の場
合、 VDDD ≥ 1.8V
VDDD ≥ 2.7V
VDDD ≤ 2.7V
ページ 23/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 11. コ ンパレー タ の DC 仕様 ( 続き )
仕様 ID#
パラ メ ー タ ー
SID89
ICMP1
SID248
ICMP2
説明
単位
詳細/条件
Min
Typ
Max
ブ ロ ッ ク 電流、 通常モー ド
–
–
400
–
ブ ロ ッ ク 電流、 低消費電力モー ド
–
–
100
–
SID259
ICMP3
ブ ロ ッ ク 電流、 超低消費電力モー ド
–
–
28
SID90
ZCMP
コ ンパレー タ の DC 入力イ ン ピーダ ン ス
35
–
–
Min
Typ
Max
応答時間、 通常モー ド 、
50mV オーバー ド ラ イ ブ
–
38
110
TRESP2
応答時間、 低消費電力モー ド 、
50mV オーバー ド ラ イ ブ
–
TRESP3
応答時間、 超低消費電力モー ド 、
200mV オーバー ド ラ イ ブ
µA
温度 < 0°C の場
合、VDDD ≥ 2.2V、
温度 > 0°C の場
合、 VDDD ≥ 1.8V
M
–
表 12. コ ンパレー タ の AC 仕様
仕様 ID#
SID91
SID258
SID92
パラ メ ー タ ー
TRESP1
説明
単位
すべての VDD
ns
–
70
詳細/条件
200
–
15
µs
温度 < 0°C の場合、
VDDD ≥ 2.2V、
温度 > 0°C の場合、
VDDD ≥ 1.8V
単位
°C
2.3
表 13. 温度セ ンサー仕様
仕様 ID#
SID93
パラ メ ー タ ー
TSENSACC
説明
温度セ ンサー精度
Min
Typ
Max
–5
±1
5
詳細/条件
–40°C ~ +85°C
表 14. SAR 仕様
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
単位
ビッ ト
詳細/条件
SAR ADC の DC 仕様
SID94
A_RES
分解能
–
–
12
SID95
A_CHNLS_S
チ ャ ネル数-シ ングル エ ン ド
–
–
8
8 個の フ ル ス ピ ー ド
チ ャ ネル
SID96
A-CHNKS_D
チ ャ ネル数-差動
–
–
4
差動チ ャ ネルの入力は
隣接する I/O を使用
SID97
A-MONO
単調増加性
–
–
–
SID98
A_GAINERR
ゲ イ ン誤差
–
–
±0.1
%
外部 リ フ ァ レ ン ス有 り
SID99
A_OFFSET
入力オ フ セ ッ ト 電圧
–
–
2
mV
1V リ フ ァ レ ン ス電圧で
測定
SID100
A_ISAR
消費電流
SID101
A_VINS
SID102
A_VIND
SID103
A_INRES
SID104
A_INCAP
SID260
VREFSAR
有
–
–
1
mA
入力電圧範囲 – シ ン グル エ ン ド
VSS
–
VDDA
V
入力電圧範囲 - 差動
VSS
–
VDDA
V
入力抵抗
–
–
2.2
K
入力静電容量
–
–
10
pF
SAR 用の調整 さ れた内部 リ フ ァ レ ン ス
電圧
–
–
未定
V
SAR ADC の AC 仕様
文書番号 : 002-11093 Rev. *A
ページ 24/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 14. SAR 仕様 ( 続き )
仕様 ID#
SID106
パラ メ ー タ ー
A_PSRR
SID107
説明
Min
Typ
Max
電源電圧変動除去比
70
–
–
単位
dB
A_CMRR
同相信号除去比
66
–
–
dB
SID108
A_SAMP
サン プ リ ング速度
–
–
1
Msps
SID109
A_SNR
信号対 ノ イ ズおよび歪み比 (SINAD)
65
–
–
dB
SID110
A_BW
エ イ リ ア シ ング無 し の入力帯域幅
–
–
A_samp
/2
kHz
SID111
A_INL
積分非直線性。
VDD =1.71V ~ 5.5V、 1Msps
–1.7
–
2
LSB
VREF = 1V ~ VDD
SID111A
A_INL
積分非直線性。
VDDD =1.71V ~ 3.6V、 1Msps
–1.5
–
1.7
LSB
VREF = 1.71 ~ VDD
SID111B
A_INL
積分非直線性。
VDD =1.71V ~ 5.5V、 500Ksps
–1.5
–
1.7
LSB
VREF = 1V ~ VDD
SID112
A_DNL
微分非直線性。
VDD =1.71V ~ 5.5V、 1Msps
–1
2.2
LSB
VREF = 1V ~ VDD
SID112A
A_DNL
微分非直線性。
VDDD =1.71V ~ 3.6V、 1Msps
–1
2
LSB
VREF =1.71V ~ VDD
SID112B
A_DNL
微分非直線性。
VDD =1.71V ~ 5.5V、 500Ksps
–1
2.2
LSB
VREF = 1V ~ VDD
SID113
A_THD
全高調波歪み
–
–
–65
dB
SID261
FSARINTREF
外部 リ フ ァ レ ン ス バイパス無 し の SAR
動作速度
–
–
100
ksps
Min
Typ
Max
10MHz での DC 電源の最大許容
リ ッ プル
–
–
±50
SYS.PER#16 VDD_RIPPLE_1.8 10MHz での DC 電源の最大許容
リ ッ プル
–
–
±25
–
–
–
詳細/条件
1V で測定
FIN = 10kHz
Fin = 10kHz
12 ビ ッ ト 分解能
表 15. CapSense および IDAC 仕様
仕様 ID#
SYS.PER#3
パラ メ ー タ ー
VDD_RIPPLE
説明
SID.CSD.BLK ICSD
最大ブ ロ ッ ク 電流
SID.CSD#15
CSD および コ ンパレー タ 用の基準電
圧
0.6
SID.CSD#15A VREF_EXT
CSD および コ ンパレー タ 用の外部基
準電圧
0.6
SID.CSD#16
IDAC1IDD
IDAC1 (7 ビ ッ ト ) ブ ロ ッ ク電流
–
–
1500
SID.CSD#17
IDAC2IDD
IDAC2 (7 ビ ッ ト ) ブ ロ ッ ク電流
–
–
1500
µA
SID308
VCSD
動作電圧の範囲
1.71
–
5.5
V
1.8V±5% または 1.8V
~ 5.5V
SID308A
VCOMPIDAC
IDAC の準拠の電圧範囲
0.6
–
VDDA
–0.6
V
VDDA - 0.06 または 4.4
( いずれか低い方 )
SID309
IDAC1DNL
DNL
–1
–
1
LSB
SID310
IDAC1INL
INL
–3
–
3
LSB
VREF
文書番号 : 002-11093 Rev. *A
1700
単位
詳細/条件
mV VDD > 2V ( リ ッ プル
あ り )、 TA = 25°C、
感度 = 0.1pF
mV VDD > 1.75V ( リ ッ プル
あ り )、 TA = 25°C、
寄生容量 (CP) < 20pF、
感度 ≥ 0.4pF
µA コ ンパレ ー タ と 基準電
圧付き IDAC 毎の
ブ ロ ッ ク電流
V
VDDA - 0.6 または 4.4
( いずれか低い方 )
V
VDDA - 0.6 または 4.4
( いずれか低い方 )
µA
1.2
VDDA 0.6
VDDA 0.6
ページ 25/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 15. CapSense および IDAC 仕様 ( 続き )
仕様 ID#
SID311
パラ メ ー タ ー
IDAC2DNL
SID312
Min
Typ
Max
DNL
–1
–
1.0
単位
LSB
IDAC2INL
INL
–3
–
3
LSB
SID313
SNR
信号対 ノ イ ズ比。 ( 特性評価上保証 )
5.0
–
–
SID314
IDAC7_SRC1
低レ ン ジ での IDAC (7 ビ ッ ト ) の最大
ソ ース電流
4.2
5.2
比率 静電容量範囲が
5 ~ 200pF で、
感度 = 0.1pF。
すべてのユー ス ケー
ス。 VDDA > 2V
µA LSB = 37.5nA (Typ)
SID314A
IDAC7_SRC2
中レ ン ジ での IDAC (7 ビ ッ ト ) の最大
ソ ース電流
34
41
µA
LSB = 300nA (Typ)
SID314B
IDAC7_SRC3
高レ ン ジ での IDAC (7 ビ ッ ト ) の最大
ソ ース電流
275
330
µA
LSB = 2.4uA (Typ)
SID314C
IDAC7_SRC4
低レ ン ジ での IDAC (7 ビ ッ ト ) の最大
ソ ース電流、 2X モー ド
8
10.5
µA
LSB = 37.5nA (Typ)、
2X モー ド 時の出力
SID314D
IDAC7_SRC5
中レ ン ジ での IDAC (7 ビ ッ ト ) の最大
ソ ース電流、 2X モー ド
69
82
µA
LSB = 300nA (Typ)、
2X モー ド 時の出力
SID314E
IDAC7_SRC6
高レ ン ジ での IDAC (7 ビ ッ ト ) の最大
ソ ース電流、 2X モー ド
540
660
µA
SID315
IDAC7_SINK_1
低レ ン ジ での IDAC (7 ビ ッ ト ) の最大
シ ン ク 電流
4.2
5.7
µA
LSB = 2.4µA (Typ)、
2X モー ド 時の出力
LSB = 37.5nA (Typ)
SID315A
IDAC7_SINK_2
中レ ン ジ での IDAC (7 ビ ッ ト ) の最大
シ ン ク 電流
34
44
µA
LSB = 300nA (Typ)
SID315B
IDAC7_SINK_3
高レ ン ジ での IDAC (7 ビ ッ ト ) の最大
シ ン ク 電流
270
335
µA
LSB = 2.4uA (Typ)
SID315C
IDAC7_SINK_4
低レ ン ジ での IDAC (7 ビ ッ ト ) の最大
シ ン ク 電流、 2X モー ド
8
11.5
µA
LSB = 37.5nA (Typ)、
2X モー ド 時の出力
SID315D
IDAC7_SINK_5
中レ ン ジ での IDAC (7 ビ ッ ト ) の最大
シ ン ク 電流、 2X モー ド
68
86
µA
LSB = 300nA (Typ)、
2X モー ド 時の出力
SID315E
IDAC7_SINK_6
高レ ン ジ での IDAC (7 ビ ッ ト ) の最大
シ ン ク 電流、 2X モー ド
540
700
µA
SID315F
IDAC8_SRC_1
低レ ン ジ での IDAC (8 ビ ッ ト ) の最大
ソ ース電流
8.4
10.4
µA
LSB = 2.4uA (Typ)、
2X モー ド 時の出力
LSB = 37.5nA (Typ)
SID315G
IDAC8_SRC_2
中レ ン ジ での IDAC (8 ビ ッ ト ) の最大
ソ ース電流
68
82
µA
LSB = 300nA (Typ)
SID315H
IDAC8_SRC_3
高レ ン ジ での IDAC (8 ビ ッ ト ) の最大
ソ ース電流
550
660
µA
LSB = 2.4uA (Typ)
SID315J
IDAC8_SINK_1
低レ ン ジ での IDAC (8 ビ ッ ト ) の最大
シ ン ク 電流
8.4
11.4
µA
LSB = 37.5nA (Typ)
SID315K
IDAC8_SINK_2
中レ ン ジ での IDAC (8 ビ ッ ト ) の最大
シ ン ク 電流
68
88
µA
LSB = 300nA (Typ)
SID315L
IDAC8_SINK_3
高レ ン ジ での IDAC (8 ビ ッ ト ) の最大
シ ン ク 電流
540
670
µA
LSB = 2.4uA (Typ)
SID320
IDACOFFSET1
すべてのゼロ入力、 中レ ン ジお よび高
レンジ
–
–
1
LSB
極性はソ ース または
シ ン ク電流によ り 設定
SID320A
IDACOFFSET2
すべてのゼロ入力 ; 低レ ン ジ
–
–
2
LSB
極性はソ ース または
シ ン ク電流によ り 設定
文書番号 : 002-11093 Rev. *A
説明
詳細/条件
ページ 26/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 15. CapSense および IDAC 仕様 ( 続き )
仕様 ID#
SID321
パラ メ ー タ ー
IDACGAIN
SID322
SID322A
SID322B
SID323
SID324
SID325
説明
Min
Typ
Max
フ ルス ケール エ ラ ーか ら オ フ セ ッ ト
エ ラ ーを差 し 引いた後の値
–
–
±20
単位
%
IDACMISMATCH1 低モー ド でのIDAC1 と IDAC2の不一致
IDACMISMATCH2 中モー ド でのIDAC1 と IDAC2の不一致
–
–
9.2
LSB
–
–
6
LSB
LSB = 300nA (Typ)
IDACMISMATCH3 高モー ド でのIDAC1 と IDAC2の不一致
IDACSET8
8 ビ ッ ト IDAC の 0.5 LSB に達する ま
での整定時間
IDACSET7
7 ビ ッ ト IDAC の 0.5 LSB に達する ま
での整定時間
CMOD
モ ジ ュ レー タ の外部コ ンデンサ
–
–
5.8
LSB
LSB = 2.4uA (Typ)
–
–
10
µs
フルスケール遷移。
外部負荷な し
–
–
10
µs
フルスケール遷移。
外部負荷な し
–
2.2
–
nF
5V 定格、 X7R ま たは
NP0 コ ンデンサ
文書番号 : 002-11093 Rev. *A
詳細/条件
LSB = 37.5nA (Typ)
ページ 27/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 16. 10 ビ ッ ト CapSense ADC 仕様
仕様 ID#
パラ メ ー タ ー
説明
Min
Typ
Max
単位
詳細/条件
SIDA94
A_RES
分解能
–
–
10
SID95
A_CHNLS_S
チ ャ ネルの数 - シ ングル エ ン ド
–
–
16
SIDA97
A-MONO
単調増加性
–
–
–
有
有
SIDA98
A_GAINERR
ゲ イ ン誤差
–
–
未定
%
外部 リ フ ァ レ ン ス有 り
SIDA99
A_OFFSET
入力オ フ セ ッ ト 電圧
–
–
未定
mV
SIDA100
A_ISAR
消費電流
mA
ビ ッ ト 8 個の フルス ピー ド チ ャ ネル
差動チ ャ ネルの入力は隣接す る
I/O を使用
–
–
未定
VSSA
–
VDDA
V
–
KΩ
SIDA101
A_VINS
入力電圧範囲 - シ ングル エ ン ド
SIDA103
A_INRES
入力抵抗
–
2.2
SIDA104
A_INCAP
入力静電容量
–
20
–
pF
–
dB
SIDA106
A_PSRR
電源電圧変動除去比
未定
–
SIDA107
A_TACQ
サン プル取得時間
–
1
–
µs
SIDA108
A_CONV8
変換速度 = Fhclk/(2^(N+2)) での 8 ビ ッ ト
分 解 能 の 変 換 時 間。 ク ロ ッ ク 周波数 =
48MHz
–
–
21.3
µs
SIDA108A
A_CONV10
変換速度 = Fhclk/(2^(N+2)) での 10 ビ ッ ト
分 解 能 の 変 換 時 間。 ク ロ ッ ク 周波数 =
48MHz
–
–
85.3
µs
SIDA109
A_SND
信号対 ノ イ ズおよび歪み比 (SINAD)
未定
–
–
dB
–
1V リ フ ァ レ ン ス電圧で測定
取得時間を含ま ない。 取得時間
含む と 44.8ksps に相当
取得時間を含ま ない。 取得時間
含む と 11.6ksps に相当
SIDA110
A_BW
エ イ リ ア シ ング無 し の入力帯域幅
–
22.4
kHz
8 ビ ッ ト 分解能
SIDA111
A_INL
積分非直線性。 VDD =1.71V ~ 5.5V、 1ksps
–
–
2
LSB
VREF = 2.4V 以上
SIDA112
A_DNL
微分非直線性。 VDD =1.71V ~ 5.5V、 1ksps
–
–
1
LSB
文書番号 : 002-11093 Rev. *A
ページ 28/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
デジ タ ル ペ リ フ ェ ラ ル
タ イ マー/カ ウン タ /パルス幅変調器 (TCPWM)
表 17. TCPWM 仕様
仕様 ID
SID.TCPWM.1
パラ メ ー タ ー
説明
ITCPWM1
3MHz でのブ ロ ッ ク 消費電流
SID.TCPWM.2
ITCPWM2
SID.TCPWM.2A ITCPWM3
Min
–
Typ
–
Max
45
単位
詳細/条件
すべてのモー ド (TCPWM)
12MHz でのブ ロ ッ ク消費電流
–
–
155
μA
すべてのモー ド (TCPWM)
48MHz でのブ ロ ッ ク消費電流
–
–
650
–
–
Fc
すべてのモー ド (TCPWM)
Fc max = CLK_SYS
最大値 = 48MHz
SID.TCPWM.3
TCPWMFREQ
動作周波数
SID.TCPWM.4
TPWMENEXT
入力 ト リ ガーのパルス幅
2/Fc
–
–
すべての ト リ ガー イ ベ ン ト [7]
SID.TCPWM.5
TPWMEXT
出力 ト リ ガーのパルス幅
2/Fc
–
–
オーバー フ ロー、 ア ン ダー フ
ローおよび CC ( カ ウン タ ー=
比較値 ) 出力の最小幅
SID.TCPWM.5A TCRES
カ ウン タ ーの分解能
1/Fc
–
–
SID.TCPWM.5B PWMRES
PWM 分解能
1/Fc
–
–
PWM 出力の最小パルス幅
SID.TCPWM.5C QRES
直交位相入力分解能
1/Fc
–
–
直交位相入力同士間の最小パ
ルス幅
Min
Typ
Max
MHz
ns
逐次カ ウン ト 間の最小時間
I2C
表 18. 固定 I2C の DC 仕様 [8]
仕様 ID
パラ メ ー タ ー
説明
単位
詳細/条件
–
µA
–
SID149
II2C1
100kHz でのブ ロ ッ ク 消費電流
–
–
50
SID150
II2C2
400kHz でのブ ロ ッ ク 消費電流
–
–
135
SID151
II2C3
1Mbps でのブ ロ ッ ク消費電流
–
–
310
II2C4
I2C
–
–
1.4
Min
Typ
Max
単位
–
–
1
Msps
詳細/条件
–
Min
Typ
Max
単位
詳細/条件
SID152
がデ ィ ープ ス リ ープ モー ド
で有効の場合
–
表 19. 固定 I2C の AC 仕様 [8]
仕様 ID
SID153
パラ メ ー タ ー
FI2C1
説明
ビ ッ ト レー ト
表 20. SPI の DC 仕様 [9]
仕様 ID
パラ メ ー タ ー
説明
SID163
ISPI1
1M ビ ッ ト / 秒時のブ ロ ッ ク消費
電流
–
–
360
SID164
ISPI2
4M ビ ッ ト / 秒時のブ ロ ッ ク消費
電流
–
–
560
SID165
ISPI3
8M ビ ッ ト / 秒時のブ ロ ッ ク消費
電流
–
–
600
–
µA
–
–
注:
7. 選択 し た動作モー ド に よ っ て、 ト リ ガー イ ベ ン ト はス ト ッ プ、 ス タ ー ト 、 リ ロー ド 、 カ ウ ン ト 、 キ ャ プ チ ャ 、 ま たはキルのいずれかです。
8. 特性評価で保証 さ れています。
文書番号 : 002-11093 Rev. *A
ページ 29/44
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
PRELIMINARY
表 21. SPI の AC 仕様 [9]
仕様 ID
SID166
パラ メ ー タ ー
説明
SPI 動作周波数 ( マス タ ー ;
6X オーバーサン プ リ ン グ )
FSPI
Min
Typ
Max
–
–
8
単位
詳細/条件
MHz SID166
固定 SPI マス タ ー モー ド の AC 仕様
SID167
TDMO
SClock駆動エ ッ ジから のMOSI有効
期間
–
–
15
SID168
TDSI
SClock キ ャ プ チ ャ エ ッ ジ ま で の
MISO 有効期間
20
–
–
SID169
THMO
前の MOSI デー タ ホール ド 時間
0
–
–
ス レーブ キ ャ プ チ ャ エ ッ ジ
を参照
–
–
ns
フ ル ク ロ ッ ク 、 MISO の遅
いサン プ リ ング
固定 SPI ス レーブ モー ド の AC 仕様
SID170
TDMI
Sclock キ ャ プ チ ャ エ ッ ジ ま で の
MOSI 有効期間
40
–
–
SID171
TDSO
Sclock 駆動エ ッ ジから の MISO 有効
期間
–
–
42 +
3*Tcpu
SID171A
TDSO_EXT
外部 ク ロ ッ ク モー ド での Sclock 駆
動エ ッ ジから の MISO 有効期間
–
–
48
–
SID172
THSO
前の MISO デー タ ホール ド 時間
0
–
–
–
Min
Typ
Max
単位
詳細/条件
ns
Tcpu = 1/FCPU
表 22. UART の DC 仕様 [9]
仕様 ID パラ メ ー タ ー
説明
SID160
IUART1
100K ビ ッ ト / 秒でのブ ロ ッ ク 消費電流
–
–
55
µA
–
SID161
IUART2
1000K ビ ッ ト / 秒でのブ ロ ッ ク消費電流
–
–
312
µA
–
Min
Typ
Max
単位
詳細/条件
–
–
1
Mbps
–
Min
Typ
Max
単位
詳細/条件
5
–
µA
500
5000
pF
–
20
–
mV
–
2
–
2
–
Min
Typ
10
50
表 23. UART の AC 仕様 [9]
仕様 ID
SID162
パラ メ ー タ ー
FUART
説明
ビ ッ ト レー ト
表 24. LCD 直接駆動の DC 仕様 [9]
仕様 ID
パラ メ ー タ ー
説明
SID154
ILCDLOW
低電力モー ド での動作電流
–
SID155
CLCDCAP
セグ メ ン ト / コ モ ン ド ラ イバー
当た り の LCD 静電容量
–
SID156
LCDOFFSET
長時間セグ メ ン ト オ フ セ ッ ト
–
SID157
ILCDOP1
LCD シ ス テム動作電流 Vbias = 5V
–
SID158
ILCDOP2
LCD シ ス テム動作電流 Vbias = 3.3V
Hz での 16  4 の小 さ い
セグ メ ン ト デ ィ ス プ レ イ
32  4 セグ メ ン ト 、 50Hz、
25°C
mA
32  4 セグ メ ン ト 、 50Hz、
25°C 4 セグ メ ン ト 、 50Hz、
25°C
Max
単位
詳細/条件
150
Hz
–
–
表 25. LCD 直接駆動の AC 仕様 [9]
仕様 ID
SID159
パラ メ ー タ ー
FLCD
説明
LCD フ レーム レー ト
注:
9. 特性評価で保証 さ れています。
文書番号 : 002-11093 Rev. *A
ページ 30/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
メモリ
表 26. フ ラ ッ シ ュの DC 仕様
仕様 ID
SID173
パラ メ ー タ ー
VPE
説明
消去およびプ ログ ラ ム電圧
Min
Typ
Max
単位
詳細/条件
1.71
–
5.5
V
–
Typ
Max
単位
表 27. フ ラ ッ シ ュ AC 仕様
仕様 ID
パラ メ ー タ ー
説明
SID174
TROWWRITE[10]
Row ( ブ ロ ッ ク ) 書き込み時間
( 消去+書き込み )
SID175
TROWERASE[10]
Row 消去時間
SID176
TROWPROGRAM[10] 消去後の Row プ ロ グ ラ ム時間
[10]
Min
詳細/条件
Row ( ブ ロ ッ ク ) =
64 バイ ト
–
–
20
–
–
13
–
–
7
–
–
ms
–
バル ク消去時間 (16KB)
–
–
15
[11]
TDEVPROG[10]
デバイ ス プ ロ グ ラ ム合計時間
–
–
7.5
[11]
SID181
FEND
フ ラ ッ シ ュ ア ク セス可能回数
100K
–
–
サイ ク ル –
SID182[11]
FRET
フ ラ ッ シ ュのデー タ 保持期間。
TA  55°C、 プ ロ グ ラ ム/消去
サイ クル = 10 万回
20
–
–
–
フ ラ ッ シ ュのデー タ 保持期間。
TA  85°C、 プ ロ グ ラ ム/消去
サイ クル = 1 万回
10
–
–
–
SID178
SID180
TBULKERASE
SID182A[11]
–
秒
–
年
SID256
TWS48
48MHz でのウ ェ イ ト ス テー ト の数
2
–
–
フ ラ ッ シ ュからの CPU
実行
SID257
TWS24
24MHz でのウ ェ イ ト ス テー ト の数
1
–
–
フ ラ ッ シ ュからの CPU
実行
シ ス テム リ ソ ース
パワーオ ン リ セ ッ ト (POR)
表 28. パワーオ ン リ セ ッ ト (PRES)
仕様 ID
パラ メ ー タ ー
説明
SID.CLK#6 SR_POWER_UP 電源電圧スルー レー ト
Min
Typ
Max
単位
1
–
67
V/ms
V
SID185[11]
VRISEIPOR
立ち上が り ト リ ッ プ電圧
0.80
–
1.5
[11]
VFALLIPOR
立ち下が り ト リ ッ プ電圧
0.70
–
1.4
SID186
詳細/条件
電源投入時
–
–
表 29. VCCD の電圧低下検出 (BOD)
説明
Min
Typ
Max
単位
詳細/条件
SID190[11]
仕様 ID
VFALLPPOR
パラ メ ー タ ー
ア ク テ ィ ブ モー ド と ス リ ープ
モー ド での BOD ト リ ッ プ電圧
1.48
–
1.62
V
–
SID192[11]
VFALLDPSLP
デ ィ ープ ス リ ープ モー ド での
BOD ト リ ッ プ電圧
1.1
–
1.5
–
注:
10. フ ラ ッ シ ュ メ モ リ に書き込むには最大 20 ミ リ 秒かか り ます。 こ の間、 デバイ ス を リ セ ッ ト し ないで く だ さ い。 デバイ ス を リ セ ッ ト する と 、 フ ラ ッ シ ュ メ モ リ の
動作は中断 さ れ、 正常に完了 し た こ と を保証 さ れません。 リ セ ッ ト ソ ースは XRES ピ ン、 ソ フ ト ウ ェ ア リ セ ッ ト 、 CPU のロ ッ ク ア ッ プ状態 と 特権違反、 不適切
な電源レ ベル、 ウ ォ ッ チ ド ッ グ を含みます。 こ れ ら が誤 っ て活性化 さ れない こ と を確認 し て く だ さ い。
11. 特性評価で保証 さ れています。
文書番号 : 002-11093 Rev. *A
ページ 31/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
SWD イ ン タ ー フ ェ ース
表 30. SWD イ ン タ ー フ ェ ース仕様
仕様 ID
パラ メ ー タ ー
SID213
F_SWDCLK1
説明
Min
Typ
Max
–
–
14
3.3V  VDD  5.5V
単位
MHz
–
7
SWDCLK は CPU ク
ロ ッ ク 周波数の 1/3
以下
T_SWDI_SETUP T = 1/f SWDCLK
0.25*T
–
–
–
T_SWDI_HOLD
0.25*T
–
–
T_SWDO_VALID T = 1/f SWDCLK
–
–
0.5*T
T_SWDO_HOLD T = 1/f SWDCLK
1
–
–
Min
Typ
Max
単位
詳細/条件
48MHz での IMO 動作電流
–
–
250
µA
–
24MHz での IMO 動作電流
–
–
180
µA
–
Min
Typ
Max
単位
詳細/条件
F_SWDCLK2
SID215[12]
SID216
[12]
SID217
SID217A
[12]
SWDCLK は CPU ク
ロ ッ ク 周波数の 1/3
以下
–
SID214
[12]
詳細/条件
1.71V VDD 3.3V
T = 1/f SWDCLK
ns
–
–
–
内部主発振器
表 31. IMO の DC 仕様
( 設計評価上保証 )
仕様 ID
パラ メ ー タ ー
SID218
IIMO1
SID219
IIMO2
説明
表 32. IMO の AC 仕様
仕様 ID
パラ メ ー タ ー
説明
2V  VDD  5.5V、
–25°C  TA  85°C
SID223
FIMOTOL1
24MHz ~ 48 の周波数範囲
(4MHz イ ン ク リ メ ン ト )
–2
–
+2
%
SID226
TSTARTIMO
IMO 起動時間
–
–
7
µs
–
SID228
TJITRMSIMO2
24MHz での RMS ジ ッ タ
–
145
–
ps
–
SID330
IMOWCO1
24MHz ~ 48MHz の周波数範囲
(4MHz イ ン ク リ メ ン ト )
–0.25
–
0.25
%
ウ ォ ッ チ水晶 DPLL の
周波数ロ ッ ク モー ド
説明
Min
Typ
Max
単位
詳細/条件
–
0.3
1.05
µA
–
Min
Typ
Max
単位
詳細/条件
ms
–
内部低速発振器
表 33. ILO の DC 仕様
( 設計評価上保証 )
仕様 ID
SID231[12]
パラ メ ー タ ー
IILO1
ILO 動作電流
表 34. ILO の AC 仕様
仕様 ID
SID234[12]
パラ メ ー タ ー
説明
TSTARTILO1
ILO 起動時間
–
–
2
SID236
TILODUTY
ILO のデ ュ ーテ ィ 比
40
50
60
%
–
SID237
FILOTRIM1
ILO 周波数範囲
20
40
80
kHz
–
[12]
注:
12. 特性評価で保証 さ れています。
文書番号 : 002-11093 Rev. *A
ページ 32/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
表 35. 時計用水晶発振器 (WCO) 仕様
仕様 ID#
SID398
SID399
パラ メ ー タ ー
説明
FWCO
水晶発振器周波数
FTOL
周波数許容誤差
Min
Typ
–
32.768
–
単位
kHz
–
50
250
ppm
Max
詳細/条件
20ppm の水晶発振器
SID400
ESR
等価直列抵抗
–
50
–
k
SID401
PD
駆動レ ベル
–
–
1
µW
SID402
TSTART
起動時間
–
–
500
ms
SID403
CL
水晶の負荷容量
6
–
12.5
pF
SID404
C0
水晶の並列容量
–
1.35
–
pF
SID405
IWCO1
動作電流 ( 大消費電力モー ド )
–
–
8
μA
SID406
IWCO2
動作電流 ( 低消費電力モー ド )
–
–
1
μA
Min
Typ
Max
単位
詳細/条件
表 36. 外部 ク ロ ッ ク仕様
仕様 ID
パラ メ ー タ ー
説明
SID305[13]
ExtClkFreq
外部 ク ロ ッ ク入力周波数
0
–
16
MHz
–
[13]
ExtClkDuty
デ ュ ーテ ィ 比 ; VDD/2 で測定
45
–
55
%
–
説明
Min
Typ
Max
単位
詳細/条件
シス テム ク ロ ッ ク ソ ースの切 り 替え
時間
3
–
4
周期
–
Min
Typ
Max
–
1.6
単位
ns
詳細/条件
–
SID306
表 37. ブ ロ ッ ク仕様
仕様 ID
パラ メ ー タ ー
SID262[13] TCLKSWITCH
表 38. PRGIO パススルー時間 ( バイパス モー ド での遅延 )
仕様 ID# パラ メ ー タ ー
説明
SID252
PRG_BYPASS バイパス モー ド での PRGIO によ る
最大遅延時間
注:
13. 特性評価で保証 さ れています。
文書番号 : 002-11093 Rev. *A
ページ 33/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
注文情報
4A24
4A44
4A45
スマー ト I/O
GPIO
28-SSOP
2
4
2
8
19
X
CY8C4A24AZI-433 24
16
4
1
2
X
1000ksps
2
4
2
8
38
CY8C4A24PVI-441 24
16
4
1
2
X
X
X
1000ksps
2
4
2
8
19
CY8C4A24FNI-443 24
16
4
1
2
X
X
X
1000ksps
2
4
2
8
38
CY8C4A24LQI-443 24
16
4
1
2
X
X
X
1000ksps
2
4
2
8
38
CY8C4A24AZI-443 24
16
4
1
2
X
X
X
1000ksps
2
4
2
8
38
CY8C4A25PVI-471 24
32
4
1
4
X
1000ksps
2
8
3
8
19
CY8C4A25FNI-473 24
32
4
1
4
X
1000ksps
2
8
3
8
38
CY8C4A25LQI-473 24
32
4
1
4
X
1000ksps
2
8
3
8
38
X
1000ksps
2
8
3
8
38
X
1000ksps
2
8
3
8
19
CY8C4A25AZI-473 24
32
4
1
4
CY8C4A25PVI-481 24
32
4
1
4
X
X
CY8C4A25FNI-483 24
32
4
1
4
X
X
X
1000ksps
2
8
3
8
38
CY8C4A25LQI-483 24
32
4
1
4
X
X
X
1000ksps
2
8
3
8
38
CY8C4A25AZI-483 24
32
4
1
4
X
X
X
1000ksps
2
8
3
8
38
CY8C4A45PVI-471 48
X
32
4
1
4
X
1000ksps
2
8
3
8
19
CY8C4A45FNI-473 48
X
32
4
1
4
X
1000ksps
2
8
3
8
38
CY8C4A45LQI-473 48
X
32
4
1
4
X
1000ksps
2
8
3
8
38
CY8C4A45AZI-473 48
X
32
4
1
4
X
1000ksps
2
8
3
8
38
CY8C4A45PVI-481 48
X
32
4
1
4
X
1000ksps
2
8
3
8
19
X
X
CY8C4A45FNI-483 48
X
32
4
1
4
X
X
X
1000ksps
2
8
3
8
38
CY8C4A45LQI-483 48
X
32
4
1
4
X
X
X
1000ksps
2
8
3
8
38
CY8C4A45AZI-483 48
X
32
4
1
4
X
X
X
1000ksps
2
8
3
8
38
48-LQFP
SCB ブ ロ ッ ク
1000ksps
48-QFN
TCPWM ブ ロ ッ ク
X
45-WLCSP
LP コ ンパレー タ
2
12 ビ ッ ト SAR ADC
1
パ ッ ケージ
RTC
オペア ン プ (CTB)
4
LCD 直接駆動
UAB
16
CSD
SRAM (KB)
CY8C4A24PVI-431 24
フ ラ ッ シ ュ (KB)
DMA
CPU の最大速度 (MHz)
MPN
カテゴ リ
特長
X
X
X
X
X
X
X
X
X
X
X
X
X
X
X
X
X
X
X
X
X
上記の表に使用 さ れる命名法は次の型番の命名規則に基づいています :
文字列
CY8C
サイ プ レ スの接頭辞
説明
値
意味
4
信号処理エ ン ジ ン
4
4 = ARM Cortex-M0+ CPU
A
ファ ミ リ
A
B
信号処理エ ン ジ ン速度
2
A = アナログ コ プ ロ セ ッ サ
24MHz
4
48MHz
文書番号 : 002-11093 Rev. *A
ページ 34/44
PRELIMINARY
文字列
C
DE
説明
フ ラ ッ シ ュ メ モ リ 容量
パ ッ ケージ コ ー ド
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
値
4
意味
16KB
5
32KB
6
64KB
7
128KB
Ax
TQFP (0.8mm ピ ッ チ )
Arizona
LQ
TQFP (0.5mm ピ ッ チ )
QFN
PV
SSOP
FN
CSP
F
温度範囲
I
産業用
S
シリ コン ファ ミ リ
該当な し
M
ベース シ リ ーズ : PSoC 4B-S0
XYZ
属性 コ ー ド
将来の製品のために予約済み
L
将来の製品のために予約済み
BL
将来の製品のために予約済み
000 ~ 999
特定のフ ァ ミ リ 内の機能セ ッ ト のコ ー ド
型番の例は次の通 り です。
Example
CY8C 4 A B C DE F – S XYZ
Cypress Prefix
Architecture
4: PSoC 4
2: 4200 Family
Family within Architecture
CPU Speed
4: 48 MHz
5: 32 KB
Flash Capacity
AX: TQFP
Package Code
I: Industrial
Temperature Range
Silicon Family
Attributes Code
文書番号 : 002-11093 Rev. *A
ページ 35/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
パ ッ ケージ
仕様 ID#
BID20
パ ッ ケージ
説明
48 ピ ン TQFP
寸法は 7 × 7 × 1.4mm で、
ピ ッ チが 0.5mm
パ ッ ケージ DWG#
51-85135
BID27
48 ピ ン QFN
寸法は 6 × 6 × 0.6mm で、
ピ ッ チが 0.4mm
001-57280
BID34
45 ボール WLCSP
寸法は 3.7 × 2 × 0.5mm で、
ピ ッ チが 0.38mm
002-10531
BID34A
28 ピ ン SSOP
ピ ッ チが 5.3 × 10.2 × 0.65mm
51-85079
表 39. パ ッ ケージの熱特性
パラ メ ー タ ー
説明
TA
動作周囲温度
TJ
動作ジ ャ ン ク シ ョ ン温度
パ ッ ケージ
単位
°C
Min
Typ
Max
–40
25
85
–40
–
100
°C
72.8
–
°C/W
TJA
パ ッ ケージ θJA
48 ピ ン TQFP
–
TJC
パ ッ ケージ θJC
48 ピ ン TQFP
–
34
–
°C/W
20.1
–
°C/W
TJA
パ ッ ケージ θJA
48 ピ ン QFN
–
TJC
パ ッ ケージ θJC
48 ピ ン QFN
–
4.3
–
°C/W
–
49
–
°C/W
TJA
パ ッ ケージ θJA
45 ボール WLCSP
TJC
パ ッ ケージ θJC
45 ボール WLCSP
–
0.3
–
°C/W
59.1
–
°C/W
24.9
–
°C/W
TJA
パ ッ ケージ θJA
28 ピ ン SSOP
–
TJC
パ ッ ケージ θJC
28 ピ ン SSOP
–
表 40. はんだ リ フ ロー ピー ク温度
パ ッ ケージ
最高ピー ク温度
260°C
すべて
ピー ク 温度での最長時間
30 秒
表 41. パ ッ ケージの湿度感度レ ベル (MSL)、 IPC/JEDEC J-STD-020
パ ッ ケージ
MSL
すべて
MSL 3
文書番号 : 002-11093 Rev. *A
ページ 36/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
外形図
図 6. 48 ピ ン TQFP パ ッ ケージの外形
51-85135 *C
図 7. 48 ピ ン QFN パ ッ ケージの外形
001-57280 *E
文書番号 : 002-11093 Rev. *A
ページ 37/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
図 8. 45 ボール WLCSP 寸法
002-10531 **
図 9. 28 ピ ン SSOP パ ッ ケージ外形図
51-85079 *F
文書番号 : 002-11093 Rev. *A
ページ 38/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
略語
表 42. 本書で使用する略語 ( 続き )
表 42. 本書で使用する略語
略語
説明
略語
説明
ECO
外部水晶発振器
EEPROM
electrically erasable programmable read-only
memory ( 電気的消去書き込み可能な読み出 し 専
用メ モリ )
analog global ( アナロ グ グローバル )
EMI
electromagnetic interference ( 電磁干渉 )
AMBA high-performance bus (AMBA ( ア ド バン
ス ト マ イ ク ロ コ ン ト ロ ー ラ バ ス ア ーキ テ ク
チ ャ ) 高性能バス )、ARM デー タ 転送バスの一種
EMIF
external memory interface
( 外部 メ モ リ イ ン タ ー フ ェ ース )
EOC
end of conversion ( 変換の終了 )
EOF
end of frame ( フ レームの終了 )
EPSR
execution program status register
( 実行プ ログ ラ ム ス テー タ ス レ ジス タ )
ESD
electrostatic discharge ( 静電気放電 )
application program status register ( ア プ リ ケー
シ ョ ン プ ログ ラ ム ス テー タ ス レ ジ ス タ )
ETM
embedded trace macrocell
( 埋め込み ト レース マ ク ロ セル )
ARM®
advanced RISC machine ( 高度な RISC
マシ ン )、 CPU アーキテ ク チ ャの一種
FIR
finite impulse response ( 有限イ ンパルス応答 )。
IIR を ご参照 く だ さ い。
ATM
automatic thump mode ( 自動サン プ モー ド )
FPB
BW
bandwidth ( 帯域幅 )
flash patch and breakpoint
( フ ラ ッ シ ュ パ ッ チおよびブ レー ク ポ イ ン ト )
CAN
Controller Area Network ( コ ン ト ロー ラ エ リ ア
ネ ッ ト ワー ク )、 通信プ ロ ト コ ルの一種
FS
full-speed ( フ ルス ピー ド )
GPIO
CMRR
common-mode rejection ratio ( 同相除去比 )
general-purpose input/output ( 汎用入出力 )、
PSoC ピ ン に適用
CPU
中央演算処理装置
HVI
high-voltage interrupt ( 高電圧割 り 込み )。
LVI、 LVD を ご参照 く だ さ い。
CRC
cyclic redundancy check ( 巡回冗長検査 )、
エ ラ ー チ ェ ッ ク プ ロ ト コ ルの一種
abus
analog local bus ( アナログ ロー カル バス )
ADC
analog-to-digital converter
( アナログ - デジ タ ル変換器 )
AG
AHB
ALU
arithmetic logic unit ( 算術論理装置 )
AMUXBUS
analog multiplexer bus
( アナログ マルチ プ レ クサ バス )
API
application programming interface ( ア プ リ ケー
シ ョ ン プ ログ ラ ミ ング イ ン タ ー フ ェ ース )
APSR
IC
integrated circuit ( 集積回路 )
IDAC
current DAC ( 電流 DAC)。 DAC、 VDAC を ご参
照 く だ さ い。
IDE
integrated development environment
( 統合開発環境 )
I2C ( 別名 :
IIC)
Inter-Integrated Circuit ( イ ン タ イ ン テ グ レ ー
テ ッ ド サーキ ッ ト )、 通信プ ロ ト コルの一種
IIR
infinite impulse response ( 無限イ ンパルス
応答 )。 FIR を ご参照 く だ さ い。
ILO
internal low-speed oscillator ( 内部低速発振器 )。
IMO を ご参照 く だ さ い。
IMO
internal main oscillator ( 内部主発振器 )。
ILO を ご参照 く だ さ い。
INL
integral nonlinearity ( 積分非直線性 )。
DNL を ご参照 く だ さ い。
DAC
digital-to-analog converter ( デジ タ ル - アナログ
変換器 )。 IDAC、 VDAC を ご参照 く だ さ い
DFB
digital filter block ( デジ タ ル フ ィ ル タ ブ ロ ッ ク )
DIO
digital input/output ( デジ タ ル入出力 )、
アナロ グな し 、 デジ タ ル機能のみを持つ GPIO。
GPIO を ご参照 く だ さ い。
DMIPS
Dhrystone million instructions per second
( ド ラ イ ス ト ーン 100 万命令毎秒 )
DMA
direct memory access ( ダ イ レ ク ト メ モ リ ア ク
セス )。 TD を ご参照 く だ さ い。
DNL
differential nonlinearity ( 微分非直線性 )。
INL を ご参照 く だ さ い。
DNU
do not use ( 使用 し ないで く だ さ い )
DR
port write data registers
( ポー ト 書き込みデー タ レ ジ ス タ )
I/O
input/output ( 入出力 )。GPIO、DIO、SIO、USBIO
を ご参照 く だ さ い。
DSI
digital system interconnect
( デジ タ ル シ ス テム イ ン タ コ ネ ク ト )
IPOR
initial power-on reset (初期パワーオン リ セ ッ ト )
IPSR
interrupt program status register
( 割 り 込みプ ログ ラ ム ス テー タ ス レ ジス タ )
IRQ
interrupt request ( 割 り 込み要求 )
DWT
data watchpoint and trace
( デー タ ウ ォ ッ チポ イ ン ト と ト レース )
ECC
error correcting code ( エ ラ ー訂正 コ ー ド )
文書番号 : 002-11093 Rev. *A
ページ 39/44
PRELIMINARY
表 42. 本書で使用する略語 ( 続き )
略語
ITM
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
表 42. 本書で使用する略語 ( 続き )
説明
instrumentation trace macrocell
( 計装 ト レース マ ク ロ セル )
略語
説明
PRS
pseudo random sequence ( 疑似乱数列 )
PS
port read data register
( ポー ト 読み出 し デー タ レ ジ ス タ )
LCD
liquid crystal display ( 液晶デ ィ ス プ レ イ )
LIN
local interconnect network ( ロー カル イ ン タ コ ネ
ク ト ネ ッ ト ワー ク )、 通信プ ロ ト コルの一種
PSoC®
Programmable System-on-Chip™
( プ ログ ラ マ ブル シ ス テムオ ン チ ッ プ )
LR
link register ( リ ン ク レ ジ ス タ )
PSRR
power supply rejection ratio
( 電源電圧変動除去比 )
PWM
pulse-width modulator ( パルス幅変調器 )
RAM
random-access memory
( ラ ン ダム ア ク セス メ モ リ )
LUT
lookup table ( ル ッ ク ア ッ プ テーブル )
LVD
low-voltage detect ( 低電圧検出 )。
LVI を ご参照 く だ さ い。
LVI
low-voltage interrupt ( 低電圧割 り 込み )。
HVI を ご参照 く だ さ い。
RISC
LVTTL
low-voltage transistor-transistor logic
( 低電圧 ト ラ ン ジ ス タ - ト ラ ン ジ ス タ ロ ジ ッ ク )
reduced-instruction-set computing
( 縮小命令セ ッ ト コ ン ピ ュ ーテ ィ ング )
RMS
root-mean-square ( 二乗平均平方根 )
MAC
multiply-accumulate ( 積和演算 )
RTC
real-time clock ( リ アル タ イム ク ロ ッ ク )
MCU
microcontroller unit
( マ イ ク ロ コ ン ト ロー ラ ユニ ッ ト )
RTL
register transfer language
( レ ジ ス タ 転送レ ベル言語 )
MISO
master-in slave-out ( マス タ 入力ス レーブ出力 )
RTR
remote transmission request ( リ モー ト 送信要求)
NC
no connect ( 未接続 )
RX
receive ( 受信 )
NMI
nonmaskable interrupt ( マス ク不可割 り 込み )
SAR
NRZ
non-return-to-zero ( 非ゼロ復帰 )
successive approximation register
( 逐次比較レ ジ ス タ )
NVIC
nested vectored interrupt controller ( ネス ト 型ベ
ク タ 割 り 込み コ ン ト ロー ラ )
SC/CT
switched capacitor/continuous time
( ス イ ッ チ ド キ ャパシ タ /連続時間 )
NVL
nonvolatile latch ( 不揮発性 ラ ッ チ )。
WOL を ご参照 く だ さ い。
SCL
I2C serial clock (I2C シ リ アル ク ロ ッ ク )
SDA
I2C serial data (I2C シ リ アル デー タ )
opamp
operational amplifier ( オペア ン プ )
S/H
sample and hold ( サン プル/ホール ド )
PAL
programmable array logic ( プ ログ ラ マ ブル ア レ
イ ロ ジ ッ ク )。 PLD を ご参照 く だ さ い。
SINAD
signal to noise and distortion ratio
( 信号対 ノ イ ズ比および歪み比 )
PC
program counter ( プ ロ グ ラ ム カ ウン タ )
SIO
PCB
printed circuit board ( プ リ ン ト 回路基板 )
special input/output ( 特殊入出力 )、
高度機能 GPIO。 GPIO を ご参照 く だ さ い。
PGA
programmable gain amplifier
( プ ログ ラ マ ブル ゲ イ ン ア ン プ )
SOC
start of conversion ( 変換の開始 )
SOF
start of frame ( フ レームの開始 )
PHUB
peripheral hub ( ペ リ フ ェ ラル ハブ )
SPI
PHY
physical layer ( 物理層 )
serial peripheral interface ( シ リ アル ペ リ フ ェ ラ
ル イ ン タ ー フ ェ ース )、 通信プ ロ ト コルの一種
PICU
port interrupt control unit
( ポー ト 割 り 込み制御ユニ ッ ト )
SR
slew rate ( スルー レー ト )
SRAM
PLA
programmable logic array
( プ ログ ラ マ ブル ロ ジ ッ ク ア レ イ )
static random access memory
( ス タ テ ィ ッ ク ラ ン ダム ア ク セス メ モ リ )
SRES
software reset ( ソ フ ト ウ ェ ア リ セ ッ ト )
PLD
programmable logic device ( プ ログ ラ マ ブル
ロ ジ ッ ク デバイ ス )。 PAL を ご参照 く だ さ い。
SWD
serial wire debug ( シ リ アル ワ イ ヤ デバ ッ グ )、
テ ス ト プ ロ ト コ ルの一種
PLL
phase-locked loop ( 位相同期回路 )
SWV
single-wire viewer ( シ ングル ワ イヤ ビ ュ ーアー)
PMDD
package material declaration data sheet
( パ ッ ケージ材質宣言デー タ シー ト )
TD
transaction descriptor ( ト ラ ンザク シ ョ ン デ ィ ス
ク リ プ タ )。 DMA を ご参照 く だ さ い。
POR
power-on reset ( パワーオン リ セ ッ ト )
THD
total harmonic distortion ( 全高調波歪み )
PRES
precise power-on reset
( 高精度パワーオン リ セ ッ ト )
TIA
transimpedance amplifier
( ト ラ ン ス イ ン ピーダ ン ス ア ン プ )
文書番号 : 002-11093 Rev. *A
ページ 40/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
表 42. 本書で使用する略語 ( 続き )
略語
説明
TRM
technical reference manual
( テ ク ニ カル リ フ ァ レ ン ス マニ ュ アル )
TTL
transistor-transistor logic
( ト ラ ンジス タ - ト ラ ンジス タ ロジ ッ ク )
TX
transmit ( 送信 )
UART
universal asynchronous transmitter receiver
( 汎用非同期 ト ラ ン ス ミ ッ タ レ シーバ )、
通信プ ロ ト コ ルの一種
UDB
ユニバーサル デジ タ ル ブ ロ ッ ク
USB
universal serial bus
( ユニバーサル シ リ アル バス )
USBIO
USB input/output (USB 入出力 )、
USB ポー ト への接続に使用 さ れる PSoC ピ ン
VDAC
voltage DAC ( 電圧 DAC)。
DAC、 IDAC を ご参照 く だ さ い。
WDT
watchdog timer ( ウ ォ ッ チ ド ッ グ タ イ マ )
WOL
write once latch ( 一度 し か書き込めない
ラ ッ チ )。 NVL を ご参照 く だ さ い。
WRES
watchdog timer reset
( ウォ ッ チ ド ッグ タ イマ リ セ ッ ト )
XRES
external reset I/O pin ( 外部 リ セ ッ ト I/O ピ ン )
XTAL
crystal ( 水晶 )
文書番号 : 002-11093 Rev. *A
ページ 41/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
本書の表記法
測定単位
表 43. 測定単位
記号
測定単位
°C
摂氏温度
dB
デシベル
fF
フ ェムト フ ァ ラ ッ ド
Hz
ヘルツ
KB
1024 バイ ト
kbps
キロ ビ ッ ト 毎秒
Khr
キロ時間
kHz
キロヘルツ
k
キロ オーム
ksps
キロサン プル毎秒
LSB
最下位ビ ッ ト
Mbps
メ ガ ビ ッ ト 毎秒
MHz
メ ガヘルツ
M
メ ガオーム
Msps
メ ガサン プル毎秒
µA
マ イ ク ロ ア ンペア
µF
マイ クロフ ァ ラ ッ ド
µH
マ イ ク ロヘン リ ー
µs
マ イ ク ロ秒
µV
マ イ ク ロボル ト
µW
マ イ ク ロワ ッ ト
mA
ミ リ ア ンペア
ms
ミ リ秒
mV
ミ リ ボル ト
nA
ナ ノ ア ンペア
ns
ナノ秒
nV
ナ ノ ボル ト

オーム
pF
ピコファラ ッ ド
ppm
100 万分の 1
ps
ピ コ秒
s
秒
sps
サン プル数毎秒
sqrtHz
ヘルツの平方根
V
ボル ト
文書番号 : 002-11093 Rev. *A
ページ 42/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ
改訂履歴
本書名 : PSoC® アナログ コ プ ロ セ ッ サ : CY8C4Axx フ ァ ミ リ デー タ シー ト プ ロ グ ラ マ ブル シ ス テムオ ン チ ッ プ (PSoC®)
文書番号 : 002-11093
ECN
版
変更者
発行日
変更内容
**
5133426
HZEN 02/24/2016 こ れは英語版 001-96467 Rev. *B を翻訳 し た日本語版 002-11093 Rev. ** です。
*A
5185976
HZEN 03/23/2016 こ れは英語版 001-96467 Rev. *D を翻訳 し た日本語版 002-11093 Rev. *A です。
文書番号 : 002-11093 Rev. *A
ページ 43/44
PRELIMINARY
PSoC® アナ ログ コ プ ロ セ ッ サ :
CY8C4Axx フ ァ ミ リ デー タ シー ト
セールス、 ソ リ ュ ーシ ョ ンおよび法律情報
ワール ド ワ イ ド 販売 と 設計サポー ト
サイ プ レ スは、 事業所、 ソ リ ュ ーシ ョ ン セ ン タ ー、 メ ー カ ー代理店および販売代理店の世界的なネ ッ ト ワー ク を保持 し ています。
お客様の最寄 り のオ フ ィ スについては、 サイ プ レ スのロ ケーシ ョ ンのウ ェ ブページ を ご覧 く だ さ い。
PSoC® ソ リ ュ ーシ ョ ン
製品
車載用
クロ ッ ク & バッ フ ァ
イ ン タ ー フ ェ ース
照明 & 電力制御
メモリ
PSoC
タ ッ チ セ ン シ ング
USB コ ン ト ロー ラ ー
ワ イヤレ ス/ RF
psoc.cypress.com/solutions
cypress.com/go/automotive
PSoC 1 | PSoC 3 | PSoC 4 | PSoC 5LP
cypress.com/go/clocks
cypress.com/go/interface
サイ プ レ ス開発者 コ ミ ュ ニ テ ィ
cypress.com/go/powerpsoc
コ ミ ュ ニ テ ィ | フ ォ ー ラ ム | ブ ログ | ビデオ | ト レーニ ング
cypress.com/go/memory
cypress.com/go/psoc
テ ク ニ カル サポー ト
cypress.com/go/support
cypress.com/go/touch
cypress.com/go/USB
cypress.com/go/wireless
© Cypress Semiconductor Corporation, 2015-2016. 本文書に記載 さ れる情報は予告な く 変更 さ れる場合があ り ます。 Cypress Semiconductor Corporation ( サイ プ レ ス セ ミ コ ン ダ ク タ 社 ) は、 サイ
プ レ ス製品に組み込まれた回路以外のいかな る回路を使用する こ と に対 し て一切の責任を負いません。 サイ プ レ ス セ ミ コ ン ダ ク タ 社は、 特許またはその他の権利に基づ く ラ イ セ ン ス を譲渡する こ
と も、 含意する こ と も あ り ません。 サイ プ レ ス製品は、 サイ プ レ ス と の書面によ る合意に基づ く ものでない限 り 、 医療、 生命維持、 救命、 重要な管理、 または安全の用途のために使用する こ と を
保証する も のではな く 、 また使用する こ と を意図 し た も ので も あ り ません。 さ ら にサイ プ レ スは、 誤作動や故障によ っ て使用者に重大な傷害を も た ら す こ と が合理的に予想 さ れる生命維持シ ス テ
ムの重要な コ ンポーネ ン ト と し てサイ プ レ ス製品を使用する こ と を許可 し ていません。 生命維持シ ス テムの用途にサイ プ レ ス製品を供する こ と は、 製造者がそのよ う な使用におけ るあ ら ゆる リ ス
ク を負 う こ と を意味 し 、 その結果サイ プ レ スはあ ら ゆる責任を免除 さ れる こ と を意味 し ます。
すべてのソ ース コ ー ド ( ソ フ ト ウ ェ アおよび/またはフ ァ ームウ ェ ア ) はサイ プ レ ス セ ミ コ ン ダ ク タ 社 ( 以下 「サイ プ レ ス」 ) が所有 し 、 全世界の特許権保護 ( 米国およびその他の国 )、 米国の著
作権法な ら びに国際協定の条項に よ り 保護 さ れ、 かつそれら に従います。 サイ プ レ スが本書面に よ り ラ イ セ ン シーに付与する ラ イ セ ン スは、 個人的、 非独占的かつ譲渡不能の ラ イ セ ン ス であ り 、
適用 さ れる契約で指定 さ れたサイ プ レ スの集積回路 と 併用 さ れる ラ イ セ ン シーの製品のみをサポー ト する カ ス タ ム ソ フ ト ウ ェ アおよび/またはカ ス タ ム フ ァ ームウ ェ ア を作成する目的に限 っ て、
サイ プ レ スの ソ ース コ ー ド の派生著作物を コ ピー、 使用、 変更そ し て作成する ためのラ イ セ ン ス、 な ら びにサイ プ レ スの ソ ース コ ー ド および派生著作物を コ ンパイルする ための ラ イ セ ン スです。
上記で指定 さ れた場合を除き、 サイ プ レ スの書面によ る明示的な許可な く し て本 ソ ース コ ー ド を複製、 変更、 変換、 コ ンパイル、 または表示する こ と はすべて禁止 し ます。
免責条項 : サイ プ レ スは、 明示的または黙示的を問わず、 本資料に関するいかな る種類の保証 も行いません。 こ れには、 商品性または特定目的への適合性の黙示的な保証が含まれますが、 こ れに
限定 さ れません。 サイ プ レ スは、 本文書に記載 さ れる資料に対 し て今後予告な く 変更を加え る権利を留保 し ます。 サイ プ レ スは、 本文書に記載 さ れるいかな る製品または回路を適用または使用 し
た こ と によ っ て生ずるいかな る責任も負いません。 サイ プ レ スは、 誤作動や故障によ っ て使用者に重大な傷害を も た ら す こ と が合理的に予想 さ れる生命維持シ ス テムの重要な コ ンポーネ ン ト と し
てサイ プ レ ス製品を使用する こ と を許可 し ていません。 生命維持シ ス テムの用途にサイ プ レ ス製品を供する こ と は、 製造者がそのよ う な使用におけるあ ら ゆる リ ス ク を負 う こ と を意味 し 、 その結
果サイ プ レ スはあ ら ゆる責任を免除 さ れる こ と を意味 し ます。
ソ フ ト ウ ェ アの使用は、 適用 さ れるサイ プ レ ス ソ フ ト ウ ェ ア ラ イ セ ン ス契約によ っ て制限 さ れ、 かつ制約 さ れる場合があ り ます。
文書番号 : 002-11093 Rev. *A
改訂日 2016 年 3 月 23 日
本書で言及する全ての製品名お よび会社名は、 それぞれの所有者の商標である場合があ り ます。
ページ 44/44