EPSONTOYOCOM RTC

Real time clock
2
I C-Bus インタフェースリアルタイムクロックモジュール
RTC-8563SA/JE
●32.768kHzの水晶振動子を内蔵
2
●I C高速バス規格(400kHz)対応
●アラーム機能、タイマー機能周波数出力機能
(32.768kHz、1024Hz、32Hz、1Hz)
●センチュリービット搭載により、西暦2000年以降にもスムーズに対応可能
●1.8∼5.5Vの幅広い動作電圧範囲、1.2∼5.5Vの幅広い時計電圧範囲
●低消費電流 250nA /2V(Typ.)
と薄型パッケージ(JE:VSOJ-20Pin)
を
●小型パッケージ(SA:SOP-14Pin)
ラインナップ
※ I2C-BUSは、PHILIPS ELECTRONICS N.V.の商標です。
原 寸 大
■仕 様(特性)
■端子接続図
絶対最大定格
項 目
記 号
条 件
Min.
Max.
単 位
供 給 電 圧 VDD
−0.5
+6.5
VDD-GND間
V
供 給 電 流
IDD
−50
50
VDD端子
mA
入力端子
入 力 電 圧
VI
GND-0.5 VDD+0.5
V
出 力 電 圧
VO
CLKOUT, INT端子
DC入 力 電 流
II
10
mA
−10
IO
DC出 力 電 流
。
保存温度範囲 TSTG
単品の場合
+125
C
−55
No.
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
RTC-8563SA
14 13 12 11 10 9 8
1 2 3 4 5 6 7
RTC-8563JE
20191817161514131211
Max.
単 位
5.5
V
。
C
+85
■外形寸法図
ppm
周波数温度特性
tOP
周波数電圧特性
発振開始時間
エージング
f /V
tSTA
fa
。
。
Ta=+25 C,−10∼+70 C
VDD=3.0V
。
Ta=+25 C,VDD=1.2V∼5.5V
。
Ta=+25 C,VDD=1.8V
。
Ta=+25 C,VDD=3.0V
+10
−120
+2
3.0
±5.0
ppm/V
s
ppm/年
(CLKOUT)
61
10.1±0.2
。
特記無き場合、VDD=1.8∼5.5V、Ta=−40∼+85 C
条 件
Min. Typ. Max. 単位
800
fSCL=400kHz
fSCL=100kHz
200
fSCL=0Hz,VDD=5.0V
0.35 0.85
電 源 電 流
IDD fSCL=0Hz,VDD=3.0V
0.30 0.75
(非アクセス時)
μA
(CLKOUT=0Hz)
fSCL=0Hz,VDD=2.0V
0.25 0.70
0.85 1.80
fSCL=0Hz,VDD=5.0V
電 源 電 流
0.55 1.20
IDD32K fSCL=0Hz,VDD=3.0V
(非アクセス時)
(CLKOUT=32.768Hz)
fSCL=0Hz,VDD=2.0V
0.45 1.00
VIL
“L”入力電圧
GND
0.3×VDD
V
0.7×VDD
VDD
VIH
“H”入力電圧
“L”出力電圧 SDA IOL(SDA) VOL=0.4V,VDD=5V −3
“L”出力電圧 INT IOL(INT) VOL=0.4V,VDD=5V −1
mA
IOL
“L”出力電圧 CLKOUT
VOL=0.4V,VDD=5V −1
ILO
VLOW
R8563
E 833 6A
VO=VDD or GND
−1
1.0
1
1.2
μA
V
3.1
DC特性
項 目
端 子 記 号
電 源 電 流
IDDO
(アクセス時)
ppm
●RTC-8563SA(SOP 14pin)
0.05min.
5±23
0゜∼
10゜
。
f / f0 Ta=+25 C,VDD=3.0V
(単位:mm)
5.0
単 位
7.4±0.2
Max.
3.2±0.1
条 件
0.6
●RTC-8563JE(VSOJ 20pin)
R8563
5.4
記 号
周波数精度
リ ー ク 電 流
電圧低 下 検 出
1 2 3 4 5 6 7 8 9 10
E 8336A
6.2max.
発振特性
項 目
Min.
1.8
VLOW
−40
8563JE
N.C
N.C
N.C
VDD
CLKOUT
SCL
SDA
(GND)
GND
INT
N.C
N.C
N.C
N.C
N.C
N.C
N.C
N.C
N.C
N.C
0. 15
動作条件
項 目
記 号
条 件
2
電源電圧範囲 VDD
I C-BUSアクセス400kHz時
計時電源電圧 VDD
動作温度範囲 TOPR
8563SA
N.C
SCL
SDA
N.C
GND
N.C
INT
N.C
N.C
N.C
VDD
N.C
N.C
CLKOUT
7.3 max.
1.3 1.5 max.
0.65
0.22
(0.75)
(0.75)
Real time clock
■レジスタテーブル
アドレス
レジスタ名
bit 7
bit 6
bit 5
bit 4
bit 3
bit 2
bit 1
00
Control1
TEST
0
STOP
0
TEST
0
0
0
01
Control2
0
0
0
TI / TP
AF
TF
AIE
TIE
02
Seconds
VL
S40
S20
S10
S8
S4
S2
S1
03
Minutes
04
Hours
05
Days
06
Weekdays
07
※
bit 0
Min40
Min20
Min10
Min8
Min4
Min2
Min1
※
※
Hour20
Hour10
Hour8
Hour4
Hour2
Hour1
※
※
Day20
Day10
Day8
Day4
Day2
Day1
W4
W2
W1
※
※
※
※
※
Months / Century
C
※
※
Month10
Month8
Month4
Month2
Month1
08
Years
Year80
Year40
Year20
Year10
Year8
Year4
Year2
Year1
09
Minutes Alarm
AE
A-Min40
A-Min20
A-Min10
A-Min8
A-Min4
A-Min2
A-Min1
0A
Hour Alarm
AE
A-Hr40
A-Hr20
A-Hr10
A-Hr8
A-Hr4
A-Hr2
A-Hr1
0B
Day Alarm
A-Day20
A-Day10
A-Day8
A-Day4
A-Day2
A-Day1
0C
A-W4
A-W2
A-W1
FD1
FD0
TD1
TD0
2
1
※
AE
※
※
※
Weekday Alarm
AE
※
0D
CLKOUT frequency
FE
※
※
※
※
※
0E
Timer control
0F
Timer
64
32
16
8
4
※
※
TE
128
※
※
※
0: ゼロを設定してください。
■タイミングチャート
■スイッチング特性
特記無き場合、(VDD= 0V, Ta= ー40℃∼+85℃)
項 目
記 号 Min. Max. 単 位
fSCL
400 kHz
SCLクロック周波数
ns
50
tSW
バス上の許容スパイク時間
開始条件セットアップ時間
開始条件ホールド時間
SCL“L”時間
SCL“H”時間
tSU,STA
tHD,STA
tLOW
tHIGH
SCL,SDA 立ち上がり時間
SCL,SDA 立ち下がり時間
データセットアップ時間
データホールド時間
停止条件セットアップ時間
tr
tf
0.6
0.6
1.3
0.6
tSU;DAT 100
tHD;DAT
0
tSU;STO 4.0
Protocol
START
CONDITION
(S)
tSU; STA
tLOW
BIT 0
LSB
(R/W)
BIT 0
BIT 7
MSB
(A7)
(A6)
tHIGH
ASK
(A)
STOP
CONDITION
(P)
1/fSCL
SCL
0.3
0.3
μs
tBUF
tr
tf
SDA
tHD; STA
tSU; DAT
tHD; DAT
tSU; STO
■回路構成図
32.768kHz
CRYSTAL
Voltage Detector
OSC
DIVIDER
CLKOUT
/ INT
CONTROL
LOGIC
SCL
I2C-BUS
SDA
INTERFACE
ADDRESS
REGISTER
POR
Control 1
00
Control 2
Seconds
Minutes
Hours
Days
Weekdays
Month / Century
Years
Minutes Alarm
Hour Alarm
Day Alarm
Weekday Alarm
CLKOUT frequency
Timer Control
0F
Timer
62