ETC LA6552

注文コードNo.N6 4 9 6
N6496
1100 1
新
モノリシックリニア集積回路
MD, CDプレーヤ用
LA6552
5チャネルブリッジ(BTL)ドライバ
LA6552は、MD, CDプレーヤ用に開発した5chブリッジ (BTL) ドライバである。
機能および特長
・パワーアンプ 5ch内蔵、全てブリッジ接続 (BTL) である。
・IO max=1A
・レベルシフト回路内蔵
・ミュート回路 (出力ON / OFF) 3系統 (2 - 1 - 1) 内蔵。5CHのみ常時ON。
(MUTE1 : CH1, 2, MUTE2 : CH3, MUTE3 : CH4 に対し、それぞれ独立して動作。
3.3VREGに対しては、動作しない。)
・3.3V 電源 (3.3VREG) 内蔵 (PNP トランジスタ外付け)
・3.3V 電源 (3.3VREG) ON /OFF 機能付き (EN-REG)
(3.3VREGに対してのみ動作 (BTL AMP には動作しない))
(EN-REG : Low のとき3.3VREG : OFF, EN-REG : Highのとき3.3VREG : ON)
・5CHのみ固定の内部VREF (1.65 V : typ) に対して動作する。
・過熱保護回路 (サーマルシャットダウン) 内蔵。
VCC max
VINB
IO max
VMUTE
Pd max
unit
V
V
A
V
W
W
14
13
1
13
0.8
2.0
CH1∼CH5の各チャネル
IC単体
指定基板付※
※指定基板 : 114.3×76.1×1.6mm3 ; ガラスエポキシ樹脂
指定基板:
3
(114.3×76.1×1.6 mm3
ガラスエポキシ樹脂)
17.8
(6.2)
36
19
(4.9)
7.9
指定基板付
1.6
IC 単体
1.04
0.42
18
0.8
2.0
0.3
0.25
2.45max
0.4
0
—40 —30 —20
1
(0.5)
2.25
0.8
0.65
1.2
0
20
40
60
周囲温度, Ta − ℃
80
100
0.1
許容消費電力, Pd max − W
2.0
外形図 3251
(unit : mm)
Pd max — Ta
2.4
次ページへ続く。
10.5
最大定格 / Ta=25℃
最大電源電圧
最大入力電圧
最大出力電流
ミュート端子電圧
許容消費電力
2.7
SANYO : HSOP-36R (375mil)
11001MH速◎後藤 B8-5158 No.6496-1/8
LA6552
前ページから続く。
動作周囲温度
保存周囲温度
推奨動作条件 / Ta=25℃
電源電圧
Topr
Tstg
−30 ∼ +85
−55 ∼ +150
VCC
VREFIN
VREFOUT
I-VREFOUT
VREFSWH
VREFSWL
T-TSD
VOFF
入力電圧範囲
出力電圧
VIN
VO
閉回路電圧利得
VG
スルーレート
SR
ミュートオン電圧
VMUTE -ON
ミュートオフ電圧
VMUTE -OFF
[入力AMP部]
入力電圧範囲
VIN-OP
出力オフセット電圧
VOFF -OP
出力電流 (シンク)
IO sink
出力電流 (ソース)
IO source
[電源部] (PNPトランジスタ : 2SB632K 使用)
3.3V電源出力
VOUT
REG -INシンク電流
REG -INsink
ラインレギュレーション
ロードレギュレーション
3.3V電源ON電圧
3.3V電源OFF電圧
ΔVOLN
ΔVOLD
REG -ON
REG -OFF
unit
V
4.5∼13
電気的特性 / Ta=25℃, VCC1=VCC2=8 V, VREF=1.65V
[全体]
無負荷消費電流 ON
ICCON
全アンプ出力ON (注1)
無負荷消費電流 OFF
ICCOFF
全アンプ出力OFF (注1)
VREF入力電圧範囲
VREF-OUT出力電圧
VREF-OUT出力電流
VREF切替「H」電圧
VREF切替「L」電圧
加熱保護回路動作温度
[BTL AMP部] (CH1∼CH5)
出力オフセット電圧
℃
℃
外部のVREFを選択 (VREFSW : H)
内部のVREFを選択 (VREFSW : L)
※設
BTLアンプ、各チャネル出力間の
電圧差(注2)
入力オペアンプの入力電圧範囲
RL=8Ω時の各VO+, VO−間電圧
(注2)
入出力間ゲイン、
入力オペアンプ : BUFFER
アンプ単体、出力間の場合は×2
各ミュート (注3)
各ミュート (注3)
(注4)
min
typ
30
10
0.5
1.6
2
3.5
1.65
5
150
175
max
50
20
unit
mA
mA
VCC−1.5
1.7
1.5
200
V
V
mA
V
V
℃
+50
mV
−50
0
VCC−1.5
5.7
6.5
3.6
4.0
4.4
dB
0.5
V/µ
V
V
0.5
2
0
−10
2
300
IO=200mA
3.18
外付けPNPトランジスタの
5
ベース電流
6V≦VCC≦12V, IO=200mA
5mA≦IO≦200mA
3.3V電源 : ONとなるEN電圧 (注5)
2
3.3V電源 : OFFとなるEN電圧 (注5)
V
V
VCC−1.5
+10
V
mV
mA
µA
3.3
10
3.42
V
mA
20
50
150
200
mV
mV
V
V
500
0.5
(注1) 無負荷時のVCC1, VCC2合計の消費電流。
(注2) 入力アンプは、BUFFER AMP。CH5のVIN5+は、VREF-OUT (CH5) (内部 VREF )に接続。
(注3) 負荷 (8Ω) 両端の電圧差。出力は飽和状態。
(注4) 入力オペアンプのソースは定電流である。次段への11kΩの抵抗(P.3 ブロック図参照)も負荷となるので
入力オペアンプのゲイン設定には、十分注意すること。
(注5) ミュート :「H」のとき出力ON, ミュート :「L」のとき出力OFF(アンプ出力OFFは High インピーダンス)。
※設 : 設計保証値であり測定は行わない。
No.6496- 2 / 8
LA6552
端子機能表
端子番号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
端子名
MUTE1
MUTE2
VCC2
VO5−
VO5+
VO4+
VO4−
VO3+
VO3−
VO2+
VO2−
VO1+
VO1−
VCC1
VIN1
VIN1−
VIN1+
VIN2
VIN2−
端 子 説 明
CH1, 2の出力ON / OFF
CH3の出力ON / OFF
CH3, 4, 5電源、VCC1とショート
CH5出力端子 (−)
CH5出力端子 (+)
CH4出力端子 (+)
CH4出力端子 (−)
CH3出力端子 (+)
CH3出力端子 (−)
CH2出力端子 (+)
CH2出力端子 (−)
CH1出力端子 (+)
CH1出力端子 (−)
CH1, 2電源、VCC2とショート
CH1入力端子、入力アンプの出力
CH1入力端子、(−)
CH1入力端子 (+)
CH2入力端子、入力アンプの出力
CH2入力端子 (−)
VIN2
CH2入力端子 (+)
VIN3
CH3入力端子、入力アンプの出力
VIN3−
CH3入力端子 (−)
VIN3+
CH3入力端子 (+)
EN-REG
3.3V ON / OFF端子。3.3VREGに動作する。
EN :「High」→3.3VREG : ON、EN :「Low」→3.3VREG : OFF
REG -OUT
PNPトランジスタのコレクタを接続、 3.3VREG出力
REG -IN
PNPトランジスタのベースを接続
VREF OUT(CH5) VREF AMP (CH5) 出力(typ : 1.65V)
VREF IN
基準電圧印加端子
VIN4+
CH4入力端子 (+)
VIN4−
CH4入力端子 (−)
VIN4
CH4入力端子、入力アンプの出力
VIN5+
CH5入力端子 (+)
VIN5−
CH5入力端子 (−)
VIN5
CH5入力端子、入力アンプの出力
S -GND
信号系GND
MUTE3
CH4出力のON / OFF
+
※1 センタのフレーム (FR) は、パワー系GND (P-GND) となる。S-GND (信号系) と共に最低電位とすること。
No.6496- 3 / 8
LA6552
ピン配置図およびブロック図
MUTE1
1
MUTE1
CH1, 2
MUTE2
2
MUTE2
CH3
V 2
CC
3
VO5-
4
VO5+
5
VO4+
6
VO4-
7
CH4
VO3+
8
CH3
VO3-
9
MUTE3
各MUTEは対応するCHに対して
独立して動作する。
「H」 : 出力ON 「L」 : 出力OFF
CH3, 4, 5
電源
CH5
CH4
サーマルシャットダウン
レ
ベ
ル
シ
フ
ト
レ
ベ
ル
シ
フ
ト
レ
ベ
ル
シ
フ
ト
36 MUTE3
35 S-GND
34 VIN5
22kΩ
11kΩ
−
+
−
+
33 VIN532 VIN5+
31 VIN4
22kΩ
11kΩ
−
+
−
+
30 VIN429 VIN4+
−
+
28 VREF-IN
+
−
−
+
P-GND FR
VO2+ 10
CH2
VO2- 11
VO1+ 12
CH1
VO1- 13
VCC1 14
レ
ベ
ル
シ
フ
ト
CH1, 2
電源
VIN2 18
−
+
26 REG-IN
「H」 : 3.3VREG, ON
「L」 : 3.3VREG, OFF
24 EN-REG
+
−
23 VIN3+
22 VIN321 VIN3
22kΩ
11kΩ
−
+
VREF-OUT
(CH5)
EN-REG :
−
+
−
+
27
25 REG-OUT
11kΩ
VIN1- 16
P-GND
3.3VREG
22kΩ
VIN1 15
VIN1+ 17
1.65V (typ)
レ
ベ
ル
シ
フ
ト
FR
22kΩ
11kΩ
−
+
20 VIN2+
+
−
19 VIN2-
Top view
HM1013
No.6496- 4 / 8
LA6552
応用回路例
EN-REG
LOADING
MUTE3
MUTE1
MUTE2
0.1μF
ローディング
モータ
MUTE3 36
2
MUTE2
S-GND 35
3
VCC2
VIN5 34
4
VO5-
VIN5- 33
5
VO5+
VIN5+ 32
6
VO4+
VIN4 31
7
VO4-
VIN4- 30
8
VO3+
VIN4+ 29
9
VO3-
VREF-IN 28
M
2.2Ω
0.1μF
スッレド
モータ
MUTE1
M
2.2Ω
0.1μF
スピンドル
モータ
1
M
2.2Ω
FR P-GND
0.1μF
トラッキング
コイル
フォーカス
コイル
P-GND FR
10 VO2+
VREF-OUT(CH5) 27
11 VO22.2Ω
0.1μF
12 VO1+
REG-IN 26
REG-OUT 25
13 VO1-
EN-REG 24
2.2Ω
VCC
LA6552
14 VCC1
VIN3+ 23
15 VIN1
VIN3- 22
16 VIN1-
VIN3 21
17 VIN1+
VIN2+ 20
18 VIN2
VIN2- 19
VCC
3.3VREG
VREF
SPINDLE
SLED
TRACKING
FOCUS
Top view
HM2002
※出力の発振については、出力間、または出力対GNDにコンデンサ+抵抗等を付加して対策とすること。
No.6496- 5 / 8
LA6552
端子説明
端子番号
端子名
17
16
15
20
19
18
23
22
21
29
30
31
32
33
34
VIN1
VIN1−
VIN1
VIN2+
VIN2−
VIN2
VIN3+
VIN3−
VIN3
VIN4+
VIN4−
VIN4
VIN5+
VIN5−
VIN5
12
13
10
11
8
9
6
7
5
4
VO1+
VO1−
VO2+
VO2−
VO3+
VO3−
VO4+
VO4−
VO5+
VO5−
等 価 回 路 図
機 能 説 明
+
各入力端子
VIN−
VIN
16
15
(19,22,30,33) (18,21,31,34)
VCC 3
(14)
VIN+ 17
(20,23,29,32)
S-GND 35
HM0014
3
各出力端子
VCC
(14)
(
12 VO
4,5,6,7,8,
9,10,11,13
)
FR P-GND
HM0015
1
2
36
MUTE1
MUTE2
MUTE3
MUTE1 : CH1, 2
MUTE2 : CH3
MUTE3 : CH4に対して
出力をON / OFFする。
各ミュートはそれぞれ独立して
動作する。
MUTE : Highで出力ON
MUTE : Lowで出力OFF
出力OFF時、出力はHighインピ
ーダンス。
VCC 3
(14)
MUTE 1
(2,36)
100kΩ
100kΩ
S-GND 35
HM0016
24
3.3VREGのON / OFF端子。
EN-REG「H」: ON
EN-REG「L」: OFF
EN-VREG
EN-VREG 24
100kΩ
100kΩ
S-GND 35
HM0017
No.6496- 6 / 8
LA6552
ミュートと電源 (VCC)の関係
CH1
VCC1
MUTE1
CH2
MUTE2
CH3
MUTE3
CH4
VCC2
CH5
※VCC1, VCC2は外部にて接続すること。
※ミュートは対応する各チャネルに対して独立して動作する。
各チャネルとVREFとの関係
CH1
CH2
外部VREF
CH3
CH4
内部VREF
(1.65V : typ)
CH5
※CH1∼CH4は、外部VREFに対して動作する。
CH5は、内部VREF (1.65V (typ) : 固定) に対して動作する。
EN-REG (3.3VREG)動作
EN-REG 電圧
3.3V 電源の状態
H
ON
L
OFF
3.3VREG : OFF
3.3VREG : ON
0.5V EN-VREG
2V
入出力関係の概略
11kΩ
VIN
VIN−
VIN+
レ
ベ
ル
シ
フ
ト
11kΩ
−
+
11kΩ
−
+
−
VREF-IN
VREF-OUT
22kΩ
−
22kΩ
11kΩ
−
+
+
VO +
+
VO −
−
+
No.6496-7 / 8
LA6552
PS No.6491-8 / 8