ROHM BA5901K

BA5901K
光ディスク IC
ポータブル CD 用
4ch ドライバ + パワーコントローラ
BA5901K
BA5901K は、4ch の H ブリッジドライバ、及び、DC/DC コンバータコントール回路を 1chip にした IC です。
ドライバ部は、電源変調タイプの H ブリッジを採用、また QFP44 パッケージのため、低消費電力、セットの小型化がは
かれます。
!用途
用途
ポータブル CD 用
!特長
特長
1)H ブリッジドライバを 4ch 内蔵し、外付け部品により負荷駆動電圧を PWM 制御にすることが可能。
2)DC / DC コンバータコントロール回路を内蔵。
3)リセット出力の、反転出力端子を設けている。
4)充電池と乾電池によってエンプティ検出レベルを切り換えることが可能。
5)定電流充電方式で、抵抗により電流値の可変が可能。
6)充電用パワートランジスタを内蔵。
7)独立したサーマルシャットダウン回路を内蔵。
!絶対最大定格
絶対最大定格(Ta=25°C)
絶対最大定格
Parameter
Symbol
Limits
Unit
VCC
13.5
V
ドライバ出力電流
IO
500
mA
許容損失
Pd
625*
mW
動作温度範囲
Topr
−30∼+85
℃
保存温度範囲
Tstg
−55∼+150
℃
電源電圧
* Ta=25℃以上で使用する場合は、1℃につき5mWを減じる。
!推奨動作条件
推奨動作条件(Ta=25°C)
推奨動作条件
Symbol
Min.
Typ.
Max.
Unit
コントロール回路電源電圧
Parameter
VSYS1
2.7
3.2
5.5
V
プリドライバ回路電源電圧
VSYS2
2.7
3.2
5.5
V
HVCC
―
PWM
BATT
V
BATT
1.5
2.4
8.0
V
CHGVCC
3.0
4.5
8.0
V
−10
25
70
℃
Hブリッジ電源電圧
パワー電源電圧
充電回路電源電圧
周囲温度
Ta
BA5901K
光ディスク IC
!ブロックダイアグラム
ブロックダイアグラム
33
32
31
30
28
29
27
26
25
24
23
BRAKE1
22
MUTE2
34
35
BTL
BTL
BTL
TSD
V
/
I
37
38
MAXIMUM
DETECTION
CLK
POWER
OFF
STARTER
39
40
18
V
/
I
17
V
/
I
16
TRIANGLE WAVE
TSD
19
V
/
I
15
CONTROL CIRCUIT
POWER SUPPLY
41
20
MUTE34
BTL
36
21
PRE-DRIVER POWER SUPPLY
OVER-VOLTAGE
42
14
43
POWER UNIT
POWER SUPPLY
13
44
1
2
3
12
4
5
6
7
8
9
10
11
BA5901K
光ディスク IC
!各端子説明
各端子説明
Pin No. 端子名
機 能
Pin No.
端子名
機 能
1
BSEN
電池電圧モニタ端子
23
BRAKE1
ch1ブレーキ端子
2
BATT
バッテリー電源入力端子
24
OUT4R
ch4負出力
3
RESET
リセット検出出力端子
25
OUT4F
ch4正出力
4
DEAD
デッドタイム設定端子
26
OUT3R
ch3負出力
5
SW
昇圧用トランジスタ駆動端子
27
OUT3F
ch3正出力
6
EO
エラーアンプ出力端子
28
POWGND
パワー部電源グランド
7
EI
エラーアンプ入力端子
29
OUT2F
ch2正出力
8
SPRT
ショート保護設定端子
30
OUT2R
ch2負出力
三角波出力端子
31
OUT1F
ch1正出力
32
OUT1R
ch1負出力
9
CT
10
N.C.
―
11
OP−
オペアンプ負入力端子
33
RCHG
充電電流設定端子
12
VSYS1
コントロール回路電源入力端子
34
AMUTE
リセット反転出力端子
13
OPOUT
オペアンプ出力端子
35
EMP
エンプティ検出出力端子
14
OP+
オペアンプ正入力端子
36
HVCC
Hブリッジ電源入力端子
15
VSYS2
プリドライバ電源入力端子
37
PSW
PWMトランジスタ駆動端子
16
Vref
基準電源入力端子
38
CLK
外部クロック同期入力端子
17
IN3
ch3制御信号入力端子
39
START
昇圧DC/DCコンバータ起動端子
18
IN4
ch4制御信号入力端子
40
OFF
昇圧DC/DCコンバータOFF端子
19
MUTE34
ch3、ch4ミュート端子
41
CHGVCC
20
IN2
ch2制御信号入力端子
42
SEL
21
MUTE2
ch2ミュート端子
43
PREGND
プリ部電源グランド
22
IN1
ch1制御信号入力端子
44
PWMFIL
PWM位相補償端子
注:ドライバの正出力、負出力は入力端子に対する極性
充電回路電源入力端子
エンプティ検出レベル切換え端子
BA5901K
光ディスク IC
!入出力回路図
入出力回路図
Pin No.
内部等価回路図
端子名
BATT
1
16.5k
71k
1
BSEN
19k
10k
11.5k
2
パワー電源端子
BATT
VSYS1 VSYS1
90k
3
RESET
3
VSYS1
18k
4
DEAD
4
65k
50k
BATT
5
SW
BATT
5
250
9k
VSYS1 VSYS1
6
EO
6
BA5901K
光ディスク IC
Pin No.
内部等価回路図
端子名
VSYS1
VSYS1
35k
7
7
EI
21k
VSYS1
8
SPRT
VSYS1
8
220k
VSYS1
BATT
2k
9
CT
9
420k
10
N.C.
―
VSYS1
11
14
OP−
OP+
12
VSYS1
10k
14
VSYS1
11
コントロール回路電源端子
BA5901K
光ディスク IC
Pin No.
内部等価回路図
端子名
VSYS1 VSYS1
13
OPOUT
15
VSYS2
13
ドライバプリ段電源端子
VSYS2
×4
16
16
30k
Vref
15k
75k
VSYS2
17
18
20
22
IN3
IN4
IN2
IN1
11k
17
18
20
20pin=7.5k
22
VSYS2
19
21
23
MUTE34
MUTE2
BRAKE1
75k
19
21
23
75k
BA5901K
光ディスク IC
Pin No.
内部等価回路図
端子名
36
24
25
26
27
28
29
30
31
32
36
OUT4R
OUT4F
OUT3R
OUT3F
POWGND
OUT2F
OUT2R
OUT1F
OUT1R
HVCC
24
25
26
27
30
29
32
31
28
CHGVCC
950
33
RCHG
33
BATT
34
AMUTE
BATT
34
95k
35
35
EMP
BATT
37
PSW
BATT
37
54
BA5901K
光ディスク IC
Pin No.
内部等価回路図
端子名
VSYS1
VSYS1
2k
38
38
CLK
51k
100k
BATT
BATT
390k
39
START
39
200k
VSYS1
VSYS1
180k
40
OFF
40
30k
41
CHGVCC
充電回路電源端子
BATT
220k
68k
42
SEL
30k
42
43
PREGND
プリ部グランド端子
VSYS1
VSYS1
44
PWMFIL
2k
44
2k
BA5901K
光ディスク IC
!電気的特性
電気的特性
(特に指定のない限り Ta=25°C,BATT=2.4V,VSYS1=VSYS2=3.2V,Vref=1.6V,CHGVCC=0V,fCLK=88.2kHz)
Parameter
Conditions
Test circuit No.
Symbol
Min.
Typ.
Max.
Unit
BATT
スタンバイ時電流
IST
―
0
3
μA
BATT=9V,
VSYS1=VSYS2=Vref=0V
Fig.1
1
BATT
無負荷時電源電流
IBAT
―
2.5
4.0
mA
HVCC=0.45V,MUTE34=3.2V
Fig.1
2
VSYS1
無負荷時電源電流
ISYS1
―
4.7
6.4
mA
HVCC=0.45V,
MUTE34=3.2V,EI=0V
Fig.1
3
VSYS2
無負荷時電源電流
ISYS2
―
4.1
5.5
mA
HVCC=0.45V,MUTE34=3.2V
Fig.1
4
CHGVCC
無負荷時電源電流
ICGVCC
―
0.65
2.0
mA
CHGVCC=4.5V,ROUT=OPEN
Fig.1
5
ch1,3,4
電圧利得ch2
GVC134
GVC2
12
21.5
14
23.5
16
24.5
dB
dB
Fig.2
6
正負電圧利得差
ΔGVC
−2
0
2
dB
Fig.2
7
ch1,3,4
IN端子入力抵抗ch2
RIN134
RIN2
9
6
11
7.5
13
9
kΩ
kΩ
IN=1.7 and 1.8V
Fig.2
8
VOUT
1.9
2.1
―
V
RL=8Ω,HVCC=BATT=4V,
IN=0−3.2V
Fig.2
9
下側Tr飽和電圧
VsatL
―
240
400
mV
IO=−300mA,IN=0 and 3.2V
Fig.2
10
上側Tr飽和電圧
VsatU
―
240
400
mV
IO=−300mA,IN=0 and 3.2V
Fig.2
11
Fig.2
12
Fig.2
13
Fig.2
14
〔全体回路〕
〔Hブリッジドライバ部〕
最大出力振幅
入力オフセット電圧
VOI
−8
0
8
mV
ch1,3,4
出力オフセット電圧ch2
VOO134
VOO2
−50
−130
0
0
50
130
mV
mV
不感帯幅
Vref=IN=1.6V
VDB
−10
0
10
mV
BRAKE1
ONスレッショルド電圧
VBRON
2.0
―
―
V
IN1=1.8V
Fig.2
15
BRAKE1
OFFスレッショルド電圧
VBROFF
―
―
0.8
V
IN1=1.8V
Fig.2
16
MUTE2
ONスレッショルド電圧
VM2ON
2.0
―
―
V
IN2=1.8V
Fig.2
17
MUTE2
OFFスレッショルド電圧
VM2OFF
―
―
0.8
V
IN2=1.8V
Fig.2
18
MUTE34
ONスレッショルド電圧
VM34ON
―
―
0.8
V
IN3=IN4=1.8V
Fig.2
19
MUTE34
OFFスレッショルド電圧
VM34OFF
2.0
―
―
V
IN3=IN4=1.8V
Fig.2
20
Vref ON
スレッショルド電圧
VrefON
1.2
―
―
V
IN1=IN2=IN3=IN4=1.8V
Fig.2
21
Vref OFF
スレッショルド電圧
VrefOFF
―
―
0.8
V
IN1=IN2=IN3=IN4=1.8V
Fig.2
22
BRAKE1
ブレーキ電流
IBRAKE1
4
7
10
mA
BRAKE1端子“H”時と“L”時の
電流差
Fig.2
23
◎耐放射線設計はしておりません。
BA5901K
光ディスク IC
Parameter
Symbol
Min.
Typ.
Max.
Unit
PSWシンク電流
IPSW
10
13
17
mA
HVCCレベルシフト電圧
VSHIF
0.35
0.45
0.55
Conditions
Test circuit No.
〔PWM電源駆動部〕
IN1=2.1V
Fig.2
24
V
IN1=1.8V,HVCC−OUT1F
Fig.2
25
HVCC=9V,
VSYS1=VSYS2=BATT=0V
Fig.2
26
IN1=1.8V,HVCC=1.2V∼1.4V
Fig.2
27
Fig.1
28
HVCCリーク電流
IHLK
―
0
5
μA
PWMアンプ伝達ゲイン
GPWM
1/60
1/50
1/40
1/kΩ
VSYS1端子
スレッショルド電圧
VSITH
3.05
3.20
3.35
V
EO端子出力電圧“H”
VEOH
1.4
1.6
―
V
EI=0.7V,IO=−100μA
Fig.1
29
EO端子出力電圧“L”
VEOL
―
―
0.3
V
EI=1.3V,IO=100μA
Fig.1
30
SPRT端子電圧通常
VSPR
―
0
0.1
V
EI=1.3V
Fig.1
31
SPRT端子電流1、
EO=H
ISPR1
6
10
16
μA
EI=0.7V
Fig.1
32
SPRT端子電流2、
OFF=L
ISPR2
12
20
32
μA
EI=1.3V,OFF=0V
Fig.1
33
SPRT端子電流3、
過電
ISPR3
12
20
32
μA
EI=1.3V,BATT=9.5V
Fig.1
34
SPRT端子
インピーダンス
RSPR
175
220
265
kΩ
Fig.1
35
SPRT端子
スレッショルド電圧
VSPTH
1.10
1.20
1.30
V
EI=0.7V,CT=0V
Fig.1
36
過電圧保護検出電圧
VHVPR
8.0
8.4
9.0
V
BSEN端子電圧
Fig.1
37
SW端子出力電圧1“H”
VSW1H
0.78
0.98
1.13
V
BATT=CT=1.5V
VSYS1=VSYS2=0V
IO=−2mA,スタータ時
Fig.1
38
SW端子出力電圧2“H”
VSW2H
1.0
1.50
―
V
CT=0V,IO=−10mA
EI=0.7V,SPRT=0V
Fig.1
39
SW端子出力電圧2“L”
VSW2L
―
0.3
0.45
V
CT=2V,IO=10mA
Fig.1
40
Fig.3
41
〔DC / DCコンバータ部〕
〈エラーアンプ部〉
〈ショートプロテクト部〉
〈トランジスタ駆動部〉
SW端子発振周波数1
fSW1
65
80
95
kHz
CT=470pF,
VSYS1=VSYS2=0V,スタータ時
SW端子発振周波数2
fSW2
60
70
82
kHz
CT=470pF,CLK=0V
Fig.3
42
SW端子発振周波数3
fSW3
―
88.2
―
kHz
CT=470pF
Fig.3
43
SW端子最小パルス幅
TSWMIN
0.01
―
0.6
μs
CT=470pF,EO=0.5→0.7Vスイープ
Fig.3
44
起動時パルス
デューティ
DSW1
40
50
60
%
CT=470pF,VSYS1=VSYS2=0V
Fig.3
45
自走時最大
デューティ
DSW2
70
80
90
%
EI=0.7V,CT=470pF,CLK=0V
Fig.3
46
CLK同期時最大
デューティ
DSW3
65
75
85
%
EI=0.7V,CT=470pF
Fig.3
47
DEAD端子
インピーダンス
RDEAD
52
65
78
kΩ
Fig.1
48
DEAD端子出力電圧
VDEAD
0.78
0.88
0.98
V
Fig.1
49
〈デッドタイム部〉
◎耐放射線設計はしておりません。
BA5901K
光ディスク IC
Parameter
Symbol
Min.
Typ.
Max.
Unit
Conditions
OFF端子
スレッショルド電圧
VOFTH
―
―
VSYS1
−2.0
V
EI=1.3V
Fig.1
50
OFF端子バイアス電流
IOFF
75
95
115
μA
OFF=0V
Fig.1
51
―
BATT
−1.0
V
VSYS1=VSYS2=0V,CT=2V
Fig.1
52
VSYS1=VSYS2=0V,CT=2V
Fig.1
53
START=0V
Fig.1
54
Test circuit No.
〈インターフェース部〉
START端子
オンスレッショルド電圧
VSTATH1
START端子
オフスレッショルド電圧
VSTATH2
START端子
バイアス電流
ISTART
CLK端子
スレッショルド電圧“H”
―
BATT
−0.3
―
―
V
13
16
19
μA
VCLKTHH
2.0
―
―
V
Fig.3
55
CLK端子
スレッショルド電圧“L”
VCLKTHL
―
―
0.8
V
Fig.3
56
CLK端子バイアス電流
ICLK
―
―
10
μA
CLK=3.2V
Fig.1
57
スタータ
切り換え電圧
VSTNM
2.3
2.5
2.7
V
VSYS1=VSYS2=0V→3.2V,
START=0V
Fig.1
58
スタータ
切り換えヒス幅
VSNHS
130
200
300
mV
START=0V
Fig.1
59
ディスチャージ
解除電圧
VDIS
1.63
1.83
2.03
V
Fig.1
60
エンプティ検出電圧1
VEMPT1
2.1
2.2
2.3
V
VSEL=0V
Fig.3
61
エンプティ検出電圧2
VEMPT2
1.7
1.8
1.9
V
ISEL=−2μA
Fig.3
62
エンプティ検出
ヒステリシス1
VEMHS1
25
50
100
mV
VSEL=0V
Fig.3
63
エンプティ検出
ヒステリシス2
VEMHS2
25
50
100
mV
ISEL=−2μA
Fig.3
64
EMP端子出力電圧
VEMP
―
―
0.5
V
IO=1mA,BSEN=1V
Fig.3
65
EMP端子
出力リーク電流
IEMPL
―
―
1.0
μA
BSEN=2.4V
Fig.3
66
BSEN端子入力抵抗
RBSEN
17
23
27
kΩ
VSEL=0V
Fig.3
67
BSEN端子リーク電流
IBSENL
―
―
1.0
μA
VSYS1=VSYS2=0V,BSEN=4.5V
Fig.3
68
SEL端子検出電圧
VSELTH
1.5
―
―
V
VSELTH=BATT−SEL,BSEN=2V
Fig.3
69
SEL端子検出電流
ISELT
−2
―
―
μA
Fig.3
70
〈スタータ回路部〉
〔エンプティ検出部〕
◎耐放射線設計はしておりません。
BA5901K
光ディスク IC
Parameter
Symbol
Min.
Typ.
Max.
Unit
Conditions
Test circuit
No.
HSRT
85
90
95
%
エラーアンプスレッショルド電圧との比
Fig.3
71
VRSTHS
25
50
100
mV
Fig.3
72
RESET端子出力電圧
VRST
―
―
0.5
V
Fig.3
73
RESET端子
プルアップ抵抗
RRST
72
90
108
kΩ
Fig.3
74
AMUTE端子出力電圧1
VAMT1
BATT
−0.4
―
BATT
V
IO=−1mA,
VSYS1=VSYS2=2.8V
Fig.3
75
AMUTE端子出力電圧2
VAMT2
BATT
−0.4
―
BATT
V
IO=−1mA,VSYS1=VSYS2=0V
START=0V
Fig.3
76
AMUTE端子
プルダウン抵抗
RAMT
77
95
113
kΩ
Fig.3
77
入力バイアス電流
IBIAS
―
―
300
nA
Fig.1
78
入力オフセット電圧
VOIOP
−5.5
0
5.5
mV
Fig.1
79
“H”レベル出力電圧
VOHOP
2.8
―
―
V
RL=OPEN
Fig.1
80
“L”レベル出力電圧
VOLOP
―
―
0.2
V
RL=OPEN
Fig.1
81
出力駆動電流(ソース)
VSOU
―
−6.5
−3.0
mA
50ΩでGND
Fig.1
82
出力駆動電流(シンク)
ISIN
0.4
0.7
―
mA
50ΩでVSYS
Fig.1
83
開ループ電圧利得
GVO
―
70
―
dB
VIN=−75dBV,f=1kHz
Fig.1
84
スルーレート
SR
―
0.5
―
V /μs
Fig.1
85
VRCHG
0.71
0.81
0.91
V
CHGVCC=4.5V,RCHG=1.8kΩ
Fig.1
86
CHGVCC=4.5V,
RCHG=0.5 and 0.6V
Fig.1
87
〔リセット回路部〕
VSYS1端子リセット
スレッショルド電圧比
リセット検出
ヒステリシス幅
IO=1mA,VSYS1=VSYS2=2.8V
〔オペアンプ部〕
OP+=1.6V(以下同様)
〔充電回路部〕
RCHG端子バイアス電圧
RCHG端子出力抵抗
RRCHG
0.75
0.95
1.20
kΩ
SEL端子リーク電流1
ISELLK
―
―
1.0
μA
CHGVCC=4.5V,RCHG=OPEN
Fig.1
88
SEL端子リーク電流2
ISELLK
―
―
1.0
μA
CHGVCC=0.6V,RCHG=1.8kΩ
Fig.1
89
SEL端子飽和電圧
VSELCG
―
0.45
1.0
V
CHGVCC=4.5V,IO=300mA
RCHG=0Ω
Fig.1
90
◎耐放射線設計はしておりません。
BA5901K
光ディスク IC
!測定回路図
測定回路図 1
C
A
B
SW11
33
32
31
30
29
28
RCHG
A
26
27
25
24
23
POWGND
V
1.8k
33
33
IHVCC
33
HVCC
19
MUTE34
A
A
SW13
33
39
START
33
40
OFF
41
CHGVCC
42
SEL
B
ICHGVCC
A
SW14
16
VSYS2
15
OP+
14
ISYS2
B SW10 10μ
A
V
V
B
43
PREGND
1k
V
13
OPOUT
V
5
SW1
IBAT
A
A
V
6
SW2
B
A
V
B
A
SW4
B
V
A
V
9
10
8
7
SW3
A
A
ISYS1
11
SW6
SW5
B
B
A
B
V
A
A
A
B
C
V
A
SW7
SW8
1M
B
20k
10k
D
C
+
470μ
Fig.1
50
12
OP−
EI
EO
SW
DEAD
4
3
N.C.
2
CT
1
SPRT
VSYS1
44
BATT
A
A
Vref
A
SW12
B
CLK
∼
A
A
A
38
+
A
36
100k
RNF
A
SW9
B
C
BA5901K
光ディスク IC
!測定回路
測定回路 1-SW ポジション表
測定No.
SW No.(Fig.1に対応)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
1
―
―
―
―
―
―
―
―
―
―
―
―
―
―
2
―
―
―
―
―
―
―
―
―
―
―
―
―
―
3
―
―
―
B
―
―
―
B
―
―
―
―
―
―
4
―
―
―
B
―
―
―
B
―
―
―
―
―
―
5
―
―
―
―
―
―
―
―
―
―
A
―
―
―
28
―
―
A
―
―
―
―
―
―
―
―
―
―
―
29
―
―
A
B
―
―
―
―
―
―
―
―
―
―
30
―
―
A
B
―
―
―
―
―
―
―
―
―
―
31
―
―
―
B
―
―
―
―
―
―
―
―
―
―
32
―
―
―
B
―
―
―
―
―
―
―
―
―
―
33
―
―
―
B
―
―
―
―
―
―
―
―
A
―
34
―
―
―
B
―
―
―
―
―
―
―
―
―
―
35
―
―
―
―
B
―
―
―
―
―
―
―
―
―
36
―
―
―
B
B
―
―
―
―
―
―
―
―
―
37
―
―
―
―
―
―
―
―
―
―
―
―
―
―
38
―
A
―
―
―
B
―
―
―
―
―
A
―
―
39
―
A
―
B
B
B
―
―
―
―
―
―
―
―
40
―
A
―
―
―
B
―
―
―
―
―
―
―
―
48
A
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
―
49
A
―
―
50
―
―
―
―
A
―
―
―
―
―
―
―
A
―
51
―
―
―
―
―
―
―
―
―
―
―
―
A
―
52
―
A
―
―
―
―
―
―
―
―
―
A
―
―
53
―
A
―
―
―
―
―
―
―
―
―
A
―
―
―
―
―
―
―
A
―
―
54
―
―
―
―
―
―
57
―
―
―
―
―
―
―
―
―
―
―
―
―
―
58
―
A
―
―
―
―
―
―
―
―
―
A
―
―
59
―
A
―
―
―
―
―
―
―
―
―
A
―
―
60
A
―
―
―
―
―
―
―
―
―
―
―
―
―
B
A
B
―
―
―
―
―
78
―
―
―
―
―
―
79
―
―
―
―
―
―
B
C
B
―
―
―
―
―
80
―
―
―
―
―
―
C
B
B
―
―
―
―
―
81
―
―
―
―
―
―
A
B
B
―
―
―
―
―
82
―
―
―
―
―
―
B
C
C
―
―
―
―
―
―
―
83
―
―
―
―
―
―
B
C
A
―
―
―
84
―
―
―
―
―
―
B
D
B
A
―
―
―
―
85
―
―
―
―
―
―
B
C
B
A
―
―
―
―
86
―
―
―
―
―
―
―
―
―
―
C
―
―
―
87
―
―
―
―
―
―
―
―
―
―
B
―
―
―
88
―
―
―
―
―
―
―
―
―
―
A
―
―
A
89
―
―
―
―
―
―
―
―
―
―
C
―
―
A
90
―
―
―
―
―
―
―
―
―
―
B
―
―
B
―:SWをオープンにする。
BA5901K
光ディスク IC
!測定回路図
測定回路図 2
V
B
A
SW7
C
RL=8
B
C
A
SW6
左記
左記
左記
左記
24
23
POWGND
OUT3F
OUT3R
OUT4F
OUT4R
BRAKE1
IN1
22
MUTE2
21
IN2
20
MUTE34
19
33
IN4
18
33
IN3
17
16
Vref
16
15
VSYS2
15
33
SW5
B
A
33
V
36
33μ SW8
A
B
37
HVCC
PSW
A
A
SW9
B
14
14
100k
1000p
SW3
SW2
B
A
B
A
A
43
PREGND
44
PWMFIL
13
VSYS1
SW10
A
B
33
2
CT
BATT
V
B
A
47μ
47
SW4
31
30
29
A
28
27
26
9
24
SW1
IBAT
A
A
470p
Fig.2
B
23
12
A
25
V
26
A
27
V
28
A
29
V
30
A
31
V
32
OUT2F
33
R
OUT2R
F
OUT1F
V
OUT1R
V
BA5901K
光ディスク IC
!測定回路
測定回路 2-SW ポジション表
測定No.
6
7
8
9
10
11
12
13
14
SW No.(Fig.2に対応)
1
2
3
4
5
6
7
8
9
10
ch1F,R
―
―
―
―
B
B
B
B
―
―
ch2F,R
―
―
―
B
―
B
B
B
―
―
ch3F,R
―
B
―
―
―
B
B
B
―
―
ch4F,R
―
―
B
―
―
B
B
B
―
―
ch1
―
―
―
―
B
B
B
B
―
―
ch2
―
―
―
B
―
B
B
B
―
―
ch3
―
B
―
―
―
B
B
B
―
―
ch4
―
―
B
―
―
B
B
B
―
―
ch1
―
―
―
―
B
B
B
B
―
―
ch2
―
―
―
B
―
B
B
B
―
―
ch3
―
B
―
―
―
B
B
B
―
―
ch4
―
―
B
―
―
B
B
B
―
―
ch1F,R
―
―
―
―
B
B
B
B
―
―
ch2F,R
―
―
―
B
―
B
B
B
―
―
ch3F,R
―
B
―
―
―
B
B
B
―
―
ch4F,R
―
―
B
―
―
B
B
B
―
―
ch1F
―
―
―
―
B
C
A
B
―
―
ch1R
―
―
―
―
B
A
C
B
―
―
ch2F
―
―
―
B
―
C
A
B
―
―
ch2R
―
―
―
B
―
A
C
B
―
―
ch3F
―
B
―
―
―
C
A
B
―
―
ch3R
―
B
―
―
―
A
C
B
―
―
ch4F
―
―
B
―
―
C
A
B
―
―
C
B
―
―
ch4R
―
―
B
―
―
A
ch1F
―
―
―
―
B
C
A
B
―
―
ch1R
―
―
―
―
B
A
C
B
―
―
ch2F
―
―
―
B
―
C
A
B
―
―
ch2R
―
―
―
B
―
A
C
B
―
―
ch3F
―
B
―
―
―
C
A
B
―
―
ch3R
―
B
―
―
―
A
C
B
―
―
ch4F
―
―
B
―
―
C
A
B
―
―
ch4R
―
―
B
―
―
A
C
B
―
―
ch1
―
―
―
―
A
―
―
B
―
―
ch2
―
―
―
A
―
―
―
B
―
―
ch3
―
A
―
―
―
―
―
B
―
―
ch4
―
―
A
―
―
―
―
B
―
―
ch1
―
―
―
―
B
B
B
B
―
―
ch2
―
―
―
B
―
B
B
B
―
―
ch3
―
B
―
―
―
B
B
B
―
―
ch4
―
―
B
―
―
B
B
B
―
―
ch1
―
―
―
―
B
B
B
B
―
―
ch2
―
―
―
B
―
B
B
B
―
―
ch3
―
B
―
―
―
B
B
B
―
―
ch4
―
―
B
―
―
B
B
B
―
―
―:SWをオープンにする。
BA5901K
光ディスク IC
!測定回路
測定回路 2-SW ポジション表
測定No.
SW No.(Fig.2に対応)
1
2
3
4
5
6
7
8
9
10
15
ch1
―
―
―
―
B
B
B
B
―
―
16
ch1
―
―
―
―
B
B
B
B
―
―
17
ch2
―
―
―
B
―
B
B
B
―
―
18
ch2
―
―
―
B
―
B
B
B
―
―
19
ch3
―
B
―
―
―
B
B
B
―
―
ch4
―
―
B
―
―
B
B
B
―
―
ch3
―
B
―
―
―
B
B
B
―
―
ch4
―
―
B
―
―
B
B
B
―
―
ch1
―
―
―
―
B
B
B
B
―
―
ch2
―
―
―
B
―
B
B
B
―
―
ch3
―
B
―
―
―
B
B
B
―
―
ch4
―
―
B
―
―
B
B
B
―
―
ch1
―
―
―
―
B
B
B
B
―
―
ch2
―
―
―
B
―
B
B
B
―
―
ch3
―
B
―
―
―
B
B
B
―
―
ch4
―
―
B
―
―
B
B
B
―
―
ch1
―
―
―
―
B
B
B
B
―
―
24
―
―
―
―
B
―
―
B
B
―
25
―
―
―
―
B
B
B
A
A
A
26
―
―
―
―
―
B
B
B
―
―
27
A
―
―
―
B
B
B
B
―
B
20
21
22
23
―:SWをオープンにする。
VO
VO1
VO2
XC’ XC
VIN4
出力オフセット電圧
VIN3
VIN2
VIN1
VIN
不感帯幅
VO3
VO4
◎電圧利得
VO1−VO2
GVC(+)
=20log| |
VIN1−VIN2
VO3−VO4
GVC(−)
=20log| |
VIN3−VIN4
◎正負電圧利得差
GVC(+)−GVC(−)
◎不感帯幅
VIN2・VO1−VIN1・VO2
VIN3・VO4−VIN4・VO3
xc−xc’= −
VO1−VO2
VO3−VO4
BA5901K
光ディスク IC
!測定回路図
測定回路図 3
A
A
SW5
V
34
AMUTE
35
EMP
32
29
30
31
28
B
26
25
24
23
22
21
SW6
B
C
51k
V
A
SW7
B
A
SW8
36
20
37
19
18
38
CLK
39
START
17
B
16
16
VSYS2
15
A
SW9
15
42
SEL
14
43
PREGND
13
A
A
A
6
SW2
B
A
CT
EO
5
30
3
SW1
B
SW
2
27
SW3
B
A
26
9
V
10k
Fig.3
24
SW4
B
A
470p
A
frequency
1
SW10
VSYS1
RESET
44
BATT
B
BSEN
A V
A
27
POWGND
33
B
23
12
BA5901K
光ディスク IC
!測定回路
測定回路 3-SW ポジション表
測定No.
SW No.(Fig.3に対応)
1
2
3
4
5
6
7
8
9
10
41
―
A
―
A
―
―
A
B
―
―
42
―
A
―
A
―
―
A
A
―
―
43
―
A
―
A
―
―
B
A
―
―
55
―
A
―
A
―
―
B
A
―
―
56
―
A
―
A
―
―
B
A
―
―
44
―
A
A
A
―
―
B
A
―
―
45
―
A
―
A
―
―
A
B
―
―
46
―
A
―
A
―
―
A
A
―
―
47
―
A
―
A
―
―
B
A
―
―
61
―
―
―
―
―
C
―
―
A
A
62
―
―
―
―
―
C
―
―
B
A
63
―
―
―
―
―
C
―
―
A
A
64
―
―
―
―
―
C
―
―
B
A
65
―
―
―
―
―
B
―
―
―
A
66
―
―
―
―
―
A
―
―
―
A
67
―
―
―
―
―
―
―
―
A
A
68
―
―
―
―
―
―
―
―
―
A
69
―
―
―
―
―
C
―
―
A
A
70
―
―
―
―
―
C
―
―
B
A
71
B
―
―
―
B
―
―
―
―
―
72
B
―
―
―
B
―
―
―
―
―
73
A
―
―
―
B
―
―
―
―
―
74
B
―
―
―
B
―
―
―
―
―
75
B
―
―
―
B
―
―
―
―
―
76
B
―
―
―
B
―
―
B
―
―
77
B
―
―
―
A
―
―
―
―
―
―:SWをオープンにする。
BA5901K
光ディスク IC
!動作説明
動作説明
(1) H ブリッジドライバ部
1) ゲイン設定
ドライバ入力抵抗は、ch1、3、4 は 11kΩ(Typ.)
、ch2 は 7.5kΩ(Typ.)となっています。ドライバゲインは次式で計算
し、設定してください。
ch1
ch3
ch4
55k
GV=20log| |(dB)
11k+R
ch2
110k
GV=20log| |(dB)
7.5k+R
R:外付け入力抵抗
ドライバ出力段の電源は HVCC 端子(36pin)
、プリドライブ回路の電源は VSYS2 端子(15pin)です。供給電源間には、
この IC の根本にパスコン(0.1µF 程度)をつけてください。
2) ミュート機能
4ch あるドライバのうち、ch1 にはブレーキ機能を、その他の ch にはミュート機能を設けています。
BRAKE1 端子(23pin)を“H”にすると ch1 の出力は両方とも“L”となりブレーキモードになります。
MUTE2 端子(21pin)を“H”にすると ch2 の出力がミュートされます。
MUTE34 端子(19pin)を“L”にすると ch3、ch4 の出力が同時にミュートされます。
3) VREF 降下ミュート
VREF 端子(16pin)に印加される電圧が 1.0V(Typ.)以下の時、ドライバ出力をハイインピーダンスにします。
4) サーマルシャットダウン
チップ温度が 150°C(Typ.)になると出力電流がカットされ、再びチップ温度が 120°C(Typ.)になると復帰します。
(2) PWM 電源駆動部
4ch あるドライバのうち最大出力レベルを検出し、負荷駆動電源(36pin)を PWM 供給します。外付け部品として、PNP
トランジスタ、コイル、ショットキーダイオード、コンデンサを使用します。
33μ
10p
SBD
0.1μ
47μ
47
2200p
100k
44
37
36
PWMFIL
PSW
HVCC
BA5901K
光ディスク IC
(3) DC/DC コンバータ部
1) 出力電圧
外付け部品により 3.2V(Typ.)の昇圧回路が構成できます。この電圧は外付け抵抗を追加することにより可変できます。
その際の電圧設定方法は以下のとおりです。
R1・R3
R2・R4
+
R1+R3
R2+R4
VSYS1=1.20×
R2・R4
R2+R4
VSYS
R1=外付け抵抗
R2=外付け抵抗
R3=35kΩ
R4=21kΩ
12
R1
(V)
R3
EI
7
R2
R4
1.20V
2) ショートプロテクト機能
エラーアンプの出力(6pin)が、
“H”に振り切ったままの状態の時に、SPRT 端子(8pin)を充電し、その電圧が 1.2V
(Typ.)に達すると、SW 端子(5pin)のスイッチングを停止します。スイッチング停止までの時間は SPRT 端子(8pin)
のコンデンサによって次式で決まります。
t=CSPRT×
VTH
(sec)
ISPRT
(VTH=1.20V、ISPRT=10µA)
3) ソフトスタート機能
ソフトスタート機能は、DEAD 端子(4pin)と GND 間にコンデンサをつけることにより機能します。また 4pin に抵抗
を付けることにより、MAX デューティを可変できます。
t=CDEAD×R(sec)
(R=65kΩ)
4) パワーオフ動作
OFF 端子(40pin)を“L”にすると、SPRT 端子(8pin)を充電し、その電圧が 1.2V(Typ.)に達すると、SW 端子(5pin)
のスイッチングを停止します。スイッチング停止までの時間は SPRT 端子(8pin)のコンデンサによって次式で決まり
ます。
t=CSPRT× VTH (sec)
IOFF
(VTH=1.20V、IOFF=20µA)
5) 過電圧保護動作
BSEN 端子(1pin)に印加される電圧が、8.4V(Typ.)になると、SPRT 端子(8pin)を充電し、その電圧が 1.2V(Typ.)
に達すると、SW 端子(5pin)のスイッチングを停止します。スイッチング停止までの時間は SPRT 端子(8pin)のコン
デンサによって次式で決まります。
t=CSPRT×
VTH
(sec)
IHV
(VTH=1.20V、IHV=20µA)
BA5901K
光ディスク IC
(4) エンプティ検出部
BSEN 端子(1pin)に印加される電圧が検出電圧以下になると、EMP 端子(35pin)が“H”から“L”へ変化します(オ
ープンコレクタ出力)
。検出電圧には 50mV(Typ.)のヒステリシスが設けてあり、出力のチャタリングを防ぎます。SEL
端子(42pin)により、検出電圧が以下のように切り換わります。
SEL端子
検出電圧
復帰電圧
L
2.2V(Typ.)
2.25V(Typ.)
High-Z
1.8V(Typ.)
1.85V(Typ.)
(5) リセット回路部
DC/DC コンバータ出力電圧の 90%(Typ.)にて、RESET 端子(3pin)は“L”から“H”へ、AMUTE 端子(34pin)
は“H”から“L”へ変化します。リセット電圧には 50mV(Typ.)のヒステリシスが設けてあり、出力のチャタリング
を防ぎます。
(6) 充電回路部
充電回路の電源は CHGVCC 端子(41pin)で他の回路と独立しています。RCHG 端子(33pin)と GND 間の抵抗によっ
て、充電電流を設定します。充電電流は SEL 端子(42pin)から定電流を吸い込みます。
サーマルシャットダウン回路を専用に持っており、チップ温度が 150°C(Typ.)になると充電電流がカットされ、再びチ
ップ温度が 120°C(Typ.)になると復帰します。
BA5901K
光ディスク IC
!応用例
応用例
TRAVERSE
SPINDLE
FOCUS
TRACKING
33
32
31
30
28
29
27
26
25
24
BRAKE1
OUT4R
OUT4F
OUT3R
OUT3F
POWGND
OUT2F
OUT2R
OUT1F
OUT1R
RCHG
1.8k
23
BRAKE1
33μ
HVCC
22
MUTE2
EMP
34
35
BTL
36
BTL
BTL
0.1μ
47μ
47
PSW
CLK
BTL
TSD
V
/
I
37
38
Maximum
detection
CLK
START
39
21
20
MUTE34
AMUTE
19
V
/
I
18
V
/
I
17
V
/
I
16
IN1
MUTE2
IN2
MUTE34
IN4
IN3
14
VSYS2
OP+
OPOUT
43
13
7
8.2k
0.1μ
0.022μ
VIN
DC/DC
Converter
application
47μ
VOUT
100μ
Fig.4
8
0.1μ
9
470p
10
11
OP−
6
5
N.C
4
CT
3
2
BATT
BSEN
1
RESET
10p
VSYS1
12
SPRT
44
100k
2200p
Control circuit
power supply
Over-voltage
42
EI
PWMFIL
15
Vref
Pre-driver power supply
EO
PREGND
Triangle wave
TSD
SW
SEL
41
Power unit
power supply
CHGVCC
40
DEAD
OFF
100k
Power
off
starter
0.1μ
FILTER
BA5901K
光ディスク IC
!電気的特性曲線
電気的特性曲線
0
−1
8Ω
4Ω
・Ta=常温
・BATT=HVCC=4V
・VSYS1=VSYS2=3.2V
・Vref=1.6V
−2
−3
20Ω
∞
DEAD OUTPUT VOLTAGE:VDEAD(V)
EO OUTPUT VOLTAGE:VEO(V)
−0.8−0.6−0.4−0.2 0
0
20Ω
8Ω
−1
4Ω
−2
・Ta=常温
・BATT=HVCC=4V
・VSYS1=VSYS2=3.2V
・Vref=1.6V
∞
20Ω
8Ω
30
20
10
0
−10
−20
4Ω
−30
8Ω
20Ω
−8 −6 −4 −2
0.1 0.2 0.3 0.4
4Ω
・Ta=常温
・BATT=HVCC=2.4V
・VSYS1=VSYS2=3.2V
・Vref=1.6V
0
2
4
6
8
INPUT VOLTAGE:VIN(V)
INPUT VOLTAGE:VIN(V)
INPUT VOLTAGE:VIN(mV)
Fig.5 入出力負荷変動特性
Fig.6 入出力負荷変動特性(ch2)
Fig.7 微少入出力特性(不感帯幅)
2
EO端子
1.5
DEAD端子
1
0.5
0
4Ω
1
−0.4−0.3−0.2 −0.1 0
・Ta=常温
・BATT=HVCC=2.4V
0
2
−3
0.2 0.4 0.6 0.8
RL=∞
20Ω
8Ω
OUTPUT VOLTAGE:Vo(mV)
4Ω
1
OUTPUT VOLTAGE:Vo(V)
2
3
RL=∞
20Ω
8Ω
RESET OUTPUT VOLTAGE:VRST(V)
OUTPUT VOLTAGE:Vo(V)
3
0.5
1
1.5
2
2.5
3
3.5
14.0±0.3
10.0±0.2
12
2.15±0.1
0.05
0.8
11
0.35±0.1
QFP44
1.2
14.0±0.3
10.0±0.2
23
22
1
2
・Ta=常温
・BATT=2.4V
1
0.5
1
1.5
2
2.5
3
3.5
Fig.9 リセット端子電圧
!外形寸法図
外形寸法図(Unit:mm)
外形寸法図
44
3
CONTROL CIRCUIT POWER
SUPPLY VOLTAGE:VSYS1(V)
Fig.8 エラーアンプ出力電圧
33
4
0
CONTROL CIRCUIT POWER
SUPPLY VOLTAGE:VSYS1(V)
34
5
0.15±0.1
0.15
4