AKM AK8128A Hd clock generator Datasheet

[AK8128A]
AK8128A
ハイビジョンクロックジェネレータ
AK8128Aは、PLL を内蔵した単出力クロックジェネレータIC です。27MHzクロック入力から、ハイビジ
ョン用のクロックを出力することができます。クロック用水晶発振器を使用せずに、高精度、低ジッタ
の出力クロックを生成することが可能になります。
特
長
□
電源電圧:
3.0V –
3.6V
□
低消費電流:
8mA typ. (27MHz入力、74.25MHz出力、出力無負荷時)
□
動作温度範囲:
-20 ~ +85℃
□
入力周波数:
27.0MHz
□
出力周波数:
74.25/74.176/148.5/148.352MHz
□
出力負荷:
15pF at 74.25MHz/74.176MHz
10pF at 148.5/148.352MHz
□
□
周期ジッタ:
20ps(1σ) Typical
ロングタームジッタ:
220ps(p-p) Typical
パッケージ:
10ピンTMSOP ( 鉛フリー)
at 1000cycle
VDD
CLKIN
(27.0MHz)
÷1
or
÷1.001
PLL
CKOUT
(74.25/74.176
148.5/148.352MHz)
(74.25MHz
or
148.5MHz)
F0
N.C.
N.C.
F1
VSS
MS1054-J-03
2010/2
- 1 -
[AK8128A]
1.端子説明
1-1)端子配置図
10:CKOUT
1:VDD
2:VSS
9:F1
3:CLKIN
8:F0
4:VSS
7:N.C.
5:VDD
6:N.C.
1-2)端子機能説明
端子番号
1
2
3
4
5
6
7
8
9
10
端子名
説明
(端子タイプ)
VDD
(PWR)
VSS
(PWR)
CLKIN
(DI)
VSS
(PWR)
VDD
(PWR)
N.C
(NC)
N.C
(DI)
F0
(DI)
F1
(DI)
CKOUT
(DO)
電源端子
グランド端子
外部クロック入力
27.0MHzを入力します。
グランド端子
電源端子
GNDに接続してください。
GNDに接続してください。
CKOUT端子から出力する周波数を選択します。
表2-1を参照して下さい。
(各端子共、400kΩでプルダウン)
クロック出力端子
PWR:電源端子
DO: デジタル出力
DI:
デジタル入力
NC: No Connection
MS1054-J-03
2010/2
- 2 -
[AK8128A]
2.機能
CKOUT端子の出力信号周波数は、以下の表を用いて、F0,F1端子で設定して下さい。
表2-1 CKOUT端子出力周波数設定
F1
F0
L
L
74.25
L
H
74.25/1.001
H
L
148.5
H
H
148.5/1.001
出力周波数(MHz)
MS1054-J-03
2010/2
- 3 -
[AK8128A]
3.電気的特性
3-1)絶対最大定格
項
目
記号
MIN
MAX
単位
電源電圧
VDD
-0.3
4.6
V
グランド・レベル
VSS
0
0
V
入力端子電圧
VIN
VSS-0.3
VDD+0.3
V
入力電流
IIN
-10
10
mA
保存温度
Tstg
-55
130
℃
備考
注意:この値を超えた条件で使用した場合デバイスを破壊することがあります。
また、通常の動作は保証されません。
3-2)動作条件
項
目
動作温度
電源電圧
出力端子
負荷容量
記号
MIN
Ta
-20
VDD
3.0
TYP
3.3
Cp1
Cp2
MAX
単位
85
℃
3.6
V
15
pF
備考
74.25MHz
74.176MHz
10
pF 148.5MHz
148.35MHz
*各 VDD は同じの電源を使用し、各端子と VSS 間に 0.1μF 程度のコンデンサを挿入し
てください。
3-3)消費電流
項
消費電流
VDD=3.3V,
目
記号
MIN
IDD
TYP
MAX
単位
8
12
mA
Ta=25℃
備考
*1
*1 CKOUT 端子無負荷時(CKLIN=27MHz、CKOUT=74.25MHz)
MS1054-J-03
2010/2
- 4 -
[AK8128A]
3-4)DC特性
VDD=3.0~3.6V,Ta=-20~85℃
項目
端子
MIN
高レベル入力電圧
0.7*VDD
入力リーク電流 1
入力リーク電流 2
F0,F1
CLKIN
F0,F1
CLKIN
CLKIN
F0,F1
出力高レベル電圧
出力低レベル電圧
CKOUT
同上
0.8*VDD
低レベル入力電圧
TYP
MAX
単位
備考
V
-10
-20
3-5)AC特性
0.3*VDD
V
+10
+20
uA
uA
0.2*VDD
V
V
400kΩプルダウ
ン端子
IOH=-4mA
IOL=4mA
VDD=3.0~3.6V,Ta=-20~85℃
項目
端子
クロック入力周波数
入力 CLK デューティ
CLKIN
CLKIN
出力 CLK
立ち上がり時間
CKOUT
出力 CLK
立ち下がり時間
MIN
TYP
MAX
単位
備考
70
MHz
%
at VDD/2
1.2
2.0
ns
CKOUT
1.2
2.0
ns
ピリオドジッタ
(1σ)
ロングタームジッタ
(p-p)
CKOUT
20
100
ps
CKOUT
220
350
ps
1000cycle
*1,*3
出力 CLK
デューティーサイクル
CKOUT
50
55
%
*1
出力遷移時間
CKOUT
60
μs
出力ロック時間
CKOUT
3
ms
27.0
30
45
1
0.2*VDD->
0.8*VDD
Cp=max
*1
0.8V*DD->
0.2*VDD
Cp=max
*1
*1,*2
74.25MHz/74.1
758MHz の切替
時に 20ppm 以
内 に なる まで
の時間。*1
*4
*1) 設計値
*2)10000回測定
*3) 10000回測定、6σ(+/-3σ)
*4) 電源がVDD電圧に達した後出力が所定の周波数の0.1%に安定するまでの時間
MS1054-J-03
2010/2
- 5 -
[AK8128A]
2.9±0.2
6
1
5
2.8
4.0±0.2
10
0.55±0.2
0.127 +0.1
-0.05
4.パッケージ外形寸法図(単位mm)
0.1
0.5
M
0.2±0.1
1.0MAX
0゜~ 10゜
0.1
S
0.1+0.1
-0.05
S
5.マーキング図
a. 1ピン表示
丸印
b. ロゴ
AKM
c. マーケティングコード
128A
d. 日付コード
XXX(3桁)
6
10
AKM
128A
xxx
1
5
MS1054-J-03
2010/2
- 6 -
[AK8128A]
重要な注意事項
● 本書に記載された製品、および、製品の仕様につきましては、製品改善のために予告なく
変更することがあります。従いまして、ご使用を検討の際には、本書に掲載した情報が最新
のものであることを弊社営業担当、あるいは弊社特約店営業担当にご確認下さい。
● 本書に掲載された情報・図面の使用に起因した第三者の所有する特許権、工業所有権、そ
の他の権利に対する侵害につきましては、当社はその責任を負うものではありませんので、
ご了承下さい。
● 本書記載製品が、外国為替および、外国貿易管理法に定める戦略物資(役務を含む)に該
当する場合、輸出する際に同法に基づく輸出許可が必要です。
● 医療機器、安全装置、航空宇宙用機器、原子力制御用機器など、その装置・機器の故障や
動作不良が、直接または間接を問わず、生命、身体、財産等へ重大な損害を及ぼすことが通
常予想されるような極めて高い信頼性を要求される用途に弊社製品を使用される場合は、必
ず事前に弊社代表取締役の書面による同意をお取り下さい。
● この同意書を得ずにこうした用途に弊社製品を使用された場合、弊社は、その使用から生
ずる損害等の責任を一切負うものではありませんのでご了承下さい。
● お客様の転売等によりこの注意事項の存在を知らずに上記用途に弊社製品が使用され、そ
の使用から損害等が生じた場合は全てお客様にてご負担または補償して頂きますのでご了承
下さい。
MS1054-J-03
2010/2
- 7 -
Similar pages