________________________________________________________________________________________________________________ ● XC2173系列 内置晶振电路的PLL时钟发生器 概 要 特 点 XC2173系列是以高频、低消耗电流工作的晶振用CMOS集成电 路。 内置晶振电路、分频电路和时钟信号倍频用PLL电路。 可从主时钟f0,及f0×5、f0×6、f0×7、f0×8、f0/2、f0/4、 f0/8中选择1种输出频率。 内置振荡容量、振荡反馈电阻,仅外置晶体振荡器即能够构成 稳定的振荡电路。 另外,可通过外部输入基准时钟信号,产生上述的输出频率。 工作频率(基频振荡) 分频因子 倍频因子 输出 工作电压范围 低消耗电流 超小型封装 引脚排列 :10MHz~25MHz :f0/2、f0/4、f0/8 :f0×5、f0×6、f0×7、f0×8 :3态 :3.3V±10%、5.0V±10% :附待机功能 (*1) :SOT-26微型模压 (*1)待机时也保持振荡 引脚说明 /INH XT VSS /XT 1 VDD 俀 俁 係 QO SOT-26 (TOPVIEW) 引脚序号 1 2 3 4 5 符号 /INH XT VSS Qo VDD 6 /XT 功能 待机控制(*2) 晶体振荡器连接(输入) 接地 时钟信号输出 电源输入 连接晶体振荡器(输出) 或输入基准时钟信号 (*2)待机控制端内置上拉电阻 电路框图 QO VDD Cg Rup Rf Cd 1/2 1/2 1/2 XT /XT VSS PLL /INH 产品型号定义 XC2173×××××× ↑↑↑↑↑↑ abcdef 符号 a b c 内 容 表示工作电平。 C:CMOS(VDD/2) 表示输出形式。 M:倍频输出 D:分频输出 表示倍频和分频因子。 2:f0/2 6:f0×6 4:f0/4 7:f0×7 5:f0×5 8:f0/8和f0×8 符号 d 内 容 表示输入频率范围。 1:10MHz~25MHz e 表示封装。 M:SOT-26 f 表示包装形式 R:凹凸带 标准插入 L:凹凸带 反向插入 69