日本語版

1 kV RMSの
4チャンネル・デジタル・アイソレータ
ADuM7440/ADuM7441/ADuM7442
特長
概要
小型 16 ピン QSOP パッケージを採用
アイソレーション定格: 1000 V rms
安全性規制の認定
UL 認識済み
1,000 V rms、1 分間の UL 1577 規格に準拠
CSA Component Acceptance Notice #5A(申請中)
低消費電力動作
5 V 動作
0 Mbps~1 Mbps でチャンネルあたり最大 2.25 mA
25 Mbps でチャンネルあたり最大 11.5 mA
3.3 V 動作
0 Mbps~1 Mbps でチャンネルあたり最大 1.5 mA
25 Mbps でチャンネルあたり最大 8.25 mA
双方向通信
最大データ・レート: 25 Mbps (NRZ)
3 V/5 V のレベル変換
高温動作: 105°C
高い同相モード・トランジェント耐性: 15 kV/µs 以上
ADuM744x1 は、アナログ・デバイセズの iCoupler®技術を採用し
た 4 チャンネルのデジタル・アイソレータです。これらのアイ
ソレーション・デバイスは高速 CMOS 技術と空心コアを使った
モノリシック・トランス技術の組み合わせにより、フォトカプ
ラ・デバイスやその他のカプラ IC の置換品より優れた性能特性
を提供します。
ADuM744x ファミリーのクワッド 1 kV デジタル・アイソレーシ
ョン・デバイスは、小型の 16 ピン QSOP パッケージを採用して
います。大部分の 4 チャンネル・アイソレータは 16 ピン・ワイ
ド SOIC パッケージを採用していますが、ADuM744x は 70% の
ボード・スペースを解放し、高アイソレーション電圧を維持し、
UL 規 格 や CSA 規 格 ( 申 請 中 ) の 条 件 を 満 た し て い ま す 。
ADuM744x は、スペースの削減の他に、機能的なアイソレーシ
ョンのみを必要とする 2.5 kV や 5 kV のアイソレータより低価
格を提供しています。
アプリケーション
汎用のマルチチャンネル・アイソレーション
SPI インターフェース/データ・コンバータのアイソレーション
RS-232/RS-422/RS-485 トランシーバ
工業用フィールド・バス・アイソレーション
このファミリーのアイソレータは、アナログ・デバイセズの他
の多くのアイソレータと同様に、消費電力が非常に小さく、最
大 25 Mbps のデータ・レートの同等なアイソレータに比べて 1/10
~1/6 の消費電力で済みます。ADuM744x のすべてのモデルは低
消費電力ですが、小さいパルス幅歪みを持っています (C グレー
ドで 5 ns 以下)。さらに、各モデルは外部ノイズに対する保護機
能を持つ入力グリッチ・フィルタを内蔵しています。
ADuM744xアイソレータは、4 チャンネルの独立なアイソレーシ
ョン・チャンネルを様々なチャンネル構成と最大 25 Mbpsのデ
ータレートで提供します(オーダー・ガイド参照)。これらの全
モデルは、いずれの側も 3.0 V~5.5 V範囲の電源電圧で動作す
るため、低い電圧のシステムと互換性を持ち、さらに絶縁障壁
に跨がる電圧変換機能も可能にします。すべての製品で、入力
電源がないときのデフォルト出力状態はハイ・レベルになりま
す。
1
米国特許 5,952,849; 6,873,065; 7,075,329 で保護されています。その他の特許
は申請中です。
機能ブロック図
VIB 4
VIC 5
VID 6
ENCODE
ENCODE
ENCODE
ENCODE
DECODE
DECODE
DECODE
DECODE
16 VDD2A
VDD1A 1
15 GND2
GND1 2
14 VOA
13 VOB
12 VOC
11 VOD
VDD1B 7
10 VDD2B
GND1 8
9 GND2
16 VDD2A
VDD1A 1
15 GND2
GND1 2
16 VDD2A
ADuM7442
15 GND2
VIA 3
ENCODE
DECODE
14 VOA
VIA 3
ENCODE
DECODE
14 VOA
VIB 4
ENCODE
DECODE
13 VOB
VIB 4
ENCODE
DECODE
13 VOB
VIC 5
ENCODE
DECODE
12 VOC
VOC 5
DECODE
ENCODE
12 VIC
VOD 6
DECODE
ENCODE
11 VID
VOD 6
DECODE
ENCODE
11 VID
VDD1B 7
10 VDD2B
GND1 8
9 GND2
図 2.ADuM7441
図 1.ADuM7440
Rev. B
ADuM7441
VDD1B 7
10 VDD2B
GND1 8
9 GND2
08340-003
VIA 3
ADuM7440
08340-002
GND1 2
08340-001
VDD1A 1
図 3.ADuM7442
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に
関して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、
アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様
は、予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
※日本語データシートは REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
©2009–2011 Analog Devices, Inc. All rights reserved.
本
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー
電話 06(6350)6868
ADuM7440/ADuM7441/ADuM7442
目次
特長......................................................................................................1
推奨動作条件.................................................................................. 7
アプリケーション ..............................................................................1
絶対最大定格...................................................................................... 8
概要......................................................................................................1
ESD の注意 ..................................................................................... 8
機能ブロック図 ..................................................................................1
ピン配置およびピン機能説明 .......................................................... 9
改訂履歴..............................................................................................2
代表的な性能特性............................................................................ 12
仕様......................................................................................................3
アプリケーション情報 .................................................................... 14
電気的特性—5 V 動作....................................................................3
PC ボードのレイアウト .............................................................. 14
電気的特性—3.3 V 動作.................................................................4
伝搬遅延に関係するパラメータ ................................................ 14
電気的特性—ミックスド 5 V/3.3 V 動作 .....................................5
DC 精度と磁界耐性...................................................................... 14
電気的特性—ミックスド 3.3 V/5 V 動作 .....................................6
消費電力........................................................................................ 15
パッケージ特性 ..............................................................................7
絶縁寿命........................................................................................ 15
適用規格..........................................................................................7
外形寸法............................................................................................ 17
絶縁および安全性関連の仕様 ......................................................7
オーダー・ガイド ........................................................................ 17
改訂履歴
2/11—Rev. A to Rev. B
Changes to Figure 7............................................................................ 11
8/10—Rev. 0 to Rev. A
Change Features ...................................................................................1
Changes to Table 1 ...............................................................................3
Added Note 1, Table 1 ..........................................................................3
Changes to Table 4 ...............................................................................4
Added Note 1, Table 4 ..........................................................................4
Changes to Table 7 ...............................................................................5
Added Note 1, Table 7 ..........................................................................5
Changes to Table 10 .............................................................................6
Added Note 1, Table 10 ........................................................................6
Changes to Table 14 .............................................................................7
10/09—Revision 0: Initial Version
Rev. B
- 2/17 -
ADuM7440/ADuM7441/ADuM7442
仕様
電気的特性—5 V動作
特に指定がない限り、すべての typ 仕様は TA = 25°C および VDD1 = VDD2 = 5 V で規定します。 最小/最大仕様は、4.5 V ≤ VDD1 ≤ 5.5 V、4.5
V ≤ VDD2 ≤ 5.5 V、−40°C ≤ TA ≤ +105°C の推奨動作範囲に適用されます。特に指定がない限り、スイッチング規定値は、CL = 15 pF と
CMOS 信号レベルでテストされます。
表 1.
Parameter
SWITCHING SPECIFICATIONS
Data Rate
Propagation Delay
Pulse Width Distortion
Change vs. Temperature
Pulse Width
Propagation Delay Skew 1
Channel Matching
Codirectional
Opposing-Direction
Jitter
1
Min
Symbol
tPHL, tPLH
PWD
A Grade
Typ
Max
1
75
25
50
10
5
PW
tPSK
Min
29
250
C Grade
Typ
Max
40
2
3
25
50
5
40
20
tPSKCD
tPSKOD
10
25
30
2
3
2
2
4
6
Unit
Test Conditions
Mbps
ns
ns
ps/°C
ns
ns
Within PWD limit
50% input to 50% output
|tPLH − tPHL|
Within PWD limit
ns
ns
ns
tPSK は、tPHL または tPLH におけるワーストケースの差であり、推奨動作条件下で同一の動作温度、電源電圧、出力負荷で動作する複数のユニット間で測定されます。
表 2.
Parameter
SUPPLY CURRENT
ADuM7440
ADuM7441
ADuM7442
Symbol
Min
1 Mbps—A Grade
Typ
Max
IDD1
IDD2
IDD1
IDD2
IDD1
IDD2
4.3
2.5
4.1
3.6
3.2
3.2
Min
5.4
3.6
4.9
4.7
4.0
4.0
25 Mbps—C Grade
Typ
Max
28
6.0
18
8.5
15
12
35
11
26
14
20
17
Unit
Test Conditions
mA
mA
mA
mA
mA
mA
表 3.すべてのモデルに対して
Parameter
Symbol
Min
DC SPECIFICATIONS
Logic High Input Threshold
Logic Low Input Threshold
Logic High Output Voltages
VIH
VIL
VOH
0.7 VDDx
Logic Low Output Voltages
VOL
Input Current per Channel
Supply Current per Channel
Quiescent Input Supply Current
Quiescent Output Supply Current
Dynamic Input Supply Current
Dynamic Output Supply Current
II
AC SPECIFICATIONS
Output Rise/Fall Time
Common-Mode Transient Immunity 1
Refresh Rate
1
fr
Max
0.3 VDDx
VDDx − 0.1
VDDx − 0.4
−10
IDDI(Q)
IDDO(Q)
IDDI(D)
IDDO(D)
tR/tF
|CM|
Typ
5.0
4.8
0.0
0.2
+0.01
0.76
0.57
0.26
0.05
15
0.1
0.4
+10
0.95
0.73
Unit
Test Conditions
V
V
V
V
V
V
µA
IOx = −20 µA, VIx = VIxH
IOx = −4 mA, VIx = VIxH
IOx = 20 µA, VIx = VIxL
IOx = 4 mA, VIx = VIxL
0 V ≤ VI x ≤ VDDx
mA
mA
mA/Mbps
mA/Mbps
2.0
25
ns
kV/µs
1.2
Mbps
10% to 90%
VIx = VDDx, VCM = 1000 V,
transient magnitude = 800 V
|CM|は、V O > 0.8 VDD を維持している間に維持できる同相モード電圧の最大スルーレートです。 同相モード電圧スルーレートは、立上がりと立下がりの両同相モード
電圧エッジに適用されます。
Rev. B
- 3/17 -
ADuM7440/ADuM7441/ADuM7442
電気的特性—3.3 V動作
特に指定がない限り、すべての typ 仕様は TA = 25°C および VDD1 = VDD2 = 3.3 V で規定します。 最小/最大仕様は、3.0 V ≤ VDD1 ≤ 3.6 V、
3.0 V ≤ VDD2 ≤ 3.6 V、−40°C ≤ TA ≤ +105°C の推奨動作範囲に適用されます。特に指定がない限り、スイッチング規定値は、CL = 15 pF と
CMOS 信号レベルでテストされます。
表 4.
Parameter
SWITCHING SPECIFICATIONS
Data Rate
Propagation Delay
Pulse Width Distortion
Change vs. Temperature
Pulse Width
Propagation Delay Skew 1
Channel Matching
Codirectional
Opposing-Direction
Jitter
1
Min
Symbol
tPHL, tPLH
PWD
A Grade
Typ
Max
1
85
25
60
10
5
PW
tPSK
Min
37
250
C Grade
Typ
Max
25
66
5
51
2
3
40
20
tPSKCD
tPSKOD
10
25
30
3
4
2
2
5
7
Unit
Test Conditions
Mbps
ns
ns
ps/°C
ns
ns
Within PWD limit
50% input to 50% output
|tPLH − tPHL|
Within PWD limit
ns
ns
ns
tPSK は、tPHL または tPLH におけるワーストケースの差であり、推奨動作条件下で同一の動作温度、電源電圧、出力負荷で動作する複数のユニット間で測定されます。
表 5.
Parameter
SUPPLY CURRENT
ADuM7440
ADuM7441
ADuM7442
Symbol
Min
1 Mbps—A, C Grades
Typ
Max
IDD1
IDD2
IDD1
IDD2
IDD1
IDD2
3.0
1.8
2.8
2.5
2.2
2.2
Min
25 Mbps—C Grade
Typ
Max
3.8
2.3
3.5
3.3
2.7
2.8
20
4.0
14
5.5
10
8.4
28
5.0
20
7.5
13
11
Unit
Test Conditions
mA
mA
mA
mA
mA
mA
表 6.すべてのモデルに対して
Parameter
Symbol
Min
DC SPECIFICATIONS
Logic High Input Threshold
Logic Low Input Threshold
Logic High Output Voltages
VIH
VIL
VOH
0.7 VDDx
Logic Low Output Voltages
VOL
Input Current per Channel
Supply Current per Channel
Quiescent Input Supply Current
Quiescent Output Supply Current
Dynamic Input Supply Current
Dynamic Output Supply Current
II
AC SPECIFICATIONS
Output Rise/Fall Time
Common-Mode Transient Immunity 1
Refresh Rate
1
fr
Max
0.3 VDDx
VDDx − 0.2
VDDx − 0.4
−10
IDDI(Q)
IDDO(Q)
IDDI(D)
IDDO(D)
tR/tF
|CM|
Typ
15
3.3
3.1
0.0
0.2
+0.01
0.1
0.4
+10
Unit
Test Conditions
V
V
V
V
V
V
µA
IOx = −20 µA, VIx = VIxH
IOx = −4 mA, VIx = VIxH
IOx = 20 µA, VIx = VIxL
IOx = 4 mA, VIx = VIxL
0 V ≤ VI x ≤ VDDx
0.50
0.41
0.18
0.02
mA
mA
mA/Mbps
mA/Mbps
2.8
20
ns
kV/µs
1.1
Mbps
10% to 90%
VIx = VDDx, VCM = 1000 V,
transient magnitude = 800 V
|CM|は、V O > 0.8 VDD を維持している間に維持できる同相モード電圧の最大スルーレートです。 同相モード電圧スルーレートは、立上がりと立下がりの両同相モード
電圧エッジに適用されます。
Rev. B
- 4/17 -
ADuM7440/ADuM7441/ADuM7442
電気的特性—ミックスド 5 V/3.3 V動作
特に指定がない限り、すべての typ 仕様は TA = 25°C、VDD1 = 5 V、VDD2 = 3.3 V で規定します。 最小/最大仕様は、4.5 V ≤ VDD1 ≤ 5.5 V、
3.0 V ≤ VDD2 ≤ 3.6 V、−40°C ≤ TA ≤ +105°C の推奨動作範囲に適用されます。特に指定がない限り、スイッチング規定値は、CL = 15 pF と
CMOS 信号レベルでテストされます。
表 7.
Parameter
SWITCHING SPECIFICATIONS
Data Rate
Propagation Delay
Pulse Width Distortion
Change vs. Temperature
Pulse Width
Propagation Delay Skew 1
Channel Matching
Codirectional
Opposing-Direction
Jitter
1
Min
Symbol
tPHL tPLH
PWD
A Grade
Typ
Max
1
80
25
55
10
5
PW
tPSK
Min
30
250
C Grade
Typ
Max
25
55
5
42
2
3
40
20
tPSKCD
tPSKOD
10
25
30
2
3
2
2
5
6
Unit
Test Conditions
Mbps
ns
ns
ps/°C
ns
ns
Within PWD limit
50% input to 50% output
|tPLH − tPHL|
Within PWD limit
ns
ns
ns
tPSK は、tPHL または tPLH におけるワーストケースの差であり、推奨動作条件下で同一の動作温度、電源電圧、出力負荷で動作する複数のユニット間で測定されます。
表 8.
Parameter
SUPPLY CURRENT
ADuM7440
ADuM7441
ADuM7442
Symbol
Min
1 Mbps—A, C Grades
Typ
Max
IDD1
IDD2
IDD1
IDD2
IDD1
IDD2
4.4
1.6
3.7
2.2
3.2
2.0
Min
5.5
2.1
5.0
2.8
3.9
2.6
25 Mbps—C Grade
Typ
Max
28
3.5
19
5.2
15
7.8
35
4.5
27
7.0
20
12
Unit
Test Conditions
mA
mA
mA
mA
mA
mA
表 9.すべてのモデルに対して
Parameter
DC SPECIFICATIONS
Logic High Input Threshold
Logic Low Input Threshold
Logic High Output Voltages
Symbol
Min
VIH
VIL
VOH
0.7 VDDx
Logic Low Output Voltages
VOL
Input Current per Channel
Supply Current per Channel
Quiescent Input Supply Current
Quiescent Output Supply Current
Dynamic Input Supply Current
Dynamic Output Supply Current
II
AC SPECIFICATIONS
Output Rise/Fall Time
Common-Mode Transient Immunity 1
Refresh Rate
1
fr
Max
0.3 VDDx
VDDx − 0.1
VDDx− 0.4
−10
IDDI(Q)
IDDO(Q)
IDDI(D)
IDDO(D)
tR/tF
|CM|
Typ
15
VDDx
VDDx − 0.2
0.0
0.2
+0.01
0.1
0.4
+10
Unit
Test Conditions
V
V
V
V
V
V
µA
IOx = −20 µA, VIx = VIxH
IOx = −4 mA, VIx = VIxH
IOx = 20 µA, VIx = VIxL
IOx = 4 mA, VIx = VIxL
0 V ≤ VIx ≤ VDDx
0.77
0.40
0.26
0.02
mA
mA
mA/Mbps
mA/Mbps
2.5
20
ns
kV/µs
1.2
Mbps
10% to 90%
VIx = VDDx, VCM = 1000 V,
transient magnitude = 800 V
|CM|は、V O > 0.8 VDD を維持している間に維持できる同相モード電圧の最大スルーレートです。 同相モード電圧スルーレートは、立上がりと立下がりの両同相
モード電圧エッジに適用されます。
Rev. B
- 5/17 -
ADuM7440/ADuM7441/ADuM7442
電気的特性—ミックスド 3.3 V/5 V動作
特に指定がない限り、すべての typ 仕様は TA = 25°C、VDD1 = 3.3 V、VDD2 = 5 V で規定します。 最小/最大仕様は、3.0 V ≤ VDD1 ≤ 3.6 V、
4.5 V ≤ VDD2 ≤ 5.5 V、−40°C ≤ TA ≤ +105°C の推奨動作範囲に適用されます。特に指定がない限り、スイッチング規定値は、CL = 15 pF と
CMOS 信号レベルでテストされます。
表 10.
Parameter
Symbol
SWITCHING SPECIFICATIONS
Data Rate
Propagation Delay
Pulse Width Distortion
Change vs. Temperature
Pulse Width
Propagation Delay Skew 1
Channel Matching
Codirectional
Opposing-Direction
Jitter
1
Min
tPHL, tPLH
PWD
A Grade
Typ
Max
1
80
25
55
10
5
PW
tPSK
Min
31
250
C Grade
Typ
Max
46
2
3
25
60
5
40
20
tPSKCD
tPSKOD
10
25
30
2
3
2
2
5
7
Unit
Test Conditions
Mbps
ns
ns
ps/°C
ns
ns
Within PWD limit
50% input to 50% output
|tPLH − tPHL|
Within PWD limit
ns
ns
ns
tPSK は、tPHL または tPLH におけるワーストケースの差であり、推奨動作条件下で同一の動作温度、電源電圧、出力負荷で動作する複数のユニット間で測定されます。
表 11.
Parameter
SUPPLY CURRENT
ADuM7440
Symbol
Min
1 Mbps—A, C Grades
Typ
Max
2.7
2.5
2.5
3.6
2.0
3.2
IDD1
IDD2
ADuM7441
IDD1
IDD2
ADuM7442
IDD1
IDD2
Min
3.3
3.3
3.3
4.6
2.4
4.0
25 Mbps—C Grade
Typ
Max
18
5.7
12
8.0
8.9
12
24
8.0
20
11
13
15
Unit
Test Conditions
mA
mA
mA
mA
mA
mA
表 12.すべてのモデルに対して
Parameter
DC SPECIFICATIONS
Logic High Input Threshold
Logic Low Input Threshold
Logic High Output Voltages
Symbol
Min
VIH
VIL
VOH
0.7 VDDx
Logic Low Output Voltages
VOL
Input Current per Channel
Supply Current per Channel
Quiescent Input Supply Current
Quiescent Output Supply Current
Dynamic Input Supply Current
Dynamic Output Supply Current
II
AC SPECIFICATIONS
Output Rise/Fall Time
Common-Mode Transient Immunity 1
Refresh Rate
1
fr
Max
0.3 VDDx
VDDx − 0.1
VDDx − 0.4
−10
IDDI(Q)
IDDO(Q)
IDDI(D)
IDDO(D)
tR/tF
|CM|
Typ
VDDx
VDDx − 0.2
0.0
0.2
+0.01
0.50
0.61
0.17
0.03
15
0.1
0.4
+10
0.60
0.73
Unit
Test Conditions
V
V
V
V
V
V
µA
IOx = −20 µA, VIx = VIxH
IOx = −4 mA, VIx = VIxH
IOx = 20 µA, VIx = VIxL
IOx = 4 mA, VIx = VIxL
0 V ≤ VI x ≤ VDDx
mA
mA
mA/Mbps
mA/Mbps
2.5
20
ns
kV/µs
1.1
Mbps
10% to 90%
VIx = VDDx, VCM = 1000 V,
transient magnitude = 800 V
|CM|は、V O > 0.8 VDD を維持している間に維持できる同相モード電圧の最大スルーレートです。 同相モード電圧スルーレートは、立上がりと立下がりの両同相モード
電圧エッジに適用されます。
Rev. B
- 6/17 -
ADuM7440/ADuM7441/ADuM7442
パッケージ特性
表 13.
Parameter
Symbol
Resistance (Input-to-Output) 1
Capacitance (Input-to-Output)1
Input Capacitance 2
IC Junction-to-Ambient Thermal Resistance
RI-O
CI-O
CI
θJA
1
2
Min
Typ
Max
1013
2
4.0
76
Unit
Ω
pF
pF
°C/W
Test Conditions
f = 1 MHz
Thermocouple located at center of package underside
デバイスは 2 端子デバイスと見なします。 すなわち、ピン 1~ピン 8 を相互に接続し、ピン 9~ピン 16 を相互に接続します。
入力容量は任意の入力データ・ピンとグラウンド間。
適用規格
ADuM744xは、表 14に記載する組織の認定を取得しています。特定のクロスアイソレーション波形と絶縁レベルに対する推奨最大動作電
圧については、表 18と絶縁寿命のセクションを参照してください。
表 14.
UL
CSA (Pending)
Recognized under UL 1577 Component Recognition
Program 1
Single Protection,
1000 V rms Isolation Voltage
File E274400
Approved under CSA Component
Acceptance Notice #5A
Basic insulation per CSA 60950-1-03 and IEC 60950-1, 148 V rms (210 V peak) maximum
working voltage
File 205078
1
UL1577 に従い、絶縁テスト電圧 1,200 V rms 以上を 1 秒間加えて各 ADuM744x を確認テストします(リーク電流検出規定値 = 5µA)。
絶縁および安全性関連の仕様
表 15.
Symbol
Value
Unit
Conditions
Rated Dielectric Insulation Voltage
Minimum External Air Gap (Clearance)
L(I01)
1000
3.8
V rms
mm min
Minimum External Tracking (Creepage)
L(I02)
2.8
mm min
Minimum Internal Gap (Internal Clearance)
Tracking Resistance (Comparative Tracking Index)
Isolation Group
CTI
2.6
>175
IIIa
μm min
V
1-minute duration
Measured from input terminals to output terminals, shortest
distance through air
Measured from input terminals to output terminals, shortest
distance path along body
Insulation distance through insulation
DIN IEC 112/VDE 0303 Part 1
Material Group (DIN VDE 0110, 1/89, Table 1)
350
推奨動作条件
300
表 16.
250
200
150
Parameter
Symbol
Min
Max
Unit
Operating Temperature
Supply Voltages 1
Input Signal Rise and Fall Times
TA
VDD1, VDD2
−40
3.0
+105
5.5
1.0
°C
V
ms
1
100
50
0
0
50
100
150
CASE TEMPERATURE (°C)
200
08340-007
SAFETY-LIMITING CURRENT (mA)
Parameter
図 4.熱ディレーティング・カーブ、DIN V VDE V 0884-10 によ
る安全な規定値のケース温度に対する依存性
Rev. B
- 7/17 -
すべての電圧はそれぞれのグラウンドを基準とします。 外部磁界耐性につ
いては、DC 精度と磁界耐性のセクションを参照してください。
ADuM7440/ADuM7441/ADuM7442
絶対最大定格
特に指定のない限り、TA = 25 °C。
上記の絶対最大定格を超えるストレスを加えるとデバイスに恒
久的な損傷を与えることがあります。この規定はストレス定格
の規定のみを目的とするものであり、この仕様の動作のセクシ
ョンに記載する規定値以上でのデバイス動作を定めたものでは
ありません。デバイスを長時間絶対最大定格状態に置くとデバ
イスの信頼性に影響を与えます。
表 17.
Parameter
Rating
Storage Temperature (TST) Range
Ambient Operating Temperature (TA)
Supply Voltages (VDD1, VDD2)
Input Voltages (VIA, VIB, VIC, VID)1, 2
Output Voltages (VOA, VOB, VOC, VOD) 1, 2
Average Output Current per Pin3
Side 1 (IO1)
Side 2 (IO2)
Common-Mode Transients3
−65°C to +150°C
−40°C to +105°C
−0.5 V to +7.0 V
−0.5 V to VDDI + 0.5 V
−0.5 V to VDDO + 0.5 V
ESDの注意
−10 mA to +10 mA
−10 mA to +10 mA
−100 kV/µs to +100 kV/µs
1
VDDIとVDDOは、それぞれチャンネルの入力側と出力側の電源電圧を表します。
PCボードのレイアウトのセクションを参照してください。
2
種々の温度に対する最大定格電流値については図 4を参照してください。
3
絶縁障壁にまたがる同相モード過渡電圧を表します。絶対最大定格を超える
同相モード過渡電圧を加えると、ラッチアップまたは恒久的損傷が生ずる
ことがあります。
ESD(静電放電)の影響を受けやすいデバイスで
す。電荷を帯びたデバイスや回路ボードは、検知さ
れないまま放電することがあります。本製品は当社
独自の特許技術である ESD 保護回路を内蔵してはい
ますが、デバイスが高エネルギーの静電放電を被っ
た場合、損傷を生じる可能性があります。したがっ
て、性能劣化や機能低下を防止するため、ESD に対
する適切な予防措置を講じることをお勧めします。
表 18.最大連続動作電圧 1
Parameter
Max
Unit
Constraint
AC Voltage, Bipolar Waveform
AC Voltage, Unipolar Waveform
Basic Insulation
DC Voltage
Basic Insulation
420
V peak
50-year minimum lifetime
420
V peak
50-year minimum lifetime
420
V peak
50-year minimum lifetime
1
アイソレーション障壁に加わる連続電圧の大きさを意味します。詳細については、絶縁寿命のセクションを参照してください。
表 19.真理値表(正論理)
VIx Input 1
VDDI State 2
VDDO State 3
VOxOutput1
Description
H
Powered
Powered
H
Normal operation; data is high.
L
Powered
Powered
L
Normal operation; data is low.
X
Unpowered
Powered
H
Input unpowered. Outputs are in the default high state. Outputs return to input
state within 1 µs of VDDI power restoration. See the pin function descriptions
(Table 20 through Table 22) for more details.
X
Powered
Unpowered
Z
Output unpowered. Output pins are in high impedance state. Outputs return to
input state within 1 µs of VDDO power restoration. See the pin function
descriptions (Table 20 through Table 22) for more details.
1
2
3
VIX と VOX は、与えられたチャンネル(A、B、C、D)の入力信号と出力信号を表します。
VDDI は、与えられたチャンネル(A、B、C、D)の入力側の電源を表します。
VDDO は、与えられたチャンネル(A、B、C、D)の出力側の電源を表します。
Rev. B
- 8/17 -
ADuM7440/ADuM7441/ADuM7442
ピン配置およびピン機能説明
VDD1A 1
16 VDD2A
GND1* 2
15 GND2*
VIA 3
ADuM7440
VIB 4
TOP VIEW
(Not to Scale)
VID 6
13 VOB
12 VOC
11 VOD
VDD1B 7
10 VDD2B
GND1* 8
9
GND2*
*PIN 2 AND PIN 8 ARE INTERNALLY CONNECTED. CONNECTING BOTH
TO GND1 IS RECOMMENDED. PIN 9 AND PIN 15 ARE INTERNALLY
CONNECTED. CONNECTING BOTH TO GND2 IS RECOMMENDED.
08340-004
VIC 5
14 VOA
図 5.ADuM7440 のピン配置
表 20.ADuM7440 のピン機能説明
ピン番号
記号
説明
1
VDD1A
アイソレータ・サイド 1 の電源電圧 A、3.0 V~ 5.5 V。ピン 1 は、外部でピン 7 へ接続する必要があります。VDD1A (ピン
1)と GND1 (ピン 2)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
2
GND1
グラウンド 1。アイソレータ・サイド 1 のグラウンド基準。ピン 2 とピン 8 は内部で接続されています。両ピンを GND1 へ接
続することが推奨されます。
3
VIA
ロジック入力 A。
4
VIB
ロジック入力 B。
5
VIC
ロジック入力 C。
6
VID
ロジック入力 D。
7
VDD1B
アイソレータ・サイド 1 の電源電圧 B、3.0 V~ 5.5 V。ピン 7 は、外部でピン 1 へ接続する必要があります。VDD1B (ピン
7)と GND1 (ピン 8)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
8
GND1
グラウンド 1。アイソレータ・サイド 1 のグラウンド基準。ピン 2 とピン 8 は内部で接続されています。両ピンを GND1 へ接
続することが推奨されます。
9
GND2
グラウンド 2。アイソレータ・サイド 2 のグラウンド基準。ピン 9 とピン 15 は内部で接続されています。両ピンを GND2 へ
接続することが推奨されます。
10
VDD2B
アイソレータ・サイド 2 の電源電圧 B、3.0 V~ 5.5 V。ピン 10 は、外部でピン 16 へ接続する必要があります。VDD2B (ピ
ン 10)と GND2 (ピン 9)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
11
VOD
ロジック出力 D。
12
VOC
ロジック出力 C。
13
VOB
ロジック出力 B。
14
VOA
ロジック出力 A。
15
GND2
グラウンド 2。アイソレータ・サイド 2 のグラウンド基準。ピン 9 とピン 15 は内部で接続されています。両ピンを GND2 へ
接続することが推奨されます。
16
VDD2A
アイソレータ・サイド 2 の電源電圧 A、3.0 V~ 5.5 V。ピン 16 は、外部でピン 10 へ接続する必要があります。VDD2A (ピ
ン 16)と GND2 (ピン 15)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
Rev. B
- 9/17 -
VDD1A 1
16
VDD2A
GND1* 2
15
GND2*
VIA 3
ADuM7441
14
VOA
VIB 4
TOP VIEW
(Not to Scale)
13
VOB
12
VOC
VOD 6
11
VID
VDD1B 7
10
VDD2B
GND1* 8
9
GND2*
VIC 5
*PIN 2 AND PIN 8 ARE INTERNALLY CONNECTED. CONNECTING BOTH
TO GND1 IS RECOMMENDED. PIN 9 AND PIN 15 ARE INTERNALLY
CONNECTED. CONNECTING BOTH TO GND2 IS RECOMMENDED.
08340-005
ADuM7440/ADuM7441/ADuM7442
図 6.ADuM7441 のピン配置
表 21.ADuM7441 のピン機能説明
ピン番号
記号
説明
1
VDD1A
アイソレータ・サイド 1 の電源電圧 A、3.0 V~ 5.5 V。ピン 1 は外部でピン 7 へ接続する必要があります。 VDD1A (ピン 1)
と GND1 (ピン 2)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
2
GND1
グラウンド 1。アイソレータ・サイド 1 のグラウンド基準。ピン 2 とピン 8 は内部で接続されています。両ピンを GND1 へ接
続することが推奨されます。
3
VIA
ロジック入力 A。
4
VIB
ロジック入力 B。
5
VIC
ロジック入力 C。
6
VOD
ロジック出力 D。
7
VDD1B
アイソレータ・サイド 1 の電源電圧 B、3.0 V~ 5.5 V。ピン 7 は、外部でピン 1 へ接続する必要があります。VDD1B (ピン
7)と GND1 (ピン 8)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
8
GND1
グラウンド 1。アイソレータ・サイド 1 のグラウンド基準。ピン 2 とピン 8 は内部で接続されています。両ピンを GND1 へ接
続することが推奨されます。
9
GND2
グラウンド 2。アイソレータ・サイド 2 のグラウンド基準。ピン 9 とピン 15 は内部で接続されています。両ピンを GND2 へ
接続することが推奨されます。
10
VDD2B
アイソレータ・サイド 2 の電源電圧 B、3.0 V~ 5.5 V。ピン 10 は、外部でピン 16 へ接続する必要があります。VDD2B (ピ
ン 10)と GND2 (ピン 9)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
11
VID
ロジック入力 D。
12
VOC
ロジック出力 C。
13
VOB
ロジック出力 B。
14
VOA
ロジック出力 A。
15
GND2
グラウンド 2。アイソレータ・サイド 2 のグラウンド基準。ピン 9 とピン 15 は内部で接続されています。両ピンを GND2 へ
接続することが推奨されます。
16
VDD2A
アイソレータ・サイド 2 の電源電圧 A、3.0 V~ 5.5 V。ピン 16 は、外部でピン 10 へ接続する必要があります。VDD2A (ピ
ン 16)と GND2 (ピン 15)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
Rev. B
- 10/17 -
ADuM7440/ADuM7441/ADuM7442
VDD1A 1
16 VDD2A
GND1* 2
15 GND2*
VIA 3
ADuM7442
VIB 4
TOP VIEW
(Not to Scale)
VOD 6
13 VOB
12 VIC
11 VID
VDD1B 7
10 VDD2B
GND1* 8
9
GND2*
*PIN 2 AND PIN 8 ARE INTERNALLY CONNECTED. CONNECTING BOTH
TO GND1 IS RECOMMENDED. PIN 9 AND PIN 15 ARE INTERNALLY
CONNECTED. CONNECTING BOTH TO GND2 IS RECOMMENDED.
08340-006
VOC 5
14 VOA
図 7.ADuM7442 ピン設定
表 22.ADuM7442 のピン機能説明
ピン番号
記号
説明
1
VDD1A
アイソレータ・サイド 1 の電源電圧 A、3.0 V~ 5.5 V。ピン 1 は、外部でピン 7 へ接続する必要があります。VDD1A (ピン
1)と GND1 (ピン 2)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
2
GND1
グラウンド 1。アイソレータ・サイド 1 のグラウンド基準。ピン 2 とピン 8 は内部で接続されています。両ピンを GND1 へ接
続することが推奨されます。
3
VIA
ロジック入力 A。
4
VIB
ロジック入力 B。
5
VOC
ロジック出力 C。
6
VOD
ロジック出力 D。
7
VDD1B
アイソレータ・サイド 1 の電源電圧 B、3.0 V~ 5.5 V。ピン 7 は、外部でピン 1 へ接続する必要があります。VDD1B (ピン
7)と GND1 (ピン 8)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
8
GND1
グラウンド 1。アイソレータ・サイド 1 のグラウンド基準。ピン 2 とピン 8 は内部で接続されています。両ピンを GND1 へ接
続することが推奨されます。
9
GND2
グラウンド 2。アイソレータ・サイド 2 のグラウンド基準。ピン 9 とピン 15 は内部で接続されています。両ピンを GND2 へ
接続することが推奨されます。
10
VDD2B
アイソレータ・サイド 2 の電源電圧 B、3.0 V~ 5.5 V。ピン 10 は、外部でピン 16 へ接続する必要があります。VDD2B (ピ
ン 10)と GND2 (ピン 9)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
11
VID
ロジック入力 D。
12
VIC
ロジック入力 C。
13
VOB
ロジック出力 B。
14
VOA
ロジック出力 A。
15
GND2
グラウンド 2。アイソレータ・サイド 2 のグラウンド基準。ピン 9 とピン 15 は内部で接続されています。両ピンを GND2 へ
接続することが推奨されます。
16
VDD2A
アイソレータ・サイド 2 の電源電圧 A、3.0 V~ 5.5 V。ピン 16 は、外部でピン 10 へ接続する必要があります。VDD2A (ピ
ン 16)と GND2 (ピン 15)の間に 0.01 µF~0.1 µF のセラミック・バイパス・コンデンサを接続してください。
Rev. B
- 11/17 -
ADuM7440/ADuM7441/ADuM7442
代表的な性能特性
10
35
30
8
CURRENT (mA)
CURRENT (mA)
25
6
5V
4
3V
5V
20
15
3V
10
2
0
5
10
15
20
25
30
DATA RATE (Mbps)
0
08340-015
0
0
5
10
15
20
25
30
DATA RATE (Mbps)
図 8.5 V および 3 V 動作でのデータレート対
入力チャンネル当たりの電源電流
08340-018
5
図 11. 5 V および 3 V 動作でのデータレート対
ADuM7440 VDD1 電源電流
4
10
8
CURRENT (mA)
2
5V
6
5V
4
3V
1
2
3V
0
5
10
15
20
25
30
DATA RATE (Mbps)
0
08340-016
0
0
5
10
15
20
25
30
08340-019
CURRENT (mA)
3
DATA RATE (Mbps)
図 9.5 V および 3 V 動作でのデータレート対
出力チャンネルあたりの電源電流(出力無負荷)
図 12. 5 V および 3 V 動作でのデータレート対
ADuM7440 VDD2 電源電流
4
35
30
3
CURRENT (mA)
CURRENT (mA)
25
5V
2
3V
20
5V
15
3V
10
1
0
5
10
15
20
25
30
0
0
DATA RATE (Mbps)
10
15
20
25
DATA RATE (Mbps)
図 10.5 V および 3 V 動作でのデータレート対
出力チャンネルあたりの電源電流(15 pF 出力負荷)
Rev. B
5
図 13. 5 V および 3 V 動作でのデータレート対
ADuM7441 VDD1 電源電流
- 12/17 -
30
08340-020
0
08340-017
5
10
25
8
20
CURRENT (mA)
CURRENT (mA)
ADuM7440/ADuM7441/ADuM7442
6
5V
4
3V
15
5V
10
3V
2
0
5
10
15
20
25
DATA RATE (Mbps)
30
0
08340-021
0
0
10
15
20
25
DATA RATE (Mbps)
図 14. 5 V および 3 V 動作でのデータレート対
ADuM7441 VDD2 電源電流
Rev. B
5
図 15.5 V および 3 V 動作でのデータレート対
ADuM7442 の VDD1 または VDD2 電源電流
- 13/17 -
30
08340-022
5
ADuM7440/ADuM7441/ADuM7442
アプリケーション情報
チャンネル間マッチングとは、1 つの ADuM744x デバイス内に
ある複数のチャンネル間の伝搬遅延差の最大値を意味します。
PCボードのレイアウト
ADuM744xデジタル・アイソレータには、ロジック・インター
フェース用の外付けインターフェース回路は不要です。入力電
源ピンと出力電源ピンにはバイパス・コンデンサを接続するこ
とが推奨されます(図 16参照)。VDD1Aに対してはピン 1 とピン 2
の間に、VDD1Bに対してはピン 7 とピン 8 の間に、 VDD2Bに対し
てはピン 9 とピン 10 の間に、VDD2A に対してはピン 15 とピ
ン 16 の間に、合計 4 個のバイパス・コンデンサをそれぞれ接続
する必要があります。電源 のVDD1A ピン 1 とVDD1B ピン 7 を接続
し、電源 のVDD2B ピン 10 とVDD2A ピン 16 を接続する必要があり
ます。コンデンサの値は、0.01μF~0.1μFとする必要があります。
コンデンサの両端と電源ピンとの間のリード長は 20 mm以下に
する必要があります。
図 16.プリント回路ボードの推奨レイアウト
高い同相モード過渡電圧が発生するアプリケーションでは、ア
イソレーション障壁を通過するボード結合が最小になるように
することが重要です。さらに、如何なる結合もデバイス側のす
べてのピンで等しく発生するようにボード・レイアウトをデザ
インしてください。この注意を怠ると、ピン間で発生する電位
差がデバイスの絶対最大定格を超えてしまい、ラッチアップま
たは恒久的な損傷が発生することがあります。
伝搬遅延に関係するパラメータ
伝搬遅延時間は、ロジック信号がデバイスを通過するのに要す
る時間を表すパラメータです。ハイ・レベルからロー・レベル
変化の入出力間伝搬遅延は、ロー・レベルからハイ・レベル変
化の伝搬遅延と異なることがあります。
INPUT (VIx)
DC精度と磁界耐性
アイソレータ入力での正および負のロジック変化により、狭い
パルス(約 1 ns)がトランスを経由してデコーダに送られます。デ
コーダは双安定であるため、パルスによるセットまたはリセッ
トにより入力ロジックの変化が表されます。約 1 µs 以上入力に
ロジック変化がない場合、正常な入力状態を表す周期的なリフ
レッシュ・パルスのセットを送信して、出力での DC を正常に
維持します。デコーダが約 5 µs 間以上この内部パルスを受信し
ないと、入力側が電源オフであるか非動作状態にあると見なさ
れ、ウォッチドッグ・タイマ回路によりアイソレータ出力が強
制的にデフォルトのハイ・レベル状態にされます。
ADuM744x の磁界耐性は磁界の変化により決定されます。この
磁界により、トランスの受信コイルに電圧が発生して、デコー
ダを誤ってセットまたはリセットさせてしまうほど大きくなる
ことがあります。この状態が発生する条件を以下の解析により
求めます。ADuM744x の 3 V 動作は最も敏感な動作モードであ
るため、この条件について調べます。
08340-014
VDD2A
GND2
VOA
VOB
VOC/VIC
VOD/VID
VDD2B
GND2
VDD1A
GND1
VIA
VIB
VIC/VOC
VID/VOD
VDD1B
GND1
伝搬遅延スキューは、同じ条件で動作する複数の ADuM744x デ
バイス間での伝搬遅延差の最大値を表します。
トランス出力でのパルスは 1.0 V 以上の振幅を持っています。デ
コーダは約 0.5 V の検出スレッショールドを持つので、誘導電
圧に対しては 0.5 V の余裕を持っています。受信側コイルへの誘
導電圧は次式で与えられます。
V = (−dβ / dt) ∑ π rn2; n = 1, 2, … , N
ここで、
β は磁束密度 (gauss)
rn =受信側コイル巻き数 n 回目の半径(cm)
N =受信側コイルの巻き数
ADuM744x受信側コイルの形状が与えられ、かつ誘導電圧がデ
コーダにおける 0.5 V余裕の最大 50%であるという条件が与えら
れると、与えられた周波数での最大許容磁界を計算することが
できます。この結果を図 18に示します。
50%
tPHL
OUTPUT (VOx)
50%
08340-008
tPLH
図 17.伝搬遅延パラメータ
パルス幅歪みとはこれら 2 つの遅延時間の間の最大の差を意味
し、入力信号のタイミングが保存される精度を表します。
Rev. B
- 14/17 -
1000
消費電力
ADuM744x アイソレータ内にあるチャンネルの電源電流は、電
源電圧、チャンネルのデータレート、チャンネルの出力負荷の
関数になっています。
100
10
各入力チャンネルに対して、電源電流は次式で与えられます。
1
0.1
f ≤ 0.5 fr
f > 0.5 fr
IDDO = IDDO (Q)
f ≤ 0.5 fr
−3
0.001
1k
10k
10M
100k
1M
MAGNETIC FIELD FREQUENCY (Hz)
100M
IDDO = (IDDO (D) + (0.5 × 10 ) × CL × VDDO) × (2f − fr) + IDDO (Q)
f > 0.5 fr
図 18.最大許容外部磁束密度
例えば、磁界周波数= 1 MHz で、最大許容磁界= 0.5 Kgauss の場
合、受信側コイルでの誘導電圧は 0.25 V になります。これは検
出スレッショールドの約 50%であるため、出力変化の誤動作は
ありません。同様に、仮にこのような条件が送信パルス内に存
在しても(さらに最悪ケースの極性であっても)、受信パルスが
1.0 V 以上から 0.75V へ減少されるため、デコーダの検出スレッ
ショールド 0.5 V に対してなお余裕を持っています。
前述の磁束密度値は、ADuM744x トランスから与えられた距離
だけ離れた特定の電流値に対応します。図 19 に、周波数の関数
としての許容電流値を与えられた距離に対して示します。図か
ら読み取れるように、ADuM744x の耐性は極めて高く、影響を
受けるのは、高周波でかつデバイスに非常に近い極めて大きな
電流の場合に限られます。前の 1 MHz の例では、デバイス動作
に影響を与えるためには、1.2 kA の電流を ADuM744x から 5
mm の距離まで近づける必要があります。
1000
MAXIMUM ALLOWABLE CURRENT (kA)
IDDI = IDDI (Q)
IDDI = IDDI (D) × (2f − fr) + IDDI (Q)
各出力チャンネルに対して、電源電流は次式で与えられます。
0.01
08340-009
MAXIMUM ALLOWABLE MAGNETIC FLUX (kgauss)
ADuM7440/ADuM7441/ADuM7442
ここで、
IDDI(D)と IDDO(D)は、それぞれチャンネル当たりの入力ダイナミッ
ク電源電流と出力ダイナミック電源電流です(mA/Mbps)。
CL は出力負荷容量(pF)。
VDDO は出力電源電圧(V)。
f は入力ロジック信号周波数(MHz)、これは入力データレート
(Mbps)の 1/2 に一致します。
fr は入力ステージのリフレッシュ・レート(Mbps)。
IDDI(Q)と IDDO(Q)は、それぞれ指定された入力静止電源電流と出力
静止電源電流です(mA)。
VDD1 とVDD2 の電源電流を計算するために、VDD1 とVDD2 に対応す
るチャンネルの各入力と各出力の電源電流を計算して合計しま
す。図 8 と図 9に、無負荷状態の出力に対して、データレート
の関数としてのチャンネル当たりの電源電流を示します。図 10
に、15 pF負荷の出力に対して、データレートの関数としてのチ
ャンネル当たりの電源電流を示します。 図 11 ~ 図 15に、
ADuM7440/ ADuM7441/ADuM7442 のチャンネル構成に対するデ
ータレートの関数としてのVDD1 とVDD2 の合計電源電流を示しま
す。
絶縁寿命
100
すべての絶縁構造は、十分長い時間電圧ストレスを受けるとブ
レークダウンします。絶縁性能の低下率は、絶縁に加えられる
電圧波形の特性に依存します。アナログ・デバイセズは、規制
当局が行うテストの他に、広範囲なセットの評価を実施して
ADuM744x の絶縁構造の寿命を測定しています。
10
1
0.1
DISTANCE = 5mm
DISTANCE = 100mm
1k
10k
10M
100k
1M
MAGNETIC FIELD FREQUENCY (Hz)
100M
08340-010
DISTANCE = 1m
0.01
図 19.様々な電流値と ADuM744x までの距離に対する最大許容
電流
強い磁界と高周波が組合わさると、プリント回路ボードのパタ
ーンで形成されるループに十分大きな誤差電圧が誘導されて、
後段回路のスレッショールドがトリガされてしまうことに注意
が必要です。パターンのレイアウトでは、このようなことが発
生しないように注意する必要があります。
Rev. B
アナログ・デバイセズは、定格連続動作電圧より高い電圧レベ
ルを使った加速寿命テストを実施しています。複数の動作条件
に対する加速ファクタを求めました。これらのファクタを使う
と、実際の動作電圧での故障までの時間を計算することができ
ます。表 18に、バイポーラAC動作条件での 50 年のサービス寿
命に対するピーク電圧と最大CSA認定動作電圧を示します。多
くのケースで、実証された動作電圧は 50 年サービス寿命の電圧
より高くなっています。これらの高い動作電圧での動作は、ケ
ースによって絶縁寿命を短くすることがあります。
ADuM744xの絶縁寿命は、アイソレーション障壁に加えられる
電圧波形のタイプに依存します。iCoupler絶縁構造の性能は、波
形がバイポーラAC、ユニポーラAC、DCのいずれであるかに応
じて、異なるレートで低下します。図 20、図 21、図 22に、こ
れらのアイソレーション電圧波形を示します。
- 15/17 -
ADuM7440/ADuM7441/ADuM7442
ユニポーラACまたはユニポーラDC電圧の場合、絶縁に加わる
ストレスは大幅に少なくなります。このために高い動作電圧で
の動作が可能になり、さらに 50 年のサービス寿命を実現するこ
とができます。表 18に示す動作電圧は、ユニポーラAC電圧ま
たはユニポーラDC電圧のケースに適合する場合、50 年最小寿命
に適用することができます。図 21または図 22に適合しない絶縁
電圧波形は、バイポーラAC波形として扱う必要があり、ピーク
電圧は表 18に示す 50 年寿命電圧値に制限する必要があります。
図 21に示す電圧は、説明目的のためにのみ正弦波としています。
すなわち、0 Vとある規定値との間で変化する任意の電圧波形と
することができます。規定値は正または負となることができます
が、電圧は 0 Vを通過することはできません。
RATED PEAK VOLTAGE
08340-011
バイポーラ AC 電圧は最も厳しい環境です。AC バイポーラ条件
での 50 年動作寿命の目標により、アナログ・デバイセズが推奨
する最大動作電圧が決定されています。
0V
図 20.バイポーラ AC 波形
08340-012
RATED PEAK VOLTAGE
0V
図 21.ユニポーラ AC 波形
08340-013
RATED PEAK VOLTAGE
0V
図 22.DC 波形
Rev. B
- 16/17 -
ADuM7440/ADuM7441/ADuM7442
外形寸法
0.197 (5.00)
0.193 (4.90)
0.189 (4.80)
9
1
0.158 (4.01)
0.154 (3.91)
0.150 (3.81)
8
0.010 (0.25)
0.006 (0.15)
0.069 (1.75)
0.053 (1.35)
0.065 (1.65)
0.049 (1.25)
0.010 (0.25)
0.004 (0.10)
COPLANARITY
0.004 (0.10)
0.244 (6.20)
0.236 (5.99)
0.228 (5.79)
0.025 (0.64)
BSC
SEATING
PLANE
8°
0°
0.012 (0.30)
0.008 (0.20)
0.020 (0.51)
0.010 (0.25)
0.050 (1.27)
0.016 (0.41)
0.041 (1.04)
REF
COMPLIANT TO JEDEC STANDARDS MO-137-AB
CONTROLLING DIMENSIONS ARE IN INCHES; MILLIMETER DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF INCH EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
01-28-2008-A
16
図 23.16 ピン・シュリンク・スモール・アウトライン・パッケージ[QSOP]
(RQ-16)
寸法:インチ(mm)
オーダー・ガイド
Model 1
1
Number
of Inputs,
VDD1 Side
Number
of Inputs,
VDD2 Side
Maximum
Data Rate
Maximum
Propagation
Delay, 5 V
Maximum
Pulse Width
Distortion (ns)
Temperature
Range
ADuM7440ARQZ
ADuM7440ARQZ-RL7
4
4
0
0
1 Mbps
1 Mbps
75 ns
75 ns
25
25
−40°C to +105°C
−40°C to +105°C
ADuM7440CRQZ
ADuM7440CRQZ-RL7
4
4
0
0
25 Mbps
25 Mbps
50 ns
50 ns
5
5
−40°C to +105°C
−40°C to +105°C
ADuM7441ARQZ
ADuM7441ARQZ-RL7
3
3
1
1
1 Mbps
1 Mbps
75 ns
75 ns
25
25
−40°C to +105°C
−40°C to +105°C
ADuM7441CRQZ
ADuM7441CRQZ-RL7
3
3
1
1
25 Mbps
25 Mbps
50 ns
50 ns
5
5
−40°C to +105°C
−40°C to +105°C
ADuM7442ARQZ
ADuM7442ARQZ-RL7
2
2
2
2
1 Mbps
1 Mbps
75 ns
75 ns
25
25
−40°C to +105°C
−40°C to +105°C
ADuM7442CRQZ
ADuM7442CRQZ-RL7
2
2
2
2
25 Mbps
25 Mbps
50 ns
50 ns
5
5
−40°C to +105°C
−40°C to +105°C
Z = RoHS 準拠製品。
Rev. B
- 17/17 -
Package Description
16-Lead QSOP
16-Lead QSOP,
7” Tape and Reel
16-Lead QSOP
16-Lead QSOP,
7” Tape and Reel
16-Lead QSOP
16-Lead QSOP,
7” Tape and Reel
16-Lead QSOP
16-Lead QSOP,
7” Tape and Reel
16-Lead QSOP
16-Lead QSOP,
7” Tape and Reel
16-Lead QSOP
16-Lead QSOP,
7” Tape and Reel
Package
Option
RQ-16
RQ-16
RQ-16
RQ-16
RQ-16
RQ-16
RQ-16
RQ-16
RQ-16
RQ-16
RQ-16
RQ-16