LTC2633 - 10ppm/℃リファレンス内蔵のデュアル12

LTC2633
10ppm/°Cリファレンス内蔵の
デュアル 12/10/8ビットI2C
電圧出力 DAC
特長
n
n
n
n
n
n
n
n
n
n
概要
高精度リファレンス内蔵
2.5Vフルスケール 10ppm/ C(LTC2633-L)
4.096Vフルスケール 10ppm/ C(LTC2633-H)
最大 INL 誤差: 1LSB(LTC2633A-12)
低ノイズ:0.75mVP-P(0.1Hz ~ 200kHz)
− 40°C ~ 125°Cの温度範囲で単調性を保証
内部リファレンスまたは外部リファレンスを選択可能
電源範囲:2.7V ~ 5.5V
(LTC2633-L)
低消費電力動作:0.4mA
(3V 電源時)
ゼロスケール/ミッドスケール/Hi-Zにパワー ・オン・リセット
ダブルバッファ・データ・ラッチ
8ピンThinSOT ™パッケージ
アプリケーション
n
n
n
n
n
モバイル通信
プロセス制御および産業用オートメーション
電源マージニング
携帯機器
車載機器
LTC®2633は、高精度、低ドリフトのリファレンスを内蔵した、
デュアル12ビット、10ビットおよび 8ビット電圧出力DACファ
ミリで、8ピンTSOT-23 パッケージで供給されます。レール・
トゥ・レール出力バッファを備えており、単調性が保証されて
います。LTC2633-Lはフルスケール出力が2.5Vで、2.7V∼5.5V
の単一電源で動作します。LTC2633-Hはフルスケール出力が
4.096Vで、4.5V ∼ 5.5Vの単一電源で動作します。各 DACは
外部リファレンスを使用した動作も可能で、DACのフルスケー
ル出力は外部リファレンス電圧に設定されます。
これらのDACは、I2C 互換 2 線シリアル・インタフェースで
通信を行います。LTC2633は標準モード
(クロック・レート:
100kHz)
と高速モード
(クロック・レート:400kHz)
のいずれで
も動作します。また、LTC2633はパワーオン・リセット回路を内
蔵しています。起動後に内部リファレンス・モードでゼロスケー
ルまたはミッドスケールにリセットするか、外部リファレンス・
モードでミッドスケールにリセットするか、あるいは、リセット
ですべてのDAC出力を高インピーダンス状態にするかを選択
できます。
L、LT、LTC、LTM、Linear Technologyおよび Linearのロゴはリニアテクノロジー社の登録商
標です。ThinSOTはリニアテクノロジー社の商標です。その他すべての商標の所有権は、それ
ぞれの所有者に帰属します。5396245、5859606、6891433、6937178、7414561を含む米国特
許により保護されています。
ブロック図
INTERNAL
REFERENCE
GND
SWITCH
積分非直線性(LTC2633A-LZ12)
INL 曲線
REF
VREF
2
POWER-ON
RESET
DAC B
CONTROL
DECODE LOGIC
VCC = 3V
INTERNAL REF.
1
VOUTB
INL (LSB)
REGISTER
REGISTER
DAC A
REGISTER
VOUTA
REGISTER
VCC
0
–1
SCL
CA0
I2C
ADDRESS
DECODE
–2
I2C INTERFACE
SDA
0
1024
2048
CODE
3072
4095
2633 TA01
2633 BD
2633fb
1
LTC2633
絶対最大定格
ピン配置
(Note 1、2)
電源電圧(VCC)........................................................–0.3V ~ 6V
SCL、SDA ..................................................................–0.3V ~ 6V
VOUTA、VOUTB ............................ –0.3V ~最小(VCC +0.3V、6V)
CA0 ........................................... –0.3V ~最小(VCC +0.3V、6V)
REF ........................................... –0.3V ~最小(VCC +0.3V、6V)
動作温度範囲
LTC2633C ............................................................ 0°C ~ 70°C
LTC2633H
(Note 3)........................................ –40°C ~ 125°C
最大接合部温度...............................................................150°C
保存温度範囲.................................................... –65°C ~ 150°C
リード温度(半田付け、10 秒)..........................................300°C
TOP VIEW
SCL
CA0
REF
GND
1
2
3
4
8
7
6
5
SDA
VCC
VOUTB
VOUTA
TS8 PACKAGE
8-LEAD PLASTIC TSOT-23
TJMAX = 150°C (NOTE 6)、θJA = 195°C/W
発注情報
LTC2633
A
C
TS8
–L
Z
12
#TRM
PBF
鉛フリー指定
テープアンドリール
TR=2,500 個テープアンドリール
TRM=500 個テープアンドリール
分解能
12=12ビット
10=10ビット
8=8ビット
パワーオン・リセット
I=内部リファレンス・モードでミッドスケールにリセット
X=外部リファレンス・モードでミッドスケールにリセット
(2.5Vのフルス
ケール電圧、内部リファレンス・モード・オプションのみ)
O=内部リファレンス・モードでミッドスケールにリセット、DAC出力はHi-Z
(2.5Vのフルスケール電圧、内部リファレンス・モード・オプションのみ)
Z=内部リファレンス・モードでゼロスケールにリセット
フルスケール電圧、内部リファレンス・モード
L=2.5V
H=4.096V
パッケージ
TS8=8ピン・プラスチックTSOT-23
温度グレード
C=コマーシャル温度範囲(0°C ~ 70°C)
H=車載温度範囲(–40°C ~ 125°C)
電気的グレード
(オプション)
A =INLが最大 ±1LSB(12ビット)
製品番号
非標準の鉛ベース仕様の製品の詳細については、弊社または弊社代理店にお問い合わせください。
鉛フリー仕様の製品マーキングの詳細については、http://www.linear-tech.co.jp/leadfree/をご覧ください。
テープアンドリールの仕様の詳細については、http://www.linear-tech.co.jp/tapeandreel/をご覧ください。
2
2633fb
LTC2633
製品選択ガイド
製品
マーキング **
LTFTC
LTFTB
LTFSZ
LTFTV
LTFTF
LTFTD
内部リファレンス
使用時 VFS
2.5V • (4095/4096)
2.5V • (4095/4096)
2.5V • (4095/4096)
2.5V • (4095/4096)
4.096V • (4095/4096)
4.096V • (4095/4096)
パワーオン・
リセット時の
コード
Mid-Scale
Mid-Scale
Zero-Scale
High Impedance
Mid-Scale
Zero-Scale
パワーオン時の
リファレンス・
モード
Internal
External
Internal
Internal
Internal
Internal
分解能
12-Bit
12-Bit
12-Bit
12-Bit
12-Bit
12-Bit
VCC
2.7V to 5.5V
2.7V to 5.5V
2.7V to 5.5V
2.7V to 5.5V
4.5V to 5.5V
4.5V to 5.5V
LTC2633-LI12
LTC2633-LI10
LTC2633-LI8
LTFTC
LTFTJ
LTFTQ
2.5V • (4095/4096)
2.5V • (1023/1024)
2.5V • (255/256)
Mid-Scale
Mid-Scale
Mid-Scale
Internal
Internal
Internal
12-Bit
10-Bit
8-Bit
2.7V to 5.5V
2.7V to 5.5V
2.7V to 5.5V
LTC2633-LX12
LTC2633-LX10
LTC2633-LX8
LTFTB
LTFTH
LTFTP
2.5V • (4095/4096)
2.5V • (1023/1024)
2.5V • (255/256)
Mid-Scale
Mid-Scale
Mid-Scale
External
External
External
12-Bit
10-Bit
8-Bit
2.7V to 5.5V
2.7V to 5.5V
2.7V to 5.5V
LTC2633-LZ12
LTC2633-LZ10
LTC2633-LZ8
LTFSZ
LTFTG
LTFTN
2.5V • (4095/4096)
2.5V • (1023/1024)
2.5V • (255/256)
Zero-Scale
Zero-Scale
Zero-Scale
Internal
Internal
Internal
12-Bit
10-Bit
8-Bit
2.7V to 5.5V
2.7V to 5.5V
2.7V to 5.5V
LTC2633-LO12*
LTC2633-LO10*
LTC2633-LO8*
LTFTV
LTFTW
LTFTX
2.5V • (4095/4096)
2.5V • (1023/1024)
2.5V • (255/256)
High Impedance
High Impedance
High Impedance
Internal
Internal
Internal
12-Bit
10-Bit
8-Bit
2.7V to 5.5V
2.7V to 5.5V
2.7V to 5.5V
LTC2633-HI12
LTC2633-HI10
LTC2633-HI8
LTFTF
LTFTM
LTFTS
4.096V • (4095/4096)
4.096V • (1023/1024)
4.096V • (255/256)
Mid-Scale
Mid-Scale
Mid-Scale
Internal
Internal
Internal
12-Bit
10-Bit
8-Bit
4.5V to 5.5V
4.5V to 5.5V
4.5V to 5.5V
LTC2633-HZ12
LTC2633-HZ10
LTC2633-HZ8
LTFTD
LTFTK
LTFTR
4.096V • (4095/4096)
4.096V • (1023/1024)
4.096V • (255/256)
Zero-Scale
Zero-Scale
Zero-Scale
Internal
Internal
Internal
12-Bit
10-Bit
8-Bit
4.5V to 5.5V
4.5V to 5.5V
4.5V to 5.5V
製品番号
LTC2633A-LI12
LTC2633A-LX12
LTC2633A-LZ12
LTC2633A-LO12*
LTC2633A-HI12
LTC2633A-HZ12
最大 INL
±1LSB
±1LSB
±1LSB
±1LSB
±1LSB
±1LSB
±2.5LSB
±1LSB
±0.5LSB
±2.5LSB
±1LSB
±0.5LSB
±2.5LSB
±1LSB
±0.5LSB
±2.5LSB
±1LSB
±0.5LSB
±2.5LSB
±1LSB
±0.5LSB
±2.5LSB
±1LSB
±0.5LSB
* 他のHi-Zオプションに関しては、弊社にお問い合わせください。
** 温度グレードは出荷時のコンテナのラベルで識別されます。
電気的特性
VOUT に負荷なし。
l は全動作温度範囲での規格値を意味する。それ以外は TA = 25 Cでの値。注記がない限り、VCC = 2.7V ∼ 5.5V、
LTC2633-LI12/-LI10/-LI8/-LX12/-LX10/-LX8/-LZ12/-LZ10/-LZ8/-LO12/-LO10/-LO8/LTC2633A-LI12/-LX12/-LZ12/-LO12(VFS=2.5V)
LTC2633-8
SYMBOL PARAMETER
CONDITIONS
MIN TYP
LTC2633-10
LTC2633-12
LTC2633A-12
MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX
UNITS
DC 性能
Resolution
l
8
10
12
12
Bits
8
10
12
12
±1
Bits
LSB
VCC = 3V, Internal Ref. (Note 4)
VCC = 3V, Internal Ref. (Note 4)
l
DNL
Monotonicity
Differential
Nonlinearity
l
±0.5
INL
Integral Nonlinearity
VCC = 3V, Internal Ref. (Note 4)
l
±0.05 ±0.5
ZSE
Zero Scale Error
VCC = 3V, Internal Ref., Code = 0
l
VOS
VOSTC
Offset Error
VOS Temperature
Coefficient
VCC = 3V, Internal Ref. (Note 5)
VCC = 3V, Internal Ref.
l
GE
Gain Error
VCC = 3V, Internal Ref.
l
±0.5
±1
±0.2
±1
±1 ±2.5
±0.5
±1
LSB
0.5
5
0.5
5
0.5
5
0.5
5
mV
±0.5
±10
±5
±0.5
±10
±5
±0.5 ±5
±10
±0.5
±10
±5
mV
µV/°C
±0.2 ±0.8
±0.2 ±0.8
±0.2 ±0.8
±0.2 ±0.8
%FSR
2633fb
3
LTC2633
電気的特性
VOUT に負荷なし。
l は全動作温度範囲での規格値を意味する。それ以外は TA = 25 Cでの値。注記がない限り、VCC = 2.7V ∼ 5.5V、
LTC2633-LI12/-LI10/-LI8/-LX12/-LX10/-LX8/-LZ12/-LZ10/-LZ8/-LO12/-LO10/-LO8/LTC2633A-LI12/-LX12/-LZ12/-LO12(VFS=2.5V)
LTC2633-8
SYMBOL PARAMETER
GETC
ROUT
CONDITIONS
MIN TYP
Gain Temperature
Coefficient
VCC = 3V, Internal Ref. (Note 10)
C-Grade
H-Grade
Load Regulation
Internal Ref., Mid-Scale,
VCC = 3V ± 10%,
–5mA ≤ IOUT ≤ 5mA
VCC = 5V ± 10%,
–10mA ≤ IOUT ≤ 10mA
DC Output
Impedance
Internal Ref., Mid-Scale,
VCC = 3V ± 10%,
–5mA ≤ IOUT ≤ 5mA
VCC = 5V ± 10%,
–10mA ≤ IOUT ≤ 10mA
LTC2633-10
LTC2633A-12
MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX
10
10
10
10
10
10
10
10
UNITS
ppm/°C
ppm/°C
l
0.009 0.016
0.035 0.064
0.14 0.256
0.14 0.256 LSB/mA
l
0.009 0.016
0.035 0.064
0.14 0.256
0.14 0.256 LSB/mA
l
0.09 0.156
0.09 0.156
0.09 0.156
0.09 0.156
Ω
l
0.09 0.156
0.09 0.156
0.09 0.156
0.09 0.156
Ω
SYMBOL
PARAMETER
CONDITIONS
VOUT
DAC Output Span
External Reference
Internal Reference
PSR
Power Supply Rejection
VCC = 3V ± 10% or 5V ± 10%
ISC
Short Circuit Output Current (Note 6)
Sinking
Sourcing
DAC Output Current in High Impedance
Mode
VFS = VCC = 5.5V
Zero Scale; VOUT shorted to VCC
Full Scale; VOUT shorted to GND
LO Options Only
l
VCC
Positive Supply Voltage
For Specified Performance
l
ICC
Supply Current (Note 7)
l
l
l
l
ISD
Supply Current in Power-Down Mode
(Note 7)
VCC = 3V, VREF = 2.5V, External Reference
VCC = 3V, Internal Reference
VCC = 5V VREF = 2.5V, External Reference
VCC = 5V, Internal Reference
VCC = 5V
DAC ISD
LTC2633-12
MIN
TYP
UNITS
V
V
–80
dB
27
–28
0.01
l
l
MAX
0 to VREF
0 to 2.5
48
–48
±0.5
mA
mA
µA
5.5
V
0.5
0.6
0.5
0.6
2
mA
mA
mA
mA
µA
VCC
V
200
kΩ
電源
2.7
0.3
0.4
0.3
0.4
0.5
l
リファレンス入力
Input Voltage Range
l
1
Resistance
l
120
Capacitance
IREF
Reference Current, Power Down Mode
160
12
DAC Powered Down
l
pF
0.005
5
µA
1.25
1.26
V
リファレンス出力
Output Voltage
l
1.24
Reference Temperature Coefficient
±10
ppm/°C
Output Impedance
0.5
kΩ
Capacitive Load Driving
Short Circuit Current
VCC = 5.5V, REF Shorted to GND
10
µF
2.5
mA
2633fb
4
LTC2633
電気的特性
VOUT に負荷なし。
l は全動作温度範囲での規格値を意味する。それ以外は TA = 25 Cでの値。注記がない限り、VCC = 2.7V ∼ 5.5V、
LTC2633-LI12/-LI10/-LI8/-LX12/-LX10/-LX8/-LZ12/-LZ10/-LZ8/-LO12/-LO10/-LO8/LTC2633A-LI12/-LX12/-LZ12/-LO12(VFS = 2.5V)
SYMBOL
PARAMETER
CONDITIONS
MIN
TYP
MAX
UNITS
デジタルI/O
VIL
Low Level Input Voltage
(SDA and SCL)
High Level Input Voltage
(SDA and SCL)
(Note 14)
l
–0.5
(Note 11)
l
0.7VCC
VIL(CA0)
Low Level Input Voltage on CA0
See Test Circuit 1
l
VIH(CA0)
High Level Input Voltage on CA0
See Test Circuit 1
l
RINH
Resistance from CA0
See Test Circuit 2
to VCC to Set CA0 = VCC
Resistance from CA0
See Test Circuit 2
to GND to Set CA0 = GND
Resistance from CA0 to VCC or GND to Set See Test Circuit 2
CA0 = Float
l
2
VOL
Low Level Output Voltage
Sink Current = 3mA
l
0
0.4
V
tOF
Output Fall Time
VO = VIH(MIN) to VO = VIL(MAX),
CB = 10pF to 400pF (Note 12)
l
20 + 0.1CB
250
ns
tSP
Pulse Width of Spikes Suppressed by Input
Filter
l
0
50
ns
IIN
Input Leakage
0.1VCC ≤ VIN ≤ 0.9VCC
l
1
µA
CIN
I/O Pin Capacitance
(Note 8)
l
8
pF
CB
Capacitive Load for Each Bus Line
l
400
pF
CCA0
External Capacitive Load on Address Pin
CA0
l
10
pF
VIH
RINL
RINF
0.3VCC
V
V
0.15VCC
V
l
10
kΩ
l
10
kΩ
0.85VCC
V
MΩ
AC 性能
ts
Settling Time
VCC = 3V (Note 9)
±0.39% (±1LSB at 8 Bits)
±0.098% (±1LSB at 10 Bits)
±0.024% (±1LSB at 12 Bits)
Voltage Output Slew Rate
Capacitive Load Driving
en
3.4
4.0
4.5
µs
µs
µs
1.0
V/µs
500
pF
Glitch Impulse
At Mid-Scale Transition
2.8
nV•s
DAC-to-DAC Crosstalk
1 DAC Held at FS, 1 DAC Switch 0-FS
5.2
nV•s
Multiplying Bandwidth
External Reference
320
kHz
Output Voltage Noise Density
At f = 1kHz, External Reference
At f = 10kHz, External Reference
At f = 1kHz, Internal Reference
At f = 10kHz, Internal Reference
0.1Hz to 10Hz, External Reference
0.1Hz to 10Hz, Internal Reference
0.1Hz to 200kHz, External Reference
0.1Hz to 200kHz, Internal Reference
CREF = 0.1µF
180
160
200
180
30
35
680
730
nV/√Hz
nV/√Hz
nV/√Hz
nV/√Hz
µVP-P
µVP-P
µVP-P
µVP-P
Output Voltage Noise
2633fb
5
LTC2633
タイミング特性
l は全動作温度範囲での規格値を意味する。それ以外は TA = 25 Cでの値。VCC = 2.7V ∼ 5.5V。
(図 1を参照)
(Note 13)
LTC2633-LI12/-LI10/-LI8/-LX12/-LX10/-LX8/-LZ12/-LZ10/-LZ8/-LO12/-LO10/-LO8/LTC2633A-LI12/-LX12/-LZ12/-LO12(VFS = 2.5V)
SYMBOL
PARAMETER
fSCL
SCL Clock Frequency
l
0
tHD(STA)
Hold Time (Repeated) Start Condition
l
0.6
µs
tLOW
Low Period of the SCL Clock Pin
l
1.3
µs
tHIGH
High Period of the SCL Clock Pin
l
0.6
µs
tSU(STA)
Set-Up Time for a Repeated Start Condition
l
0.6
µs
tHD(DAT)
Data Hold Time
l
0
tSU(DAT)
Data Set-Up Time
l
100
tr
Rise Time of Both SDA and SCL Signals
(Note 12)
l
20 + 0.1CB
300
ns
tf
Fall Time of Both SDA and SCL Signals
(Note 12)
l
20 + 0.1CB
300
ns
tSU(STO)
Set-Up Time for Stop Condition
l
0.6
µs
tBUF
Bus Free Time Between a Stop and Start
Condition
l
1.3
µs
電気的特性
VOUT に負荷なし。
CONDITIONS
MIN
TYP
MAX
UNITS
400
kHz
µs
0.9
ns
l は全動作温度範囲での規格値を意味する。それ以外は TA = 25 Cでの値。注記がない限り、VCC = 4.5V ∼ 5.5V、
LTC2633-HI12/-HI10/-HI8/-HZ12/-HZ10/-HZ8/LTC2633A-HI12/-HZ12
(VFS = 4.096V)
LTC2633-8
SYMBOL PARAMETER
CONDITIONS
MIN TYP
LTC2633-10
LTC2633-12
LTC2633A-12
MAX MIN TYP MAX MIN TYP MAX MIN TYP MAX
UNITS
DC 性能
Resolution
l
8
10
12
12
Bits
l
8
10
12
12
±1
Bits
LSB
INL
Monotonicity
VCC = 5V, Internal Ref. (Note 4)
Differential
VCC = 5V, Internal Ref. (Note 4)
Nonlinearity
Integral Nonlinearity VCC = 5V, Internal Ref. (Note 4)
ZSE
Zero Scale Error
VCC = 5V, Internal Ref., Code = 0
l
VOS
VOSTC
Offset Error
VOS Temperature
Coefficient
Gain Error
Gain Temperature
Coefficient
VCC = 5V, Internal Ref. (Note 5)
VCC = 5V, Internal Ref.
l
VCC = 5V, Internal Ref.
VCC = 5V, Internal Ref. (Note 10)
C-Grade
H-Grade
VCC = 5V ± 10%, Internal Ref.
Mid-Scale, –10mA ≤ IOUT ≤ 10mA
VCC = 5V ± 10%, Internal Ref.
Mid-Scale, –10mA ≤ IOUT ≤ 10mA
l
±0.2 ±0.8
DNL
GE
GETC
Load Regulation
ROUT
DC Output
Impedance
l
±0.5
l
±0.05 ±0.5
±0.5
±1
±0.2
±1
±1 ±2.5
±0.5
±1
LSB
0.5
5
0.5
5
0.5
5
0.5
5
mV
±0.5
±10
±5
±0.5
±10
±5
±0.5 ±5
±10
±0.5
±10
±5
mV
µV/°C
±0.2 ±0.8
±0.2 ±0.8
±0.2 ±0.8
%FSR
l
10
10
0.006 0.01
10
10
0.022 0.04
10
10
0.09 0.16
10
10
0.09 0.16
ppm/°C
ppm/°C
LSB/mA
l
0.09 0.156
0.09 0.156
0.09 0.156
0.09 0.156
Ω
2633fb
6
LTC2633
電気的特性
VOUT に負荷なし。
l は全動作温度範囲での規格値を意味する。それ以外は TA = 25 Cでの値。注記がない限り、VCC = 4.5V ∼ 5.5V、
LTC2633-HI12/-HI10/-HI8/-HZ12/-HZ10/-HZ8/LTC2633A-HI12/-HZ12(VFS = 4.096V)
SYMBOL
PARAMETER
CONDITIONS
VOUT
DAC Output Span
External Reference
Internal Reference
PSR
Power Supply Rejection
VCC = 5V ± 10%
ISC
Short Circuit Output Current (Note 6)
Sinking
Sourcing
VFS = VCC = 5.5V
Zero Scale; VOUT shorted to VCC
Full Scale; VOUT shorted to GND
l
l
VCC
Positive Supply Voltage
For Specified Performance
l
ICC
Supply Current (Note 7)
ISD
Supply Current in Power-Down Mode
(Note 7)
VCC = 5V, VREF = 4.096V, External Reference
VCC = 5V, Internal Reference
VCC = 5V
l
l
電源
MIN
TYP
UNITS
0 to VREF
0 to 4.096
V
V
–80
dB
27
–28
48
–48
mA
mA
5.5
V
0.6
0.7
2
mA
mA
µA
VCC
V
200
kΩ
0.005
5
µA
2.048
2.064
V
4.5
0.4
0.5
0.5
l
MAX
リファレンス入力
Input Voltage Range
l
1
Resistance
l
120
Capacitance
IREF
Reference Current, Power Down Mode
160
12
DAC Powered Down
l
pF
リファレンス出力
Output Voltage
l
2.032
Reference Temperature Coefficient
±10
ppm/°C
Output Impedance
0.5
kΩ
Capacitive Load Driving
10
µF
4
mA
Short Circuit Current
VCC = 5.5V, REF Shorted to GND
デジタルI/O
Low Level Input Voltage
(SDA and SCL)
High Level Input Voltage
(SDA and SCL)
(Note 14)
l
–0.5
(Note 11)
l
0.7VCC
VIL(CA0)
Low Level Input Voltage on CA0
See Test Circuit 1
l
VIH(CA0)
High Level Input Voltage on CA0
See Test Circuit 1
l
RINH
Resistance from CA0
See Test Circuit 2
to VCC to Set CA0 = VCC
Resistance from CA0
See Test Circuit 2
to GND to Set CA0 = GND
Resistance from CA0 to VCC or GND to Set See Test Circuit 2
CA0 = Float
VOL
Low Level Output Voltage
Sink Current = 3mA
l
0
0.4
V
tOF
Output Fall Time
VO = VIH(MIN) to VO = VIL(MAX),
CB = 10pF to 400pF (Note 12)
l
20 + 0.1CB
250
ns
tSP
Pulse Width of Spikes Suppressed by Input
Filter
l
0
50
ns
IIN
Input Leakage
1
µA
VIL
VIH
RINL
RINF
0.1VCC ≤ VIN ≤ 0.9VCC
0.3VCC
V
V
0.15VCC
V
l
10
kΩ
l
10
kΩ
l
l
0.85VCC
V
2
MΩ
2633fb
7
LTC2633
電気的特性
VOUT に負荷なし。
l は全動作温度範囲での規格値を意味する。それ以外は TA = 25 Cでの値。注記がない限り、VCC = 4.5V ∼ 5.5V、
LTC2633-HI12/-HI10/-HI8/-HZ12/-HZ10/-HZ8/LTC2633A-HI12/-HZ12
(VFS = 4.096V)
SYMBOL
PARAMETER
CONDITIONS
CIN
I/O Pin Capacitance
(Note 8)
CB
CCA0
MIN
TYP
MAX
UNITS
l
8
pF
Capacitive Load for Each Bus Line
l
400
pF
External Capacitive Load on Address Pin
CA0
l
10
pF
AC 性能
ts
en
Settling Time
VCC = 5V (Note 9)
±0.39% (±1LSB at 8 Bits)
±0.098% (±1LSB at 10 Bits)
±0.024% (±1LSB at 12 Bits)
3.7
4.0
4.7
µs
µs
µs
Voltage Output Slew Rate
1.0
V/µs
Capacitive Load Driving
500
pF
Glitch Impulse
At Mid-Scale Transition
3.0
nV•s
DAC-to-DAC Crosstalk
1 DAC Held at FS, 1 DAC Switch 0-FS
6.7
nV•s
Multiplying Bandwidth
External Reference
320
kHz
Output Voltage Noise Density
At f = 1kHz, External Reference
At f = 10kHz, External Reference
At f = 1kHz, Internal Reference
At f = 10kHz, Internal Reference
0.1Hz to 10Hz, External Reference
0.1Hz to 10Hz, Internal Reference
0.1Hz to 200kHz, External Reference
0.1Hz to 200kHz, Internal Reference
CREF = 0.1µF
180
160
250
230
30
40
680
750
nV/√Hz
nV/√Hz
nV/√Hz
nV/√Hz
µVP-P
µVP-P
µVP-P
µVP-P
Output Voltage Noise
2633fb
8
LTC2633
タイミング特性
l は全動作温度範囲での規格値を意味する。それ以外は TA = 25 Cでの値。VCC = 4.5V ∼ 5.5V。
(図 1を参照)
(Note 13)
LTC2633-HI12/-HI10/-HI8/-HZ12/-HZ10/-HZ8/LTC2633A-HI12/-HZ12
(VFS = 4.096V)
SYMBOL
PARAMETER
fSCL
tHD(STA)
CONDITIONS
MIN
TYP
MAX
UNITS
400
kHz
SCL Clock Frequency
l
0
Hold Time (Repeated) Start Condition
l
0.6
µs
tLOW
Low Period of the SCL Clock Pin
l
1.3
µs
tHIGH
High Period of the SCL Clock Pin
l
0.6
µs
tSU(STA)
Set-Up Time for a Repeated Start Condition
l
0.6
µs
tHD(DAT)
Data Hold Time
l
0
tSU(DAT)
Data Set-Up Time
l
100
tr
Rise Time of Both SDA and SCL Signals
(Note 12)
l
20 + 0.1CB
300
ns
tf
Fall Time of Both SDA and SCL Signals
(Note 12)
l
20 + 0.1CB
300
ns
tSU(STO)
Set-Up Time for Stop Condition
l
0.6
µs
tBUF
Bus Free Time Between a Stop and Start
Condition
l
1.3
µs
Note 1:絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可
能性がある。長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響
を与える可能性がある。
Note 2:全ての電圧はGNDを基準にしている。
Note 3:高い温度は動作寿命に悪影響を及ぼす。温度が105°Cを超えると、動作寿命は短くなる。
Note 4:直線性と単調性はコードkL からコード2N − 1まで定義されている。ここで、Nは分解能
• N/ VFS)
で与えられ、最も近い整数のコードに丸められている。VFS =2.5V
で、kL はkL =0.016 (2
および N=12の場合、kL =26となり、直線性はコード26からコード4,095まで定義される。
VFS =4.096VでN=12の場合、kL =16となり、直線性はコード16からコード4,095まで定義
される。
Note 5:コード16(LTC2633-12)、コード4(LTC2633-10)
またはコード1(LTC2633-8)
およびフル
スケールでの測定から推測される。
µs
0.9
ns
Note 7:0VまたはVCC でのデジタル入力。
Note 8:設計によって保証されているが、製造時にはテストされない。
Note 9:内部リファレンス・モードDACは1/4スケールから3/4スケールへ、さらに3/4スケール
から1/4スケールへステップさせる。負荷はGNDに並列に接続した2kΩと100pF。
Note 10:温度係数は出力電圧の最大変化を規定温度範囲で割って計算される。
Note 11:最大 VIH =VCC(MAX)+0.5V
Note 12:CB =1 本のバスラインの容量(pF)。
Note 13:すべての値はVIH =VIH(MIN)および VIL =VIL(MAX)のレベルを基準にしている。
Note 14:最小 VIL は絶対最大定格を超える。この状態はデバイスに損傷を与えないが、性能
を低下させることがある。
Note 6:このデバイスには短時間の過負荷状態の間デバイスを保護するための電流制限が備
わっている。電流制限時に接合部温度が最大定格を超えることがある。規定された最高動作
接合部温度を超えた動作が継続すると、デバイスの信頼性を損なうおそれがある。
2633fb
9
LTC2633
標準的性能特性
T 注記がない限り、TA = 25 C。
LTC2633-L12
(内部リファレンス、VFS = 2.5V)
積分非直線性(INL)
1.0
微分非直線性(DNL)
VCC = 3V
–0.5
0
1024
3072
2048
CODE
4095
–1.0
0
1024
3072
2048
CODE
2633 G01
4095
–1.0
–50 –25
INL (NEG)
0
25 50 75 100 125 150
TEMPERATURE (°C)
2633 G03
リファレンス出力電圧と温度
1.260
VCC = 3V
0.5
VCC = 3V
1.255
DNL (POS)
VREF (V)
DNL (LSB)
0
2633 G02
DNLと温度
1.0
INL (POS)
–0.5
–0.5
0
VCC = 3V
0.5
INL (LSB)
0
–1.0
VCC = 3V
0.5
DNL (LSB)
INL (LSB)
0.5
INLと温度
1.0
1.0
0
DNL (NEG)
–0.5
1.250
1.245
–1.0
–50 –25
0
25 50 75 100 125 150
TEMPERATURE (°C)
1.240
–50 –25
0
2633 G04
2633 G05
1LSB へのセトリング
(立ち上がり)
1LSB へのセトリング
(立ち下がり)
9TH CLOCK OF
3RD DATA BYTE
SCL
5V/DIV
3/4 SCALE TO 1/4 SCALE STEP
VCC = 3V, VFS = 2.5V
RL = 2k, CL = 100pF
AVERAGE OF 256 EVENTS
VOUT
1LSB/DIV
3.6µs
VOUT
1LSB/DIV
25 50 75 100 125 150
TEMPERATURE (°C)
4.5µs
1/4 SCALE TO 3/4 SCALE STEP
VCC = 3V, VFS = 2.5V
RL = 2k, CL = 100pF
AVERAGE OF 256 EVENTS
2µs/DIV
SCL
5V/DIV
9TH CLOCK OF
3RD DATA BYTE
2µs/DIV
2633 G06
2633 G07
2633fb
10
LTC2633
標準的性能特性
T 注記がない限り、TA = 25 C。
LTC2633-H12(内部リファレンス、VFS = 4.096V)
積分非直線性(INL)
1.0
微分非直線性(DNL)
1.0
VCC = 5V
–0.5
0
1024
3072
2048
CODE
4095
–1.0
0
1024
3072
2048
CODE
2633 G08
0
INL (NEG)
4095
–1.0
–50 –25
0
2633 G10
リファレンス出力電圧と温度
2.068
VCC = 5V
VCC = 5V
2.058
0.5
VREF (V)
DNL (POS)
0
DNL (NEG)
2.048
2.038
–0.5
–1.0
–50 –25
0
25 50 75 100 125 150
TEMPERATURE (°C)
2.028
–50 –25
0
25 50 75 100 125 150
TEMPERATURE (°C)
2633 G12
2633 G11
1LSB へのセトリング
(立ち上がり)
1LSB へのセトリング
(立ち下がり)
3/4 SCALE TO 1/4 SCALE
STEP
VCC = 5V, VFS = 4.095V
RL = 2k, CL = 100pF
AVERAGE OF 256 EVENTS
9TH CLOCK OF
3RD DATA BYTE
SCL
5V/DIV
VOUT
1LSB/DIV
4.7µs
3.8µs
VOUT
1LSB/DIV
25 50 75 100 125 150
TEMPERATURE (°C)
2633 G09
DNLと温度
1.0
INL (POS)
–0.5
–0.5
0
VCC = 5V
0.5
INL (LSB)
DNL (LSB)
0
–1.0
VCC = 5V
0.5
DNL (LSB)
INL (LSB)
0.5
INLと温度
1.0
1/4 SCALE TO 3/4 SCALE STEP
VCC = 5V, VFS = 4.095V
RL = 2k, CL = 100pF
AVERAGE OF 256 EVENTS
2µs/DIV
SCL
5V/DIV
9TH CLOCK OF
3RD DATA BYTE
2µs/DIV
2633 G13
2633 G14
2633fb
11
LTC2633
標準的性能特性
T 注記がない限り、TA = 25 C。
LTC2633-10
積分非直線性(INL)
1.0
微分非直線性(DNL)
1.0
VCC = 3V
VFS = 2.5V
INTERNAL REF
0.5
DNL (LSB)
INL (LSB)
0.5
0
–0.5
–1.0
VCC = 3V
VFS = 2.5V
INTERNAL REF
0
–0.5
0
256
768
512
CODE
–1.0
1023
256
0
512
CODE
768
2633 G15
1023
2633 G16
LTC2633-8
積分非直線性(INL)
0.50
微分非直線性(DNL)
0.50
VCC = 3V
VFS = 2.5V
INTERNAL REF
0.25
DNL (LSB)
INL (LSB)
0.25
0
0
–0.25
–0.25
–0.50
VCC = 3V
VFS = 2.5V
INTERNAL REF
0
64
192
128
CODE
–0.50
255
64
0
128
CODE
192
255
2633 G18
2633 G17
LTC2633
ロード・レギュレーション
8
6
電流制限
0.20
VCC = 5V (LTC2633-H)
VCC = 5V (LTC2633-L)
VCC = 3V (LTC2633-L)
0.15
2
∆VOUT (V)
∆VOUT (mV)
VCC = 5V (LTC2633-H)
VCC = 5V (LTC2633-L)
VCC = 3V (LTC2633-L)
2
0.10
4
0
–2
0.05
0
–0.05
–4
–0.10
–6
INTERNAL REFERENCE
CODE = MID-SCALE
–8
–10
–30
オフセット誤差と温度
3
OFFSET ERROR (mV)
10
–20
–10
0
10
IOUT (mA)
20
30
2633 G19
–0.15
–0.20
–30
INTERNAL REFERENCE
CODE = MID-SCALE
–20
–10
0
10
IOUT (mA)
20
30
2633 G20
1
0
–1
–2
–3
–50 –25
0
25 50 75 100 125 150
TEMPERATURE (°C)
2633 G21
2633fb
12
LTC2633
標準的性能特性
T 注記がない限り、TA = 25 C。
LTC2633
ミッドスケール・グリッチ・
インパルス
大信号応答
パワーオン・リセット・グリッチ
LTC2633-L
9TH CLOCK OF
3RD DATA BYTE
SCL
5V/DIV
LTC2633-H12, VCC = 5V
3nV•s TYPICAL
VCC
2V/DIV
VOUT
0.5V/DIV
VOUT
2mV/DIV
ZERO-SCALE
VOUT
10mV/DIV
LTC2633-L12, VCC = 3V
2.8nV•s TYPICAL
VFS = VCC = 5V
1/4 SCALE to 3/4 SCALE
2µs/DIV
2µs/DIV
2633 G24
200µs/DIV
2633 G23
2633 G22
パワーダウン終了から
ミッドスケールまで
レールの空き高と出力電流
ミッドスケールへの
パワーオン・リセット
5.0
5V SOURCING
4.5
9TH CLOCK OF
3RD DATA BYTE
4.0
3V (LTC2633-L) SOURCING
LTC2633-H
2.5
2.0
1.5
DAC B IN
POWER-DOWN
MODE
VOUTA
0.5V/DIV
5V SINKING
LTC2633-H
VCC = 5V
INTERNAL REF.
1.0
3V (LTC2633-L) SINKING
0.5
0
0
1
2
4 5 6
IOUT (mA)
3
1.2
7
8
9
200µs/DIV
2633 G27
2633 G26
2633 G25
Hi-Z オプションの
パワーダウンの終了
SWEEP SDA, SCL
BETWEEN
ON AND VCC
9TH CLOCK OF
3RD DATA BYTE
SCL
5V/DIV
VCC = 5V
0.8
0.6
0.4
0.2
VOUT
500mV/DIV
VCC = 3V
(LTC2633-L)
0
1
LTC2633-L
VOUT
0.5V/DIV
5µs/DIV
10
電源電流とロジック電圧
1.0
ICC (mA)
VOUT (V)
3.5
3.0
VCC
2V/DIV
SCL
5V/DIV
2
3
LOGIC VOLTAGE (V)
4
5
2633 G28
LTC2633-LO, VCC = 3V
DAC OUTPUT DRIVEN
BY 1V SOURCE
THROUGH 15k
RESISTOR
DAC OUTPUT SET
TO MID-SCALE
HIGH-IMPEDANCE
(POWER-DOWN) MODE
5µs/DIV
2633 G29
2633fb
13
LTC2633
標準的性能特性
T 注記がない限り、TA = 25 C。
LTC2633
ノイズ電圧と周波数
500
0
NOISE VOLTAGE (nV/√Hz)
–2
–4
–8
–10
–12
VCC = 5V
VREF(DC) = 2V
VREF(AC) = 0.2VP-P
CODE = FULL-SCALE
–14
–16
–18
1k
10k
100k
FREQUENCY (Hz)
VCC = 5V
CODE = MID-SCALE
INTERNAL REFERENCE
300
LTC2633-H
200
LTC2633-L
100
0.4
0.2
0
–0.2
–0.4
–0.6
1M
0
100
1k
100k
10k
FREQUENCY (Hz)
–0.8
1M
1
1.5
2633 G32
2633 G31
0.1Hz ∼ 10Hz 電圧ノイズ
2 2.5 3 3.5 4 4.5
REFERENCE VOLTAGE (V)
5
5.5
2633 G33
利得誤差と温度
DAC 間クロストーク
(動的)
1.0
VCC = 5V, VFS = 2.5V
CODE = MID-SCALE
INTERNAL REFERENCE
SCL
5V/DIV
9TH CLOCK OF
3RD DATA BYTE
1 DAC
SWITCH 0-FS
2V/DIV
10µV/DIV
VOUT
2mV/DIV
1s/DIV
VCC = 5.5V
GAIN ERROR OF 2 CHANNELS
0.6
2632 G34
LTC2633-H12, VCC = 5V
6.7nV•s TYP
GAIN ERROR (%FSR)
dB
–6
400
利得誤差とリファレンス入力
0.8
GAIN ERROR (%FSR)
乗算帯域幅
2
0.5
0
–0.5
–1.0
–50 –25
2µs/DIV
2633 G35
0
25 50 75 100 125 150
TEMPERATURE (°C)
2633 G36
ピン機能
SCL(ピン1)
:シリアル・クロック入力。データはクロックの立ち
上がりエッジでシフトされてSDAピンに入力されます。この高
インピーダンス・ピンには、プルアップ抵抗またはVCC への電
流源が必要です。
CA0(ピン2)
:チップ・アドレスのビット0。このピンをVCC また
はGNDに接続するか、またはフロートさせて、デバイスのI2C
スレーブ・アドレスを選択します
(表 1を参照)。
REF(ピン3)
:リファレンス電圧の入力または出力。外部リ
ファレンス・モードが選択されているとき、REFは入力で
(1V
≤VREF ≤ VCC)、与えられる電圧によってDACのフルスケール
出力電圧が設定されます。内部リファレンスが選択されると、
10ppm/ Cの1.25V(LTC2635-L)
または2.048V(LTC2635-H)
の内部リファレンス
(1/2フルスケール)
がこのピンで利用可能
になります。この出力は最大 10μF(0.1μFを推奨)
でGNDにバ
14
イパスすることができ、外部 DC 負荷電流をドライブするとき
はバッファする必要があります。
GND(ピン4)
:グランド。
VOUTA、VOUTB
(Pins 5、6)
:DACのアナログ電圧出力。
VCC
(ピン7)
:電源電圧入力。
2.7V ≤ VCC ≤ 5.5V
(LTC2633-L)
または 4.5V ≤ VCC ≤ 5.5V(LTC2633-H)。0.1µFのコンデンサ
を使ってグランドにバイパスします。
SDA(ピン8)
:シリアル・データの双方向ピン。データはシフト
されてSDAピンに入力され、SDAピンによってアクノリッジさ
れます。このピンはデータがシフトされて入力されている間は
高インピーダンス・ピンになり、アクノリッジの間はオープン・ド
レインのNチャネル出力になります。SDAには、プルアップ抵
抗またはVCC への電流源が必要です。
2633fb
LTC2633
ブロック図
INTERNAL
REFERENCE
GND
REF
SWITCH
VREF
REGISTER
REGISTER
DAC A
REGISTER
VOUTA
REGISTER
VCC
VOUTB
DAC B
CONTROL
DECODE LOGIC
POWER-ON
RESET
SCL
I2C
ADDRESS
DECODE
CA0
SDA
I2C INTERFACE
2633 BD
テスト回路
I2Cデジタル I/O のテスト回路(「電気的特性」
を参照)
テスト回路 1
テスト回路 2
VDD
100Ω
CA0
RINH/RINL/RINF
VIH(CA0)/VIL(CA0)
2633 TC01
CA0
GND
2633 TC02
タイミング図
SDA
tLOW
tf
tf
tSU(DAT)
tr
tHD(STA)
tSP
tBUF
tr
SCL
tHD(STA)
tHD(DAT)
tSU(STA)
S
tHIGH
S
tSU(STO)
P
S
2633 F01
ALL VOLTAGE LEVELS REFER TO VIH(MIN) AND VIL(MAX) LEVELS
図 1.I2C のタイミング
SLAVE ADDRESS
1ST DATA BYTE
2ND DATA BYTE
3RD DATA BYTE
START
SDA
A6
A5
A4
A3
A2
A1
A0
W
SCL
1
2
3
4
5
6
7
8
ACK C3
9
1
C2
C1
C0
A3
A2
A1
A0
ACK
2
3
4
5
6
7
8
9
ACK
1
2
3
4
5
6
7
8
9
1
2
3
4
X
X
X
X
ACK
5
6
7
8
9
2633 F02
図 2.LTC2633 の標準的なバイト書き込みトランザクション
2633fb
15
LTC2633
動作
LTC2633は、デュアル電圧出力DACのファミリであり、8ピン
のTSOT パッケージで供給されます。各 DACは外部リファレン
スでレール・トゥ・レールで動作するか、または内蔵リファレン
スで設定されるフルスケール電圧で動作することができます。
精度(12、10、8ビット)、パワーオン・リセット値(内部リファレ
ンス・モードでゼロスケールまたはミッドスケール、または外部
リファレンス・モードでミッドスケール)、DACのパワーダウン
時の出力負荷(高インピーダンスまたは200kΩ)、フルスケール
電圧(2.5Vまたは4.096V)
の18通りの組み合わせが可能です。
2
LTC2633は2 線式 I Cインタフェースを使って制御します。
パワーオン・リセット
LTC2633-HZ/-LZは電源が最初に入れられたとき出力をゼロ
スケールにクリアして、システムの初期状態を一定に保ち、反
復可能にします。
アプリケーションによっては、DACの起動時に下流の回路が
アクティブ状態であり、この間 DAC からのゼロではない出力
の影響を受けやすくなることがあります。LTC2633にはパワー
オン・グリッチを減少させる回路が備わっています。パワーオ
ン時、アナログ出力は標準でゼロスケールの10mV 上より下
です。グリッチ振幅は一般に電源のランプ時間が増加するに
つれて低下します。
「標準的性能特性」
のセクションの
「パワー
オン・リセット・グリッチ」
を参照してください。
LTC2633-HI/-LI/-LXは代わりのリセットを備えており、電
源が最初に与えられたとき出力をミッドスケールに設定しま
す。LTC2633-LIとLTC2633-HIは内部リファレンス・モードで
パワーアップし、出力はそれぞれ 1.25Vと2.048Vのミッドス
ケール電圧に設定されます。LTC2633-LXは外部リファレン
ス・モードでパワーアップし、出力は外部リファレンスのミッド
スケールに設定されます。LTC2633-LOは内部リファレンス・
モードでパワーアップし、全 DACチャネルが高インピーダン
ス状態になります
(パワーダウン)
。入力レジスタとDACレジ
スタはミッドスケールのコードに設定され、内部リファレンス
だけがパワーアップするので、パワーアップ時の消費電流は
標準 180μAになります。既定のリファレンス・モードの選択に
ついては、
「リファレンス・モード」
のセクションで説明されてい
ます。
電源シーケンス制御
REF
(ピン3)
の電圧は-0.3V ≤ VREF ≤(VCC +0.3V)
の範囲に
保つ必要があります
(「絶対最大定格」
を参照)。VCC の電圧
が遷移している電源のターンオン・シーケンスとターンオフ・
シーケンスの間、これらのリミットが守られるように特に注意
が必要です。
伝達関数
デジタルからアナログへの伝達関数は次のとおりです。
VOUT(IDEAL) =
k
2N
VREF
ここで、kはDACの2 進 数 入力コードに相当する10 進 数、
Nは分 解 能、VREF は内 部リファレンス・モードでは2.5V
(LTC2633-LI/LTC2633-LX/LTC2633-LO/LTC2633-LZ)
または
4.096V(LTC2633-HI/LTC2633-HZ)
のどちらかであり、外部
リファレンス・モードではREFの電圧です。
I2Cシリアル・インタフェース
LTC2633は2 線式標準 I2Cインタフェースを使ってホストと通
信します。バス信号相互のタイミング関係をタイミング図(図 1
と図 2)に示します。2 本のバスラインSDAとSCLはバスが使
用されていないとき H にする必要があります。これらのライン
には外付けのプルアップ抵抗または電流源が必要です。これ
らのプルアップ抵抗の値は電源によって異なり、I2C 規格から
求めることができます。高速モードで動作するI2C バスでは、
バス容量が 200pFを超えると、アクティブ・プルアップが必要
になります。
LTC2633は受信のみの
(スレーブ)デバイスです。マスタは
LTC2633に書き込むことができます。マスタからの読み出し要
求に対してLTC2633はアクノリッジを返しません
(NAK)。
2633fb
16
LTC2633
動作
START(S)条件とSTOP(P)条件
バスが使用されていないときは、SCLとSDAの両方が H で
なければなりません。バス・マスタはSTART 条件を送って通
信開始をスレーブ・デバイスに知らせます。START 条件は、
SCLを H に保ったままSDAを H から L に遷移させること
によって発生させます。
マスタはスレーブとの通信を終了したら、STOP 条件を送りま
す。STOP条件は、SCLを H に保ったままSDAを L から H
に遷移させることによって発生させます。その後は、バスは自
由に別のI2Cデバイスと通信を行うことができます。
アクノリッジ
アクノリッジ信号は、マスタとスレーブ間のハンドシェークに
使われます。スレーブによって生成されるアクノリッジは、情
報の最新のバイトが受信されたことをマスタに知らせます。ア
クノリッジに関連したクロック・パルスはマスタによって生成さ
れます。マスタはアクノリッジ・クロック・パルスの間 SDAライ
ン
( H )
を解放します。スレーブ・レシーバはアクノリッジ・ク
ロック・パルスの間 SDA バスラインを引き下げ、アクノリッジ・
クロック・パルスが H の間安定して L に保つ必要がありま
す。LTC2633はこの方法によるマスタからの書き込みに応答し
ますが、読み出し動作に対してはアクノリッジを返しません。そ
の場合、SDAはACKクロック・パルスの間 H に保たれます。
チップ・アドレス
CA0の状態によってデバイスのスレーブ・アドレスが決まります。
このピンは、VCC、GNDまたはフロートの3つの状態のいずれ
かに設定することができます。これにより、3つの選択可能な
デバイス・アドレスが生じます。スレーブ・アドレスの割当を表 1
に示します。
表 1.スレーブ・アドレスのマップ
CA0
GND
フロート
VCC
グローバル・アドレス
A6
0
0
0
1
A5
0
0
0
1
A4
1
1
1
1
A3
0
0
0
0
A2
0
0
0
0
A1
0
0
1
1
アドレス・ピンによって選択されたアドレス以外に、デバイスは
グローバル・アドレスにも応答します。このアドレスにより、I2C
バスの3 バイトの1 回の書き込みトランザクションを使って、
LTC2633の全てのデバイスへの共通書き込みを行うことがで
きます。表1の最後に示されているグローバル・アドレスは7ビッ
トのハードワイヤード・アドレスで、CA0で選択することはでき
ません。別のアドレスが必要ならば、弊社にお問い合わせくだ
さい。
アドレス・ピン
(CA0)
は、それらがフロート状態かどうか判断
するためアドレス検出時にドライブされるので、そのピンに許
される容量性負荷は最大 10pFです。
ワード書き込みのプロトコル
マスタはSTART 条件と7ビットのスレーブ・アドレス、それに続
く書込みビット
(W)=0を使ってLTC2633との通信を開始し
ます。LTC2633は、7ビットのスレーブ・アドレスが
(CA0で設
定される)
そのデバイスのアドレスまたはグローバル・アドレス
に一致すると、9 番目のクロックでSDAピンを L に引き下げ
てアクノリッジします。マスタは次に3 バイトのデータを送りま
す。LTC2633は、各データ・バイト転送の9 番目のクロックで
SDAラインを L に引き下げることにより、各データ・バイトを
アクノリッジします。3 バイトのデータをすべて受け取った後、
LTC2633は24ビットの入力ワードで指定されたコマンドを実
行します。
有効な7ビットのスレーブ・アドレスの後に3 バイトを超える
データ・バイトが送信されると、LTC2633はそれらの余分な
データ・バイトをアクノリッジしません
(SDAは、9つめのクロッ
クで H )。
A0
0
1
0
1
2633fb
17
LTC2633
動作
3データ・バイトのフォーマットを図 3に示します。入力ワード
の最初の1 バイトは4ビットのコマンドと、それに続く4ビット
のDACアドレスで構成されます。次の2 バイトには16ビットの
データ・ワードが含まれ、それはMSB からLSBに向かって並
んだ12、10、または8ビットの入力コードと、それに続く4、6ま
たは8ビットのドントケア・ビットで構成されます
(それぞれ、
LTC2633-12、LTC2633-10お よ び LTC2633-8)。LTC2633の
標準的な書き込みトランザクションを図 4に示します。
コマンド・ビット
(C3 ∼ C0)
とアドレス
(A3 ∼ A0)
の割り当てを
表 3と表 4に示します。表の中の最初の4つのコマンドは書き
込みと更新です。書き込み操作により、16ビットのデータ・ワー
ドが 32ビット・シフト・レジスタから入力レジスタにロードされ
ます。更新操作では、データ・ワードが入力レジスタからDAC
レジスタにコピーされます。いったんDACレジスタにコピーさ
れると、データ・ワードはアクティブな12、10、あるいは8ビッ
ト入力コードになり、DAC出力でアナログ電圧に変換されま
す。
「 書き込みと更新」
は最初の2つのコマンドを組み合わせ
ます。また、パワーダウン・モードであれば、更新操作により、
DAC がパワーアップします。データ・パスとレジスタを
「ブロッ
ク図」
に示します。
表 3.コマンドのコード
コマンド*
C2 C1 C0
0
0
0 入力レジスタnに書き込む
0
0
1 DACレジスタnを更新(パワーアップ)する
0
1
0 入力レジスタnに書き込み、
全てを更新(パワーアップ)する
0
0
1
1 DACレジスタnに書き込み、
更新(パワーアップ)する
0
1
0
0 nをパワーダウン
0
1
0
1 デバイス(全てのDACとリファレンス)を
パワーダウン
0
1
1
0 内部リファレンスを選択する
(リファレンスをパワーアップ)
0
1
1
1 外部リファレンスを選択する
(内部リファレンスをパワーダウン)
1
1
1
1 動作なし
* 示されていないコマンドは予備のため使用不可。
C3
0
0
0
表 4.アドレス・コード
アドレス(n)*
A3 A2 A1 A0
0
0
0
0 DAC A
0
0
0
1 DAC B
1
1
1
1 両方のDAC
* 示されていないアドレス・コードは予備のため、使用不可。
WRITE WORD PROTOCOL LTC2633
S
W
SLAVE ADDRESS
A
1ST DATA BYTE
A
2ND DATA BYTE
A
3RD DATA BYTE
A
P
D5
D4
D1
D0
INPUT WORD
INPUT WORD (LTC2633-12)
C3
C2
C1
C0
A3
A2
A1
A0
D11
D10
D9
1ST DATA BYTE
D8
D7
D6
D3
D2
X
X
X
X
X
X
X
X
X
X
3RD DATA BYTE
2ND DATA BYTE
INPUT WORD (LTC2633-10)
C3
C2
C1
C0
A3
A2
A1
A0
D9
D8
D7
1ST DATA BYTE
D6
D5
D4
D3
D2
D1
D0
X
2ND DATA BYTE
X
X
3RD DATA BYTE
INPUT WORD (LTC2633-8)
C3
C2
C1
C0
A3
1ST DATA BYTE
A2
A1
A0
D7
D6
D5
D4
D3
D2
D1
D0
2ND DATA BYTE
X
X
X
X
X
3RD DATA BYTE
2633 F03
図 3.コマンドとデータ入力フォーマット
2633fb
18
X = DON’T CARE
2
1
SCL
VOUT
A5
A6
A5
SDA
START
A6
3
A4
4
A3
A3
5
A2
A2
6
A1
A1
SLAVE ADDRESS
A4
7
A0
8
A0 WR
9
2
C2
C2
3
C1
C1
4
C0
C0
5
A3
A3
COMMAND
6
A2
A2
7
A1
A1
8
A0
A0
9
ACK
1
2
3
D11 D10 D9
4
D8
5
D7
MS DATA
6
D6
7
D5
8
D4
9
ACK
1
D3
2
D2
図 4.LTC2633 の標準的な入力波形 – DAC の出力をフルスケールにプログラム
1
ACK C3
C3
3
D1
4
D0
5
X
LS DATA
6
X
7
X
8
X
9
ACK
2633 F04
ZERO-SCALE
VOLTAGE
FULL-SCALE
VOLTAGE
STOP
LTC2633
動作
2633fb
19
LTC2633
動作
動的にグランドに引き下げられます
(LTC-2633-L1/LTC2633LX/LTC2633-LO/LTC2633-LZ/LTC2633-HI/LTC2633-HZ)。
精確な外部リファレンスを利用できないか、またはスペース
パワーダウンの間出力ピン
LTC2633-LOオプションの場合、
の制約のため外部リファレンスが望ましくないアプリケーショ
は受動的にグランドに引き下げられず、高インピーダンス状態
ンのため、LTC2633はユーザーが選択できる内蔵リファレン
(オープン回路状態)
になり、消費電流が標準で0.1μA 未満
スを備えています。内蔵リファレンスの電圧は内部で2 倍に
増幅され、フルスケールのDAC出力電圧範囲を与えます。 になります。LTC2633-LOオプションは全 DAC出力がこの高
インピーダンス状態でパワーアップし、ソフトウェアの更新命
LTC2633-LI/LTC2633-LX/LTC2633-LO/LTC2633-LZのフル
令が与えられるまでその状態に留まります。全てのLTC2633
スケール出力は2.5Vです。LTC2633-HI/LTC2633-HZのフル
のオプションで、
入力レジスタとDACレジスタの内容はパワー
スケール出力は4.096Vです。内部リファレンスは電源電圧が
ダウンの間乱されません。
よく安定化されていないアプリケーションで役立ちます。内部
リファレンス・モードはコマンド0110bを使って選択することが
どのチャネルまたは複数のチャネルのどの組み合わせでも、適
でき、起動時にはLTC2633-HZ/LTC2633-LZでは既定であり、 切なDACアドレス
(n)
と組み合わせたコマンド0100bを使っ
LTC2633-HI/LTC2633-LI/LTC2633-LOでもそうです。
てパワーダウン・モードにすることができます。消費電流は各
リファレンス・モード
10ppm/ Cの1.25V(LTC2633-LI/LTC2633-LX/LTC2633-LO/
LTC2633-LZ)または2.048V(LTC2633-HI/LTC2633-HZ)の
内部リファレンスをREFピンで利用可能です。REFピンにバイ
パス容量を追加するとノイズ性能が改善されます。0.1μFを推
奨しますが、最大 10μFまで発振させずにドライブすることが
できます。この出力は外部 DC 負荷電流をドライブするときは
バッファする必要があります。
代わりに、コマンド0111bを使って、DACを外部リファレンス・
モードで動作させることもできます。このモードでは、外部か
らREFピンに与えられる入力電圧がリファレンス
(1V ≤ VREF
≤ VCC)
を与えるので、消費電流が減少します。与えられた外
部リファレンスの電圧が DACのフルスケール出力電圧を設定
します。外部リファレンス・モードが LTC2633-LXのパワーオ
ン時のデフォルトです。
LTC2633-HZ/LTC2633-LZ/LTC2633-HI/LTC2633-LI/
LTC2633-LOのリファレンス・モード
(パワーオン時のデフォル
トは内部リファレンス)
は、パワーアップ後にソフトウェアのコ
マンドによって変更することができます。LTC2633-LXの場合
も同様です
(パワーオン時のデフォルトは外部リファレンス)。
パワーダウン・モード
電力が制限されているアプリケーションでは、2 本のDAC出
力の両方は必要ないときはパワーダウン・モードを使って消
費電流を減らすことができます。パワーダウン時、バッファ・ア
ンプ、バイアス回路および内蔵リファレンス回路はディスエーブ
ルされ、実質的に電流は流れません。DAC出力は高インピー
ダンス状態になり、出力ピンは個別の200kΩ 抵抗によって受
DACのパワーダウンにより約 30% 減少します。コマンド0111b
を使って外部リファレンスを選択すると、内蔵リファレンスは自
動的にパワーダウンします。さらに、
「デバイスをパワーダウン」
コマンド
(0101b)
を使って、
すべてのDACチャネルと内蔵リファ
レンスを一緒にパワーダウン・モードにすることができます。内
蔵リファレンスがパワーダウン・モードのとき、REFピンは高イ
ンピーダンス
(標準で >1GΩ)
になります。すべてのパワーダウ
ン・コマンドで、16ビットのデータ・ワードは無視されます。
表 1に示されているように、DACの更新を含むどのコマンド
を実行しても、通常の動作を再開することができます。選択さ
れたDACは、その電圧出力が更新されるとパワーアップしま
す。パワーダウン状態のDAC がパワーアップされ、更新され
ると、通常のセトリングが遅延させられます。更新コマンドの
前に片方のDACだけがパワーダウン状態の場合、パワーアッ
プ遅延は10µsです。ただし、両方のDACおよび内部リファレ
ンスがパワーダウンされると、個々のDACのアンプやリファ
レンス・バッファに加えて、主バイアス発生回路ブロックが自
動的にシャットダウンされます。この場合、パワーアップ遅延
は12μsです。内部リファレンスのパワーアップはそれをパワー
ダウンしたコマンドに依存します。
「 外部リファレンスを選択」
コマンド
(0111b)
を使ってリファレンスをパワーダウンした場
合、
「内部リファレンスを選択」
コマンド
(0110b)
を使わない限
り再度パワーアップすることができません。ただし、
「デバイス
をパワーダウン」
コマンド
(0101b)
を使ってリファレンスをパ
ワーダウンした場合、
「内部リファレンスを選択する」
コマンド
(0110b)
に加えて、DACをパワーアップするソフトウェアのど
のコマンドでも内蔵リファレンスがパワーアップします。
2633fb
20
LTC2633
動作
電圧出力
LTC2633の内蔵レール・トゥ・レール・アンプは5Vで最大
10mA(3Vで最大 5mA)
までの電流をソースまたはシンクする
限り保証されたロード・レギュレーションを行います。
「標準性能特性」のセクションの
「レールの空き高と出力電
流」
のグラフを参照してください。
アンプは最大 500pFの容量性負荷を安定してドライブします。
レール・トゥ・レール出力に関する検討事項
ロード・レギュレーションは、広い範囲の負荷電流にわたって
定格電圧精度を維持するアンプの能力の指標です。負荷電
流を強制的に変化させたときの出力電圧の変化の測定値は
LSB/mAで表現されます。
どんなレール・トゥ・レールの電圧出力のデバイスでも、出力は
電源電圧範囲内に制限されます。
DACのアナログ出力はグランドより下には下がれないので、
図 5bに示すように、これらの出力が最低コードで制限される
ことがあります。同様に、REFピンが VCC に接続されていると
き、フルスケールの近くで出力が制限されることがあります。
VREF =VCC で、DACのフルスケール誤差(FSE)
が正のとき、
図 5cに示すように、最高コードの出力が VCC に制限されます。
VREF が VCC – FSEより小さいと、フルスケールの制限は生じ
ません。
DC出力インピーダンスはロード・レギュレーションと等価で、
単にLSB/mA からΩに単位を変えて計算するだけで求めるこ
とができます。アンプのDC出力インピーダンスはレールから
十分離れた負荷をドライブしているとき0.1Ωです。
どちらかのレールから負荷電流が流れているとき、そのレール
を基準にした出力電圧の空き高は出力デバイスの標準チャネ
ル抵抗 50Ωによって制限されます
(たとえば、1mAをシンクして
いるとき、最小出力電圧は50Ω•1mA、
つまり50mVになります)。
オフセットと直線性は、DACの伝達関数の
(出力の制限が生
じない)領域にわたって定義され、テストされます。
VREF = VCC
POSITIVE
FSE
VREF = VCC
OUTPUT
VOLTAGE
OUTPUT
VOLTAGE
INPUT CODE
(c)
OUTPUT
VOLTAGE
0V
NEGATIVE
OFFSET
0
2,048
INPUT CODE
2633 F05
4,095
(a)
0V
INPUT CODE
(b)
図 5.DAC の伝達曲線に対するレール・トゥ・レール動作の影響(12ビットの場合)
(a)全体の伝達関数
(b)
ゼロに近いコードに対する負のオフセットの影響
(c)
フルスケールに近いコードに対する正のフルスケール誤差の影響
2633fb
21
LTC2633
動作
基板のレイアウト
PCボードには、回路のアナログ部分とデジタル部分のために
別の領域が必要です。1 枚の切れ目のないグランド・プレー
ンを使い、アナログ信号とデジタル信号をプレーンの別の領
域に注意深く配線します。これにより、デジタル信号を敏感な
アナログ信号から遠ざけ、デジタル・グランド電流とグランド・
プレーンのアナログ部分の間の相互作用を最小に抑えます。
LTC2633のGNDピンからグランド・プレーンまでの抵抗はで
きるだけ小さくします。ここの抵抗はデバイスの実効 DC出力イ
ンピーダンス
(標準で0.1Ω)
に直接追加されます。LTC2633は、
同種の他のデバイスに比べて、これらの影響を受けやすいとい
うことはないことに注意してください。それどころか、大きな内
部抵抗によって達成可能な性能が制限されることはなく、レイ
アウトに基づく性能向上を明らかに示すことができます。
誤差を最小に抑える別の手法として、別の基板層に配置した
別の電源グランド・リターン・トレースを使います。
トレースは電
源がボードに接続されるポイントとDACのグランド・ピンの間
に置きます。こうして、DACのグランド・ピンはアナログ・グラン
ド、デジタル・グランドおよび電源グランドの共通ポイントにな
ります。LTC2633 が大きな電流をシンクしているとき、この電流
はグランド・ピンから直接電源グランドのトレースに流れ、アナ
ログ・グランド・プレーンの電圧には影響を与えません。
場合によっては、グランド・プレーンを遮って、デジタル・グラン
ドの電流をプレーンのデジタル部分に限定しなければならな
いことがあります。これを行うときは、目的に役立つ必要な範
囲でだけプレーンに間隙を作り、どのトレースも間隙の上をま
たがないようにします。
パッケージ
TS8 パッケージ
8ピン・プラスチックTSOT-23
(Reference LTC DWG # 05-08-1637 Rev A)
0.40
MAX
2.90 BSC
(NOTE 4)
0.65
REF
1.22 REF
1.4 MIN
3.85 MAX 2.62 REF
2.80 BSC
1.50 – 1.75
(NOTE 4)
PIN ONE ID
推奨半田パッド・レイアウト
IPC カルキュレータによる
0.22 – 0.36
8 PLCS (NOTE 3)
0.65 BSC
0.80 – 0.90
0.20 BSC
0.01 – 0.10
1.00 MAX
DATUM ‘A’
0.30 – 0.50 REF
NOTE:
1. 寸法はミリメートル
2. 図は実寸とは異なる
3. 寸法には半田を含む
4. 寸法にはモールドのバリやメタルのバリを含まない
5. モールドのバリは 0.254mm を超えてはならない
6. JEDEC パッケージ参照番号は MO-193
0.09 – 0.20
(NOTE 3)
1.95 BSC
TS8 TSOT-23 0710 REV A
2633fb
22
LTC2633
改訂履歴
REV
日付
A
3/11
B
3/11
概要
製品番号を修正。
「標準的応用例」の図のタイトルを改訂。
ページ番号
2 ~ 9、13、16、
20、26
24
2633fb
リニアテクノロジー・コーポレーションがここで提供する情報は正確かつ信頼できるものと考えておりますが、その使用に関する責務は
一切負いません。また、ここに記載された回路結線と既存特許とのいかなる関連についても一切関知いたしません。なお、日本語の資料は
あくまでも参考資料です。訂正、変更、改版に追従していない場合があります。最終的な確認は必ず最新の英語版データシートでお願いいたします。
23
LTC2633
標準的応用例
LTC3850を使った電圧マージニング・アプリケーション
(1.2V 5%)
− LTC2633-LO オプションのみ
0.1µF
4.7µF
5V
3
REF
0.1µF
TO I2C
BUS
1
8
2.2k
0.1µF
DAC A
DAC B
6 10k
ILM
15k
FREQ
0.1µF
2.2µH
0.008k
VOUT
1.2V ±5%
SW1
4
1nF
RJK0305DPB
TG1
BOOST1
CA0
GND
PGOOD INTVCC
LTC3850EUF
10k
0.22µF
SCL
VIN
CMDSH-3
100k
7
LTC2633CTS8-L012
5
2
VCC
VIN
6.5V
TO 14V
RJK0301DPB
BG1
3.32k
PGND
SDA
1nF
10k
500kHz
100pF
10k
SENSE1+
ITH1
MODE/PLLIN
TKSS1
RUN1
SENSE1
10nF
1nF
–
10k
VFB1
SGND
15pF
63.4k
2633 TA02
20k
関連製品
製品番号
LTC2632
説明
デュアル12/10/8ビット、SPI VOUT
DAC、内部リファレンス付き
デュアル16/14/12ビット、I2C VOUT
DAC、外部リファレンス付き
注釈
電源範囲:2.7V ∼ 5.5V、10ppm/ Cリファレンス、外部 REFモード、
レール・トゥ・
レール出力、8ピンThinSOT ™ パッケージ
260µA/DAC、電源範囲:2.7V ∼ 5.5V、レール・トゥ・レール出力、16ピンSSOP
パッケージ
デュアル16/14/12ビット、SPI VOUT
DAC、外部リファレンス付き
300µA/DAC、電源範囲:2.5V ∼ 5.5V、レール・トゥ・レール出力、8ピンMSOP
パッケージ
LTC2634/
LTC2635
LTC2636/
LTC2637
デュアル10ビット、SPI VOUT DAC、
外部リファレンス付き
シングル12/10/8ビット、SPI/I2C VOUT
DAC、10ppm/ Cリファレンス付き
シングル12/10/8ビット、SPI VOUT
DAC、10ppm/ Cリファレンス付き
クワッド12/10/8ビット、SPI/I2C VOUT
DAC、10ppm/ Cリファレンス付き
オクタル12/10/8ビット、SPI/I2C VOUT
DAC、10ppm/ Cリファレンス付き
LTC2654/
LTC2655
LTC2656/
LTC2657
クワッド16/12ビット、SPI/I2C VOUT
DAC、最大 10ppm/ Cリファレンス付き
オクタル16/12ビット、SPI/I2C VOUT
DAC、最大 10ppm/ Cリファレンス付き
1.5µA/DAC、電源範囲:2.7V ∼ 5.5V、レール・トゥ・レール出力、8ピンMSOP
パッケージ
180μA/DAC、電源範囲:2.7V ∼ 5.5V、10ppm/ Cリファレンス、レール・トゥ・
レール出力、SC70 パッケージ
(LTC2630)
/ThinSOT パッケージ
(LTC2631)
180μA/DAC、電源範囲:2.7V ∼ 5.5V、10ppm/ Cリファレンス、外部 REFモード、
レール・トゥ・レール出力、ThinSOT パッケージ
INL: 2.5LSB、電源範囲:2.7V∼5.5V、10ppm/ Cリファレンス、外部REFモード、
16ピン3mm 3mm QFN パッケージおよび 10ピンMSOP パッケージ
125μA/DAC、電源範囲:2.7V ∼ 5.5V、10ppm/ Cリファレンス、外部 REFモード、
レール・トゥ・レール出力、14ピン 4mm 3mmDFN パッケージおよび 10ピン
MSOP パッケージ
INL:最大 4LSB(16ビット)
およびオフセット誤差: 2mV、レール・トゥ・レール
出力、20ピン4mm 4mm QFN パッケージおよび 16ピン細型 SSOP パッケージ
INL:最大 4LSB(16ビット)
およびオフセット誤差: 2mV、レール・トゥ・レール
出力、20ピン4mm 5mm QFN パッケージおよび 16ピンTSSOP パッケージ
LTC2607/
LTC2617/
LTC2627
LTC2602/
LTC2612/
LTC2622
LTC1662
LTC2630/
LTC2631
LTC2640
2633fb
24
リニアテクノロジー株式会社
〒102-0094 東京都千代田区紀尾井町3-6紀尾井町パークビル8F
TEL 03- 5226-7291 ● FAX 03-5226-0268 ● www.linear-tech.co.jp
LT 0311 REV B • PRINTED IN JAPAN
 LINEAR TECHNOLOGY CORPORATION 2011