NJG1730MD7 2.4GHz 帯 SP3T スイッチ + LNA GaAs MMIC I 概要 NJG1730MD7 は無線 LAN と Bluetooth フロントエンド用途に設計された 2.4GHz 帯 SP3T スイッチ+低雑音増幅器 GaAs MMIC です。 NJG1730MD7 は RX LNA モードでの高利得、低雑音指数、TX 経路と Bluetooth 経路での低挿入損失を特徴とします。 NJG1730MD7 は ESD 保護素子を内蔵しており高 ESD 耐圧を有します。 パッケージには小型・薄型の EQFN14-D7 を採用しました。 I 外形 NJG1730MD7 I アプリケーション 2.4GHz 帯無線 LAN、Bluetooth フロントエンド用途 I 特徴 G 電源電圧 G 動作周波数 [ RX LNA mode ] G 動作電流 G 小信号電力利得 G 雑音指数 G 1dB 利得圧縮時入力電力 [ RX Bypass mode ] G 動作電流 G 1dB 利得圧縮時入力電力 [ TX mode ] G 挿入損失 G 0.1dB 利得圧縮時入力電力 [ BT mode ] G 挿入損失 G 0.1dB 利得圧縮時入力電力 G パッケージ G 鉛フリー・ハロゲンフリー対応, MSL1 VDD=3.6V typ. freq=2400~2500MHz 10mA typ. @VDD=3.6V, VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V 15.0dB typ. 1.6dB typ. -4dBm typ. 4µA typ. @VDD=3.6V, VCTL1=3.3V, VCTL2=VCTL3=VCTL4=0V +9dBm typ. 0.5dB typ. +30dBm typ. 0.6dB typ. +26dBm typ. EQFN14-D7 (Package size: 1.6mm x 1.6mm x 0.397mm typ.) I 端子配列 (Top view) GND 11 BT GND VDD 10 9 8 Logic circuit 12 VCTL3 7 VCTL4 13 6 Bypass VCTL1 LNAOUT SP3T SW 14 LNA Bias circuit 5 GND ANT 1 GND 2 TX 3 VCTL2 端子配列 1. GND 8. GND 2. TX 9. VDD 3. VCTL2 10. BT 4. GND 11. GND 5. GND 12. VCTL3 6. LNAOUT 13. VCTL1 7. VCTL4 14. ANT Exposed Pad: GND 4 GND 注: 本資料に記載された内容は予告なく変更することがありますので、ご了承下さい。 Ver.2014-04-18 -1- NJG1730MD7 I 絶対最大定格 Ta=+25oC 項目 記号 条件 定格 単位 電源電圧 VDD 5.5 V 切替電圧 VCTL 5.5 V 入力電力 1 PIN1 +15 dBm 入力電力 2 PIN2 +25 dBm 入力電力 3 PIN3 +25 dBm 消費電力 PD 1300 mW 動作温度 Topr -40~+85 o C 保存温度 Tstg -55~+150 o C ANT 端子, VDD=3.6V, VCTL1=3.3V VCTL2=VCTL3=0V, VCTL4=3.3/0V TX 端子, VDD=3.6V, VCTL2=3.3V VCTL1=VCTL3=VCTL4=0V BT 端子, VDD=3.6V, VCTL3=3.3V VCTL1=VCTL2=VCTL4=0V 4 層(76.2x114.3mm スルーホール有) FR4 基板実装時, Tj=150°C I 電気的特性 1 (DC 特性) VDD=3.6V, VCTL(H)=3.3V, VCTL(L)=0V, Ta=+25oC, Zs=Zl=50Ω 項目 最小値 標準値 最大値 単位 VDD 3.0 3.6 5.0 V 切替電圧 1 (High) VCTL1(H) 2.8 3.3 5.0 V 切替電圧 2 (High) VCTL2(H) 2.8 3.3 5.0 V 切替電圧 3 (High) VCTL3(H) 2.8 3.3 5.0 V 切替電圧 4 (High) VCTL4(H) 2.8 3.3 5.0 V 切替電圧 1 (Low) VCTL1(L) 0.0 - 0.4 V 切替電圧 2 (Low) VCTL2(L) 0.0 - 0.4 V 切替電圧 3 (Low) VCTL3(L) 0.0 - 0.4 V 切替電圧 4 (Low) VCTL4(L) 0.0 - 0.4 V - 10 14 mA - 4 15 µA - 4 15 µA - 4 15 µA - 5 20 µA - 5 20 µA - 5 20 µA - 5 20 µA 電源電圧 LNA 動作電流 1 (RX LNA mode) LNA 動作電流 2 (RX Bypass mode) LNA 動作電流 3 (Sleep mode) LNA 動作電流 4 (VCTL OPEN) 記号 IDD1 IDD2 IDD3 IDD4 切替電流 1 ICTL1 切替電流 2 ICTL2 切替電流 3 ICTL3 切替電流 4 ICTL4 条件 RF 無信号時, VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V RF 無信号時, VCTL1=3.3V, VCTL2=VCTL3=VCTL4=0V RF 無信号時, VCTL1=VCTL2=VCTL3=VCTL4=0.4V RF 無信号時, VCTL1=VCTL2=VCTL3=VCTL4=open RF 無信号時, VCTL1=3.3V, VCTL2=VCTL3=VCTL4=0V RF 無信号時, VCTL2=3.3V, VCTL1=VCTL3=VCTL4=0V RF 無信号時, VCTL3=3.3V, VCTL1=VCTL2=VCTL4=0V RF 無信号時, VCTL4=3.3V, VCTL1=VCTL2=VCTL3=0V -2- NJG1730MD7 I 電気的特性 2 (RF 特性: RX LNA mode, LNA+SP3T SW) VDD=3.6V, VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V, freq=2400~2500MHz, Ta=+25oC, Zs=Zl=50Ω, 回路は指定の外部回路による 項目 記号 条件 最小値 標準値 最大値 単位 13.0 15.0 17.0 dB - - 0.25 dB - 28 - dB - 1.6 1.9 dB - -4 - dBm - +7 - dBm RLi1 - 12 - dB RLo1 - 10 - dB LNA 切替時間 Tsw1_1 - 100 400 ns スイッチ切替時間 Tsw2_1 - 200 500 ns 小信号電力利得 1 Gain1 基板、コネクタ損失除く*1 帯域内利得偏差 1 Gflat1 f=2400~2420MHz, f=2440~2460MHz, f=2480~2500MHz アイソレーション 1 ISL1 雑音指数 1 NF1 1dB 利得圧縮時 入力電力 1 入力 3 次インター セプトポイント 1 ANT 端子 リターンロス 1 LNAOUT 端子 リターンロス 1 基板、コネクタ損失除く*2 P-1dB(IN)1 IIP3_1 f1=freq, f2=freq+100kHz, PIN=-22dBm *1) 0.36dB (2400MHz), 0.36dB (2450MHz), 0.37dB (2500MHz) *2) 0.18dB (2400MHz), 0.18dB (2450MHz), 0.18dB (2500MHz) I 電気的特性 3 (RF 特性: RX Bypass mode, Bypass SW+SP3T SW) VDD=3.6V, VCTL1=3.3V, VCTL2=VCTL3=VCTL4=0V, freq=2400~2500MHz, Ta=+25oC, Zs=Zl=50Ω, 回路は指定の外部回路による 項目 挿入損失 2 1dB 利得圧縮時 入力電力 2 入力 3 次インター セプトポイント 2 ANT 端子 リターンロス 2 LNAOUT 端子 リターンロス 2 記号 最小値 標準値 最大値 単位 4.0 6.0 8.0 dB - +9 - dBm - +13 - dBm RLi2 - 7 - dB RLo2 - 7 - dB LOSS2 条件 基板、コネクタ損失除く*3 P-1dB(IN)2 IIP3_2 f1=freq, f2=freq+100kHz, PIN=-14dBm *3) 0.36dB (2400MHz), 0.36dB (2450MHz), 0.37dB (2500MHz) -3- NJG1730MD7 I 電気的特性 4 (RF 特性: TX mode) VDD=3.6V, VCTL2=3.3V, VCTL1=VCTL3=VCTL4=0V, freq=2400~2500MHz, Ta=+25oC, Zs=Zl=50Ω, 回路は指定の外部回路による 項目 挿入損失 3 0.1dB 利得圧縮時 入力電力 3 ANT 端子 リターンロス 3 TX 端子 リターンロス 3 記号 最小値 標準値 最大値 単位 - 0.5 0.7 dB P-0.1dB(IN)3 - +30 - dBm RLi3 - 22 - dB RLo3 - 22 - dB LOSS3 条件 PIN=+23dBm, 基板、コネクタ損失除く*4 *4) 0.34dB (2400MHz), 0.35dB (2450MHz), 0.36dB (2500MHz) I 電気的特性 5 (RF 特性: BT mode) VDD=3.6V, VCTL3=3.3V, VCTL1=VCTL2=VCTL4=0V, freq=2400~2500MHz, Ta=+25oC, Zs=Zl=50Ω, 回路は指定の外部回路による 項目 挿入損失 4 0.1dB 利得圧縮時 入力電力 4 ANT 端子 リターンロス 4 BT 端子 リターンロス 4 記号 最小値 標準値 最大値 単位 - 0.6 0.8 dB P-0.1dB(IN)4 - +26 - dBm RLi4 - 22 - dB RLo4 - 22 - dB LOSS4 条件 PIN=+20dBm, 基板、コネクタ損失除く*5 *5) 0.70dB (2400MHz), 0.72dB (2450MHz), 0.73dB (2500MHz) I 電気的特性 6 (RF 特性) VDD=3.6V, VCTL1=3.3V, VCTL2=VCTL3=0V, VCTL4=3.3/0V, freq=2400~2500MHz, Ta=+25oC, Zs=Zl=50Ω, 回路は指定の外部回路による 項目 Gain ダイナミックレンジ 記号 GDR 条件 Gain1+LOSS2 最小値 標準値 最大値 単位 18.0 21.0 24.0 dB -4- NJG1730MD7 I 端子説明 端子番号 端子記号 1 GND 2 TX 3 VCTL2 4 GND 接地端子(0V)です。 RF 特性を劣化させない為に、IC 端子近傍で接地電位に接続してください。 5 GND 接地端子(0V)です。 RF 特性を劣化させない為に、IC 端子近傍で接地電位に接続してください。 6 LNAOUT 7 VCTL4 8 GND 接地端子(0V)です。 RF 特性を劣化させない為に、IC 端子近傍で接地電位に接続してください。 9 VDD 電源電圧端子です。正電源電圧(+3.0~+5.0V)を印加してください。RF 特性への 影響を抑止する為に対 GND 間にバイパス用キャパシタを接続してください。 10 BT 11 GND 12 VCTL3 切替信号入力端子です。この端子の印加電圧をハイレベル(+2.8~+5.0V)または ローレベル(0~+0.4V)に設定してください。 13 VCTL1 切替信号入力端子です。この端子の印加電圧をハイレベル(+2.8~+5.0V)または ローレベル(0~+0.4V)に設定してください。 14 ANT RF 送信/受信端子です。 この端子には DC ブロッキングキャパシタが内蔵されています。 GND 接地端子(0V)です。 RF 特性を劣化させない為に、IC 端子近傍で接地電位に接続してください。 また、グランド用スルーホールも同端子のできるだけ近傍に配置してください。 Exposed Pad 機 能 接地端子(0V)です。 RF 特性を劣化させない為に、IC 端子近傍で接地電位に接続してください。 RF 送信信号入力端子です。 この端子には DC ブロッキングキャパシタが必要です。 切替信号入力端子です。この端子の印加電圧をハイレベル(+2.8~+5.0V)または ローレベル(0~+0.4V)に設定してください。 RF 送信信号入力端子です。 この端子には DC ブロッキングキャパシタ と出力整合回路が内蔵されています。 切替信号入力端子です。この端子の印加電圧をハイレベル(+2.8~+5.0V)または ローレベル(0~+0.4V)に設定してください。 ブルートゥース端子です。 この端子には DC ブロッキングキャパシタが内蔵されています 接地端子(0V)です。 RF 特性を劣化させない為に、IC 端子近傍で接地電位に接続してください。 -5- NJG1730MD7 I 特性グラフ (RX LNA mode) VDD=3.6V, VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V, Ta=25oC, Zs=Zl=50Ω Gain, IDD vs. PIN Gain, NF vs. Frequency ( f=2450MHz ) Gain 16 Gain 13 3 12 12 12 2.5 10 10 11 2 10 1.5 NF 9 8 Gain (dB) 14 NF (dB) 3.5 14 Gain (dB) 16 4 14 8 8 IDD 6 1 4 0.5 2 4 2 (Exclude PCB, connector losses) 7 2000 2200 2400 2600 2800 6 IDD (mA) 15 P-1dB(IN)=-4.6dBm 0 -40 0 3000 0 -35 -30 -25 -20 -15 -10 -5 0 Input Power (dBm) Frequency (MHz) POUT vs. PIN P-1dB(IN) vs. Frequency ( f=2450MHz ) 20 Output Power (dBm) P-1dB(IN) (dBm) 0 -5 -10 10 0 -10 -20 P-1dB(IN)=-4.6dBm -15 2400 2420 2440 2460 2480 -30 -40 2500 -35 -30 Frequency (MHz) -25 -20 -15 -10 -5 0 Input Power (dBm) POUT, IM3 vs. PIN IIP3, OIP3 vs. Frequency ( f1=2450MHz, f2=2450.1MHz ) ( f1=2400~2500MHz, f2=f1+100kHz, Pin=-22dBm ) 25 40 20 Output Power, IM3 (dBm) IIP3, OIP3 (dBm) OIP3=+21.5dBm OIP3 15 10 IIP3 20 0 Pout -20 -40 IM3 -60 -80 IIP3=+7.1dBm 5 2400 2420 2440 2460 Frequency (MHz) 2480 2500 -100 -30 -25 -20 -15 -10 -5 0 5 10 Input Power (dBm) -6- NJG1730MD7 I 特性グラフ (RX LNA mode) VDD=3.6V, VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V, Ta=25oC, Zs=Zl=50Ω S11, S22 (f=50MHz~6GHz) S21, S12 (f=50MHz~6GHz) VSWRi, VSWRo (f=50MHz~6GHz) Zin, Zout (f=50MHz~6GHz) -7- NJG1730MD7 I 特性グラフ (RX LNA mode) VDD=3.6V, VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V, Ta=25oC, Zs=Zl=50Ω S11, S22 (f=50MHz~20GHz) S21, S12 (f=50MHz~20GHz) I 特性グラフ (RX LNA mode) VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V, Ta=25oC, Zs=Zl=50Ω K factor vs. Frequecy 10 K factor 8 6 4 V =3V DD V =3.6V DD V =4.3V 2 DD V =5V DD 0 0 5 10 15 20 Frequency ( GHz ) -8- NJG1730MD7 I 特性グラフ (RX LNA mode) VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V, Ta=25oC, Zs=Zl=50Ω NF vs. VDD Gain vs. VDD ( f=2450MHz ) ( f=2450MHz ) 2 18 17 1.5 NF (dB) Gain (dB) 16 15 14 13 1 0.5 12 0 11 3 3.5 4 4.5 3 5 3.5 4 4.5 5 VDD( V ) VDD ( V ) IIP3, OIP3 vs. VDD P-1dB(IN) vs. VDD ( f1=2450MHz, f2=2450.1MHz, Pin=-22dBm ) 30 0 IIP3, OIP3 (dBm) P-1dB(IN) (dBm) 25 -5 -10 OIP3 20 15 10 IIP3 5 -15 3 3.5 4 VDD ( V ) 4.5 5 0 3 3.5 4 4.5 5 VDD (V) -9- NJG1730MD7 I 特性グラフ (RX LNA mode) VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V, Zs=Zl=50Ω NF vs. Ambient Temperature Gain vs. Ambient Temperature ( f=2450MHz ) ( f=2450MHz ) 2.5 18 V =3V 17 DD V =3.6V 2 DD V =4.3V DD V =5V DD NF (dB) Gain (dB) 16 15 14 1.5 1 13 0.5 12 0 11 -50 0 50 -50 100 0 50 100 o o Ambient Temperature ( C ) Ambient Temperature ( C ) Reverse Isolation vs. Ambient Temperature P-1dB(IN) vs. Ambient Temperature ( f=2450MHz ) ( f=2450MHz ) 0 20 V =3V DD V =3.6V DD DD P-1dB(IN) (dBm) Isolation (dB) V =4.3V V =5V 25 DD 30 -5 V =3V DD V =3.6V DD -10 V =4.3V DD V =5V DD -15 35 -50 0 50 100 o -50 0 50 100 o Ambient Temperature ( C ) Ambient Temperature ( C ) IIP3 vs. Ambient Temperature ( f1=2450MHz, f2=2450.1MHz, Pin=-22dBm ) 15 IIP3 (dBm) 10 5 V =3V DD V =3.6V 0 DD V =4.3V DD V =5V DD -5 -50 0 50 100 o Ambient Temperature ( C ) - 10 - NJG1730MD7 I 特性グラフ (RX LNA mode) VCTL1=VCTL4=3.3V, VCTL2=VCTL3=0V, Zs=Zl=50Ω ANT Port Return Loss vs. Ambient Temperature LNAOUT Port Return Loss vs. Ambient Temperature ( f=2450MHz ) ( f=2450MHz ) 0 0 V =3V V =3V DD DD V =3.6V Retern Loss (dB) Retern Loss (dB) V =4.3V DD 5 V =3.6V 2 DD V =5V DD 10 DD V =4.3V DD V =5V DD 4 6 8 15 10 -50 0 50 100 -50 o 50 100 o Ambient Temperature ( C ) Switching Time vs. Ambient Temperature Switching Time vs. Ambient Temperature ( Bypass Mode to LNA Mode ) ( TX mode to Bypass Mode ) 800 800 V =3V 700 DD 600 V =4.3V DD V =5V 500 V =3V 700 DD V =3.6V Switching Time (nsec) Switching Time (nsec) 0 Ambient Temperature ( C ) DD 400 300 200 100 DD V =3.6V DD 600 V =4.3V DD V =5V 500 DD 400 300 200 100 0 0 -50 0 50 100 o -50 0 50 100 o Ambient Temperature ( C ) Ambient Temperature ( C ) K factor vs. Frequency ( VDD=3.6V ) 10 K factor 8 6 4 o -40 C 2 o +25 C o +85 C 0 0 5 10 15 20 Frequency ( GHz ) - 11 - NJG1730MD7 I 特性グラフ (RX Bypass mode) VDD=3.6V, VCTL1=3.3V, VCTL2=VCTL3=VCTL4=0V, Ta=25oC, Zs=Zl=50Ω Loss vs. Frequency Loss, IDD vs. PIN ( f=2450MHz ) 0 0 16 2 14 2 4 6 12 Loss 6 10 8 8 10 6 12 14 Exclude PCB, Connector losses 10 2000 2200 2400 2600 2800 2 P-1dB(IN)=+13.7dBm 16 -40 3000 4 IDD 8 IDD (mA) Loss (dB) Loss (dB) 4 0 -30 -20 Frequency (MHz) -10 0 10 20 Input Power (dBm) POUT vs. PIN P-1dB(IN) vs. Frequency ( f=2450MHz ) 20 20 Output Power (dBm) 10 P-1dB(IN) (dBm) 15 10 5 0 -10 -20 -30 -40 P-1dB(IN)=+13.7dBm 0 2400 2420 2440 2460 2480 -50 -40 2500 -30 Frequency (MHz) -20 -10 0 10 20 Input Power (dBm) POUT, IM3 vs. PIN IIP3, OIP3 vs. Frequency ( f1=2450MHz, f2=2450.1MHz ) ( f1=2400~2500MHz, f2=f1+100kHz, Pin=-14dBm ) 20 20 Output Power, IM3 (dBm) OIP3=+10.4dBm IIP3, OIP3 (dBm) IIP3 15 10 OIP3 IIP3 OIP3 0 -20 Pout -40 -60 IM3 -80 IIP3=+16.3dBm 5 2400 2420 2440 2460 Frequency (MHz) 2480 2500 -100 -20 -15 -10 -5 0 5 10 15 20 Input Power (dBm) - 12 - NJG1730MD7 I 特性グラフ (RX Bypass mode) VDD=3.6V, VCTL1=3.3V, VCTL2=VCTL3=VCTL4=0V, Ta=25oC, Zs=Zl=50Ω S11, S22 (f=50MHz~6GHz) S21, S12 (f=50MHz~6GHz) VSWRi, VSWRo (f=50MHz~6GHz) Zin, Zout (f=50MHz~6GHz) - 13 - NJG1730MD7 I 特性グラフ (RX Bypass mode) VCTL1=3.3V, VCTL2=VCTL3=VCTL4=0V, Zs=Zl=50Ω Loss vs. Ambient Temperature P-1dB(IN) vs. Ambient Temperature ( f=2450MHz ) ( f=2450MHz ) 20 3 V =3V DD 3.5 V =3.6V DD V =4.3V Loss (dB) P-1dB(IN) (dBm) DD 4 V =5V DD 4.5 5 5.5 15 V =3V 10 DD V =3.6V DD V =4.3V DD 6 V =5V DD 5 6.5 -50 0 50 -50 100 0 50 100 o o Ambient Temperature ( C ) Ambient Temperature ( C ) IIP3 vs. Ambient Temperature ANT Port Return Loss vs. Abmient Temperature ( f1=2450MHz, f2=2450.1MHz, Pin=-14dBm ) ( f=2450MHz ) 20 0 V =3V DD V =3.6V Retern Loss (dB) IIP3 (dBm) 2 15 V =3V 10 DD V =3.6V DD V =4.3V DD V =4.3V DD V =5V DD 4 6 8 DD V =5V DD 5 10 -50 0 50 100 -50 o 0 50 100 o Ambient Temperature ( C ) Ambient Temperature ( C ) LNAOUT Port Return Loss vs. Ambient Temperature GDR vs. Ambient Temperature ( f=2450MHz ) ( f=2450MHz ) 22 0 V =3V DD V =3.6V 20 DD V =4.3V DD V =5V DD 4 GDR (dB) Retern Loss (dB) 2 6 18 16 V =3V DD V =3.6V DD V =4.3V 14 8 DD V =5V DD 12 10 -50 0 50 100 o Ambient Temperature ( C ) -50 0 50 100 o Ambient Temperature ( C ) - 14 - NJG1730MD7 I 特性グラフ (TX mode) VDD=3.6V, VCTL2=3.3V, VCTL1=VCTL3=VCTL4=0V, Ta=25oC, Zs=Zl=50Ω Loss vs. PIN Loss vs. Frequency 0 0.2 0.2 Loss (dB) Loss (dB) ( f=2450MHz ) 0 0.4 0.6 0.8 0.4 0.6 0.8 Exclude PCB, Connector losses 1 2000 2200 2400 2600 Frequency (MHz) 2800 P-0.1dB(IN)>+30dBm 3000 1 10 15 20 25 30 Input Power (dBm) - 15 - NJG1730MD7 I 特性グラフ (TX mode) VDD=3.6V, VCTL2=3.3V, VCTL1=VCTL3=VCTL4=0V, Ta=25oC, Zs=Zl=50Ω S11, S22 (f=50MHz~6GHz) S21, S12 (f=50MHz~6GHz) VSWRi, VSWRo (f=50MHz~6GHz) Zin, Zout (f=50MHz~6GHz) - 16 - NJG1730MD7 I 特性グラフ (TX mode) VDD=3.6V, VCTL2=3.3V, VCTL1=VCTL3=VCTL4=0V, Zs=Zl=50Ω Loss vs. Ambient Temperature ANT Port Return Loss vs. Ambient Temperature ( f=2450MHz ) 0 0 0.2 5 Retern Loss (dB) Loss (dB) ( f=2450MHz ) 0.4 0.6 0.8 10 15 20 1 25 -50 0 50 100 o -50 0 50 100 o Ambient Temperature ( C ) Ambient Temperature ( C ) TX Port Return Loss vs. Ambient Temperature ( f=2450MHz ) 0 Retern Loss (dB) 5 10 15 20 25 -50 0 50 100 o Ambient Temperature ( C ) - 17 - NJG1730MD7 I 特性グラフ (BT mode) VDD=3.6V, VCTL3=3.3V, VCTL1=VCTL2=VCTL4=0V, Ta=25oC, Zs=Zl=50Ω Loss vs. PIN Loss vs. Frequency 0 0.2 0.2 Loss (dB) Loss (dB) ( f=2450MHz ) 0 0.4 0.6 0.8 0.4 0.6 0.8 Exclude PCB, Connector losses 1 2000 2200 2400 2600 Frequency (MHz) 2800 P-0.1dB(IN)=+29.8dBm 3000 1 10 15 20 25 30 Input Power (dBm) - 18 - NJG1730MD7 I 特性グラフ (BT mode) VDD=3.6V, VCTL3=3.3V, VCTL1=VCTL2=VCTL4=0V, Ta=25oC, Zs=Zl=50Ω S11, S22 (f=50MHz~6GHz) S21, S12 (f=50MHz~6GHz) VSWRi, VSWRo (f=50MHz~6GHz) Zin, Zout (f=50MHz~6GHz) - 19 - NJG1730MD7 I 特性グラフ (BT mode) VDD=3.6V, VCTL3=3.3V, VCTL1=VCTL2=VCTL4=0V, Zs=Zl=50Ω Loss vs. Ambient Temperature ANT Port Return Loss vs. Ambient Temperature ( f=2450MHz ) 0 0.2 5 Retern Loss (dB) Loss (dB) ( f=2450MHz ) 0 0.4 0.6 0.8 10 15 20 1 25 -50 0 50 100 o -50 0 50 100 o Ambient Temperature ( C ) Ambient Temperature ( C ) BT Port Return Loss vs. Ambient Temperature ( f=2450MHz ) 0 Retern Loss (dB) 5 10 15 20 25 -50 0 50 100 o Ambient Temperature ( C ) - 20 - NJG1730MD7 I 端子配列 (TOP VIEW) GND BT VDD GND 11 10 9 8 Logic Circuit VCTL3 12 7 VCTL4 Bypass SW VCTL1 13 6 LNAOUT LNA SP3T SW ANT 14 5 GND Bias Circuit 1 2 3 4 GND TX VCTL2 GND 1: GND 8. GND 2: TX 9. VDD 3: VCTL2 10. BT 4: GND 11. GND 5: GND 12: VCTL3 6: LNAOUT 13: VCTL1 7: VCTL4 14: ANT Exposed pad: GND I 真理値表 “H”=VCTL(H), “L”=VCTL(L) STATE Bypass RX SW VCTL1 VCTL2 VCTL3 VCTL4 (SW RX) (SW TX) (SW BT) (LNA) IDD LNA H L L H IDD1 ON OFF H L L L IDD2 OFF TX L H L L IDD2 BT L L H L Sleep L L L L mode RX LNA RX Bypass TX SW BT SW ON OFF OFF ON ON OFF OFF OFF ON OFF ON OFF IDD2 OFF ON OFF OFF ON IDD3 OFF OFF OFF OFF OFF - 21 - NJG1730MD7 I 外部回路図 BT port VDD C1 11 VCTL3 VCTL3 VDD BT GND 10 GND 9 8 Logic Circuit 12 C3 VCTL1 VCTL1 7 C2 VCTL4 C4 Bypass SW 13 VCTL4 6 LNAOUT LNAOUT port LNA ANT ANT port SP3T SW 14 1 GND 2 3 TX TX port GND 4 GND VCTL2 C5 5 Bias Circuit R1 VCTL2 I 部品リスト 部品番号 定数 C1 1000pF C2~C4 10pF C5 56pF R1 10kΩ 型名 MURATA (GRM03 series) KOA (RK73B series) - 22 - NJG1730MD7 I 基板実装図 LNAOUT VDD VCTL4 C4 VCTL2 C1 BT R1 C5 C3 TX C2 1pin mark VCTL3 VCTL1 ANT PCB Information Substrate: Thickness: Microstrip line width: PCB size: FR-4 0.2mm 0.4mm (Z0=50Ω) 35.2mm x 16.8mm <PCB レイアウトガイドライン> 8 7 6 5 4 9 3 10 2 11 1 PCB PKG Terminal PKG Outline 12 13 14 GND Via Hole Diameter: φ= 0.2mm デバイス使用上の注意事項 [1] 全ての外部部品については、IC に出来るだけ近づけて配置してください。 [2] RF 特性の劣化を防止する為にバイパスコンデンサ(C1)は VDD 端子のできるだけ近傍に配置してください。 [3] RF 特性を損なわない為に IC の GND 端子は最短距離で基板のグランドパターンに接続できるパターン レイアウトを行って下さい。また、グランド用スルーホールも同端子のできるだけ近傍に配置してください。 - 23 - NJG1730MD7 I 推奨フットパターン (EQFN14-D7 Package Reference) : Land : Mask (Open area) *Metal mask thickness: 100µm Package: 1.6mm x 1.6mm Pin pitch: 0.4mm : Resist (Open area) Detail A - 24 - NJG1730MD7 I パッケージ外形図 (EQFN14-D7) 単位 基板 端子処理 モールド樹脂 重量 : : : : : mm Cu SnBi めっき エポキシ樹脂 3.4mg Exposed PAD: GND に必ず接続してください。 ガリウムヒ素(GaAs)製品取り扱い上の注意事項 製品取り扱い上の注意事項 ガリウムヒ素 この製品は、法令で指定された有害物のガリウムヒ素(GaAs)を使用しております。危険防止のため、 製品を焼いたり、砕いたり、化学処理を行い気体や粉末にしないでください。廃棄する場合は、関 連法規に従い、一般産業廃棄物や家庭ゴミとは混ぜないでください。 この製品は静電放電 ・ サージ電圧により破壊されやすいため、取り扱いにご注意下さい。 <注意事項> このデータブックの掲載内容の正確さには 万全を期しておりますが、掲載内容について 何らかの法的な保証を行うものではありませ ん。とくに応用回路については、製品の代表 的な応用例を説明するためのものです。また、 工業所有権その他の権利の実施権の許諾を伴 うものではなく、第三者の権利を侵害しない ことを保証するものでもありません。 - 25 -