Si21802-B60 双 ISDB-T 和 DVB-T/C 解调器 说明 Si21802 在一个单独的紧凑装置中集成了两个符合日本和南美地面 ISDB-T 标准以及 DVB-T 和 DVB-C 标准的独立高性能数字解调 器。Si21802 利用成熟的 Silicon Labs 数字解调架构,为各种媒体 提供了卓越的接收性能,同时最大限度地降低了前端设计的复杂 性、成本和功耗。将 Si21802 连接至一个双地面/有线电视调谐 器,即可获得成本优化的高性能电视或 STB 接收前端。 凭借在 DVB 地面解调 (DVB-T) 领域的丰富经验,Si21802 双解调 器可接收标准或低 IF 输入(差分)且符合巴西 SBTVD-T 地面规格 要求(ABNT NBR 16.601 和 15.604)。其主要功能包括快速信道 扫描、短暂锁定时间、先进 CCI 性能、部分接收和辅助信道解码。 DVB-T 和 DVB-C 解调器是成熟且使用广泛的 Silicon Labs 设备 Si2169/68/67/66/64/62/60 的新一代增强版本。 有 线 接 收 功 能 可 以 解 调 广 泛 部 署 的 DVB-C 旧 标 准 (ITU-T J.83 Annex A/C) 和美国有线标准 (ITU-T J.83 Annex B)。 Si21802 提供了适用于 DVB-C 标准的片上盲扫算法以及盲锁 功能。 Si21802 集成了两个独立的可编程传输流接口,用于提供灵活多样 的输出模式,包括交叉开关功能,且完全兼容所有 MPEG 解码器 或条件接收模块,能够支持所有客户应用。 功能 - 引脚对引脚兼容所有双解调器产品系列:Si216x2 和 Si218x2 - API 兼容所有单解调器和所有双解调器 - ISDB-T(ABNT NBR 16.601 和 15.604) - 6、7 和 8 MHz 带宽 - 支持部分接收(仅接收一组分段中心的一个 OFDM 段) - AC1 和 AC2 解码 - DVB-T (ETSI EN 300 744) - OFDM 解调器和增强型 FEC 解码器 - 符合 NorDig Unified 2.5 和 D-Book 8 - DVB-C (ETSI EN 300 429) 和 ITU-T J.83 Annex A/B/C - QAM 解调器和 FEC 解码器 - 1 至 7.2 MSymbol/s - I2C 串行总线接口(主模块和主机) - 可通过快速 SPI 或 I2C(支持广播模式)来下载固件补丁进行升级 - 固件控制(嵌入式 ROM/NVM) - 适用于 T/C 调谐器的双独立差分 IF 输入 - GPIO 和多用途端口(每个解调器两个) - 独立且灵活的 TS 接口,配有串行或并行输出和交叉开关功能 - 适用于所有媒体的快速锁定时间 - 低功耗 - 仅两个电源:1.2 和 3.3 V - 8x8 mm,QFN-68 引脚封装,符合无铅/RoHS 要求 应用 - 1.2, 3.3V MP_A_A MP_C_A PC-TV 配件 PVR、DVD 和蓝光光盘刻录机 RESETB ADC_A DEMODULATOR_A CORE TS_A TS1_SYNC TS1_DATA TS1_VAL 8 TS1_CLK GPIO1/ TS_ERR_A I2C Block_A ADDR_A SDA_MAST SCL_MAST XO XTAL_I/CLK_IN CLK_IN/OUT SDA_HOST SCL_HOST ADDR_B GPIO0/ TS_ERR_B I2C Block_B TS_B TC_ADC_P_B TV Tuner TC_ADC_N_B ADC_B HDTV MPEG S.o.C. TC_ADC_N_A 高级多媒体 PVR STB Si21802 TC_ADC_P_A TV Tuner 多接收器 iDTV:板载或 NIM 内嵌 DEMODULATOR_B CORE TS2_SYNC TS2_DATA TS2_VAL 8 TS2_CLK MP_B_B MP_D_B 数字解调器 版权所有 © 2015 Silicon Laboratories 2015.11.5 Si21802-B60 双 ISDB-T 和 DVB-T/C 解调器 所选电气规格 (TA = –10 至 75°C) Parameter Test Condition Min Typ Max Unit Input clock reference 4 — 30 MHz Supported XTAL frequency 16 — 30 MHz General ISDB-T1 168 mW DVB-T2 — 182 — DVB-C3 — 142 — mW 4 layer PCB — 42 — °C/W VDD_VCORE 1.14 1.20 1.30 V VDD_VANA 3.00 3.30 3.60 V VDD_VIO 3.00 3.30 3.60 V Total power consumption Thermal resistance (θJA) mW Power Supplies Notes: 1. Test conditions: 8K, 64-QAM, CR = 7/8, GI = 1/32, 13 segments 2. Test conditions: 8 MHz, 8K FFT, 64-QAM, parallel TS. 3. Test conditions: 6.9 Mbaud, 256-QAM, parallel TS. TS2_DATA[5] TS1_DATA[6] TS2_DATA[6] TS1_DATA[7] TS2_DATA[7] GPIO_1/TS_ERR_A VDD_CORE VDD_CORE MP_C_A MP_D_B RESETB XO XTAL_I/CLK_IN ADDR_A ADDR_B VDD_ANA NC 引脚分配 51 50 49 48 47 46 45 44 43 42 41 40 39 38 37 36 35 NC 52 34 TS1_DATA[5] NC 53 33 VDD_VIO NC 54 32 GND NC 55 31 VDD_CORE NC 56 30 VDD_CORE Si21802 29 TS2_DATA[4] (GND_PAD) 27 TS2_DATA[3] QFN-68 8x8mm 25 TS2_DATA[2] NC 57 NC 58 TC_ADC_P_A 59 TC_ADC_N_A 60 TC_ADC_P_B 61 TC_ADC_N_B 62 CLK_IN_OUT 63 28 TS1_DATA[4] 26 TS1_DATA[3] 24 TS1_DATA[2] 23 TS2_DATA[1] SDA_MAST 64 22 TS1_DATA[1] SCL_MAST 65 21 TS2_DATA[0]/TS2_SER GND 66 20 TS1_DATA[0]/TS1_SER VDD_CORE 67 19 TS2_CLK 18 TS1_CLK GPIO_0/TS_ERR_B NC NC NC NC VDD_CORE TS2_SYNC MP_B_B 9 10 11 12 13 14 15 16 17 TS1_SYNC 8 TS2_VAL 7 TS1_VAL 6 SDA_HOST 5 SCL_HOST 4 VDD_VIO 3 GND 2 VDD_CORE 1 MP_A_A VDD_CORE 68 选择指南 Part Number Description Si21802-B60-GM Dual ISDB-T and DVB-T/C Demodulator, 8x8 mm QFN-68 数字解调器 版权所有 © 2015 Silicon Laboratories Silicon Laboratories 和 Silicon Labs 均为 Silicon Laboratories Inc. 的商标。 本文中其他产品或品牌名称是各自所有者的商标或注册商标 2015.11.5