轨到轨、高输出 电流放大器 AD8397 双绞线线路驱动器 音频应用 通用交流应用 –IN2 –VS 4 5 +IN2 0.75 0.50 0.25 0 –0.25 –0.50 –0.75 –1.00 –1.25 –1.50 0 2 4 6 8 10 12 TIME (µs) 14 16 18 20 18 20 图2. 输出摆幅,VS = ±1.5 V,RL = 25 Ω 9 力优于典型射随输出级,驱动25 Ω负载时摆幅可以达到任 6 一供电轨的0.5 V范围以内。低失真、高输出电流和宽输出动 3 VOUT (V) 性度驱动高负载。共发射极、轨到轨输出级的输出电压能 0 –6 低。它采用标准8引脚SOIC_N封装;针对较高功耗应用, –9 还提供散热增强型8引脚SOIC_N_EP封装。两种封装的工 –12 05069-032 –3 HV)工艺制造,高带宽和快速压摆率特性使失真降至最 作温度范围均为−40°C至+85°C。 6 1.00 12 AD8397采用ADI公司的高速超快互补双极性高压(XFCB- OUT2 +IN1 3 1.25 AD8397内置两个电压反馈型运算放大器,能够以出色的线 应用。 +VS 7 1.50 概述 态范围使AD8397特别适合要求高负载上大信号摆幅的 8 –IN1 2 05069-031 应用 OUT1 1 图1. 8引脚SOIC VOUT (V) 双通道运算放大器 电压反馈 宽电源电压范围:3 V至24 V 轨到轨输出 输出摆幅达到供电轨0.5 V范围内 高线性输出电流 310 mA峰值(驱动32 Ω,采用±12 V电源),同时保持−80 dBc SFDR 低噪声 电压噪声密度:4.5 nV/√Hz(100 kHz) 电流噪声密度:1.5 pA/√Hz(100 kHz) 高速 −3 dB带宽:69 MHz (G = 1) 压摆率:53 V/μs (RLOAD = 25 Ω) 05069-001 引脚配置 特性 0 2 4 6 8 10 12 TIME (µs) 14 16 图3. 输出摆幅,VS = ±12 V,RL = 100 Ω Rev. A Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Trademarks and registered trademarks are the property of their respective owners. One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 www.analog.com Fax: 781.461.3113 ©2011 Analog Devices, Inc. All rights reserved. ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提 供的最新英文版数据手册。 AD8397 目录 特性.....................................................................................................1 典型性能参数 ...................................................................................8 应用.....................................................................................................1 应用信息 ..........................................................................................11 概述.....................................................................................................1 电源与去耦 ................................................................................11 引脚配置 ............................................................................................1 布局考量.....................................................................................11 修订历史 ............................................................................................2 单位增益输出摆幅 ...................................................................11 技术规格 ............................................................................................3 容性负载驱动 ............................................................................12 绝对最大额定值...............................................................................7 外形尺寸 ..........................................................................................13 最大功耗.......................................................................................7 订购指南.....................................................................................13 ESD警告........................................................................................7 修订历史 2011年5月—修订版0至修订版A 更改应用部分和概述部分 .............................................................1 表1中的“最大输出电流”参数更改为“峰值交流输出电流” 参数.....................................................................................................3 表1增加注释1和注释2 ....................................................................3 表2中的“最大输出电流”参数更改为“峰值交流输出电流” 参数.....................................................................................................4 表2增加注释1和注释2 ....................................................................4 表3中的“最大输出电流”参数更改为“峰值交流输出电流” 参数.....................................................................................................5 表3增加注释1和注释2 ....................................................................5 表4中的“最大输出电流”参数更改为“峰值交流输出电流” 参数.....................................................................................................6 表4增加注释1和注释2 ....................................................................6 更改图4 ..............................................................................................7 概述部分更改为应用信息部分 ..................................................11 更新外形尺寸 .................................................................................13 2005年1月—修订版0:初始版 Rev. A | Page 2 of 16 AD8397 技术规格 VS = ±1.5 V或+3 V(TA = 25°C,G = +1,RL = 25 Ω,除非另有说明)1。 表1. 参数 动态性能 −3 dB带宽 0.1 dB平坦度 大信号带宽 压摆率 噪声/失真性能 失真(最差谐波) 输入电压噪声 输入电流噪声 直流性能 输入失调电压 测试条件/注释 最小值 典型值 VOUT = 0.1 V p-p VOUT = 0.1 V p-p VOUT = 2.0 V p-p VOUT = 0.8 V p-p 50 3.6 9 32 MHz MHz MHz V/µs fC = 100 kHz, VOUT = 1.4 V p-p, G = +2 f = 100 kHz f = 100 kHz −90 4.5 1.5 dBc nV/√Hz pA/√Hz 81 1.0 2.5 1.0 200 1.3 50 88 ∆V CM = ±1 V −71 87 1.4 −80 kΩ pF dB RLOAD = 25 Ω RLOAD = 25 Ω RLOAD = 100 Ω RLOAD = 100 Ω SFDR ≤ −70 dBc, f = 100 kHz, VOUT = 0.7 VP, RLOAD = 4.1 Ω +1.39 0.2 +1.43 −1.4 +1.48 −1.47 170 Ω VP VP VP VP mA TMIN − TMAX 输入失调电压匹配 输入偏置电流 TMIN − TMAX 输入失调电流 开环增益 输入特性 输入电阻 输入电容 共模抑制 输出特性 输出电阻 +摆幅 −摆幅 +摆幅 −摆幅 峰值交流输出电流2 电源 工作范围(双电源) 电源电流 电源抑制 1 2 最大值 单位 VOUT = ±0.5 V f = 100 kHz +1.45 ±1.5 6 −70 ∆V S = ±0.5 V 使用单位增益有利于特性测试。为提高稳定性,推荐使用2倍或更大的增益。 峰值交流输出电流特性假设正常交流工作模式,对连续直流工作模式无效。 Rev. A | Page 3 of 16 7 −82 2.5 2.0 900 300 −1.37 −1.44 ±12.0 8.5 mV mV mV nA µA nA dB V mA/Amp dB AD8397 VS = ±2.5 V或+5 V(TA = 25°C,G = +1,RL = 25 Ω,除非另有说明)1。 表2. 参数 动态性能 −3 dB带宽 0.1 dB平坦度 大信号带宽 压摆率 噪声/失真性能 失真(最差谐波) 输入电压噪声 输入电流噪声 直流性能 输入失调电压 测试条件/注释 最小值 典型值 最大值 单位 VOUT = 0.1 V p-p VOUT = 0.1 V p-p VOUT = 2.0 V p-p VOUT = 2.0 V p-p 60 4.8 14 53 MHz MHz MHz V/µs fC = 100 kHz, VOUT = 2 V p-p, G = +2 f = 100 kHz f = 100 kHz −98 4.5 1.5 dBc nV/√Hz pA/√Hz 85 1.0 2.5 1.0 200 1.3 50 90 ∆V CM = ±1 V −76 87 1.4 −80 kΩ pF dB RLOAD = 25 Ω RLOAD = 25 Ω RLOAD = 100 Ω RLOAD = 100 Ω SFDR ≤ −70 dBc, f = 100 kHz, VOUT = 1.0 VP, RLOAD = 4.3 Ω +2.37 0.2 +2.42 −2.37 +2.48 −2.46 230 Ω VP VP VP VP mA TMIN − TMAX 输入失调电压匹配 输入偏置电流 TMIN − TMAX 输入失调电流 开环增益 输入特性 输入电阻 输入电容 共模抑制 输出特性 输出电阻 +摆幅 −摆幅 +摆幅 −摆幅 峰值交流输出电流2 电源 工作范围(双电源) 电源电流 电源抑制 1 2 VOUT = ±1.0 V f = 100 kHz +2.45 ±1.5 7 −75 ∆V S = ±0.5 V 使用单位增益有利于特性测试。为提高稳定性,推荐使用2倍或更大的增益。 峰值交流输出电流特性假设正常交流工作模式,对连续直流工作模式无效。 Rev. A | Page 4 of 16 9 −85 2.4 2.0 900 300 −2.32 −2.42 ±12.6 12 mV mV mV nA µA nA dB V mA/Amp dB AD8397 VS = ±5 V或+10 V(TA = 25°C,G = +1,RL = 25 Ω,除非另有说明)1。 表3. 参数 动态性能 −3 dB带宽 0.1 dB平坦度 大信号带宽 压摆率 噪声/失真性能 失真(最差谐波) 输入电压噪声 输入电流噪声 直流性能 输入失调电压 测试条件/注释 最小值 典型值 VOUT = 0.1 V p-p VOUT = 0.1 V p-p VOUT = 2.0 V p-p VOUT = 4.0 V p-p 66 6.5 14 53 MHz MHz MHz V/µs fC = 100 kHz, VOUT = 6 V p-p, G = +2 f = 100 kHz f = 100 kHz −94 4.5 1.5 dBc nV/√Hz pA/√Hz 85 1.0 2.5 1.0 200 1.3 50 94 ∆V CM = ±1 V −84 87 1.4 −94 kΩ pF dB RLOAD = 25 Ω RLOAD = 25 Ω RLOAD = 100 Ω RLOAD = 100 Ω SFDR ≤ −80 dBc, f = 100 kHz, VOUT = 3 VP, RLOAD = 12 Ω +4.7 0.2 +4.82 −4.74 +4.96 −4.92 250 Ω VP VP VP VP mA TMIN − TMAX 输入失调电压匹配 输入偏置电流 TMIN − TMAX 输入失调电流 开环增益 输入特性 输入电阻 输入电容 共模抑制 输出特性 输出电阻 +摆幅 −摆幅 +摆幅 −摆幅 峰值交流输出电流2 电源 工作范围(双电源) 电源电流 电源抑制 1 2 最大值 单位 VOUT = ±2.0 V f = 100 kHz +4.92 ±1.5 7 −76 ∆V S = ±0.5 V 使用单位增益有利于特性测试。为提高稳定性,推荐使用2倍或更大的增益。 峰值交流输出电流特性假设正常交流工作模式,对连续直流工作模式无效。 Rev. A | Page 5 of 16 9 −85 2.5 2.0 900 300 −4.65 −4.88 ±12.6 12 mV mV mV nA µA nA dB V mA/Amp dB AD8397 VS = ±12 V或+24 V(TA = 25°C,G = +1,RL = 25 Ω,除非另有说明)1。 表4. 参数 动态性能 −3 dB带宽 0.1 dB平坦度 大信号带宽 压摆率 噪声/失真性能 失真(最差谐波) 输入电压噪声 输入电流噪声 直流性能 输入失调电压 测试条件/注释 最小值 MHz MHz MHz V/µs fC = 100 kHz, VOUT = 20 V p-p, G = +5 f = 100 kHz f = 100 kHz −84 4.5 1.5 dBc nV/√Hz pA/√Hz 90 1.0 2.5 1.0 200 1.3 50 96 −85 87 1.4 −96 kΩ pF dB 0.2 +11.89 −11.83 310 Ω VP VP mA TMIN − TMAX 1 2 单位 69 7.6 14 53 输入失调电压匹配 输入偏置电流 输入特性 输入电阻 输入电容 共模抑制 输出特性 输出电阻 +摆幅 −摆幅 峰值交流输出电流2 电源 工作范围(双电源) 电源电流 电源抑制 最大值 VOUT = 0.1 V p-p VOUT = 0.1 V p-p VOUT = 2.0 V p-p VOUT = 4.0 V p-p TMIN − TMAX 输入失调电流 开环增益 典型值 VOUT = ±3.0 V f = 100 kHz CM = ±1 V RLOAD = 100 Ω RLOAD = 100 Ω SFDR ≤ −80 dBc, f = 100 kHz, VOUT = 10 VP, RLOAD = 32 Ω S +11.82 ±1.5 8.5 −76 = ±0.5 V 使用单位增益有利于特性测试。为提高稳定性,推荐使用2倍或更大的增益。 峰值交流输出电流特性假设正常交流工作模式,对连续直流工作模式无效。 Rev. A | Page 6 of 16 11 −86 3.0 2.0 900 300 −11.77 ±12.6 15 mV mV mV nA µA nA dB V mA/Amp dB AD8397 绝对最大额定值 最大功耗 额定值 26.4 V 参见图4 −65°C至+125°C −40°C至+85°C 300°C 150°C AD8397安全工作的最大功耗受限于结温的升高。塑封器件 的最大安全结温由塑料的玻璃化转变温度决定,约为 150°C。即便只是暂时超过此限值,由于封装对芯片作用 的应力改变,参数性能也可能会发生变化。 4.5 注意,超出上述绝对最大额定值可能会导致器件永久性损 坏。这只是额定最值,不表示在这些条件下或者在任何其 它超出本技术规范操作章节中所示规格的条件下,器件能 够正常工作。长期在绝对最大额定值条件下工作会影响器 件的可靠性。 1 TJ = 150°C 4.0 热阻针对标准JEDEC 4层板: 8引脚SOIC_N:θJA = 157.6°C/W 8引脚SOIC_N_EP:θJA = 47.2°C/W 3.5 3.0 2.5 2.0 1.5 8-LEAD SOIC 1.0 0.5 0 –40 –30 –20 –10 05069-020 参数 电源电压 功耗1 存储温度范围 工作温度范围 引脚温度(焊接,10秒) 结温 MAXIMUM POWER DISSIPATION (W) 表5. 0 10 20 30 40 50 60 AMBIENT TEMPERATURE (°C) 70 80 90 图4. 最大功耗与环境温度的关系 ESD警告 ESD(静电放电)敏感器件。 带电器件和电路板可能会在没有察觉的情况下放 电。尽管本产品具有专利或专有保护电路,但在遇 到高能量ESD时,器件可能会损坏。因此,应当采 取适当的ESD防范措施,以避免器件性能下降或功 能丧失。 Rev. A | Page 7 of 16 AD8397 典型性能参数 100 0 VOUT 80 –10 60 –20 –30 VIN 20 CMRR (dB) 0 –20 OUT 2 –50 –60 –40 –70 –60 –80 05069-029 –80 –100 OUT 1 –40 0 20 40 60 80 100 120 TIME (ns) 140 160 180 –90 0.01 200 图5. 小信号脉冲响应(G = +1,VS = ±5 V,RL = 25 Ω) 05069-005 OUTPUT (mV) 40 0.1 1 FREQUENCY (MHz) 10 100 图8. 共模抑制(CMRR)与频率的关系 (VS = ±5 V,RL = 25 Ω) 0 5 –10 4 –20 VIN VOUT –30 CROSSTALK (dB) OUTPUT (V) 3 2 1 –40 –50 OUT 1 –60 –70 –80 0.2 0.4 0.6 0.8 1.0 1.2 TIME (µs) 1.4 1.6 1.8 –100 –110 0.01 2.0 图6. 大信号脉冲响应(0 V至4 V,VS = ±5 V,RL = 25 Ω) 6 VIN 4 1.5 3 1.0 2 0.5 1 0 0 –1 –0.5 80 120 160 200 240 TIME (ns) 280 320 360 –2 400 0.2 0.1 GAIN (dB) 2.0 40 100 0.3 OUTPUT (V) 5 0 10 VOUT 2.5 –1.0 1 FREQUENCY (MHz) 图9. 输出间串扰与频率的关系 (VS = ±5 V,VO = 1 V p-p,RL = 25 Ω) 0 VO = 100mV p-p –0.1 –0.2 05069-004 INPUT (V) 3.0 0.1 –0.3 0.1 05069-007 0 05069-006 05069-022 –1 OUT 2 –90 0 1 FREQUENCY (MHz) 图10. 0.1 dB平坦度 (VS = ±5 V,VO = 0.1 V p-p,G = +1,RL = 25 Ω) 图7. 输出过驱恢复 (VS = ±5 V,G = +2,RL = 25 Ω) Rev. A | Page 8 of 16 10 AD8397 10 10 G = +1 0 G = +2 NORMALIZED GAIN (dB) –10 G = +10 –20 G = +1 G = +2 –10 –20 G = +10 –30 05069-008 –30 –40 0.01 0.1 1 10 FREQUENCY (MHz) –40 0.01 100 图11. 不同增益的小信号频率响应 (VS = ±5 V,VO = 0.1 V p-p,RL = 25 Ω) 10 05069-011 NORMALIZED GAIN (dB) 0 0.1 1 10 FREQUENCY (MHz) 100 图14. 不同增益的大信号频率响应 (VS = ±5 V,VO = 2 V p-p,RL = 25 Ω) 20 12V 10 0 5V GAIN (dB) GAIN (dB) 0 –10 –20 –10 12V –20 2.5V –30 05069-009 2.5V 0.1 1 10 FREQUENCY (MHz) –40 0.01 100 图12. 不同电源的小信号频率响应 (G = +1,VO = 0.1 V p-p,RL = 25 Ω) 135 80 90 100 –10 GAIN 20 –45 0 –90 –135 –20 100 –180 1000 –30 PSRR (dB) 0 PHASE (Degrees) 40 –20 –40 +PSRR –50 –PSRR –60 05069-010 OPEN-LOOP GAIN (dB) 45 0.1 1 10 FREQUENCY (MHz) 1 10 FREQUENCY (MHz) 0 PHASE 60 0.01 0.1 图15. 不同电源的大信号频率响应 (G = +1,VO = 2 V p-p,RL = 25 Ω) 100 –40 0.001 5V –70 –80 0.01 05069-013 –40 0.01 05069-012 –30 0.1 1 FREQUENCY (MHz) 10 图16. 电源抑制比(PSRR)与频率的关系 (VS = ±5 V,RL = 25 Ω) 图13. 开环增益和相位与频率的关系 (VS = ±5 V,RL = 25 Ω) Rev. A | Page 9 of 16 100 AD8397 –40 0 –10 –50 –20 –60 –40 DISTORTION (dBc) –50 –60 –70 –80 SECOND HARMONIC –90 –80 –90 SECOND HARMONIC –100 –100 0.1 1 FREQUENCY (MHz) THIRD HARMONIC –110 05069-023 THIRD HARMONIC –110 –120 0.01 –70 –120 10 0 1 –40 –50 –50 –60 –60 DISTORTION (dBc) –70 SECOND HARMONIC –100 0 –50 –70 –80 SECOND HARMONIC –100 05069-025 DISTORTION (dBc) –60 –110 THIRD HARMONIC 0 0.5 1.0 1.5 2.0 2.5 3.0 3.5 OUTPUT VOLTAGE (V p-p) 4.0 4.5 22 24 SECOND HARMONIC THIRD HARMONIC 0 2 4 6 8 10 12 14 16 18 OUTPUT VOLTAGE (V p-p) 20 图21. 100 kHz时失真与输出电压的关系 (VS = ±12 V,G = +5,RL = 50 Ω) –40 –90 10 –90 –120 0.25 0.50 0.75 1.00 1.25 1.50 1.75 2.00 2.25 2.50 2.75 OUTPUT VOLTAGE (V p-p) 图18. 100 kHz时失真与输出电压的关系 (VS = ±1.5 V,G = +2,RL = 25 Ω) –120 –80 –110 05069-024 –120 9 –70 –100 THIRD HARMONIC –110 8 05069-027 DISTORTION (dBc) –40 –90 3 4 5 6 7 OUTPUT VOLTAGE (V p-p) 图20. 100 kHz时失真与输出电压的关系 (VS = ±5 V,G = +2,RL = 25 Ω) 图17. 失真与频率的关系 (VS = ±5 V,VO = 2 V p-p,G = +2,RL = 25 Ω) –80 2 05069-026 DISTORTION (dBc) –30 5.0 图19. 100 kHz时失真与输出电压的关系 (VS = ±2.5 V,G = +2,RL = 25 Ω) Rev. A | Page 10 of 16 AD8397 应用信息 AD8397是一款电压反馈型运算放大器,集成H桥输入级和 AD8397配置为差分驱动器时,像线路驱动应用一样,应 共发射极轨到轨输出级。AD8397可以在±1.5 V至±12 V的宽 使布局布线尽可能对称,从而最大程度地提高平衡性能。 电源范围工作。驱动轻负载时,轨到轨输出摆幅可以达到 当差分信号经过较长路径时,要让PCB上的走线相互靠近 任一供电轨的0.2 V范围内。驱动重负载时,输出也能提供 或将差分线路缠绕在一起,以尽量减小所形成的电感环路 高线性输出电流。例如,驱动32 Ω负载时,输出电流最高 面积。这样可以降低辐射能量,并使电路不容易受RF干 可达310 mA,同时保持−80dBc的SFDR。AD8397采用ADI公 扰影响。对于长信号走线(大于1英寸),推荐使用带状线 司专有XFCB-HV工艺制造。 设计技术。 电源与去耦 单位增益输出摆幅 AD8397可以采用±1.5 V至±12 V的优质、稳定调节、低噪声 AD8397以单位增益配置工作时,受到H电桥输入的限制, 电源供电。应特别注意电源去耦。使用高质量、低等效串 输出摆幅达不到供电轨。通过比较图7的输出过驱恢复与 联电阻(ESR)的电容,如多层陶瓷电容(MLCC)等,将电源 图22的输入过驱恢复可以明白这一点。为避免输入过驱并 电压纹波和功耗降至最低。0.1 μF MLCC去耦电容与电源引 实现轨到轨输出级所能提供的全部摆幅,应在2倍或更大 脚的距离不应超过1/8英寸。推荐使用10 μF至47 μF的大钽电 的增益下使用放大器。 容来为低频信号提供良好的去耦,并且为AD8397输出端的 7 快速、大信号变化供应电流。 6 5 像所有高速应用一样,应特别注意印刷电路板(PCB)布 4 低阻抗回路(或接地)路径连接电源。在紧挨着放大器的区 域中,消除所有层的接地平面有助于降低杂散电容。信号 路径应该短而直接,以便将这些走线相关的寄生电感和电 OUTPUT 3 2 1 容降至最低。端接电阻和负载应尽可能靠近各自的输入和 0 输出。输入走线与输出走线应尽可能远离,以便将电路板 –1 耦合(串扰)降至最低。 INPUT 05069-028 局,防止相关的电路板寄生效应引发问题。PCB应有一条 VOLTS 布局考量 0 80 160 240 320 400 480 560 TIME (ns) 图22. 单位增益输入过驱恢复 Rev. A | Page 11 of 16 640 720 800 AD8397 容性负载驱动 驱动容性负载时,许多高速运算放大器的频率响应会出现 5 峰化现象。在两倍增益电路中,图23显示AD8397可以驱动 0 –5 力更为有限的放大器,一般在放大器输出端与容性负载之 –10 间使用一个小串联电阻(RS),从而将峰化降至最低并确保 器件稳定性。图24显示,使用2.2 Ω串联电阻可以将AD8397 的容性负载驱动能力进一步提高到470 pF,同时频率响应峰 化保持在3 dB范围内。 330pF –15 –20 –25 –30 270pF –40 0.01 –5 100pF –15 –20 –25 –30 05069-021 –35 1 10 FREQUENCY (MHz) 0.1 1 10 FREQUENCY (MHz) 图24. 使用2.2 Ω串联电阻时的容性负载峰化 150pF –10 0.1 05069-030 220pF 0 GAIN (dB) 270pF 470pF –35 5 –40 0.01 GAIN (dB) 最高270 pF的容性负载,峰化仅3 dB。对于容性负载驱动能 390pF 100 图23. 无串联电阻时的容性负载峰化 Rev. A | Page 12 of 16 100 AD8397 外形尺寸 5.00 (0.1968) 4.80 (0.1890) 8 1 5 4 1.27 (0.0500) BSC 0.25 (0.0098) 0.10 (0.0040) COPLANARITY 0.10 SEATING PLANE 6.20 (0.2441) 5.80 (0.2284) 1.75 (0.0688) 1.35 (0.0532) 0.51 (0.0201) 0.31 (0.0122) 0.50 (0.0196) 0.25 (0.0099) 45° 8° 0° 0.25 (0.0098) 0.17 (0.0067) 1.27 (0.0500) 0.40 (0.0157) COMPLIANT TO JEDEC STANDARDS MS-012-AA CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS (IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN. 012407-A 4.00 (0.1574) 3.80 (0.1497) 图25. 8引脚标准小型封装[SOIC_N] 窄体 (R-8) 图示尺寸单位:mm和(inch) 8 5 TOP VIEW 1 4 2.41 (0.095) 6.20 (0.244) 6.00 (0.236) 5.80 (0.228) BOTTOM VIEW 1.27 (0.05) BSC (PINS UP) 1.75 (0.069) 1.35 (0.053) 1.65 (0.065) 1.25 (0.049) 0.10 (0.004) MAX COPLANARITY 0.10 SEATING PLANE 0.51 (0.020) 0.31 (0.012) FOR PROPER CONNECTION OF THE EXPOSED PAD, REFER TO THE PIN CONFIGURATION AND FUNCTION DESCRIPTIONS SECTION OF THIS DATA SHEET. 3.098 (0.122) 0.50 (0.020) 0.25 (0.010) 0.25 (0.0098) 0.17 (0.0067) 8° 0° 45° 1.27 (0.050) 0.40 (0.016) COMPLIANT TO JEDEC STANDARDS MS-012-A A CONTROLLING DIMENSIONS ARE IN MILLIMETER; INCH DIMENSIONS (IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN. 07-28-2008-A 4.00 (0.157) 3.90 (0.154) 3.80 (0.150) 5.00 (0.197) 4.90 (0.193) 4.80 (0.189) 图26. 8引脚标准小型封装,带裸露焊盘[SOIC_N_EP] 窄体 (RD-8-2) 图示尺寸单位:mm和(inch) 订购指南 型号1 AD8397ARZ AD8397ARZ-REEL AD8397ARZ-REEL7 AD8397ARDZ AD8397ARDZ-REEL AD8397ARDZ-REEL7 1 封装温度 −40°C至+85°C −40°C至+85°C −40°C至+85°C −40°C至+85°C −40°C至+85°C −40°C至+85°C 封装描述 8引脚 SOIC_N 8引脚 SOIC_N 8引脚 SOIC_N 8引脚 SOIC_N_EP 8引脚 SOIC_N_EP 8引脚 SOIC_N_EP Z = 符合RoHS标准的器件。 Rev. A | Page 13 of 16 封装外形 R-8 R-8 R-8 RD-8-2 RD-8-2 RD-8-2 AD8397 注释 Rev. A | Page 14 of 16 AD8397 注释 Rev. A | Page 15 of 16 AD8397 注释 ©2011 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D05069sc-0-5/11(A) Rev. A | Page 16 of 16