低失真3.2 GHz RF DGA ADA4961 产品特性 VCC4 VCC3 VCC2 VCC1 PM PWUP 功能框图 24 23 22 21 20 19 ADA4961 EXPOSED PAD 17 VOUT+ 0dB TO 21dB ATTEN +15dB 16 VOUT– 3 8 9 10 11 12 13 6 14 DNC NOTES 1. DNC = DO NOT CONNECT. DO NOT CONNECT TO THIS PIN. 12454-001 7 MODE 1 A0 15 DNC LATCH 5 A1 GND A2/FA 4 A3/CS GND 18 DNC A4/CLK VIN– 2 SDIO VIN+ GND 高速 −3 dB带宽:3.2 GHz −1 dB带宽:1.8 GHz 压摆率:12,000 V/μs 数字可调增益 电压增益:−6 dB至+15 dB 功率增益:−3 dB至+18 dB 5位并行或SPI总线增益控制,具有快速启动功能 IMD3/HD3失真,最大增益,5 V,高性能(HP)模式 IMD3/HD3(1 GHz时):−90 dBc/−83 dBc IMD3/HD3(1.5 GHz时):−85 dBc/−75 dBc IMD3/HD3(2 GHz时):−70 dBc/−70 dBc 低噪声 折合到输出的噪声密度(RTO):−154 dBm/Hz 噪声系数:5.5 dB(AV = 15 dB,1 GHz) 差分阻抗:100 Ω输入、50 Ω输出 低功耗工作模式,关断控制 3.3 V或5 V单电源供电 采用24引脚、4 mm × 4 mm LFCSP封装 图1. 应用 用于10位到14位GSPS转换器的ADC驱动器 射频/中频增益模块 线路驱动器 仪器仪表 卫星通信 数据采集 军用系统 概述 ADA4961是一款高性能BiCMOS RF数字增益放大器(DGA),针 对重负载驱动(≥2.0 GHz)进行了优化。它可实现500 MHz时 −90 dBc和1.5 GHz时−85 dBc的典型IMD3性能。该RF性能使 GHz级转换器可实现最佳性能,而且不像通常的GaAs放大 器,它对驱动放大器或总功耗的限制极小。该器件可轻松 驱动10位至16位HS转换器。 针对许多接收器应用,可以简化或无需使用抗混叠滤波器 (AAF)设计。 率,因而可在21 dB输入电平范围内优化信噪比(SNR)。 ADA4961在最高达2 GHz频率时,具有高宽带、低失真性能。 这些特性以及宽增益调节和相对较低的功耗,使其成为许 多高速应用的首选放大器,这包括极高频下动态范围至关 重要的IF、RF和宽带应用。 ADA4961不仅非常适合驱动模数转换器(ADC),也可以用 于混频器、PIN二极管衰减器、SAW滤波器和多元件分立 器件。它采用4 mm × 4 mm、24引脚LFCSP封装,工作温度 ADA4961内部差分输入阻抗为100 Ω,差分动态输出阻抗为 范围是−40°C至+85°C。 50 Ω,无需使用外部端接电阻。数字调整能力具有1 dB分辨 Rev. A Document Feedback Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Trademarks and registered trademarks are the property of their respective owners. One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 ©2014 Analog Devices, Inc. All rights reserved. Technical Support www.analog.com ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。 ADA4961 目录 产品特性 ...........................................................................................1 输出滤波器交流特性............................................................. 15 应用....................................................................................................1 工作原理 ........................................................................................ 16 功能框图 ...........................................................................................1 数字接口概述 .......................................................................... 16 概述....................................................................................................1 并行数字接口 .......................................................................... 16 修订历史 ...........................................................................................2 串行外设接口(SPI) ................................................................. 16 技术规格 ...........................................................................................3 应用信息 ........................................................................................ 17 噪声/谐波性能 ...........................................................................4 基本连接................................................................................... 17 时序规格......................................................................................5 ADC驱动 .................................................................................. 18 绝对最大额定值..............................................................................6 用于ADC接口的低通抗混叠滤波 ...................................... 20 热阻 ..............................................................................................6 布局考量................................................................................... 21 ESD警告.......................................................................................6 评估板 ....................................................................................... 21 引脚配置和功能描述 .....................................................................7 外形尺寸 ........................................................................................ 24 典型性能参数 .................................................................................8 订购指南................................................................................... 24 特性和测试电路........................................................................... 14 修订历史 12/14—修订版0至修订版A 更改“产品特性”部分.....................................................................1 更改表2 ............................................................................................4 更改表6中的引脚13 ......................................................................7 增加图33;重新排序 ................................................................. 12 增加图34和图35 ......................................................................... 13 更改表10 ....................................................................................... 17 更改图52 ........................................................................................ 23 2014年10月—修订版0:初始版 Rev. A | Page 2 of 24 ADA4961 技术规格 除非另有说明,VS = 5 V,HP模式,RS = 100 Ω差分,RL = 50 Ω差分,TA = 25°C,f = 500 MHz,VO = 1.2 V p-p (对于双音IMD3, 每个信号音0.6 V p-p)。 表1. 参数 动态性能 −3 dB带宽 −1 dB带宽 压摆率 1.0%建立时间 过驱恢复时间 输入回损(S11) 输出回损(S22) 增益 电压增益 功率增益 增益步长 增益步进误差 输入级 输入共模电压 输入电阻 最大交流耦合输入电平 输入电容 共模抑制比(CMRR) 单端 最大输出电压摆幅 测试条件/注释 VO指示小信号 VO指示小信号 VO = 2 V步进 VO = 2 V步进 500 MHz 500 MHz 最大电压增益 最小电压增益 最大功率增益 最小功率增益 差分 差分 单端 VS = 5.0 V VS = 3.3 V 差分输出电阻 数字逻辑规格 输入高电压,CS1、CLK1、SDIO (VIH) 输入高电压,PM (VIH) 输入低电压,CS1、CLK1、SDIO、PM (VIL) 输出高电压,CS1、CLK1、SDIO (VOH) 输出低电压,CS1、CLK1、SDIO (VOL) 电源 工作范围 静态电流 1 最小值 典型值 IOH = −100 µA IOL = +100 µA 5.0 V,HP模式 5.0 V,低功耗(LP)模式 5.0 V,关断模式 3.3 V,LP模式 3.3 V,关断模式 3200 1800 12000 0.6 1.2 −40 −30 MHz MHz 15 −6 18 −3 1.0 ±0.2 dB ns ns dB dB dB dB dB 1.0 100 6 1.3 55 V Ω V p-p pF dB 5.0 3.0 50 V p-p V p-p Ω 1.4 2.8 0 1.4 0 3.3 3.3 0.8 3.3 0.8 3.3至5.0 154 131 7.4 126 7.2 双功能引脚。表1不包含完整引脚名称,仅指出引脚的相关功能。完整的引脚名称和说明参见“引脚配置和功能描述”部分。 Rev. A | Page 3 of 24 最大值 单位 V V V V V V mA mA mA mA mA ADA4961 噪声/谐波性能 除非另有说明,VS = 5 V,HP模式,RS = 100 Ω差分,RL = 50 Ω差分,TA = 25°C,f = 500 MHz,VO = 1.2 V p-p (对于双音IMD3, 每个信号音0.6 V p-p),连接LC滤波器。 表2. 参数 交流性能,100 MHz 二次谐波(HD2) 三次谐波(HD3) 三阶交调失真(IMD3) 1 dB压缩点(OP1dB) 噪声系数(NF) 折合到输出的噪声密度(RTO) 交流性能,500 MHz 二次谐波(HD2) 三次谐波(HD3) 三阶交调失真(IMD3) 1 dB压缩点(OP1dB) 噪声系数(NF) 折合到输出的噪声密度(RTO) 交流性能,1 GHz 二次谐波(HD2) 三次谐波(HD3) 三阶交调失真(IMD3) 1 dB压缩点(OP1dB) 噪声系数(NF) 折合到输出的噪声密度(RTO) 交流性能,1.5 GHz 二次谐波(HD2) 三次谐波(HD3) 3.3 V电源, 5.0 V电源, 低功耗工作模式1 高性能工作模式 最小值典型值 最大值 最小值典型值 最大值 单位 测试条件/注释 最大增益 最小增益 最大增益 最小增益 VOUT= 1.2 V p-p复合(2 MHz间隔) 最大增益 最小增益 AV = 15 dB AV = 15 dB AV = 15 dB −75 −76 −85 −88 −81 −80 −88 −88 dBc dBc dBc dBc −100 −95 17.2 6.0 −154 −100 −100 18.8 5.8 −154 dBc dBc dBm dB dBm/Hz 最大增益 最小增益 最大增益 最小增益 VOUT= 1.2 V p-p复合(2 MHz间隔) 最大增益 最小增益 AV = 15 dB AV = 15 dB AV = 15 dB −77 −82 −75 −75 −80 −85 −81 −82 dBc dBc dBc dBc −90 −95 17.8 5.8 −154 −90 −90 19.3 5.6 −154 dBc dBc dBm dB dBm/Hz 最大增益 最小增益 最大增益 最小增益 VOUT= 1.2 V p-p复合(2 MHz间隔) 最大增益 最小增益 AV = 15 dB AV = 15 dB AV = 15 dB −83 −83 −78 −77 −84 −80 −83 −83 dBc dBc dBc dBc −87 −86 18.1 5.6 −154 −90 −92 21.1 5.5 −154 dBc dBc dBm dB dBm/Hz 最大增益 最小增益 最大增益 最小增益 −73 −75 −75 −75 −76 −77 −75 −75 dBc dBc dBc dBc Rev. A | Page 4 of 24 ADA4961 参数 三阶交调失真(IMD3) 测试条件/注释 VOUT= 1.2 V p-p复合(2 MHz间隔) 最大增益 最小增益 AV = 15 dB AV = 15 dB AV = 15 dB 1 dB压缩点(OP1dB) 噪声系数(NF) 折合到输出的噪声密度(RTO) 交流性能,2 GHz 二次谐波(HD2) 最大增益 最小增益 最大增益 最小增益 VOUT= 1.2 V p-p复合(2 MHz间隔) 最大增益 最小增益 AV = 15 dB AV = 15 dB AV = 15 dB 三次谐波(HD3) 三阶交调失真(IMD3) 1 dB压缩点(OP1dB) 噪声系数(NF) 折合到输出的噪声密度(RTO) 1 3.3 V电源, 5.0 V电源, 低功耗工作模式1 高性能工作模式 最小值典型值最大值 最小值典型值 最大值 单位 −79 −77 16.4 6.0 −153 −85 −84 18.8 6.3 −153 dBc dBc dBm dB dBm/Hz −73 −76 −65 −66 −75 −77 −70 −69 dB dBcc dBc dBc −64 −65 14.5 8.8 −150 −70 −70 17.0 9.0 −150 dBc dBc dBm dB dBm/Hz 不推荐使用3.3 V高性能模式,因为IMD性能在高温时会下降。 时序规格 表3. 参数 tCLK tDS tDH tS tH tHIGH tLOW tACCESS tZ 说明 串行时钟周期 数据与SCLK上升沿之间的建立时间 数据与SCLK上升沿之间的保持时间 CS下降沿与SCLK之间的建立时间 CS上升沿与SCLK之间的保持时间 最小值典型值 最大值 50 5 5 25 25 可以处于逻辑高电平状态的最短周期SCLK 可以处于逻辑低电平状态的最短周期SCLK 读操作的SCLK下降沿与输出数据有效之间的最大延迟时间 CS停用与SDIO总线返回高阻态之间的最大延迟时间 ns ns ns ns 时序图 CS tS tHIGH tLOW tCLK tH SCLK tACCESS tZ SDIO 图2. Rev. A | Page 5 of 24 12454-002 tDH tDS 单位 ns ns ns ns ns ADA4961 绝对最大额定值 热阻 表4. 参数 电源电压VCCx PWUP、A4/CLK、A3/CS、A2/FA、A1和A0 输入电压VIN+和VIN− θJA(裸露焊盘焊接到下方) θJC(裸露焊盘) 最高结温 工作温度范围 存储温度范围 引脚温度(焊接,60秒) 额定值 5.5 V 3.6 V +3.6 V至−1.2 V 50.92°C/W 42.24°C/W 140°C −40°C至+85°C −65°C至+150°C 240°C θJA针对最差条件,即器件焊接在电路板上以实现表贴封装。 表5. 热阻 封装类型 24引脚 LFCSP θJA 50.92 θJC 42.24 单位 °C/W ESD警告 注意,等于或超出上述绝对最大额定值可能会导致产品永 久性损坏。这只是额定最值,并不能以这些条件或者在任 何其它超出本技术规范操作章节中所示规格的条件下,推 断产品能否正常工作。长期在超出最大额定值条件下工作 会影响产品的可靠性。 Rev. A | Page 6 of 24 ESD(静电放电)敏感器件。 带电器件和电路板可能会在没有察觉的情况下放电。 尽管本产品具有专利或专有保护电路,但在遇到高 能量ESD时,器件可能会损坏。因此,应当采取适当 的ESD防范措施,以避免器件性能下降或功能丧失。 ADA4961 19 PWUP 21 VCC1 20 PM 22 VCC2 24 VCC4 23 VCC3 引脚配置和功能描述 GND 1 18 DNC VIN+ 2 17 VOUT+ ADA4961 VIN– 3 16 VOUT– TOP VIEW (Not to Scale) GND 4 GND 5 15 DNC 14 DNC MODE 6 NOTES 1. DNC = DO NOT CONNECT. DO NOT CONNECT TO THIS PIN. 2. CONNECT THE EXPOSED PAD TO GROUND. 12454-003 A0 12 A1 11 9 A2/FA 10 A3/CS SDIO 7 A4/CLK 8 13 LATCH 图3. 引脚配置 表6. 引脚功能描述 引脚编号 1, 4, 5 2, 3 6 7 8 9 10 11 12 13 14, 15, 18 16, 17 19 20 引脚名称 GND VIN+, VIN− MODE SDIO A4/CLK A3/CS A2/FA A1 A0 LATCH DNC VOUT−, VOUT+ PWUP PM 21 22 23 24 VCC1 VCC2 VCC3 VCC4 EPAD 说明 电源地。连接到系统接地层。 差分输入。 增益控制模式选择引脚。低电平表示串行外设接口(SPI),高电平(最高3.3 V)表示并行接口。 SPI增益控制的串行数据输入/输出引脚。 并行增益控制的A4位/SPI增益控制的串行时钟引脚。 并行增益控制的A3位/SPI增益控制的片选引脚。 并行增益控制的A2位/SPI增益控制的快速启动引脚。 并行增益控制的A1位。 并行增益控制的A0位。 锁存输入置位并行增益控制。逻辑0置位透明模式,逻辑1置位锁存模式。 不连接。请勿连接该引脚。 差分输出。 上电控制输入引脚。逻辑高电平(3.3 V)置位上电。逻辑低电平置位关断。 功耗/性能控制输入引脚。逻辑低电平表示高功耗和高性能,逻辑高电平表示低功耗和标称性能。 低功耗模式必须在VMIN = 2.8 V下置位。 正电源。连接至5 V或3.3 V。 正电源。连接至5 V或3.3 V。 正电源。连接至5 V或3.3 V。 正电源。连接至5 V或3.3 V。 裸露焊盘。裸露焊盘应接地。 Rev. A | Page 7 of 24 ADA4961 18 18 16 16 14 14 12 12 10 10 8 8 GAIN (dB) 6 4 6 4 0 0 –2 –2 –6 10M GAIN = 0dB GAIN = 7dB GAIN = 15dB –4 100M 1G –6 10M 12454-004 –4 4G FREQUENCY (Hz) 25 16 24 22 12 21 OP1dB (dBm) 10 8 6 4 20 19 18 17 16 2 15 0 14 5V, HIGH PERFORMANCE MODE 5V, LOW POWER MODE 3V, LOW POWER MODE 13 12 GAIN = 0dB GAIN = 7dB GAIN = 15dB 11 100M 1G FREQUENCY (Hz) 4G 10 12454-005 GAIN (dB) 4G GAIN = 0dB GAIN = 7dB GAIN = 15dB 23 14 –6 10M 1G 图7. 三种温度下最大增益与频率的关系,3.3 V,使用低通滤波器 18 –4 100M FREQUENCY (Hz) 图4. 增益与频率的关系,15 dB、7 dB和0 dB增益设置,5.0 V –2 TA = –40°C TA = +25°C TA = +85°C 12454-007 2 2 0 200 400 600 800 1000 1200 1400 1600 1800 2000 FREQUENCY (MHz) 12454-008 GAIN (dB) 典型性能参数 图8. OP1dB与频率的关系,15 dB、7 dB和 0 dB增益设置,5.0 V、3.3 V,使用低通滤波器 图5. 增益与频率的关系,15 dB、7 dB和0 dB增益设置,3.3 V 25 16.5 16.0 NOISE FIGURE (dB) GAIN (dB) 14.5 14.0 13.5 13.0 12.5 12.0 11.5 10.0 10M 15 GAIN = 8dB 10 GAIN = 15dB 5 TA = –40°C TA = +25°C TA = +85°C 100M FREQUENCY (Hz) 1G 4G 0 12454-006 11.0 10.5 GAIN = 0dB 20 15.0 0 500 1000 1500 FREQUENCY (MHz) 图6. 三种温度下最大增益与频率的关系,5.0 V,使用低通滤波器 Rev. A | Page 8 of 24 图9. 噪声系数与频率的关系,15 dB、8 dB和 0 dB增益设置,5.0 V,使用低通滤波器 2000 12454-009 15.5 ADA4961 25 70 50 GAIN = 8dB 10 40 5V, HP, AV15, +25°C 3.3V, LP, AV15, +25°C 5V, LP, AV15, +25°C 20 GAIN = 15dB 5 5V, HP, AV15, –40°C 3.3V, LP, AV15,–40°C 5V, LP, AV15, –40°C 30 10 0 500 1000 1500 2000 FREQUENCY (MHz) 0 12454-011 0 400 600 800 1000 1200 1400 1600 1800 2000 50 49 48 500MHz 47 –140 OIP3 (dBm) NOISE SPECTRAL DENSITY (dBm/Hz) 200 图13. 三种温度下OIP3与频率的关系,最大增益, 5.0 V、3.3 V,使用低通滤波器 5V, GAIN = 15dB 5V, GAIN = 7dB 5V, GAIN = 0dB 3.3V, GAIN = 15dB 3.3V, GAIN = 7dB 3.3V, GAIN = 0dB –135 0 FREQUENCY (MHz) 图10. 噪声系数与频率的关系,15 dB、8 dB和 0 dB增益设置,3.3 V,使用低通滤波器 –130 5V, HP, AV15, +85°C 3.3V, LP, AV15, +85°C 5V, LP, AV15, +85°C 12454-014 15 OIP3 (dBm) NOISE FIGURE (dB) 60 GAIN = 0dB 20 –145 –150 1000MHz 46 45 44 1500MHz 43 –155 42 1500 2000 FREQUENCY (MHz) 40 50 0 IMD3 (dBc) 20 5V, GAIN = 0dB 3.3V, GAIN = 0dB 400 600 800 1000 1200 1400 1600 1800 2000 FREQUENCY (MHz) 3 4 5 6 –40 –60 –80 5V –60 –100 –80 –120 3.3V –100 10 12454-013 OIP3 (dBm) 30 200 2 5V, GAIN = 7dB 3.3V, GAIN = 7dB –20 40 0 1 5V, GAIN = 15dB 3.3V, GAIN = 15dB –40 0 0 图14. 三种频率下OIP3与总功率的关系 5V, HP, AV0, 25°C 5V, HP, AV15, 25°C 3.3V, LP, AV0, 25°C 3.3V, LP, AV15, 25°C 5V, LP, AV0, 25°C 5V, LP, AV15, 25°C 60 –1 TOTAL POWER (dBm) 图11. 噪声频谱密度与频率的关系,15 dB、7 dB和 0 dB增益设置,5.0 V、3.3 V,使用低通滤波器 70 –2 12454-015 1000 –120 0 200 400 600 800 图15. IMD3与频率的关系,15 dB、7 dB和 0 dB增益设置,5.0 V、3.3 V,使用低通滤波器 图12. OIP3与频率的关系,15 dB和 0 dB增益设置,5.0 V、3.3 V,使用低通滤波器 Rev. A | Page 9 of 24 –140 –160 1000 1200 1400 1600 1800 2000 FREQUENCY (MHz) IMD3 (dBc) 500 12454-016 0 12454-012 41 –160 ADA4961 5V HP –80 –140 400 600 800 –160 1000 1200 1400 1600 1800 2000 FREQUENCY (MHz) –120 –80 –130 –90 –140 12454-017 200 –100 –120 400 600 800 1000 1200 1400 1600 1800 2000 FREQUENCY (MHz) 5V HP 5V, GAIN = 15dB 5V, GAIN = 7dB 5V, GAIN = 0dB 3.3V, GAIN = 15dB 3.3V, GAIN = 7dB 3.3V, GAIN = 0dB –100 –110 3.3V AND 5V LP –30 5V HP –40 –100 –110 –70 –90 –70 –40 –80 –70 –60 –130 –30 –60 –50 –80 –60 –50 3.3V AND 5V LP 5V, TA = +85°C 5V, TA = +25°C 5V, TA = –40°C 3.3V, TA = +85°C 3.3V, TA = +25°C 3.3V, TA = –40°C –120 –20 0 200 400 600 800 –100 1000 1200 1400 1600 1800 2000 –20 GAIN = 15dB –30 5V HP –40 5V, TA = +85°C 5V, TA = +25°C 5V, TA = –40°C 3.3V, TA = +85°C 3.3V, TA = +25°C 3.3V, TA = –40°C –90 –100 –110 3.3V AND 5V LP –50 –60 –70 –120 –80 –120 –80 –130 –90 –130 –90 –140 0 200 400 600 800 –100 1000 1200 1400 1600 1800 2000 FREQUENCY (MHz) 图18. HD2与频率的关系,15 dB、7 dB和0 dB增益设置, +5.0 V、+3.3 V,使用低通滤波器 12454-019 HD2, HP (dBc) –80 –90 –20 GAIN = 15dB 图20. 三种温度下HD2与频率的关系,+5.0 V、+3.3 V,使用低通滤波器 HD2, LP (dBc) TA = 25°C –70 –100 1000 1200 1400 1600 1800 2000 FREQUENCY (MHz) 图17. IMD3与频率的关系,15 dB、7 dB和0 dB增益设置, 使用和不使用低通滤波器,+5.0 V –60 800 –90 –140 HD3, HP (dBc) 200 12454-018 0 600 –80 5V HP, GAIN = 0, FILTERED 5V HP, GAIN = 0, UNFILTERED –80 –140 400 –70 HD2, HP (dBc) IMD3 (dBc) –60 5V HP, GAIN = 7, FILTERED 5V HP, GAIN = 7, UNFILTERED –60 200 FREQUENCY (MHz) 5V HP, GAIN = 15, FILTERED 5V HP, GAIN = 15, UNFILTERED –40 0 图19. HD3与频率的关系,15 dB、7 dB和0 dB增益设置, +5.0 V、+3.3 V,使用低通滤波器 图16. 三种温度下IMD3与频率的关系,最大增益, 5.0 V、3.3 V,使用低通滤波器 –20 –70 3.3V AND 5V LP HD2, LP (dBc) –100 –110 –60 HD3, LP (dBc) –120 –100 –50 12454-020 LP –80 –90 –140 0 200 400 600 800 –100 1000 1200 1400 1600 1800 2000 FREQUENCY (MHz) HD3, LP (dBc) HP –40 5V, GAIN = 15 5V, GAIN = 7 5V, GAIN = 0 3.3V, GAIN = 15 3.3V, GAIN = 7 3.3V, GAIN = 0 12454-119 –80 –100 0 –30 –70 –60 –60 –120 –20 TA = 25°C 12454-120 –40 –60 HD3, HP (dBc) –20 IMD3 (dBc) –40 5V, TA = +100°C 3.3V, TA = +100°C 5V, TA = +85°C 3.3V, TA = +85°C 5V, TA = +25°C 3.3V, TA = +25°C 5V, TA = –40°C 3.3V, TA = –40°C IMD3 (dBc) 0 图21. 三种温度下HD3与频率的关系,5.0 V、3.3 V,使用低通滤波器 Rev. A | Page 10 of 24 ADA4961 –50 500MHz 1000MHz 1500MHz –55 –60 –65 HD3 (dBc) –70 1 –75 –80 –85 2 –90 2 3 4 5 6 7 8 9 POWER (dBm) CH1 1V/DIV CH2 500mV/DIV 图22. HD3与输出功率/信号音的关系,使用低通滤波器 –50 CH1 OUTPUT –60 INPUT –65 HD2 (dBc) SCALE: 20ns/DIV 图25. 增益步进响应 2MHz TO 500MHz 2MHz TO 1000MHz 2MHz TO 1500MHz –55 1V 12454-024 1 12454-021 –95 –100 –70 –75 –80 –85 –90 1 2 3 4 5 6 7 8 9 POWER (dBm) INPUT 600mV/DIV OUTPUT 200mV/DIV 图23. HD2与输出功率/信号音的关系,使用低通滤波器 CH1 –16mV SCALE: 1ns/DIV 12454-025 –100 12454-022 –95 图26. 大信号脉冲响应 85 GAIN = 0dB GAIN = 7dB GAIN = 15dB 80 75 70 65 CMRR (dB) 1 60 55 50 45 2 40 35 CH1 1V 图24. 使能响应时间 SCALE: 40ns/DIV 25 10M 12454-023 CH1 1V/DIV CH2 500mV/DIV 100M FREQUENCY (Hz) 1G 4G 12454-026 30 图27. CMRR与频率的关系,15 dB、7 dB和0 dB增益设置,5.0 V Rev. A | Page 11 of 24 ADA4961 80 16 75 10 8 4 50 2 45 1G 40 12454-027 100M 4G FREQUENCY (Hz) 200 4G –50 5V, HP 5V, LP 3.3V, LP 180 SUPPLY CURRENT (mA) 160 140 120 100 80 60 40 20 100M 1G 10G FREQUENCY (Hz) 0 –40 –20 0 20 40 60 80 100 TEMPERATURE (°C) 图29. S12 与频率的关系,15 dB、7 dB和0 dB增益设置,5.0 V 160 1G 图31. S22 RLC与频率的关系,15 dB、7 dB和0 dB增益设置,5.0 V 12454-028 –24 –25 GAIN = 0dB –26 GAIN = 7dB –27 GAIN = 15dB –28 –29 –30 –31 –32 –33 –34 –35 –36 –37 –38 –39 –40 –41 10M 100M FREQUENCY (Hz) 图28. 群延迟与频率的关系,15 dB、7 dB和0 dB增益设置,5.0 V 180 0 60 55 6 S12 (dB) 65 COUT 70 12 ROUT GROUP DELAY 14 0 50 GAIN = 0dB GAIN = 7dB GAIN = 15dB 12454-030 18 85 GAIN = 0dB GAIN = 7dB GAIN = 15dB 12454-031 20 图32. 电源电流与温度的关系 50 GAIN = 0dB GAIN = 7dB GAIN = 15dB 40 140 120 30 1 CIN 80 20 60 40 2 10 0 100M 1G FREQUENCY (Hz) 图30. S11 电阻-电感-电容(RLC)与频率的关系, 15 dB、7 dB和0 dB增益设置,5.0 V 0 4G CH1 40mV/DIV CH2 500mV/DIV 10ns/DIV A CH2 350mV 12454-200 20 12454-029 RIN 100 图33. 快速攻击置位时间,高电平增益至低电平增益,8 dB步进 Rev. A | Page 12 of 24 ADA4961 5 PHASE DELAY (Degrees) GAIN = +15dB 1 2 0 –5 –10 10ns/DIV A CH2 1.53V –15 12454-201 CH1 40mV/DIV CH2 500mV/DIV 0 0.2 0.4 0.6 0.8 1.0 1.2 1.4 1.6 1.8 2.0 2.2 2.4 2.6 2.8 3.0 FREQUENCY (GHz) 图34. 快速攻击置位时间,低电平增益至高电平增益,8 dB步进 Rev. A | Page 13 of 24 图35. 相位延迟与频率的关系(所有增益设置) 12454-205 GAIN = –6dB ADA4961 特性和测试电路 VCCx 0.1µF 0.1µF EVALUATION BOARD + 470nH 0.1µF VIN+ 35.7Ω + + 50Ω 35.7Ω ADA4961 0.1µF 0.1µF VIN– 50Ω + 35.7Ω 35.7Ω 50Ω 50Ω 470nH SPI OR PARALLEL DIGITAL INTERFACE 12454-045 VCC 图36. 专用50 Ω差分至差分电路板S参数测试电路 VCCx 0.1µF 0.5µH 0.1µF ADA4961 0.1µF VIN– 50Ω 2nH 50Ω –10dB 50Ω 2pF 50Ω PICOSECOND 5310 BALUN 50Ω 50Ω 50Ω 0.5µH SPI OR PARALLEL DIGITAL INTERFACE VCC 12454-046 50Ω 50Ω –3dB –10dB 2pF + BAND-PASS FILTER 2nH + 50Ω PICOSECOND 5310 BALUN 0.1µF VIN+ + –3dB 0.1µF EVALUATION BOARD + 图37. 单音失真测试电路 VCCx 0.1µF BAND-PASS 50Ω 0.5µH 50Ω –3dB 0.1µF 0.1µF VIN– 50Ω 35.7Ω 35.7Ω SPI OR PARALLEL DIGITAL INTERFACE –10dB 35.7Ω ADA4961 + BAND-PASS –3dB PICOSECOND 5310 BALUN 35.7Ω + 50Ω SPLITTER/ COMBINER ZFSC-2-372-S+ 0.1µF VIN+ + –3dB 0.1µF EVALUATION BOARD + 50Ω –10dB PICOSECOND 5310 BALUN 50Ω 50Ω 50Ω 0.5µH VCC 12454-047 50Ω 图38. IMD3/IMD2测试电路 Rev. A | Page 14 of 24 ADA4961 输出滤波器交流特性 输出焊盘使负载更加平衡,这对实现良好的HD2性能至关 在ADA4961的部分交流特性测量中使用了图37所示电路。 重要。对于高频下的器件,这种滤波器技术还能降低负载 皮秒级5310巴伦提供差分输入信号和与器件匹配的100 Ω差 (略有峰化),从而改善IMD3性能。虽然滤波器带宽(BW) 分阻抗。3 dB焊盘使皮秒级巴伦50 Ω阻抗的一侧电抗较低, 计算结果为3.3 GHz,但2 nH滤波器电感上的寄生电容(图37 从而平衡差分相位精度。在输出端,2 nH电感和2 pF电容与 中未显示)将3 dB带宽降至约2 GHz(参见图4)。该滤波器除 两个50 Ω电阻形成一个双极点低通滤波器,电阻与焊盘和 了降低积分输出噪声以外,还能降低较高频率下的二次和 输出皮秒级巴伦并联。此滤波器产生50 Ω差分负载。 三次谐波(分别高于1 GHz和700 MHz,参见图20和图21)。 Rev. A | Page 15 of 24 ADA4961 工作原理 快速启动 数字接口概述 ADA4961 DGA有两个数字增益控制选项:并行控制接口和 串行外设接口。通过控制引脚MODE选择所需增益控制选 项(模式控制引脚的真值表见表7)。增益代码为二进制格 式。设置逻辑高电平需要1.4 V至3.3 V的电压。 快速启动功能可通过SPI使用,支持以预置步长降低当前的 增益设置。提供4种不同的衰减步长。快速启动的真值表 见表8。 表8. SPI 2位衰减步长真值表 个数字引脚具有两种不同功能(见表2)。 FA1 0 0 1 1 表7. 数字控制接口选择真值表 SPI快速启动模式受A2/FA引脚控制。A2/FA引脚上的逻辑 有两个引脚对这两个增益控制选项都有效:PM和PWUP。 PM用于选择低功耗(逻辑高电平)或高性能(逻辑低电平)工 作模式。PWUP是上电引脚。两个接口共享物理引脚,每 MODE 1 0 表9. 增益代码与电压增益关系查找表 并行数字接口 并 行 数 字 接 口 使 用 5个 二 进 制 位 (位 [A4:A0])和 1个 锁 存 (LATCH)引脚。LATCH引脚控制输入数据锁存器是透明还 是锁存状态。在透明模式下,增益随输入增益控制位的变 化而改变。在锁存模式下,增益由锁存增益设置决定,不 随输入增益控制位的变化而改变。 串行外设接口(SPI) SPI使用三个引脚:SDIO、A4/CLK和A3/CS。SPI数据寄存 器由8位组成:5个增益控制位、2个快速启动衰减步长地 址位和1个读/写位。SDIO是串行数据输入和输出引脚。 A4/CLK是串行时钟引脚,A3/CS是通道选择引脚。 READ/ WRITE MSB LSB MSB FA1 FA0 D4 FAST ATTACK LSB D3 D2 D1 GAIN CONTROL D0 12454-154 R/W 步长(dB) 1 2 4 8 高电平导致的衰减由SPI寄存器内的位[FA1:FA0]选定。 接口 并行控制 SPI DATA FA0 0 1 0 1 表39. 8位SPI寄存器 若要写入SPI寄存器,必须拉低A3/CS,并将8个时钟脉冲 施加于A4/CLK。若要读取SPI寄存器值,读/写位必须设为 5位二进制增益代码 00000 00001 00010 00011 00100 00101 00110 00111 01000 01001 01010 01011 01100 01101 01110 01111 10000 10001 10010 10011 10100 10101 高电平,A3/CS必须拉低,并且器件必须进行时钟控制。 寄存器在随后的8个时钟周期内被读取后,SPI自动进入写 模式。 Rev. A | Page 16 of 24 电压增益(dB) 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0 −1 −2 −3 −4 −5 −6 ADA4961 应用信息 基本连接 具有高于地约1 V的偏置电压。交流耦合电容和RF扼流圈原 图40显示了ADA4961工作的基本连接。对VCCx引脚施加 则上是低频工作时的限制因素。 3.3 V至5.0 V的电压。每个电源引脚应与至少一个0.1 μF的低 数字引脚(模式控制引脚、与SPI和并行增益控制相关的引 电感、表面贴装陶瓷电容相连,以便去耦。电容应尽可能 脚、PM和PWUP)工作电压为3.3 V。 靠近器件。 将PWUP引脚拉高可以使能ADA4961。将PWUP拉低则会 ADA4961的输出必须通过0.5 μH RF扼流圈上拉至正电源。 让ADA4961进入休眠模式,环境温度下电流损耗降低至大 差分输出偏置为正电源,需要连接交流耦合电容,最好是 23 2 VCC1 19 BALANCED 50Ω LOAD +15dB 3 16 VOUT– 18 DNC 4 15 DNC 8 9 10 11 12 13 6 A3/CS A2/FA A1 A0 LATCH MODE SPI, PARALLEL INTERFACE NOTES 1. DNC = DO NOT CONNECT. DO NOT CONNECT TO THIS PIN. 14 DNC 12454-048 7 A4/CLK 1 SDIO 5 GND VOUT+ 17 0dB TO 21dB ATTEN BALANCED 100Ω SOURCE VIN– 20 21 ADA4961 EXPOSED PAD VIN+ 22 PWUP 24 VCC2 0.1µF (0402) VCC3 10µF (0603) VCC4 +5V PM 约7 mA。 0.1 μF的电容。类似地,输入引脚需要交流耦合,因为它们 图40. 基本连接 表10. 基本连接 引脚编号 5 V电源 21 22 23 24 GND 1, 4, 5 RF输入 2 引脚名称 说明 基本连接 VCC1 VCC2 VCC3 VCC4 放大器内核电源 将这些引脚连接到5 V,并用靠近引脚的10 μF和0.1 μF电容去耦至GND。 GND 接地引脚 连接到地。 VIN+ 差分RF输入, 差分输入阻抗为100 Ω 3 RF输出 17 VIN− 将这些引脚连接到信号链中上一器件的平衡输出。可使用巴伦将单端信号 转换为差分信号;如果信号链中的上一器件为差分模式,可使用巴伦来改 善偶数阶失真。 差分RF输出, 差分输出阻抗为50 Ω 将这些引脚连接到信号链中下一器件的平衡输入。可使用巴伦将ADA4961差 分输出转换为单端信号;如果信号链中的下一器件为差分模式,可使用巴 伦来改善偶数阶失真。 16 VOUT+ VOUT− Rev. A | Page 17 of 24 ADA4961 引脚编号 SPI/并行控制 6 SPI数据IO 8 引脚名称 说明 基本连接 MODE 并行、串行模式控制 A4/SCLK SPI时钟,并行模式增益 控制的位4 SPI片选,并行模式增益 控制的位3 快速启动使能,并行模式 增益控制的位2 将此引脚连接到3.3 V兼容逻辑控制。逻辑0置位串行控制,逻辑1置位并行控制。 将此引脚连接到3.3 V兼容逻辑控制。 将此引脚连接到3.3 V兼容逻辑控制。 9 A3/CS 10 A2/FA 11 12 13 19 20 A1 A0 LATCH PWUP PM 并行模式增益控制的位1 并行模式增益控制的位0 并行模式锁存控制 上电 性能模式 将此引脚连接到3.3 V兼容逻辑控制。 将此引脚连接到3.3 V兼容逻辑控制。逻辑1置位FA使能,逻辑0置位FA禁用。 将此引脚连接到3.3 V兼容逻辑控制。 将此引脚连接到3.3 V兼容逻辑控制。 将此引脚连接到3.3 V兼容逻辑控制。逻辑0置位透明模式,逻辑1置位锁存模式。 将此引脚连接到3.3 V兼容逻辑控制。逻辑1置位上电,逻辑0置位关断。 将此引脚连接到3.3 V兼容逻辑控制。逻辑1置位低性能模式,逻辑0置位高性能 模式。 +5.0V 0.1µF +5.0V 0.5µF 0.1µF 2nH 10Ω VIN+ 2nH 10Ω 50Ω ADA4961 0.1µF AC 50Ω 1.5pF AD9625 VIN– 0.5µF DIGITAL INTERFACE VCOM +5.0V 100Ω 12454-049 50Ω MARKI BAL-0006GSMG 0.1µF 1:2 BAND-PASS FILTER 图41. 采用ADA4961和AD9625的宽带ADC接口示例 ADC驱动 图41显示ADA4961驱动一个双极点、1 GHz低通滤波器至 ADA4961是一款高输出线性度可变增益放大器,专为ADC AD9625。AD9625是一款12位、2.5 GSPS ADC,具有缓冲宽 接口而优化。输出IMD和本底噪声在22 dB增益范围内保持 带输入,由此产生100 Ω差分输入阻抗,要求具有1.2 V输入 恒定。对于接收机范围改变时需保持恒定瞬时动态范围的可 摆幅才能达到满量程。为实现最佳性能,应利用高性能1:2 变增益接收机而言,这一特性很重要。输出噪声为6.9 nV/√Hz, 匹配巴伦以差分形式驱动ADA4961。 与14位或16位ADC兼容。以5.5 dBm驱动50 Ω时,或对于 1.2 V p-p复合输出时,双音IMD通常大于−75 dBc。50 Ω输 出阻抗使得针对高输出阻抗ADC的滤波器设计更简便。 Rev. A | Page 18 of 24 ADA4961 0 10 –15 5 –30 –45 –60 –5 (dB) –10 2 5 –90 3 + 4 6 –105 –15 –120 –20 –135 100 1000 FREQUENCY (MHz) 10000 –150 12454-050 –25 10 –75 0 150M 300M 450M 600M 750M 900M 1.05G 1.2G FREQUENCY (Hz) 12454-051 (dB) 0 图43. 图41所示电路在1 GHz输入信号时测得的单音性能, 使用最大增益(15 dB) 图42. 图41所示宽带ADC接口的测量频率响应 图41使用1:2阻抗变压器以提供ADA4961匹配输入的100 Ω输 两路0.6 V p-p信号的双音1 GHz IMD具有大于75 dBc的 入阻抗。ADA4961开漏输出通过两个0.5 μH电感偏置,输出 SFDR,如图44所示。 0 端的两个0.1 μF电容对来自ADA4961输入共模电压的5 V电感 –15 电压去耦。两个25 Ω电阻与AD9625的100 Ω输入阻抗并联, –30 为ADA4961提供50 Ω负载,增益与负载相关。AD9625的2 nH –45 电感和1.5 pF内部电容构成1 GHz、1 dB低通滤波器。两个5 Ω 流。图41所示电路可为AD9625提供可变增益、隔离、滤波 –60 (dB) 隔离电阻抑制来自ADC输入采样保持电路的任何开关电 和源阻抗匹配。利用该电路,当ADA4961的增益为15 dB(最 大增益)时,在1 GHz频率可实现55 dB的满量程信噪比(SNRFS) 和77 dBc的SFDR性能,如图43所示。 –75 F1 + F2 2F2 + F1 2F1 + F2 F2 – F1 –90 2F2 – F1 2F1 – F2 –105 –120 –150 0 150M 300M 450M 600M 750M FREQUENCY (Hz) 900M 1.05G 1.2G 12454-052 –135 图44. 图41所示电路在1 GHz输入信号时测得的双音性能, 使用最大增益(15 dB) Rev. A | Page 19 of 24 ADA4961 –50 用于ADC接口的低通抗混叠滤波 –55 在输出端增加一个低通滤波器,可以增强ADA4961的高频 –60 失真性能(参见图46和图47)。“ADC驱动”部分使用一个双 –65 图49为双极点低通(LP)滤波器的示意图。电感电容(LC)值 分别为2 nH和2 pF。连接到ADA4961时,此滤波器提供2 GHz IMD (dBc) 极点低通滤波器来说明失真改善能力和积分噪声降低情况。 的−3 dB总带宽。在无任何寄生效应的理想情况下,带宽为 –70 –75 NO FILTER –80 –85 3.5 GHz。2 nH电感上的寄生电容(约1 pF,未显示)将带宽 –90 降至约2.1 GHz。 WITH FILTER 应确保滤波器的物理长度小于3 dB转折频率的波长的1/10。 –100 2 GHz时,其为75 mm。串联电感(还有内部焊线电感)和并 0 600 800 1000 1200 1400 1600 1800 2000 图46. IMD与频率的关系,使用和不使用LC滤波器 不超过1。2 nH和2 pF的值表明:相对于无滤波器情况,在 –55 最高达1.5 GHz的频率下,失真(单音和IMD3)有所改善。当 –60 频率高于约600 MHz时,HD3开始衰减,这并不意外,因为 –65 HD2 (dBc) 户要求,可使用其它值和滤波器类型,但必须确保电路Q –50 也有改善。原因是内部寄生效应与2 nH电感和并联寄生电 400 FREQUENCY (MHz) 联寄生电容形成并联谐振,致使总带宽降低。根据最终用 L (2 nH)和并联C (2 pF)在此处发生LP滚降。此外,带内IMD3 200 12454-061 –95 容相互作用,导致放大器输出端出现峰化。这种峰化会降 –70 NO FILTER –75 –80 WITH FILTER –85 低放大器的输入信号(未显示),从而减小带内三阶项。 –90 –100 NO FILTER 15 0 600 800 1000 1200 1400 1600 1800 2000 图47. HD2与频率的关系,使用和不使用LC滤波器 –50 5 –55 0 –60 –5 FILTER –65 HD3 (dBc) –15 –20 10M 100M 1G FREQUENCY (MHz) 图45. 最大增益与频率的关系,使用和不使用LC滤波器 –70 NO FILTER –75 –80 WITH FILTER –85 –90 –95 –100 0 200 400 600 800 1000 1200 1400 1600 1800 2000 FREQUENCY (MHz) 图48. HD3与频率的关系,使用和不使用LC滤波器 Rev. A | Page 20 of 24 12454-063 –10 12454-054 MAXIMUM GAIN (dBc) 400 FREQUENCY (MHz) 10 –25 1M 200 12454-062 –95 20 ADA4961 布局考量 它在全频率范围内都有出色的线性度性能,部分原因是RF 设计电路板时,应注意降低连接RF输出的布线所引起的寄 输出直流偏置到电源(通常为5 V以实现最佳性能)。RF扼流 生电容。降低寄生电容的一个良好实践做法是避免该布线 圈提供从RF输出到正供电轨的偏置电源路径。强烈建议使 区域和扼流圈的任何接地或与电源层相接。 用Coilcraft 0805CS-471XJLC 470 nH电感进行偏置。此类电感 的自谐振频率足够高,在最高4 GHz频率下不会影响ADA4961 评估板 ADA4961评估板为4层板,采用标准FR4材料。该板配置为 的性能。 单端输入和单端输出。所有RF输入和输出走线均为50 Ω。 关于该评估板和评估板软件的详细使用说明,请参阅 RF输入端使用Mini-Circuits® TCM2-43X巴伦(2:1阻抗巴伦)来 EV-ADA4961SDP1Z用户指南。 将外部50 Ω发生器与ADA4961的100 Ω差分输入匹配。RF输 表11给出了该评估板RF部分的物料清单。 出端使用Mini-Circuits TCM1-43X巴伦(1:1阻抗巴伦)来将放 大器的差分输出转换为评估板的单端输出。 +5.0V +5.0V 50Ω BAND-PASS FILTER MARKI BAL-0006GSMG 0.1µF 1:2 0.1µF 470nH 0.1µF 2nH + ADA4961 0.1µF AC + 50Ω 2pF 12454-053 470nH DIGITAL INTERFACE 2pF 2nH +5.0V 图49. 使用低通抗混叠滤波器的ADC接口电路 表11. 索引标识符 ADA4961ACPZN-R7 J1, J2 T1 L1, L2 T2 C1, C2, C3, C4 R1, R2 说明 受测试器件 输入、输出SMA连接器 RF输入巴伦 470 nH RF偏置扼流圈 RF输出巴伦 0.1 μF RF隔直电容 8.87 Ω输入匹配焊盘 制造厂商 Analog Devices, Inc. Johnson Mini-Circuits Coilcraft Mini-Circuits Murata-Erie Panasonic Rev. A | Page 21 of 24 产品型号 ADA4961ACPZN-R7 142-0701-801 TCM2-43x+ 0805CS-471XJLC TCM1-43x+ GRM155R71C104KA88D ERJ2GEJ9R1X 12454-202 ADA4961 12454-203 图50. ADA4961评估板顶层 图51. ADA4961评估板底层 Rev. A | Page 22 of 24 图52. ADA4961评估板原理图 J1 AGND 2 3 4 5 1 AGND JOHNSON142-0701-801 1 2 3 NC 5 T1 TCM2-43X+ 4 6 AGND AGND R1 R4 143 R5 143 AGND R19 20K R14 10K VCC C1 LE CLK TP8 1 YEL 0.1UF C3 0.1UF AGND R21 10K 50 OHM TRACES R29 143 GPIO5_SDP AGND 8.87 R2 8.87 R8 143 AGND R17 20K R12 10K VCC GND VIN+ VINGND GND MODE VCC 18 17 16 15 14 13 AGND L2 50 OHM TRACES 470NH VCC AGND R10 20K R9 10K C2 0.1UF 0.1UF C4 AGND GPIO6_SDP AGND R20 20K R15 10K VCC GPIO4_SDP AGND R11 10K AGND 470NH L1 TP7 1 YEL R16 20K TP10 1 YEL VCC ADA4961 DNC VOUT+ VOUTDNC DNC LATCH U1 GPIO7_SDP TP9 1 YEL R18 20K R13 10K VCC SDIO AGND 1 2 3 4 5 6 AGND C10 0.1UF VCC PAD 24 23 22 21 20 19 PAD VCC4 VCC3 VCC2 VCC1 PM PWUP SDIO A4/CLK A3/CS FA/A2 A1 A0 7 8 9 10 11 12 Rev. A | Page 23 of 24 R7 35.7 R3 35.7 AGND R6 48.7 R30 48.7 AGND R31 48.7 R32 48.7 P N VCC TP2 1 RED AGND NC 5 1 2 3 C6 0.1UF T2 TCM1-43X+ C5 10UF VCC 4 6 AGND TP1 BLK C7 0.1UF AGND 1 C9 0.1UF AGND 5 4 3 2 C8 0.1UF J2 JOHNSON142-0701-801 12454-204 VDD ADA4961 ADA4961 外形尺寸 0.30 0.25 0.18 0.50 BSC 24 19 18 PIN 1 INDICATOR 1 EXPOSED PAD TOP VIEW 0.80 0.75 0.70 0.50 0.40 0.30 13 12 7 6 BOTTOM VIEW 0.05 MAX 0.02 NOM COPLANARITY 0.08 0.20 REF SEATING PLANE 2.65 2.50 SQ 2.45 0.25 MIN FOR PROPER CONNECTION OF THE EXPOSED PAD, REFER TO THE PIN CONFIGURATION AND FUNCTION DESCRIPTIONS SECTION OF THIS DATA SHEET. COMPLIANT TO JEDEC STANDARDS MO-220-WGGD. 04-12-2012-A PIN 1 INDICATOR 4.10 4.00 SQ 3.90 图53. 24引脚引线框芯片级封装[LFCSP_WQ] 4 mm × 4 mm,超薄体 (CP-24-7) 图示尺寸单位:mm 订购指南 型号1 ADA4961ACPZN-R7 EV-ADA4961SDP1Z 1 温度范围 −40°C至+85°C −40°C至+85°C 封装描述 24引脚LFCSP_WQ,7"卷带和卷盘 评估板 Z = 符合RoHS标准的器件。 ©2014 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D12454sc -0-12/14(A) Rev. A | Page 24 of 24 封装选项 CP-24-7