PDF Drawing

6,1
5,2
9,1
2,54
( 0,92 )
7,62
4 x 2,54 =
10,16
Leiterplatten Oberkante
8,64
12
Schichtaufbau im metallisierten Loch siehe Zeichnung 114124
Leiterplattenbohrbild
PCB drillhole pattern
diameter of drilled hole see drawing 114124
1)
0,7
4 x 2.54 =
0,7
10,16
2,54
ø 1,0
+ 0,09
- 0,06 Durchmesser
ø 1,0
+ 0,09
- 0,06 Diameter
des metallisierten Loches
of finished plated-through hole
ø 1,15 ± 0,025 Bohrungsdurchmesser des Loches
1,4
ø 1,15 ± 0,025 Diameter of drilled hole
Dieser Bereich muß gleiches
7,62
Potential auf LP-Oberfläche
haben
This area must have same
electrical potential
on surface of PCB
1)
ø0.05
( alle Löcher/
all) holes
Information:
Tolerances
Scale
214782
M4
214781
M3
214780
6-32UNC
214779
8-32UNC
Ident-Nr.
Gewinde
Part No.
thread
5:1
Consider protection memo from DIN 34
All Dimensions
in mm
All rights reserved.
Only for information.
To insure that this is the latest
version of this drawing, please
contact one of the ERNI companies
before using.
Subject to modification without
prior notice.
Drawing will not be updated.
11.05.2006
Date
SVA 10-polig EE
Power Bug 10pin EE
www.ERNI.com
b
Index
Designation
H:00057487.SZA
204818
EPSVA
I