Si2162-C60 Data Short (Chinese)

Si2162-C60
DVB-T2/C2/T/C 数字电视解调器
说明
Si2162C 将符合第一代和第二代 DVB 标准 (DVB-T/T2/C/C2) 的数
字解调器集成于一个高级的 CMOS 芯片中。Si2162C 利用成熟的
Silicon Labs 数字解调体系结构,为各种媒体提供了卓越的接收性
能,同时最大限度地降低了前端设计的复杂性、成本和功耗。将
Si2162C 连 接 到 混 合 电 视 调 谐 器 或 仅 连 接 到 数 字 调 谐 器(例 如
Silicon Labs 的 Si217x/5x/4x 设备)即可获得成本优化的高性能电
视或 STB 接收前端。
Silicon Labs 内部研发的 DVB-C2 解调器可接受标准 IF (36 MHz)
或 低 IF 输 入(差 分),并 且 支 持 由 DVB-C2 标 准 指 定 的 所 有 模
式。DVB-C2 模式的主要特点是具有 4096-QAM、6 或 8 MHz 的带
宽、凹 槽 插 入 管 理(宽 频 和 窄 频),以 及 支 持 多 个 数 据 切 片 和
PLP。
DVB-T2/T 和 DVB-C2/C 解调器是成熟且使用广泛的 Silicon Labs
设备 Si2169/68/67/66/64/62/60 的新一代增强版本,兼容
DVB-T2-Lite (ETSI EN 302 755-V1.3.1)。
有线接收功能可以解调广泛部署的 DVB-C 旧标准 (ITU-T J.83
Annex A/C) 和美国有线标准 (ITU-T J.83 Annex B)。
Si2162C 提供了适用于 DVB-C/C2 标准的片上盲扫算法以及盲锁功
能。Si2162C 可编程传输流输出接口提供灵活多样的输出模式,
且完全兼容所有 MPEG 解码器或条件接收模块,支持任何客户
应用。
功能
- 引脚对引脚兼容所有 Si216x/8x 单解调器产品系列
- API 兼容所有单解调器和所有双解调器系列产品
- DVB-T2 (ETSI EN 302 755-V1.4.1) 搭载 T2-Lite (Annex I)
- 带宽:1.7、5、6、7 和 8 MHz
- 符合 NorDig Unified 2.5 和 D-Book 8
- DVB-C2 (ETSI EN 302 769)
- 16-QAM 至 4096-QAM OFDM 解调
- DVB-T (ETSI EN 300 744)
- OFDM 解调器和增强型 FEC 解码器
- 符合 NorDig Unified 2.5 和 D-Book 8
- DVB-C (ETSI EN 300 429) 和 ITU-T J.83 Annex A/B/C
- QAM 解调器和 FEC 解码器
- 1 至 7.2 MSymbol/s
- 符合 C2/T2 标准的 LDPC 和 BCH FEC 解码
- I2C 串行总线接口(主模块和主机)
- 固件控制(嵌入式 ROM/NVM)
- 可通过快速 SPI 或 I2C(支持广播模式)来下载补丁进行升级
- 灵活的 TS 输出接口(串行、并行和从属)
- 适用于所有媒体的快速锁定时间
- 低功耗
- 两个电源:1.2 和 3.3 V
- 7x7 mm,QFN-48 引脚封装,符合无铅/RoHS 要求
应用
1.2, 3.3V
TV Tuner
TC_ADC_P
TC_ADC_N
ADC
TS_ERR/
GPIO_1
OSC
& PLL
TUN_SDA
TUN_SCL
数字解调器
QAM
DEMOD
EQUALIZER
VITERBI
RS
OFDM
DEMOD
EQUALIZER
LDPC
BCH
FRONT
END
Ext. Clk or Xtal
CLK_IN_OUT
GPIO
Si2162C
TS_SYNC
TS_VAL
TS_CLK
TS_DATA
8
DVB-T2/T/C2/C
FEC MODULE
I2C
SWITCH
I2 C
I/F
版权所有 © 2015 Silicon Laboratories
HDTV MPEG S.o.C.
(Si217x/5x/4x)
AGCs
CTRL
INTERFACE
Silicon Labs
DSP &
SYNCHRO
MPEG TS
MP_A/_B/_C/_D
RESETB
GPIO_0
- iDTV:板载设计或 NIM 内嵌
- 高级多媒体 STB、PVR 和蓝光光盘刻录机
- PC-TV 配件
HOST_SDA
HOST_SCL
2015.11.20
Si2162-C60
DVB-T2/C2/T/C 数字电视解调器
所选电气规格
(TA = –10 至 75°C)
Parameter
Test Condition
Min
Typ
Max
Unit
Input clock reference
4
—
30
MHz
Supported XTAL frequency
16
—
30
MHz
DVB-T21
—
356
—
mW
DVB-T2
—
182
—
mW
DVB-C23
—
327
—
mW
DVB-C4
—
142
—
mW
2 layer PCB
—
35
—
°C/W
4 layer PCB
—
23
—
°C/W
VDD_VCORE
1.14
1.20
1.30
V
VDD_VANA
3.00
3.30
3.60
V
VDD_VIO
3.00
3.30
3.60
V
General
Total power consumption
Thermal resistance
Power Supplies
Notes:
1. Test conditions: 8 MHz, 256-QAM, 32K FFT, CR = 3/5, GI = 1/128, PP7, parallel TS, C/N at picture failure.
2. Test conditions: 8 MHz, 8K FFT, 64-QAM, parallel TS.
3. Test conditions: 4096-QAM, CR = 5/6, GI = 1/128, C/N = 34 dB (at picture failure).
4. Test conditions: 6.9 Mbaud, 256-QAM, parallel TS.
30
29
28
TS_DATA[7]
31
GND
32
TS_ERR/GPIO_1
XTAL_O
33
VDD_VCORE
XTAL_I/CLK_IN
34
MP_C
ADDR
35
RESETB
GND
36
MP_D
VDD_VANA
引脚分配
27
26
25
NC 37
24 TS_DATA[6]
NC 38
23 TS_DATA[5]
NC 39
22 VDD_VIO
NC 40
TC_ADC_P 41
TC_ADC_N 42
Si2162C
21 GND
(GND_PAD)
19 TS_DATA[4]
NC 43
20 VDD_VCORE
18 TS_DATA[3]
QFN-48
7x7mm
CLK_IN_OUT 44
SDA_MAST 45
17 TS_DATA[2]
16 TS_DATA[1]
SCL_MAST 46
15 TS_DATA[0]/TS_SER
GND 47
14 TS_CLK
VDD_VCORE 48
7
MP_A
GPIO_0
NC
NC
NC
VDD_VCORE
8
9
10
11
12
TS_VAL
6
SDA_HOST
5
SCL_HOST
4
GND
3
VDD_VIO
2
MP_B
13 TS_SYNC
1
选择指南
Part Number
Description
Si2162-C60-GM
DVB-T2/C2/T/C Digital TV demodulator, 7x7 mm QFN-48
数字解调器
版权所有 © 2015 Silicon Laboratories
Silicon Laboratories 和 Silicon Labs 均为 Silicon Laboratories Inc. 的商标。
本文中其他产品或品牌名称是各自所有者的商标或注册商标
2015.11.20