产品说明书 电路名称: 电路型号: 文件版本号: 液晶控制电路 JM8002D V3.0 北京蓝通精电科技有限公司 JM8002D 一.功能描述 JM8002D是小型模拟TFT-LCD(Thin File Transistor -Liquid Crystal Display)平板的时序控制器,它为TFT-LCD的源和栅提供水平和垂直控制信号。 控制器有内建PLL(Phase Lock Loop),可以完成主时钟和一般TV系统输出的水 平和垂直信号的同步。 二.特征 z 支持 16 种 16:9 的显示模式 z 支持 16 种水平显示解析模式,解析分辨率 240~2880 z 最大主时钟频率是 28.9MHz,提供 2 分频模式 z 支持内、外部主时钟输入 z 支持内、外部垂直同步信号输入 z 自动检测 NTSC 和 PAL 制式 z 自动检测同步输入信号的极性 z VCO 和 H-POS 独立调整 z 支持条带和增量两种颜色排列模式 z V-POS 最大 15 行的调整范围 z 支持源和栅驱动控制时序 z 源驱动控制提供 3 相时钟 z 支持外部 RGB 控制解码和放大信号 z 支持翻转和镜像扫描控制 z 行逆向驱动方案 z 电源电压 5V/3.3V z LQFP64 封装 1 三、管脚图 2 四.引脚说明: 序号 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 注释1: I/O 名称 描 述 备 注 VCC 电源 注释 1 CSY I 复合同步或外部时钟输入 RS4 RS3 I 解析模式设置端 注释 2 RS2 RS1 DM4 DM3 I 显示模式设置端 缺省为高 DM2 DM1 SDC I 颜色排列模式选择:条带(1)和 Δ(0) 缺省为高 DLT I Δ 模式选择端 缺省为高 HPO O 水平位置调整输出信号 HPI I 水平位置调整输入信号 PDA O 相位检测输出端 A CKC I HSY 和 VSY 的双向选择 缺省为高 OSO O 晶振输出端 OSI I 晶振输入端 FD2 I 主时钟 2 分频控制端 缺省为高 NC1 ZMI I 连接电容到地 ZMO O 连接电阻到 21 端 CBG I CP2 和 CP3 选择端 缺省为高 SAM I 并行(1)和顺序(0)选择端 缺省为低 RLC I 源驱动左右位移选择端 缺省为高 OEH O 源驱动控制信号 SH2 O 源驱动水平启动脉冲 2(RLC=0) SH1 O 源驱动水平启动脉冲 1(RLC=1) CP3 O 源驱动采样时钟 3 CP2 O 源驱动采样时钟 2 CP1 O 源驱动采样时钟 1 GND 地 a.当所有输入/输出在5V左右摆动时所有VDD都应为5V。 b.当所有输入/输出在3.3V左右摆动时所有VDD都应为3.3V。 3 I/O 序号 名称 描 述 33 VCC 电源 34 Q1H O 源驱动控制信号 35 RST O 源驱动垂直复位信号 36 CPV O 栅驱动扫描时钟 37 OE1 O 栅驱动扫描输出使能控制 38 OE2 39 OE3 40 NC2 41 SV1 O 栅驱动垂直启动脉冲 1(UDC=1) 42 SV2 O 栅驱动垂直启动脉冲 2(UDC=0) 43 UDC I 上下扫描方向选择 44 VP1 45 VP2 I 显示区域垂直位置调整 46 VP3 47 VP4 48 POI I 上电初始化,UOB 信号输入 49 POD I 上电延迟,VCO 调整接地 50 NC3 51 NPC O NTSC(1)和 PAL(0)制式输出选择 52 NC4 53 G24 I 栅 240=1 或 244=0 选择端 54 3OE I 30EV=1 或 10EV=0 选择端 55 NC5 56 VSY I/O 垂直同步。输入或负逻辑输出 57 HSY I/O 水平同步。输入或负逻辑输出 58 BLK O RGB 控制信号输出 59 ESY O 输出外同步。控制色度解码器 60 COM O 输出 VCOM 信号极性 61 FRP O 视频极性选择信号 62 NC6 63 VIY I 垂直同步输入。不用时接地 64 GND 地 注释2:如果输入端没有缺省值,则接至VCC或GND。 备 注 注释 1 缺省为高 缺省为高 缺省为低 缺省为高 注释 3 注释 4 注释 5 注释 6 注释 5 缺省为高 缺省为低 缺省为高 上拉 上拉 缺省为高 注释 2 注释3:将C接至GND以完成上电初始化 (若开路,则POI将自动完成内部初始化, 负脉冲UOB也可作为屏幕控制信号输入) 。 注释4:将C接至GND以完成上电延迟控制,GND有助于VCO校准。 4 注释5:负极性脉冲需要50K的上拉电阻。 注释6:a. 通常为自动检测输出端。 b. 若直接接至VCC,则只能选择NTSC模式。 c. 若直接接至GND,则只能选择PAL模式。 五、功能框图 POI 上电复位 HSY 水平控制 VSY 垂直控制 NPC 制式控制 FRP 极性控制 DM1-4 模式控制 RS1-4 解析控制 VP1-4 UD 垂直位置控制 LR 上下控制 左右控制 SV1-2 OE1-3 CPV RST Q1H CP1-3 SH1-2 OEH 计数器 逻 辑 控 制 计数器 相位检测 CSY OSO OSI 晶振 水平位置调整 PD HPI HPO 六.详细功能说明 JM8002D控制电路说明书适用于模拟TFT-LCD模块,对应下述平板模型。 5 1、支持16种水平显示解析模式,解析分辨率240~2880(表1) 水平模式 480 240 576 288 600 300 720 360 960 1920 1152 2304 1200 2400 1440 2880 RS4 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 RS3 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 RS2 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 分辨率 480x234 240x234 576x234 288x234 600x234 300x234 720x234 360x234 960x234 1920x234 1152x234 2304x234 1200x234 2400x234 1440x234 2880x234 RS1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1 主时钟 9.6MHz 4.8MHz 11.57MHz 5.78MHz 12.05MHz 6.03MHz 14.46MHz 7.23MHz 19.2MHz 19.2MHz 23.1MHz 23.1MHz 24.1MHz 24.1MHz 28.9MHz 28.9MHz 振荡周期 104ns 208ns 86ns 173ns 83ns 166ns 69ns 138ns 52ns 52ns 43ns 43ns 41.5ns 41.5ns 34.6ns 34.6ns 注释:须校准主时钟的频率使得PDA电压的平均值保持在VCC的一半左右。 2、符合要求的外部与内部输入主时钟 FD2 CKC 功能 主时钟 1 1 内部 时钟 1 0 外部 时钟 0 1 内部 时钟 0 0 内部 时钟 需保持外部主时钟频率与表1中的主时钟频率相等。 水平控制 OSI CSY OSI* OSI* 垂直控制 输入 输入 输入 输入 *对主时钟进行2分频的功能。^ CSY=外部采样时钟输入(如果SAM=1&NC2=0)。 3、符合要求的复合同步和分离同步输入(CKC=1) 同步类型 复合同步 分离同步 水平同步输入 内部 外部 端口2 CSY HSY 6 垂直同步输入 内部 外部 端口63 GND CSY 4、提供条纹和Δ颜色排列 SDC 颜色排列 条纹 条纹 Δ A类型 Δ B类型 DLT 1 0 1 0 1 0 最大值1440 注 释 — BLK信号 240至234线 SAM选择端可将Q1H极性反相 5、支持翻转和镜像扫描控制 RLC 1 0 SH1 输出 高阻 SH2 高阻 输出 UDC 1 0 SV1 输出 高阻 SV2 高阻 输出 6、支持16种16:9的显示模式 模 式 模式15 1 1 1 1 放大倍数 全屏 模式14 1 1 1 0 宽度 2 1.32 16:9 H8阶校准 6W2 模式13 1 1 0 1 宽度 1 1.14 宽度1 中心 5W1 模式12 1 1 0 0 普通 1 普通1 中心 4NC 模式11 1 0 1 1 x20,SDC=1 条纹 2 2H,2V (Zoom2) 3ZM2 W4L,SDC=0, Δ 1.2 宽度4 左部 3W4L x18,SDC=1 1.78 1.78H,1.78V 中心 2Z18 W4R,SDC=0 1.2 宽度4 右部 2W4R Cinema1,SDC=1 1.33 1.33H,1.33V 中心 1C1 W3L,SDC=0 1.09 宽度3 左部 1W3L Cinema2,SDC=1 1.33 1.33H,1.14V 上部 0C2 W3R,SDC=0 1.09 宽度3 右部 0W3R 模式10 模式9 模式8 DM4 DM3 DM2 DM1 1 1 1 0 0 0 1 0 0 0 1 0 比率 注 释 名称 1.33 16:9全屏 7FU 模式7 0 1 1 1 宽度 6 1.31 16:9 H5阶校准 7W6 模式6 0 1 1 0 宽度 5 1.32 反向W2校准 6W5 模式5 0 1 0 1 宽度 1 左部 1.14 宽度 1 左部 5W1L 模式4 0 1 0 0 普通 左部 模式3 0 0 1 1 宽度 4 1.2 模式2 0 0 1 0 模式1 0 0 0 模式0 0 0 0 普通 左部 4NL 宽度 4 中心 3W4 宽度 3 1.09 宽度 3 中心 2W3 1 宽度 1 右部 1.14 宽度 1 右部 1W1R 0 普通 右部 7 1 1 普通 右部 ONR 7、显示模式图 显 示 模 式 Full (7FU) Wide2 (6W2) Wide1 (5W1) Normal center (4NC) 显示特性 (4:3 画面宽高比输入) DM4 DM3 DM2 DM1 H H H H H H H H H H L L H L H L Zoom 2x (3ZM2) H L H H Zoom 1.78x (2Z18) H L H L H L L H Cinena 1 Zoom 1.33x (1C1) Cinena 2 (0C2) H L 8 L L 说明 4:3的输入信 号显示在16:9 的全屏上 4:3的输入信 号显示在16:9 的屏上,水平 修正15步 4:3的输入信 号显示在16:9 的屏上,在 Wide1的中心 4:3的输入信 号显示在16:9 的屏的普通中 心 117行4:3的输 入信号放大2 倍后显示在 16 : 9 的 屏 中 心,SDC=1 132行4:3的输 入信号放大 1.78 倍 后 显 示 在16:9的屏中 心,SDC=1 176行4:3的输 入信号放大 1.33 倍 后 显 示 在16:9的屏中 心,SDC=1 在 Cinena 2 显 示模式下将4: 3的输入信号 显示在16:9的 屏上,SDC=1 显 示 模 式 Wide 6 (7W6) Wide 5 (6W5) 显示特性 (4:3 画面宽高比输入) DM4 DM3 DM2 DM1 L H H H L H H L L H L H L H L L L L H H L L H L L L L H L L L L Wide 1 left (5W1L) Normal left (4NL) Wide 4 center (3W4) Wide 3 center (2W3) Wide 1 right (1W1R) Normal 1 right (0NR) 9 说明 4:3的输入信 号显示在16:9 的屏上,水平 修正9步 4:3的输入信 号显示在16:9 的屏上,水平 修正15步并翻 转Wide 2序列 在 Wide 1 left 显示模式下将 4:3的输入信 号显示在16:9 的屏上 在 Normal left 显示模式下将 4:3的输入信 号显示在16:9 的屏上 在 Wide 4 center 显 示 模 式下将4:3的 输入信号显示 在16:9的屏上 在 Wide 3 center 显 示 模 式下将4:3的 输入信号显示 在16:9的屏上 在Wide 1 right 显示模式下将 4:3的输入信 号显示在16:9 的屏上 在 Normal 1 right 显 示 模 式 下将4:3的输 入信号显示在 16:9的屏上 显示特性 显 示 模 式 说明 DM4 DM3 DM2 DM1 (4:3 画面宽高比输入) 在 Wide 4 left 显示模式下将 4:3的输入信 号显示在16:9 的屏上,SDC=0 在Wide 4 right 显示模式下将 4:3的输入信 号显示在16:9 的屏上,SDC=0 在 Wide 3 left 显示模式下将 4:3的输入信 号显示在16:9 的屏上,SDC=0 在Wide 3 right 显示模式下将 4:3的输入信 号显示在16:9 的屏上,SDC=0 Wide 4 left H L H H H L H L H L L H H L L L (3W4L) Wide 4 right (2W4R) Wide 3 left (1W3L) Wide 3 right (0W3R) 七、直流特性 1、绝对最大额定值 符 号 参 数 范 围 单 位 VCC 电源电压 -0.5~+6.0 V VIN 输入电压 -0.3~VCC+0.3 V VOUT 输出电压 -0.3~VCC+0.3 V TSTG 储存温度 -40~+125 ℃ 2、推荐工作条件 符号 参 数 Min. Typ. Max. 单 位 VCC 电源电压 3.0 3.3/5.0 5.5 V VIN 输入电压 0 - VCC V TOPR 操作温度 -20 - 85 ℃ 10 3、普通直流参数 符号 参 数 IIL 输入低电流 IIH 输入高电流 IOZ 条 件 Min. Typ. Max. 单位 不拉高或拉低 -1 — 1 μA 不拉高或拉低 -1 — 1 μA 三态漏电流 -10 — 10 μA CIN 输入电容 — 3 — pF COUT 输出电容 3 — 6 pF VIL 输入低电压 CMOS — — 0.3VCC V VSIL 施密特输入低电压 CMOS — 1.76 — V VIH 输入高电压 CMOS 0.7VCC — — V VSIH 施密特输入高电压 CMOS — 3.2 — V VOL 输出低电压 IOL=4mA — — 0.4 V VOH 输出高电压 IOH=4mA 3.5 — — V VIL=OV,VIH=VCC — 50 — Khom RI 输入拉高/低电阻 注释 1 1 注释 1:可适用于 OSI、VSY/I、CSY、HPI。 八、交流特性 1、输入特性 参 数 符号 Min. Typ. Max. 单位 复合同步信号周期 TOSC TOSC-1 TOSC TOSC+1 ns 复合同步信号周期 Th 61.5 63.5 65.5 μs 复合同步信号脉冲宽度 TCSY 4 4.7 5.4 μs 复合同步信号上升时间 Tcr — — 700 ns 复合同步信号下降时间 Tcf — — 300 ns V-IN 脉冲宽度 TVSY 1 3 5 th V-IN 上升时间 Tvr — — 700 ns V-IN 下降时间 Tvf — — 1.5 μs 256 262.5 268 line 每场行数 11 2、输出特性 参 数 名称 Min. Typ. Max. 单位 上升时间 Tr - - 10 ns 下降时间 Tf - - 10 ns CP 时钟周期 Tcph - 3 - Tosc CP 脉冲宽度 Tcwh 40 50 60 % - Tcph/3 - ns CP1、CP2、CP3 之间的 相位差异 T12 T23 T31 SH 建立时间 Tsuh - Tcph/2 - ns SH 脉冲宽度 Tsth - 1 - Tcph HSY 脉冲宽度 Thsy - 4.7 - μs OEH 脉冲宽度 Toeh 0.5 - - μs 开始显示时间 Tdis - 10.6 - μs OEV 脉冲宽度 Toev 0.5 - - μs CPV 脉冲宽度 Tcpv - 0.5 - Th HPO 脉冲宽度 Thpo - 0.5 - Th HSY 和 OEH 的时间差 T1 - 0 - μs HSY 和 CPV 的时间差 T2 - 2.0 - μs OEV 和 CPV 的时间差 T3 - 2.5 - μs HSY 和 HPO 的时间差 T4 - 2.95 - μs SV1、2 的建立时间 Tsuv - 0.5 - Th SV1、2 的脉冲宽度 Tstv - 1 - Th RST 的脉冲宽度 Trst - 0.25 - Th VSY 的脉冲宽度 Tvsy - 4 - Th VSY 和 RST 的时间差 Trs - 18.75 - Th VSY 和 SV1、2 的时间差 Tvs - 19.5 - Th 12 九、主要信号波形图 1、水平时序图: 13 2、垂直时序图: 14 十、典型运用图 15 十一、封装图 16