LTC6801 独立動作のマルチセル・ バッテリスタック・フォールト・モニタ 特長 ■ 概要 LTC®6801 12 12 ADC 60V 12 ■ 1000V 1% ■ ■ LTC6801 ■ ■ ■ ピンのストラップ配線による簡単な構成設定により、 マイクロコントローラなしでバッテリをモニタ可能 ■ システム内の全てのセルを15.5msでモニタ可能 ■ プログラム可能な応答時間 LTC6801 60V LTC6801 2つの温度モニタ入力 ■ 低消費電力のアイドル・モード ■ 36ピンSSOPパッケージ ■ LTC6801 アプリケーション 1 冗長バッテリ・モニタ ハイブリッド電気自動車 ■ バッテリ・バックアップ・システム ■ 複数のバッテリ・セルを使用する電源システム ■ LTC6801 ■ L、LT、LTC、LTM、Linear Technology およびLinearのロゴはリニアテクノロジー社の登録商標 です。 その他すべての商標の所有権は、 それぞれの所有者に帰属します。 ブロック図 3 12 13 14 1.0 + V = 43.2V 0.8 OV = 4.116V C12 0.6 C11 0.4 ADC MUX C2 12 CONTROL LOGIC “CELLS GOOD” C1 ERROR (%) 2 OV LTC6801 1 V+ ENABLE INPUT ISOLATION VTEMP2 15 16 VREF 17 REFERENCE STATUS OUTPUT 0 –0.2 –0.6 LTC6801 VTEMP1 0.2 –0.4 20 V– 5 TYPICAL UNITS –0.8 –1.0 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) 22 6801 TA01b OK 6801 TA01a NTC NTC 6801fb 1 LTC6801 絶対最大定格 ピン配置 Note 1 全電源電圧(V+からV−).................................................... 60V 入力電圧(V−を基準) C1 ........................................................................ −0.3V~9V C12 ..............................................(V+−0.3V)~(V++0.3V) 他の全てのピン (C入力を除く).......................... −0.3V~7V 入力間の電圧 CnからCn-1*........................................................ −0.3V~9V C12~C8 ............................................................ −0.3V~25V C8~C4 .............................................................. −0.3V~25V C4~V− .............................................................. −0.3V~25V 動作温度範囲 LTC6801I ......................................................... −40℃~85℃ LTC6801H ...................................................... −40℃~125℃ 規定温度範囲 LTC6801I ......................................................... −40℃~85℃ LTC6801H ...................................................... −40℃~125℃ 接合部温度......................................................................150℃ 保存温度範囲................................................... −65℃~150℃ TOP VIEW V+ 1 36 OV1 C12 2 35 OV0 C11 3 34 UV1 C10 4 33 UV0 C9 5 32 HYST C8 6 31 CC1 C7 7 30 CC0 C6 8 29 SLT C5 9 28 SLTOK C4 10 27 DC C3 11 26 EOUT C2 12 25 EOUT C1 13 24 SIN V– 14 23 SIN VTEMP1 15 22 SOUT VTEMP2 16 21 SOUT VREF 17 20 EIN VREG 18 19 EIN G PACKAGE 36-LEAD PLASTIC SSOP TJMAX = 150°C, θJA = 70°C/W *n = 2~12 発注情報 * LTC6801IG#PBF LTC6801IG#TRPBF LTC6801G 36-Lead Plastic SSOP –40°C to 85°C LTC6801HG#PBF LTC6801HG#TRPBF LTC6801G 36-Lead Plastic SSOP –40°C to 125°C さらに広い動作温度範囲で規定されるデバイスについては、弊社または弊社代理店にお問い合わせください。 *温度グレードは出荷時のコンテナのラベルで識別されます。 鉛フリー仕様の製品マーキングの詳細については、http://www.linear-tech.co.jp/leadfree/ をご覧ください。 テープアンドリールの仕様の詳細については、http://www.linear-tech.co.jp/tapeandreel/ をご覧ください。 6801fb 2 LTC6801 電気的特性 ● SYMBOL TA = 25 V = 43.2V V = 0V PARAMETER CONDITIONS MIN TYP MAX UNITS VERR Overvoltage (OV) or Undervoltage (UV) Detection Level Error (Note 2) 2.106V ≤ VCELL ≤ 4.498V 2.106V ≤ VCELL ≤ 4.498V 1.531V ≤ VCELL < 2.106V 1.531V ≤ VCELL < 2.106V VCELL = 0.766V VCELL = 0.766V l l l –0.8 –1 –1 –1.3 –1.5 –2 VS Supply Voltage, V+ Relative to V– VERR Specifications Met l 10 VCELL Cell Voltage Range Full Scale Voltage Range VCM Common Mode Voltage Range Measured Relative to V– VERR Specifications Met Range of Inputs Cn, n = 3 to 11 Range of Input C2 Range of Input C1 l l l 1.8 1.2 0 5•n 10 5 VTV Temperature Input Detection Level Error (Relative to VREF /2) 10V < V+ < 50V l –13 17 mV HYS UV/OV Detection Hysteresis Error (Relative to Selected Value) 10V < V+ < 50V l –25 25 % VREF Reference Pin Voltage VREF Pin Loaded With 100k to V– l 3.043 3.038 3.073 3.078 V V DC VREG IM IQS 50 5 3.058 3.058 % % % % % % V V V V V Reference Voltage Temperature Coefficient 8 Reference Voltage Hysteresis 50 ppm Reference Voltage Long Term Drift 60 ppm/√khr Regulator Pin Voltage 10V < VS < 50V, No Load LTC6801IG LTC6801HG 10V < VS < 50V, ILOAD = 4mA LTC6801IG LTC6801HG Input Bias Current Supply Current, Monitor Mode Supply Current, Idle l l l l 4.5 4.5 5 5 4.1 4.1 4.8 4.8 l 5 9 In/Out of Pins C1 Thru C12 When Measuring Cells During Self Test When Measuring Cells When Idle l –10 Current Into the V+ Pin While Monitoring l l l 600 500 110 50 l l Regulator Pin Short Circuit Current Limit IB 0.8 1 1 1.3 1.5 2 for UV and OV Conditions, FENA = 10kHz Continuous Monitoring Continuous Monitoring Monitor Every 130ms (Note 3) Monitor Every 500ms (Note 3) Current into the V+ Pin When Idle, FENA = 0 LTC6801IG LTC6801HG 100 ppm/˚C 5.5 5.7 V V V V mA 10 µA µA nA 750 750 200 100 1000 1100 320 160 µA µA µA µA 23 20 23 20 30 30 30 30 42 45 42 48 µA µA µA µA l 13 15.5 19 ms l 2 40 kHz l 25 500 µs l 40 60 % 1 LTC6801 TCYCLE Measurement Cycle Time FENA Valid EIN/EIN Frequency TENA Valid EIN/EIN Period = 1/ FENA DCENA Valid EIN/EIN Duty Cycle DC = CC1 = CC0 = VREG FENA = 40kHz 6801fb 3 LTC6801 電気的特性 TA = 25 ● SYMBOL PARAMETER V = 43.2V V = 0V CONDITIONS LTC6801 I/O MIN Digital Input Voltage High SLT Pin l VIL Digital Input Voltage Low SLT Pin l VODL Digital Output Voltage Low, Open Drain SLT Pin, 10k to VREG l VOH Digital Output Voltage High SLTOK Pin, 10k to V– l VOL Digital Output Voltage Low SLTOK Pin, 10k to VREG l IPU-ST Pull-Up Current SLT Pin l 2.5 Differential Voltage Applied Between SIN and SIN or EIN and EIN l 1.7 SIN/SIN EIN/EIN 2 UNITS V 0.5 0.3 VREG – 0.3 V V V 5 0.3 V 10 µA 1 VIDH Minimum Differential Input Voltage High VIDL Minimum Differential Input Voltage Low VIL Valid Input Voltage Low Low Side of Differential Signal, Ref. to V– l 0 VIH Valid Input Voltage High High Side of Differential Signal, Ref. to V– l 2.5 VDHYS Differential Input Hysteresis VOPEN Open Circuit Voltage RINCM Input Resistance, Common Mode RINDIFF Input Resistance, Differential LTC6801 MAX SLT SLTOK VIH LTC6801 TYP V l –1.7 V 1.2 V 6 1 Between SIN to SIN, EIN to EIN V V l 2 2.5 3 V l 100 150 kΩ l 200 300 kΩ SOUT/SOUT EOUT/EOUT VODH Digital Output Voltage High Output Pins Loaded With 100k to V– l VREG – 0.4 VODL Digital Output Voltage Low Output Pins Loaded With 100k to VREG l LTC6801 3 OV0 OV1 UV0 UV1 HYST DC CC0 V 0.4 V CC1 V3IH Three-Level Digital Input Voltage High l VREG – 0.3 V V3IM Three-Level Digital Input Voltage Mid l VREF – 0.3 V3IL Three-Level Digital Input Voltage Low 0.3 V IPU Pull-Up Current Pins DC, CC0, CC1, UV0 and UV1 l 0.5 1 2 µA IPD Pull-Down Current Pins HYST, OV0 and OV1 l 0.5 1 2 µA VREF + 0.3 l Note 1 絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可 能性がある。長期にわたって絶対最大定格条件に曝すと、 デバイスの信頼性と寿命に悪影響 を与える可能性がある。 V Note 2 V CELLは以下のピンの組合せの両端に加えられる電圧を指す。CnからCn−1( n = 2~ 12)、C1からV−。 Note 3 消費電流の連続モニタの仕様によって保証されているが、 テストされない。 EIN MAX, VIH MAX, VIL V – = 0V EIN VIDH EIN ≥ VIDH TENA "H" MIN, VIH EIN EINEIN ≤ VIDL VIDL "L" 6801 F01 1 6801fb 4 LTC6801 標準的性能特性 250 800 DC PIN TIED TO VREG 780 fENA = 10kHz 85°C 760 40 CC1 = CC0 = VREG fENA = 10kHz 35 200 700 680 DC PIN = VREF 150 100 –40°C 660 DC PIN = V– 50 640 ISUPPLY (µA) 25°C ISUPPLY (µA) 620 10 20 30 V+ (V) 40 50 0 60 10 20 30 V+ (V) 40 800 760 250 V+ = 60V ISUPPLY (µA) ISUPPLY (µA) V+ = 35V 680 35 DC PIN = VREF 150 100 50 V+ (V) 40 50 6801 G04 V+ = 60V V+ = 35V 25 V+ = 10V 20 15 5 0 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) 6801 G05 UV 60 10 V+ = 60V V+ = 35V V+ = 10V 0 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) 600 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) 6801 G06 OV 1.0 1.0 V+ = 43.2V 0.8 UV = 2.106V 800 V+ = 43.2V 0.8 OV = 4.116V 0.6 5 TYPICAL UNITS 0.4 0.2 ERROR (%) ERROR (%) 30 40 620 0.4 20 6801 G03 DC PIN = V– 640 0.6 10 30 V+ = 10V 660 15 0 60 CC1 = CC0 = VREG fENA = 10kHz 740 700 50 200 720 –40°C 20 6801 G02 6801 G01 DC PIN TIED TO VREG 780 fENA = 10kHz 25 5 ISUPPLY (µA) 600 85°C 10 85°C 25°C –40°C 0 –0.2 V+ = 43.2V 780 CONTINUOUS MEAS MODE 760 5 TYPICAL UNITS 0.2 0 –0.2 720 680 –0.4 660 –0.6 –0.6 640 –0.8 –0.8 620 –1.0 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) –1.0 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) 600 6801 G08 25°C 700 –0.4 6801 G07 85°C 740 ISUPPLY (µA) ISUPPLY (µA) 740 720 25°C 30 –40°C 1 10 fENA (kHz) 100 6801 G09 6801fb 5 LTC6801 標準的性能特性 UV/OV 3.0 25°C 2.5 17.0 85°C –40°C 2.0 1.5 1.0 0.5 0 0 8.0 CONTINUOUS MEAS MODE CC1 = CC0 = VREG 16.5 16.0 V+ = 10V 15.5 V+ = 60V 15.0 14.5 7.0 6.5 6.0 5.5 5.0 4.5 14.0 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) 2 4 6 8 10 EXTERNAL SERIES RESISTANCE, RS (kΩ) CELL INPUT = 3.6V 7.5 C PIN BIAS CURRENT (µA) RS IN SERIES WITH Cn AND Cn-1 – 3.5 10nF FROM Cn, Cn-1 TO V MEASUREMENT CYCLE TIME (ms) ERROR RELATIVE TO RS = 0 (%) 4.0 4.0 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) 6801 G11 6801 G10 6801 G12 VREF 12 30 20 C12 10 C1 0 C2 TO C11 VTEMP1, VTEMP2 –10 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) UV THRESHOLD = 2.106V OV THRESHOLD = 4.116V 10 HYST = V REG 6 4 UNDERVOLTAGE DETECTED 2 –2 OVERVOLTAGE DETECTED 0 1 2 3 CELL VOLTAGE (V) 3.065 3.065 VREF (V) VREF (V) 4 5 100 150 200 ILOAD (µA) 300 6801 G20 30 V+ (V) 40 50 60 6801 G15 NO LOAD IDLE MODE 5.4 NO LOAD 85°C 5.3 5 TYPICAL UNITS 5.2 3.060 25°C 5.1 5.0 –40°C 4.9 4.8 4.7 25°C 250 20 VREG 3.055 50 10 5.5 –40°C 0 3.050 VREF 3.070 85°C 85°C 6801 G14 VREF 3.055 –40°C 0 3.070 3.050 25°C 3.060 3.055 6801 G13 3.060 NO LOAD 3.065 8 VREG (V) C PIN BIAS CURRENT (nA) 40 3.070 VREF (V) CELL INPUT = 3.6V SOUT CLOCK FREQUENCY (kHz) 50 4.6 3.050 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) 6801 G16 4.5 10 20 30 V+ (V) 40 50 60 6801 G17 6801fb 6 LTC6801 標準的性能特性 VREG VREG 5.5 5.5 IDLE MODE 5.4 4mA LOAD TO V– VREG 5.5 IDLE MODE 5.4 5.3 5.3 5.2 5.1 5.0 85°C 4.9 4.8 25°C 4.7 –40°C VREG (V) 5.0 VREG (V) VREG (V) 5.2 4.5 4.6 4.5 IDLE MODE 10 20 30 V+ (V) 40 50 4.0 60 5.0 4.8 V+ = 60V V+ = 10V 4.6 2 6801 G18 4.7 4 6 ILOAD (mA) 8 16 100k LOAD TO V– 6801 G19 6801 G21 UV/OV 20 TA = 85°C TO 25°C 18 14 SOUT NUMBER OF UNITS NUMBER OF UNITS 2V/DIV 10 8 6 4 20µs/DIV 6801 G22 14 12 10 8 6 4 2 0 –100 TA = –40°C TO 25°C 16 12 SOUT V+ = 60V V+ = 35V V+ = 10V 4.5 –40 –25 –10 5 20 35 50 65 80 95 110 125 TEMPERATURE (°C) 10 UV/OV 10kHz 4mA LOAD 4.9 85°C 25°C –40°C 0 NO LOAD 5.1 2 –50 0 50 100 150 CHANGE IN DETECTION LEVEL (ppm) 200 6801 G23 0 –100 –50 0 50 100 150 CHANGE IN DETECTION LEVEL (ppm) 200 6801 G24 6801fb 7 LTC6801 ピン機能 V 1 SOUT SOUT 12 7 C12 C11 ...C1 C 2 V C1 SIN/SIN V REG EIN/EIN SOUT L SOUT H 12 SIN SIN 23 IC 24 C LTC6801 V 22 C12 C7 13 21 SIN EIN SIN SOUT 25 26 EIN/EIN V VREG LTC6801 EIN/EIN SIN/SIN 23 24 EOUT EOUT V 14 VTEMP1 VTEMP2 15 ADC V ADC 16 VTEMP1 VTEMP2 VREF V REF VREF V DC 3 27 VREG VREF V VREG 3 SLTOK 28 VREF VREF 1μF L 3.058V VREF 17 100k LT6003 VREF V V SLT SLT L H IC SLT L V DC SLTOK H V REG / 29 L SLT VREF VREG EIN EIN 18 VREG 19 20 LTC6801 EIN 5V 1nF 10kHz EIN V V 4mA 2kHz 1μF CC0 CC1 CC1 CC0 VREG HYST 30 V 5 3 32 VREG VREF 4 3 31 V REG VREF 1024 VREG V HYST V 6801fb 8 LTC6801 ピン機能 UV0 UV1 33 34 VREG VREF UV0 V OV0 OV1 3 UV1 36 VREG VREF OV0 V DC VREG 2 35 3 3 V 1 OV1 * VREG 15.5ms VREF Approximately 130ms V– Approximately 500ms *サイクル時間はLTC6801による12セルと2つの温度の測定に基づいている。 4 HYST 1 OV1 OV0 V VREG VREG 4.498 VREG VREF 4.403 VREG V– 4.307 VREF VREG 4.211 VREF VREF 4.116 VREF V– 4.020 V– VREG 3.924 V– VREF 3.828 V– V– 3.733 UV0 VREG VREG 2.871 VREG VREF 2.680 VREG V– 2.489 VREF VREG 2.297 VREF VREF 2.106 VREF V– 1.914 V– VREG 1.723 V– VREF 1.531 V– V– 0.766 * OV 500mV 200mV VREF 250mV 100mV V– 0mV 0mV * 低電圧スレッショルドが0.766Vに設定されると、UVのヒステリシスはディスエーブルされる。 5 2 UV1 UV VREG V CC1 CC0 VREG VREG 12 VREG VREF 11 VREG V– 10 VREF VREG 9 VREF VREF 8 VREF V– 7 V– VREG 6 V– VREF 5 V– V– 4 6801fb 9 LTC6801 ブロック図 LTC6801 4 12 2 SOUT LTC6801 L SOUT SOUT V+ VREG REGULATOR C12 HYST C11 CC1 C10 12 ADC C9 C8 + CC0 DC – DIGITAL COMPARATORS C7 C6 – REFERENCE MUX C5 C3 SLT SLTOK + – + SELF TEST REFERENCE (REF2) C4 UV/OV FLAGS AND CONTROL LOGIC EIN EIN EOUT EOUT C2 C1 “GOOD” V– + – SIN SIN SOUT DECODER SOUT VTEMP1 VTEMP2 VREF OV0 OV1 UV0 UV1 6801 BD 6801fb 10 LTC6801 イネーブル入力/ 出力および状態入力/ 出力のブロック図 EOUT EOUT VREG 300k SIN EIN "H" FREQUENCY MATCH DETECT + – VREG SIN 300k 300k SIN 300k SOUT "H" SOUT SOUT 1 EIN 2 SIN EIN 3 VREG 300k + CLK DETECT – CLK EIN 2kHz40kHz "H" VREG 300k EIN 300k EIN 300k 6801 BDa 6801fb 11 LTC6801 アプリケーション情報 LTC6801 3 12 3 LTC6802 VREG LTC6801 12 VREG 4mA/5V ADC 10V / 5V ADC V REF 100k LTC6801 VREF/2 VTEMP OK 50V VREG VREF VREF 1μF V OK LTC6801 LTC6801 UV1 UV0 OV1 OV0 12 VREG VREF V LTC6801 1 36 2 2 2 EOUT EIN 6801fb 12 LTC6801 アプリケーション情報 LTC6801 EOUT/EOUT EIN/EIN SOUT SIN/SIN 4 DC 2kHz 40kHz LTC6801 VREG EIN/EIN LTC6801 SIN/SIN EOUT/EOUT LTC6801 SOUT VREG SOUT 0V 1 FMEA 5V EIN EIN 6 EOUT 2kHz EOUT SIN EIN EIN SIN 40kHz 10kHz IC LTC6801 1nF V 1 1 IC EIN/EIN SIN/SIN VTEMP1 VTEMP2 V SOUT/SOUT EIN/EIN 5 REF SOUT IC L SOUT H 6801fb 13 LTC6801 アプリケーション情報 V+ C12 C11 C10 C9 C8 C7 C6 C5 C4 C3 C2 C1 V– LTC6801 SIN SOUT SOUT VREF VREG C12 C11 C10 C9 C8 C7 C6 C5 C4 C3 C2 C1 V– LTC6801 C12 C11 C10 C9 C8 C7 C6 C5 C4 C3 C2 C1 V– EIN EIN VREF VREG OV1 V+ C12 C11 C10 C9 C8 C7 C6 C5 C4 C3 C2 C1 V– SIN SOUT SOUT VREF VREG LTC6801 LTC6801 VREF VREG OV1 V+ C12 C11 C10 C9 C8 C7 C6 C5 C4 C3 C2 C1 V– OV0 UV1 UV0 HYST CC1 CC0 SLT SLTOK DC EOUT EOUT SIN SIN SIN EIN EIN LTC6801 OV1 OV0 UV1 UV0 HYST CC1 CC0 SLT SLTOK DC EOUT EOUT SIN SIN SOUT SOUT EIN EIN LTC6801 OV1 OV0 UV1 UV0 HYST CC1 CC0 SLT SLTOK DC EOUT EOUT SIN SIN VTEMP1 SOUT VTEMP1 SOUT VTEMP2 SOUT VTEMP2 SOUT VREF VREG EIN EIN VREF VREG 6801 F02 2 PCB LTC6801 OV = 4.116V UV = 2.106V HYST = 250mV (UV), 100mV (OV) CC = 12 SOUT SOUT VTEMP1 VTEMP2 EIN EIN OV1 OV0 UV1 UV0 HYST CC1 CC0 SLT SLTOK DC EOUT EOUT SIN VTEMP1 VTEMP2 OV0 UV1 UV0 HYST CC1 CC0 SLT SLTOK DC EOUT EOUT SIN VTEMP1 VTEMP2 V+ C12 C11 C10 C9 C8 C7 C6 C5 C4 C3 C2 C1 V– OV0 UV1 UV0 HYST CC1 CC0 SLT SLTOK DC EOUT EOUT SIN VTEMP1 VTEMP2 V+ V+ OV1 EIN EIN 6801 F03 3 PCB LTC6801 6801fb 14 SOUT / SOUT 1 C1 C2 C3 C4 C5 C6 29.7ms C7 1.1ms/ C8 C9 15.4 ms C10 4 C11 C12 T2 SOUT T1 C1 C2 SOUT C4 UV/OV LTC6801 1 C3 C5 C6 C7 C8 C9 C10 C11 C12 SOUT T1 T2 SOUT C1 C2 6801 F04 C3 LTC6801 アプリケーション情報 6801fb 15 LTC6801 アプリケーション情報 6. FMEA セル入力のオープン回路(偶発) IC入力のパワーアップ・シーケンス 各ピンからV+およびV−へのクランプ・ダイオード (IC内部)が代わりの電力経路を与える。 セル入力のオープン回路(偶発) 差動入力電圧のオーバーストレス トップ・セル入力接続なし (V+) 各 セル 電 圧 入 力 対 のツェナ ー・ダイオ ード (IC内部)がストレスを制限する。 電力は最上位に接続されたセル入力から 与えられる ボトム・セル入力接続なし (V−) 電力は最下位に接続されたセル入力から 与えられる 電源入力の切断 (スタック構成のユニット間) 状態リンクの切断 (スタック構成のユニット間) 電源の接続が失われる 「デイジーチェーン」通信の途絶 (ICへのストレスなし) 各ピンからV+およびV−へのクランプ・ダイオード (IC内部)が代わりの電力経路を与える。エラー状 態は全ての上流および下流のユニットによって表 示される (SOUT/SOUTにクロックなし)。 各ピンからV+およびV−へのクランプ・ダイオード (IC内部)が代わりの電力経路を与える。エラー状 態は全ての上流および下流のユニットによって表 示される (SOUT/SOUTにクロックなし)。 各ピンからV+およびV−へのクランプ・ダイオード (IC内部)が代わりの電力経路を与える。エラー状 態は全ての上流および下流のユニットによって表 示される (SOUT/SOUTにクロックなし)。 デイジーチェーンが切断され、エラー状態が全て の上流および下流のユニットによって表示される (SOUT/SOUTにクロックなし)。 V REFまたはV REGがV−に短絡すると、電源が内部 回路から取り去られ、デイジーチェーンが切断さ れ、エラー状態が全ての上流および下流のユニッ トによって表示される (SOUT/SOUTにクロックな し)。V REFがV REGに短絡すると、 自己テスト・エラー のフラグが立つ。 2 つの構成設定入力間の短絡 ピンに接続されている電源が短絡される 構成設定入力の接続がオープン 制御入力がピンに依存して正または 負の電位に向かって引っ張られる セル・パックの完全性、 スタック構成のユニット間の切断 最大スタック電位への デイジーチェーン電圧の反転 最大スタック電位が状態/イネーブル絶縁デバイ ス両端に現れることがあるが、ICからは見えず、 し たがって、絶縁コンデンサは最大スタック電位に 耐える定格のものにする。 セル・パックの完全性、 スタック構成のユニット内の切断 セル入力の逆オーバーストレス バッテリ・タップ・ヒューズとショットキー・ダイ オードをセル入力に並列に追加し、ICへのストレ スを制限する。ダイオードとコネクションはヒュー ズを切るのに十分な電流を扱える必要がある。 制御入力はもっと厳しい状態に引っ張られる (もっと多数のチャネル、もっと高いU Vスレッ ショルド、もっと低いOVスレッショルド、もっと短 いデューティ・サイクルなどにより、もっと厳格な モニタまたはエラー状態のどちらかが全ての上流 および下流のユニットによって確実に表示される (SOUT/SOUTにクロックなし))。 6801fb 16 LTC6801 アプリケーション情報 V+ Cn LTC6801 C12 EOUT Cn – 1 C11 6801 F05 EOUT SIN 5 C10 1 ZCLAMP SIN SOUT LTC6801 C9 ESD SOUT EIN C8 EIN 6 VTEMP1 C7 VTEMP2 C6 ZCLAMP VREF VREG C5 OV1 OV0 C4 LTC6801 LTC6801 UV1 UV0 C3 HYST ADC C2 C1 V C12/V C11 CC1 ZCLAMP CC0 SLT C1 SLTOK V– DC 6801 F06 6 6801fb 17 LTC6801 アプリケーション情報 V REF 5% ADC SLT / 100k VREG L SLT 1024 SLT 1 SLTOK L SLTOK H SLTOK H LTC6801 LTC6801 SLTOK LTC6801 L SLTOK H ADC ADC ADC ADC LTC6801 2 LTC6801 REF2 ADC 0 1 ADC REF2 REF2 REF2 REF2 3 6801fb 18 LTC6801 アプリケーション情報 ADC UV = 0.766V UV SOUT RC LTC6801 LTC6802-1 LTC6802-1 LTC6801 SPI SLTOK 7 GPIO2 SLTOK H 1024 17 LTC6801 V LTC6802-1 9 SLT 100μA LTC6802-1 GPIO1 100μA SLTOK SLTOK 15ms 0.7V 17ms 6802-1 LTC6801 LTC6802 LTC6801 V 1μA C12 C11 C10 C9 C8 C7 C6 C5 C4 CSBO CSBI SDOI SDO SCKO SDI + V SCKI C12 VMODE S12 GPIO2 C11 GPIO1 S11 WDTB C10 MMB LTC6802-1 TOS S10 C9 VREG S9 VREF C8 VTEMP2 S8 VTEMP1 C7 NC S7 V– C6 S1 S6 C1 C5 S2 S5 C2 C4 S3 S4 C3 IN CMPD6263 OUT 100k 1M 1µF C12 C11 C10 C9 C8 C7 C6 C5 C4 C3 C2 C1 VREF 1µF OV1 V+ OV0 C12 UV1 C11 UV0 C10 HYST C9 CC1 C8 LTC6801 CC0 C7 SLT C6 SLTOK C5 DC C4 EOUT C3 EOUT C2 SIN C1 – SIN V SOUT VTEMP1 SOUT VTEMP2 EIN VREF EIN VREG 6801 F07 C3 C2 C1 7 LTC6802-1 LTC6801 6801fb 19 LTC6801 アプリケーション情報 C8 LTC6801 A/D 0.5ms 500kHz V C9 C12 500kHz 30dB V+ OV1 C12 OV0 C11 UV1 C10 UV0 C9 HYST C8 CC1 LTC6801 C7 CC0 C6 SLT C5 SLTOK C4 DC C3 EOUT C2 EOUT C1 SIN V– SIN VTEMP1 SOUT VTEMP2 SOUT VREF EIN VREG EIN 1kHz 1k 8 V RC 500k NTC B = 4567 1µF 500k NTC B = 4567 1µF 1k 10nF 100k 100k 6801 F09 LTC6801 CC 12 5 CC1 CC0 VREF 9 60 12 LTC6801 8 1k VREF 2 C3 1k 10nF 1k 10nF C2 10k NTC B = 3380 10k NTC B = 3380 0.5µF 0.5µF C1 2.2k 2.2k 6801 F10 V– + 10nF 6801 F08 LT6003 RC – 8 V+ OV1 C12 OV0 C11 UV1 C10 UV0 C9 HYST C8 CC1 LTC6801 C7 CC0 C6 SLT C5 SLTOK C4 DC C3 EOUT C2 EOUT C1 SIN – V SIN VTEMP1 SOUT VTEMP2 SOUT VREF EIN VREG EIN 10 70 VREF 2 6801fb 20 LTC6801 アプリケーション情報 LTC6801 2 ADC VTEMP1 VTEMP2 4%/ 2.2mV/ 9 VREF 30μA LTC6801 500k NTC B = 4567 VTEMP1 VTEMP2 VREF VREF VREF 100k 9 10 1µF 1150k 1µF 100k NTC B = 4250 V+ OV1 C12 OV0 C11 UV1 C10 UV0 C9 HYST C8 CC1 LTC6801 C7 CC0 C6 SLT C5 SLTOK C4 DC C3 EOUT C2 EOUT C1 SIN – V SIN VTEMP1 SOUT VTEMP2 SOUT VREF EIN VREG EIN 6801 F11 11 60 11 20 VTEMP1 VTEMP2 VREF ADC 700k DC VREF V V REG VTEMP DC 1ms 10 ADC VREF 10 VREG 1mA ADC LTC6801 VREG 10μA V REF LTC6801 A/D LT6003 6801fb 21 LTC6801 アプリケーション情報 1 13 2 DC LTC6801 Sinc2 2 ADC 2 FIR 1kHz 512ksps 1k 10nF V REG 16kHz 1 NPN ADC DC 4.3V IC PMOSFET 2 ADC LED μP CMRR 500μA 12 LTC6801 20kHz 1mA NC7WZ17 330Ω 1 14 10kHz LED D15 Q1 LTC6801 R14 U2 R21 IC 2 C14 1500Ω 4V P-P 2 IC IC DC C17 D13 D14 IC / D1 V V R1 C1 D12 R13 C13 C12 R12 C12 6.2V ESD ADC ADC 6801fb 22 LTC6801 アプリケーション情報 TO NEXT CIRCUIT NC7WZ17 330Ω V+ 1µF OV1 C12 LTC6801 OV0 UV1 C11 UV0 C10 HYST C9 CC1 C8 CC0 C7 C6 SLT C5 SLTOK C4 DC C3 EOUT C2 EOUT C1 SIN V– SIN VTEMP1 SOUT VTEMP2 SOUT VREF EIN EIN VREG GND V+ 100nF 330Ω ENC2+ ENC2– 10nF • S2+ • 1.5k S2– • P0544NL NC7WZ17 330Ω GND V+ 100nF 330Ω • 1µF • 1.5k 10nF • P0544NL V+ OV1 C12 LTC6801 OV0 UV1 C11 UV0 C10 HYST C9 CC1 C8 CC0 C7 SLT C6 SLTOK C5 DC C4 EOUT C3 EOUT C2 SIN C1 SIN V– VTEMP1 SOUT VTEMP2 SOUT VREF EIN EIN VREG NC7WZ17 330Ω GND V+ 100nF 330Ω ENC1+ ENC1– 10nF • S1+ • 1.5k S1– • P0544NL S_HOST+ S_HOST– EN_HOST+ EN_HOST– 6801 F12 12 6801fb 23 LTC6801 アプリケーション情報 1µF OV1 V+ C12 LTC6801 OV0 UV1 C11 UV0 C10 HYST C9 CC1 C8 CC0 C7 C6 SLT SLTOK C5 DC C4 EOUT C3 C2 EOUT SIN C1 SIN V– VTEMP1 SOUT VTEMP2 SOUT VREF EIN EIN VREG TO NEXT CIRCUIT 100Ω 1µF COM2 ENABLE2 SENSE2 VISO2 1nF Si8421 VDD1 VDD2 A1 100Ω B1 A2 GND1 1nF 1µF B2 GND2 6.8k SI2351DS CZT5551 33k MOC207-M 1µF OV1 V+ C12 LTC6801 OV0 C11 UV1 C10 UV0 C9 HYST CC1 C8 CC0 C7 SLT C6 SLTOK C5 DC C4 EOUT C3 C2 EOUT C1 SIN SIN V– VTEMP1 SOUT VTEMP2 SOUT VREF EIN EIN VREG 100Ω 1µF COM1 ENABLE1 SENSE1 VISO1 1nF Si8421 VDD1 VDD2 A1 A2 GND1 1nF 1µF VCCHOST 100Ω SENSEHOST B1 ENABLEHOST B2 GND2 COMHOST 6.8k SI2351DS CZT5551 33k MOC207-M 13 6801 F13 IC 6801fb 24 J1 HEADER 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 P1 EDGE FINGER 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 D1 TO D12: BZT52C6V28 D1 R1 1k D2 R2 1k D3 R3 1k D4 R4 1k D5 R5 1k D6 R6 1k D7 R7 1k D8 R8 1k D9 D10 R9 1k R10 1k D11 R11 1k D12 C1 10nF 100V C2 10nF 100V C3 10nF 100V C4 10nF 100V C5 10nF 100V C6 10nF 100V C7 10nF 100V C8 10nF 100V C9 10nF 100V C10 10nF 100V C11 10nF 100V C12 10nF 100V 1 3 5 C13 100nF 100V JP12 OSC 2 4 ON 6 OFF 3 2 V+ 4 5 6 2 4 6 D15 LED1 (GRN) R22 1.5k 1% C23 1nF 1 3 5 2 4 6 JP10 EINX JP3 UV1 SE DIFF R28 1M C22 10nF 50V Q1 2N7002K D16 CMHD457 2 1 1 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 1 3 5 14 LTC6801 R29 1M DIV SET GND GRD OUT U2 LTC6906CS6 C21 R26 1nF 1.15M 100V EIN EIN SOUT SOUT SIN SIN EOUT EOUT DC SLTOK SLT CC0 CC1 HYST UV0 UV1 OV0 OV1 C20 1nF 100V 1 C19 1µF 50V VREG VREF VTEMP2 VTEMP1 V– C1 C2 C3 C4 C5 C6 C7 C8 C9 C10 C11 LTC6801 LTC6801IG C12 V+ 1 3 5 R23 22.6k R25 100k NTC 18 17 16 15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 2 4 6 JP2 OV0 R24 100k NTC C18 1µF 50V 1 3 5 JP1 OV1 1 3 2 R12 1k R13 100Ω 1 3 5 SLT V– 2 4 6 6801 F12 R27 10k 1% E3 SLTOK E2 E1 JP4 UV0 2 4 6 1 3 5 JP6 CC1 3 2 1 R15 100Ω 2 4 LOOP 6 LINK R14 100Ω JP9 TOPI/O JP11 LE0 1 ON 3 5 OFF 1 3 5 1 3 5 JP5 HYST 2 4 6 2 4 6 8 10 12 14 D13 PRTR5VOU4D 1 3 5 7 9 11 13 J3 TOP 1 3 5 JP7 CC0 2 4 6 4 5 6 R16 100Ω JP8 DC E5 C15 820pF 500V 4 5 6 R19 100Ω SOUT EINX E4 R18 100Ω R17 100Ω C14 820pF 500V VREG GND VREF 2 4 6 8 10 12 14 V D14 PRTR5VOU4D 1 3 5 7 9 11 13 J2 BOTTOM DC VREF VTEMP1 VTEMP2 3 2 1 E6 R20 100Ω C16 820pF 500V E7 EIN SOUTX R21 100Ω C17 820pF 500V LTC6801 アプリケーション情報 6801fb 25 LTC6801 パッケージ G 36 SSOP 5.3mm (Reference LTC DWG # 05-08-1640) 12.50 – 13.10* (.492 – .516) 1.25 ± 0.12 7.8 – 8.2 36 35 34 33 32 31 30 29 28 27 26 25 24 23 22 21 20 19 5.3 – 5.7 0.42 ± 0.03 7.40 – 8.20 (.291 – .323) 0.65 BSC 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 2.0 (.079) MAX 5.00 – 5.60** (.197 – .221) 0° – 8° 0.09 – 0.25 (.0035 – .010) 0.55 – 0.95 (.022 – .037) NOTE 1. 0.65 (.0256) BSC 0.22 – 0.38 (.009 – .015) TYP 0.05 (.002) MIN G36 SSOP 0204 2. 3. * ** 0.152mm0.006" 0.254mm0.010" 6801fb 26 LTC6801 改訂履歴 REV A 5/10 B 7/10 LTC6801のHグレードを追加。 データシート全体に反映 「電気的特性」 のVREGの条件を更新 表3を更新 1~28 3 9 6801fb 27 LTC6801 標準的応用例 VREG SOUT 5V 1.5k LED_GREEN 10k CMHD457 LOW = OK 2N7002 10nF 1M 6801 F15 15 / 関連製品 LTC6802-1 0.25% IC LTC6802-1 LTC6802-2 LTC6802-1 LTC6802-2 6801fb 28 LT 0710 REV B • PRINTED IN JAPAN 〒102-0094 東京都千代田区紀尾井町3-6紀尾井町パークビル8F TEL 03-5226-7291 FAX 03-5226-0268 www.linear-tech.co.jp ● ● LINEAR TECHNOLOGY CORPORATION 2010