4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM

4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
Features
DDR2 SDRAM FBDIMM
MT36HTF51272FDZ – 4GB
Features
Figure 1: 240-Pin FBDIMM (MO-256)
• 240-pin, DDR2 fully buffered DIMM (FBDIMM)
• Fast data transfer rates: PC2-4200, PC2-5300, or
PC2-6400
• 4GB (512 Meg x 72)
• 3.2 Gb/s, 4 Gb/s, and 4.8 Gb/s link transfer rates
• High-speed, 1.5V differential, point-to-point link between host memory controller and the advanced
memory buffer (AMB)
• Fault-tolerant; can work around a bad bit lane in
each direction
• High-density scaling with up to eight FBDIMM devices per channel
• SMBus interface to AMB for configuration register
access
• In-band and out-of-band command access
• Deterministic protocol
– Enables memory controller to optimize DRAM
accesses for maximum performance
– Delivers precise control and repeatable memory behavior
• Automatic DDR2 SDRAM bus and channel calibration
• Transmitter de-emphasis to reduce ISI
Module height: 30.35mm (1.19in)
Options
Marking
• Package
– 240-pin DIMM (halogen-free)
• Frequency/CAS latency
– 2.5ns @ CL = 5 (DDR2-800)
– 3.0ns @ CL = 5 (DDR2-667)
Z
-80E
-667
Features (Continued)
•
•
•
•
•
•
•
•
•
•
MBIST and IBIST test functions
Transparent mode for DRAM test support
VDD = VDDQ = 1.8V for DRAM
VREF = 0.9V SDRAM command and address termination
VCC = 1.5V for AMB
VDDSPD = 3–3.6V for AMB and EEPROM
Serial presence-detect (SPD) with EEPROM
Gold edge contacts
Quad rank
Supports 95°C operation with 2X refresh
Table 1: Key Timing Parameters
Data Rate (MT/s)
Speed
Grade
Industry
Nomenclature
CL = 6
CL = 5
CL = 4
CL = 3
(ns)
tRP
(ns)
tRC
(ns)
-80E
PC2-6400
800
800
533
400
12.5
12.5
55
-667
PC2-5300
–
667
553
400
15
15
55
-53E
PC2-4200
–
–
553
400
15
15
55
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
1
tRCD
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
Products and specifications discussed herein are subject to change by Micron without notice.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
Features
Table 2: Addressing
Parameter
4GB
Refresh count
8K
Device bank address
8 BA[2:0]
Device configuration
1Gb (128 Meg x 8)
Row address
16K A[13:0]
Column address
1K A[9:0]
Module rank address
4 S#[3:0]
Table 3: Part Numbers and Timing Parameters – 4GB
Base device: MT47H128M8,1 1Gb DDR2 SDRAM
Module
Module Memory Clock/ Clock Cycles Link Transfer
Part Number2
Density Configuration Bandwidth
Data Rate
(CL-tRCD-tRP)
Rate
MT36HTF51272FDZ-80E__
4GB
512 Meg x 72
6.4 GB/s
2.5ns/800 MT/s
5-5-5
4.8 GT/s
MT36HTF51272FDZ-667__
4GB
512 Meg x 72
5.3 GB/s
3.0ns/667 MT/s
5-5-5
4.0 GT/s
Notes:
1. The data sheet for the base device can be found on Micron’s Web site.
2. All part numbers end with a four-place code (not shown) that designates component, PCB, and AMB revisions. Consult factory for current revision codes. Example: MT36HTF51272FDZ-80EH1N8.
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
2
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
Pin Assignments and Descriptions
Pin Assignments and Descriptions
Table 4: Pin Assignments
240-Pin FBDIMM Front
240-Pin FBDIMM Back
Pin Symbol Pin Symbol Pin Symbol Pin Symbol
Pin Symbol
Pin Symbol Pin Symbol Pin Symbol
PS9#1
121
VDD
151
SN3
181
92
VSS
122
VDD
152
SN3#
93
PS5
123
VDD
153
VSS
PN10#
94
PS5#
124
VSS
154
65
VSS
95
VSS
125
VDD
66
PN11
96
PS6
126
VDD
PN5
67
PN11#
97
PS6#
127
VDD
PN5#
68
VSS
98
VSS
128
VSS
69
VSS
99
PS7
129
VCC
1
VDD
31
PN3
61
PN9#
91
2
VDD
32
PN3#
3
VDD
33
VSS
62
VSS
63
PN10
4
VSS
34
PN4
64
5
VDD
6
VDD
35
PN4#
36
VSS
7
VDD
8
VSS
37
38
9
VCC
39
VSS
SS9#1
SN9#
211
182
VSS
212
VSS
183
SN10
213
SS5
SN4
184
SN10#
214
SS5#
155
SN4#
185
VSS
215
VSS
156
VSS
186
SN11
216
SS6
157
SN5
187
SN11#
217
SS6#
158
SN5#
188
VSS
218
VSS
159
VSS
189
VSS
219
SS7
10
VCC
40
PN131
70
PS0
100
PS7#
130
VCC
160
SN131
190
SS0
220
SS7#
11
VSS
41
PN13#1
71
PS0#
101
VSS
131
VSS
161
SN13#1
191
SS0#
221
VSS
12
VCC
42
VSS
72
VSS
102
PS8
132
VCC
162
VSS
192
VSS
222
SS8
13
VCC
43
VSS
73
PS1
103
PS8#
133
VCC
163
VSS
193
SS1
223
SS8#
14
VSS
44
NC
74
PS1#
104
VSS
134
VSS
164
NC
194
SS1#
224
VSS
15
VTT
45
NC
75
VSS
105
NC
135
VTT
165
NC
195
VSS
225
NC
16
NC
46
VSS
76
PS2
106
NC
136
NC
166
VSS
196
SS2
226
NC
17
RESET#
47
VSS
77
PS2#
107
VSS
137
M_TEST
(DNU)
167
VSS
197
SS2#
227
VSS
18
VSS
48
PN121
78
VSS
108
VDD
138
VSS
168
SN121
198
VSS
228
SCK
19
NC
49
PN12#1
79
PS3
109
VDD
139
NC
169
SN12#1
199
SS3
229
SCK#
20
NC
50
VSS
80
PS3#
110
VSS
140
NC
170
VSS
200
SS3#
230
VSS
21
VSS
51
PN6
81
VSS
111
VDD
141
VSS
171
SN6
201
VSS
231
VDD
22
PN0
52
PN6#
82
PS4
112
VDD
142
SN0
172
SN6#
202
SS4
232
VDD
23
PN0#
53
VSS
83
PS4#
113
VDD
143
SN0#
173
VSS
203
SS4#
233
VDD
24
VSS
54
PN7
84
VSS
114
VSS
144
VSS
174
SN7
204
VSS
234
VSS
25
PN1
55
PN7#
85
VSS
115
VDD
145
SN1
175
SN7#
205
VSS
235
VDD
26
PN1#
56
VSS
86
NC
116
VDD
146
SN1#
176
VSS
206
NC
236
VDD
27
VSS
57
PN8
87
NC
117
VTT
147
VSS
177
SN8
207
NC
237
VTT
28
PN2
58
PN8#
88
VSS
118
SA2
148
SN2
178
SN8#
208
VSS
238
VDDSPD
29
PN2#
59
VSS
89
VSS
119
SDA
149
SN2#
179
VSS
209
VSS
239
SA0
PN9
90
PS91
210
SS91
240
SA1
Note:
1. The following signals are cyclical redundancy code (CRC) bits and thus appear out of the
normal sequence: PN12/PN12#, SN12/SN12#, PN13/PN13#, SN13/SN13#, PS9/PS9#, and SS9/
SS9#.
30
VSS
60
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
120
SCL
150
3
VSS
180
SN9
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
Pin Assignments and Descriptions
Table 5: Pin Descriptions
Symbol
Type
Description
PS[9:0]
Input
Primary southbound data, positive lines.
PS#[9:0]
Input
Primary southbound data, negative lines.
SCK
Input
System clock input, positive line.
SCK#
Input
System clock input, negative line.
SCL
Input
Serial presence-detect (SPD) clock input.
SS[9:0]
Input
Secondary southbound data, positive lines.
SS#[9:0]
Input
Secondary southbound data, negative lines.
PN[13:0]
Output
Primary northbound data, positive lines.
PN#[13:0]
Output
Primary northbound data, negative lines.
SN[13:0]
Output
Secondary northbound data, positive lines.
SN#[13:0]
Output
Secondary northbound data, negative lines.
SA[2:0]
I/O
SPD address inputs, also used to select the FBDIMM number in the AMB.
SDA
I/O
SPD data input/output.
RESET#
Supply
AMB reset signal.
VCC
Supply
AMB core power and AMB channel interface power (1.5V).
VDD
Supply
DRAM power and AMB DRAM I/O power (1.8V).
VTT
Supply
DRAM clock, command, and address termination power (VDD/2).
VDDSPD
Supply
SPD/AMB SMBus power (3.3V).
VSS
Supply
Ground.
M_TEST
–
The M_TEST pin provides an external connection for testing the margin of VREF, which is produced by a voltage divider on the module. It is not intended to be used in normal system
operation and must not be connected (DNU) in a system. This test pin may have other features on future card designs and will be included in this specification at that time.
DNU
–
Do not use.
NC
–
No connect: These pins are not connected on the module.
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
4
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
System Block Diagram
System Block Diagram
Figure 2: System Block Diagram
DDR2 connector with unique key
10
Memory
controller
14
SMBus
Commodity
DDR2 SDRAM
devices
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
AMB
AMB
AMB
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
DDR2
component
Up to 8 modules
• • •
DDR2
component
DDR2
component
AMB
CK
source
SMBus access
to buffer registers
Common clock source
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
5
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
Functional Block Diagram
Functional Block Diagram
Figure 3: Functional Block Diagram
RS0#
RS2#
RS1#
RS3#
DQS0
DQS0#
DM0
DQ0
DQ1
DQ2
DQ3
DQ4
DQ5
DQ6
DQ7
DQS4
DQS4#
DM4
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U1
U27
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U10
DQ32
DQ33
DQ34
DQ35
DQ36
DQ37
DQ38
DQ39
U37
DQS1
DQS1#
DM5
DQ8
DQ9
DQ10
DQ11
DQ12
DQ13
DQ14
DQ15
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U2
U26
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U11
DQ40
DQ41
DQ42
DQ43
DQ44
DQ45
DQ46
DQ47
U36
Out to
controller
In from
controller
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U6
U21
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U14
U31
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U7
U20
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U15
U30
DQS6
DQS6#
DM6
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U3
U25
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U12
U35
DQS3
DQS3#
DM5
DQ24
DQ25
DQ26
DQ27
DQ28
DQ29
DQ30
DQ31
DM CS# DQS DQS#
DQS5
DQS5#
DM5
DQS2
DQS2#
DM2
DQ16
DQ17
DQ18
DQ19
DQ20
DQ21
DQ22
DQ23
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ48
DQ49
DQ50
DQ51
DQ52
DQ53
DQ54
DQ55
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U8
U19
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U16
U29
DQS7
DQS7#
DM7
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U4
U24
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U13
U5
PN[13:0]
SN[13:0]
SN#[13:0]
SS[9:0]
SS#[9:0]
PN#[13:0]
PS[9:0]
PS#[9:0]
DQ[63:0]
Data input/output
signals to DDR2 channel DQS[17:0]
U1–U4, U6–U37 DQS#[17:0]
CB[7:0]
SCL
SDA
SA[2:0]
CK0, CK0#
CK1, CK1#
CK2, CK2#
CK3, CK3#
SCK, SCK#
RESET#
U38
SCL
SPD EEPROM
WP A0
A1
A2
SDA
U34
CB0
CB1
CB2
CB3
CB4
CB5
CB6
CB7
Out to
adjacent FBDIMM
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U9
U18
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U17
U28
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U22
U23
DM CS# DQS DQS#
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
U32
U33
Clock, command, control,
and address signals to DDR2 channel
U1–U4, U6–U37
VTT
VDDSPD
Clock, command, control, and address line terminations:
RAS#, CAS#, A[15:0]
ODT, WE#, BA[2:0]
VTT
CS#[3:0], CKE[1:0]
CK2, CK2#, CK3, CK3#
CK0, CK0#, CK1, CK1#
VSS SA0 SA1 SA2
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
DM CS# DQS DQS#
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQ
DQS8
DQS8#
DM8
In from
adjacent FBDIMM
A[15:0]
RAS#, CAS#, WE#
BA[2:0]
ODTA, ODTB
ODT[2:1]
CS#[3:0]
CKE[2:0]
A
M
B
DQ56
DQ57
DQ58
DQ59
DQ60
DQ61
DQ62
DQ63
6
VTT
Terminators
SPD EEPROM, AMB
VCC
AMB
VDD
DDR2 SDRAM
VREF
DDR2 SDRAM
VSS
DDR2 SDRAM
SPD EEPROM, AMB
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
General Description
General Description
Micron’s FBDIMM devices adhere to the currently proposed industry specifications for
FBDIMMs. The following specifications contain detailed information on FBDIMM design, interfaces, and theory of operation and are listed here for the system designers’
convenience. Refer to the JEDEC Web site for available specifications.
•
•
•
•
•
FBDIMM Design Specification – pending JEDEC approval
FBDIMM: Architecture and Protocol – JESD206
FBDIMM: Advanced Memory Buffer (AMB) – JESD82-20
Design for Test, Design for Validation (DFx) Specification
Serial Presence-Detect (SPD) for Fully Buffered DIMM – JEDEC Standard No. 21-C,
page 4.1.2.7-1
This DDR2 SDRAM module is a high-bandwidth, large-capacity channel solution that
has a narrow host interface. FBDIMM devices use DDR2 SDRAM devices isolated from
the channel behind an AMB buffer on the FBDIMM. Memory device capacity remains
high, and total memory capacity scales with DDR2 SDRAM bit density.
As shown in the System Block Diagram, the FBDIMM channel provides a communication path from a host controller to an array of DDR2 SDRAM devices, with the DDR2
SDRAM devices buffered behind an AMB device. The physical isolation of the DDR2
SDRAM devices from the channel enhances the communication path and significantly
increases the reliability and availability of the memory subsystem.
Advanced Memory Buffer
The AMB isolates the DDR2 SDRAM devices from the channel. This single-chip AMB
component, located in the center of each FBDIMM, acts as a repeater and buffer for all
signals and commands exchanged between the host controller and DDR2 SDRAM devices, including data input and output. The AMB communicates with the host controller
and adjacent FBDIMMs on a system board using an industry-standard, high-speed, differential, 1.5V, point-to-point interface. The AMB also enables buffering of memory
traffic to support large memory capacities. Refer to the JEDEC JESD82-20 specification
for further information.
IDD Specifications and Conditions
Table 6: IDD Conditions
Symbol
Condition
IDD_IDLE_0
Idle current, single, or last DIMM: L0 state; Idle (0% bandwidth); Primary channel enabled; Secondary channel disabled; CKE HIGH; Command and address lines stable; DDR2
SDRAM clock active
IDD_IDLE_1
Idle current, first DIMM: L0 state; Idle (0% bandwidth); Primary and secondary channels
enabled; CKE HIGH; Command and address lines stable; DDR2 SDRAM clock active
IDD_ACTIVE_1
Active power: L0 state; 50% DRAM bandwidth; 67% READ; 33% WRITE; Primary and secondary channels enabled; DDR2 SDRAM clock active; CKE HIGH
IDD_ACTIVE_2
Active power, data pass through: L0 state; 50% DRAM bandwidth to downstream
DIMM; 67% READ; 33% WRITE; Primary and secondary channels enabled; DDR2 SDRAM
clock active; CKE HIGH; Command and address lines stable
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
7
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
Serial Presence-Detect
Table 6: IDD Conditions (Continued)
Symbol
Condition
IDD_TRAINING
Training: Primary and secondary channels enabled; 100% toggle on all channel lanes;
DRAMs idle; 0% bandwidth; CKE HIGH; Command and address lines stable; DDR2 SDRAM
clock active
IDD_IBIST
IBIST over all IBIST modes: DRAM idle (0% bandwidth); Primary channel enabled; Secondary channel enabled; CKE HIGH; Command and address lines stable; DDR2 SDRAM clock active
IDD_EI
Electrical idle: DRAM idle (0% bandwidth); Primary channel disabled; Secondary channel
disabled; CKE LOW; Command and address lines floated; DDR2 SDRAM clock active; ODT and
CKE driven LOW
Note:
1. Actual test conditions may vary from published JEDEC test conditions.
Table 7: IDD Specifications – 4GB DDR2-667
Symbol
IDD_IDLE_0
IDD_IDLE_1
IDD_ACTIVE_1
IDD_ACTIVE_2
IDD_TRAINING
IDD_IBIST
IDD_EI
Units
ICC
2600
3400
3900
3700
4000
4500
2500
mA
IDD
2680
2680
2612
2680
2580
2680
560
mA
9.2
10.4
11.1
10.9
11.4
12.2
5
W
Total power
Table 8: IDD Specifications – 4GB DDR2-800
Symbol
IDD_IDLE_0
IDD_IDLE_1
IDD_ACTIVE_1
IDD_ACTIVE_2
IDD_TRAINING
IDD_IBIST
IDD_EI
Units
ICC
TBD
TBD
TBD
TBD
TBD
TBD
TBD
mA
IDD
TBD
TBD
TBD
TBD
TBD
TBD
TBD
mA
Total power
TBD
TBD
TBD
TBD
TBD
TBD
TBD
W
Note:
1. Total power is based on maximum voltage levels, ICC at 1.575V and IDD at 1.9V.
Serial Presence-Detect
Table 9: Serial Presence-Detect EEPROM DC Operating Conditions
Parameter/Condition
Symbol
Min
Max
Units
VDDSPD
3
3.6
V
VIH
VDDSPD × 0.7
VDDSPD + 0.5
V
Input low voltage: Logic 0; all inputs
VIL
–0.6
VDDSPD × 0.3
V
Output low voltage: IOUT = 3mA
VOL
–
0.4
V
Input leakage current: VIN = GND to VDD
ILI
0.10
3
µA
Output leakage current: VOUT = GND to VDD
ILO
0.05
3
µA
Standby current
ISB
1.6
4
µA
Power supply current, READ: SCL clock frequency = 100 kHz
ICCR
0.4
1
mA
Power supply current, WRITE: SCL clock frequency = 100 kHz
ICCW
2
3
mA
EEPROM and AMB supply voltage
Input high voltage: Logic 1; all inputs
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
8
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
Serial Presence-Detect
Table 10: Serial Presence-Detect EEPROM AC Operating Conditions
Symbol
Min
Max
Units
Notes
SCL LOW to SDA data-out valid
Parameter/Condition
tAA
0.2
0.9
µs
1
Time the bus must be free before a new transition can start
tBUF
1.3
–
µs
Data-out hold time
tDH
200
–
ns
tF
–
300
ns
Data-in hold time
tHD:DAT
0
–
µs
Start condition hold time
tHD:STA
0.6
–
µs
tHIGH
SDA and SCL fall time
0.6
–
µs
tI
–
50
ns
tLOW
1.3
–
µs
tR
–
0.3
µs
fSCL
–
400
kHz
Data-in setup time
tSU:DAT
100
–
ns
Start condition setup time
tSU:STA
0.6
–
µs
Stop condition setup time
tSU:STO
0.6
–
µs
tWRC
–
10
ms
Clock HIGH period
Noise suppression time constant at SCL, SDA inputs
Clock LOW period
SDA and SCL rise time
SCL clock frequency
WRITE cycle time
Notes:
2
2
3
4
1. To avoid spurious start and stop conditions, a minimum delay is placed between SCL = 1
and the falling or rising edge of SDA.
2. This parameter is sampled.
3. For a restart condition, or following a WRITE cycle.
4. The SPD EEPROM WRITE cycle time (tWRC) is the time from a valid stop condition of a
write sequence to the end of the EEPROM internal ERASE/PROGRAM cycle. During the
WRITE cycle, the EEPROM bus interface circuit is disabled, SDA remains HIGH due to pullup resistance, and the EEPROM does not respond to its slave address.
Serial Presence-Detect Data
For the latest serial presence-detect data, refer to Micron's SPD page: www.micron.com/
SPD.
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
9
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
Module Dimensions
Module Dimensions
Figure 4: 240-Pin DDR2 FBDIMM
Front view
5.1 (0.201)
MAX
133.50 (5.256)
133.20 (5.244)
66.68 (2.63) TYP
0.5 (0.02) R
(4X)
0.595 (0.0234) R
U1
U2
U3
U4
U10
U11
U12
U13
1.5 (0.059) R
(4X)
0.75 (0.03) R 8X
U6
U7
U8
U9
U14
U15
U16
U17
5.2 (0.205)
TYP
Pin 1
Detail A
1.0 (0.039)
TYP
U18
17.3 (0.681)
TYP
9.5 (0.374)
TYP
1.37 (0.054)
1.17 (0.046)
3.9 (0.153)
TYP
(2X)
Pin 120
123.0 (4.843)
TYP
9.9 (0.39)
TYP
(4X)
5.48 (0.216)
TYP
0.75 (0.03) R
0.8 (0.031)
TYP
74.68 (2.94)
TYP
3.1 (0.122) TYP
30.5 (1.201)
30.2 (1.189)
U5
2.6 (0.102) D
(2X)
1.25 (0.0492)
TYP
2.0 (0.079)
TYP
45° × 0.18 (0.0071)
Back view
U19
U20
U22
U21
U23
U24
U25
U26
1.06 (0.042)
U27
Detail A
24.95 (0.982)
TYP
U28
U29
U30
U32
U31
U33
1.06 (0.042)
1.19 (0.047)
U34
U35
U36
U37
U38
3.05 (0.12) TYP
2.18 (0.086) TYP
120° (2X)
Pin 240
5.0 (0.197) TYP
51.0 (2.01)
TYP
Pin 121
67.0 (2.638)
TYP
66.68 (2.63)
TYP
7.68(0.302)
MAX*
Front view with heat spreader
U1
U2
U3
U4
U10
U11
U12
U13
U6
U7
U8
U9
U14
U15
U16
U17
U5
1.37 (0.054)
1.17 (0.046)
Back view with heat spreader
*MAX including clip Radius,
7.92 (0.312)
U18
U19
U20
U21
U22
U23
U24
U25
U26
U27
U28
U29
U30
U31
U32
U33
U34
U35
U36
U37
U38
Notes:
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
1. All dimensions are in millimeters (inches); MAX/MIN or typical (TYP) where noted.
2. The dimensional diagram is for reference only. Refer to the JEDEC MO document for
complete design dimensions.
10
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.
4GB (x72, QR) 240-Pin DDR2 SDRAM FBDIMM
Module Dimensions
8000 S. Federal Way, P.O. Box 6, Boise, ID 83707-0006, Tel: 208-368-3900
www.micron.com/productsupport Customer Comment Line: 800-932-4992
Micron and the Micron logo are trademarks of Micron Technology, Inc.
All other trademarks are the property of their respective owners.
This data sheet contains minimum and maximum limits specified over the power supply and temperature range set forth herein.
Although considered final, these specifications are subject to change, as further product development and data characterization sometimes occur.
PDF: 09005aef8409299f
htf36c512x72fdz.pdf - Rev. A 06/10 EN
11
Micron Technology, Inc. reserves the right to change products or specifications without notice.
© 2010 Micron Technology, Inc. All rights reserved.