シャントレギュレータアプリケーションマニュアル

Shunt Regulator Application Manual
■シャントレギュレータとは
トランジスタや FET を用いて電流を連続的に制御する方式をリニアレギュレータと呼びます。
リニアレギュレータには、次の二つの方式に分けられます。
(図1)
・シリーズレギュレータ:負荷に対し制御素子が直列に入る方式、直列制御型とも呼ばれます。
・シャントレギュレータ:負荷に対し制御素子が並列に入る方式、並列制御型とも呼ばれます。
IOUT
IIN
VIN
IIN
制御回路
VOUT
IOUT
VOUT
VIN
IK
負荷
負荷
制御回路
GND
シリーズレギュレータ
GND
シャントレギュレータ
図1 リニアレギュレータの制御方式
シャントレギュレータは、出力電流 IOUT を流していない時、カソード電流 IK を引き込み、出力電流 IOUT を流している
時は、カソード電流を引き込みません。
この動作により入力電流=IIN は一定に保たれ、抵抗 RS に発生する電位差を一定とします。
その為、出力電圧は定電圧化される仕組みになっています。
(図2)
入力電流
IIN
比例関係
入力電流
IIN
IK
出力電流
IOUT
シリーズレギュレータ
IIN は一定
IOUT
出力電流
IOUT
シャントレギュレータ
図2 出力電流と入力電流の関係
シャントレギュレータは、シリーズレギュレータと異なり、設定されたの電流を流し続けます。その為、無効電力が
大きくなりやすく、大電流のアプリケーションには向いていません。
小電流しか必要としない基準電圧生成や、
後に示すフォトカプラ駆動、
定電流源用途として使われるのが一般的です。
Ver.2005-08-01
-1-
Shunt Regulator Application Manual
図3にシャントレギュレータの定電圧回路を示します。
一般的に専用 IC(以下シャントレギュレータ IC)を使う方法とツェナーダイオードと使う方法があります。
構成がよく似ておりますが、シャントレギュレータ IC は、温度補償された基準電圧回路を内蔵した制御 IC であり、
ツェナーダイオードに比べて、高精度、温度特性が優れている特徴を持ちます。
シャントレギュレータ IC とツェナーダイオードを用いた場合の比較を表 1 に示します。
VIN
IIN
RS
IOUT
VIN
VOUT
IIN
RS
IOUT
IK
R1
GND
R2
VOUT
IK
IREF
Dz
IC
GND
図3 シャントレギュレータの定電圧回路
表 1 シャントレギュレータ IC とツェナーダイオードの特徴比較
シャントレギュレータ IC
基準電圧精度
±0.7% ∼ ±2%
設定出力電圧
外付け抵抗によって調整可能
Vref ∼ IC の耐圧
温度変化率
優れている
最小カソード電流
小さい(製品によって異なる)
NJM2820 の場合、80uA typ.
ターンオン特性
優れている
位相補償
回路構成によっては必要
ブロック図を図4に示します。高精度基準電圧と非反転入力端子電
圧がアンプで比較され、出力トランジスタをコントロールする仕組
みです。非反転入力端子の電位は、基準電圧と同電位になるように
制御がかかります。抵抗分割により電位を与えることで、Vref∼IC
耐圧の範囲で、任意に出力電圧を設定することができます。
シャントレギュレータの多くが、スイッチングレギュレータのフォ
トカプラ駆動に用いられています。
2次側で検出した出力電圧を1次側へフィードバックする場合、安
全を確保するためにフォトカプラで電気的な絶縁を要求します。フ
ォトカプラの駆動には、シャントレギュレータを用いて電源の高精
度化に貢献しています。
ツェナーダイオード
±数% ∼ ±10%
200V 程度まで有り
劣っている
大きい(数 mA)
電流抑えると電圧精度が悪くなる
劣っている
不要
CATHODE
REFERENCE
VREF
ANODE
図4 シャントレギュレータ IC
のブロック図
近年、AD コンバータ、DA コンバータ、DSP の基準電圧源としての使われ方も増えてきました。
セットの低電圧化、高精度制御にともない、高精度基準電圧が必要になるためです。
シャントレギュレータ IC の低消費化も可能になったことで、必要とするアプリケーションが増えていくでしょう。
-2-
Ver.2005-08-01
Shunt Regulator Application Manual
■カタログの見方
代表的なシャントレギュレータ IC である NJM431 を例に解説します。
●NJM431 の絶対最大定格について
あらゆる条件のもとで、瞬時たりとも越えてはならない限界値です。この値を越えた場合、特性が劣化し、素子が破
壊することがあります。これら全ての項目を充分に満たした設計が必要です。
IC が定格値を越えた状態に瞬時たりともおかれた場合は、たとえ定格内に復帰させても、正常な動作、特性を保証す
ることはできません。
(Ta= 25°C)
項
目
カソード電圧
連続カソード電流範囲
基準入力電流範囲
記 号
VKA
IKA
IREF
PD
消費電力
TOPR
TSTG
動作温度範囲
保存温度範囲
定
格
37
-100∼150
-0.05∼10
(L タイプ) 500
(D タイプ) 700
(U タイプ) 350
(M タイプ) 300
-40∼+85
-40∼+125
単 位
V
mA
mA
mW
°C
°C
●NJM431 の推奨動作条件について
IC のもつ動作、特性が充分に期待できる動作条件の範囲です。
(Ta=25°C)
項
目
記 号
VKA
IK
カソード電圧
カソード電流
最小
VREF
1
標準
−
−
最大
36
100
単 位
V
mA
●NJM431 の電気的特性について
記載された条件における IC の電気的諸特性を示します。
最大値/最小値の記入してある項目は、原則として全数試験を実施しています。標準値のみの項目は設計値または分
布中心値を示し、試験を実施しません。
電気的特性には、特性表の一番上に必ず測定条件や雰囲気温度等の諸条件が示してあります。特性表の条件で明記さ
れていない限りは、その条件で試験します。
(Ta=25°C)
項
目
基準電圧
全動作温度範囲内
基準電圧変動
基準電圧変動 対
カソード電圧変動
基準入力電流
全動作温度範囲内
基準入力電流変動
最小入力電流
オフ状態カソード電流
ダイナミック
インピーダンス
Ver.2005-08-01
記 号
VREF
VREF
(dev)
∆VREF/
∆VKA
IREF
IREF
(dev)
IMIN
IOFF
ZKA
条
件
最小
標準
最大
単位
VKA=VREF, IK=10mA
VKA=VREF, IK=10mA
Ta=-20°C∼+85°C
∆VKA=10V-VREF
IK=10mA
∆VKA=36V-10V
IK=10mA, R1=10kΩ, R2=∞
IK=10mA, R1=10kΩ, R2=∞
Ta=-20°C∼+85°C
VKA=VREF
VKA=36V, VREF=0V
VKA=VREF, IK=1mA∼100mA
f≦1kHz
2440
2495
2550
mV
−
8
17
mV
−
−
−
-1.4
-1
2
-2.7
-2
4
mV/V
mV/V
uA
−
0.4
1.2
uA
−
−
0.4
0.1
1.0
1.0
mA
uA
−
0.2
0.5
Ω
-3-
Shunt Regulator Application Manual
電気的特性の各項目について説明します。
①基準電圧 VREF
REFERNCE 端子における IC の基準電圧を表します。
REFERENCE 端子電圧が IC の基準電圧を超えた時、
カソード電流を流す制御を行います。
図5に基準電圧対カソード電流特性例を示します。
②全動作温度範囲内 基準電圧変動 VREF(dev)
基準電圧の温度変動を示します。ツェナーダイオードと異なり、温
度補償された基準電圧回路を用いているため、温度特性が優れてい
ます。図6に基準電圧温度特性例を示します。
図5 基準電圧対カソード電流特性例
図6 基準電圧温度特性例
③基準電圧変動対カソード電圧変動 ∆VREF/∆VKA
カソード電圧を変化させた場合の基準電圧変動を示します。図7に基準電圧対カソード電圧特性例を示します。
図7 基準電圧対カソード電圧特性例
-4-
Ver.2005-08-01
Shunt Regulator Application Manual
④基準入力電流 IREF
REFERENCE 端子における、内部トランジスタ駆動に必要なバイ
アス電流です。基準入力電流が確保できないと、内部トランジスタ
を動作できないため、制御ができなくなります。
また出力電圧を設定する抵抗が大きい場合、基準入力電流による誤
差が発生するため注意が必要です。
⑤全動作温度範囲内 基準入力電流変動 IREF(dev)
基準入力電流の温度変動を表します。
図8に基準入力電流温度特性例を示します。
⑥最小入力電流 IMIN
IC の消費電流を表します。最小入力電流を満足できない場合、基準
電圧回路が正常動作しないため、基準電圧が低下します。また安定
動作領域を確保する意味で、
推奨条件を設けられる場合もあります。
図8 基準入力電流温度特性例
⑦オフ状態カソード電流 IOFF
IC の出力段を OFF にした時にカソード・アノード間に流れるリー
ク電流を示します。アプリケーションで外付けトランジスタを接続
した場合、このリーク電流によって、外付けトランジスタが誤動作
しないように設計してください。
⑧ダイナミックインピーダンス ZKA
交流成分が入った場合のインピーダンスを表します。一般的に周波
数が高くなる程、インピーダンスが上昇します。図9にダイナミッ
クインピーダンス対カソード電流周波数特性を示します。
図9 ダイナミックインピーダンス対
カソード電流周波数特性
安定動作境界条件について
シャントレギュレータの特性例には、
安定動作境界条件
(図
10)があります。これは出力容量によって、ある条件下
で発振することを示したグラフです。安定曲線の外側で使
うようにしてください。
シャントレギュレータ単体での位相補償が困難な場合、
CATHODE 端子−REFERENCE 端子間にコンデンサや抵
抗をつけることで調整することも可能です。
図10 安定動作境界条件
Ver.2005-08-01
-5-
Shunt Regulator Application Manual
■各回路の動作原理
●シャントレギュレータ回路(基準電圧源)
VIN
VOUT
RS
 R1 
+ 1 × VREF + IREF × R1
VOUT = 
 R2 
R1
GND
R2
IC
抵抗 RS は、IC の最小カソード電流以上流せるように設定
してください。
設計例(条件:IC= NJM431L(PKG:TO-92), VIN=8V, VOUT=5V, IOUT=20mA)
●出力電圧の設定
出力電圧 VOUT は、抵抗 R1 と R2 で決定します。
R1=R2=10kΩとした場合、次の様に求められます。
 R1 
+ 1 × VREF + IREF × R1
VOUT = 
 R2 
 10kΩ 
+ 1 × 2.495 V + 2uA × 10kΩ
=
 10kΩ 
=5.01V
抵抗 R1 が大きくなると基準入力電流 IREF による出力電
圧誤差が大きくなります。なるべく抵抗 R1 を小さくし、
基準入力電流による影響を低減させます。
●入力電流の確認
入力電流 IIN を求めます。
IC の最小カソード電流 IK が 1mA ですので、余裕をみて
5mA とします。
IIN = IOUT+IK = 20mA+5mA = 25mA
なお入力電流が 100mA 以上となる場合は、NJM431 の
最大カソード電流の推奨値を超えないように注意してく
ださい。
後に示す、High Current 回路等を検討してください。
●抵抗 RS の設定
抵抗 RS に発生する電圧 VRS は、次の様に表せます。
(1)
VRS=RS×IIN・・・
入力、出力、抵抗 RS に発生する電圧 VRS は、次の様に表
せます。
(2)
VIN=VOUT+VRS・・・
-6-
(2)式に(1)を代入すると、
VIN=VOUT+RS×IIN
V − VOUT
R S = IN
IIN
と展開できます。
この式に、各種条件を代入すると、
V − VOUT 8 V − 5 V
=
= 120 Ω
R S = IN
IIN
25mA
と求まります。
●抵抗 RS の消費電力
抵抗 RS の消費電力 PRS は、
PRS = IIN2×RS = 25mA2×120Ω = 75mW
と求められます。
●NJM431 の消費電力
NJM431 の消費する電力 PLOSS は、
PLOSS = VOUT×IIN = 5V×25mA = 125mW
と求められます。
NJM431L の消費電力 PD は、絶対最大定格より
500mW(Ta=25℃)です。
PLOSS<PD ですので、Ta=25℃時では問題ありません。
使用環境によって周囲温度が高くなる場合、消費電力対
周囲温度特性例などのグラフを用いて、許容できるか確
認してください。
Ver.2005-08-01
Shunt Regulator Application Manual
●シャントレギュレータ回路(High Current)
VIN
VOUT
RS
 R1 
VOUT = 
+ 1 × VREF + IREF × R1
 R2 
R1
Q1 の PNP トランジスタにより、電流ブーストをしてい
ます。
抵抗 RS は、IC の最小カソード電流以上流せるように設定
してください。
Q1
IC
R2
GND
●シリーズ回路
VIN
VOUT
Q1
 R1 
VOUT = 
+ 1 × VREF + IREF × R1
 R2 
RB
R1
IC
Q1 の NPN トランジスタにより、シリーズレギュレータ
を構成にしています。
抵抗 RB は、IC の最小カソード電流以上流せるように設定
してください。
R2
GND
●シリーズ回路(High Current)
VIN
RB
 R1 
+ 1 × VREF + IREF × R1
VOUT = 
 R2 
Q1
30Ω
Q2
R1
IC
GND
Ver.2005-08-01
R2
VOUT
Q1 と Q2 の NPN トランジスタにより、ダーリントンタ
イプのシリーズレギュレータを構成にしています。入出
力間電位差が大きくなりますが、hFE を大きく取れるた
め、大電流アプリケーションに向いています。
抵抗 RB は、IC の最小カソード電流以上流せるように設定
してください。
-7-
Shunt Regulator Application Manual
●三端子電源出力電圧調整用
NJM7805
VIN
VOUT
 R1 
VOUT = 
+ 1 × VREF + IREF × R1
 R2 
Min VOUT = VREF + 5 V
IN
OUT
COMMON
R1
IC
NJM7805 の GND 端子電位をシャントレギュレータで持
ち上げて出力電圧を可変します。
R2
GND
●多出力基準電圧源(シャントレギュレータ IC+NJM2342)
VOUT1
VIN
NJM2342
RS
R1
R
VOUT2
 R1 
VOUT1 = 
+ 1 × VREF + IREF × R1
 R2 
IC
R2
R
VOUT3
R
VOUT4
R
VOUT5
シャントレギュレータ IC で基準電圧 VOUT1 を作り、抵抗
分割 R で複数の基準電圧を生成します。
NJM2342(リファレンス回路用 4 回路入りバッファ IC)
によって、各リファレンスの電流を流せるようにしてい
ます。
R
●定電流回路
VIN
IOUT
Q1
IC
-8-
RS
IOUT =
VREF
RS
抵抗 RS の両端に発生する電位が、シャントレギュレータ
IC の基準電圧になるように制御がかかります。
Ver.2005-08-01
Shunt Regulator Application Manual
●高精度過電流保護回路
Q1
VIN
RCL
IOUT =
IOUT
RB =
RB
VREF
+ IKA
R CL
VIN
 IOUT


+ IKA 
 hFE

抵抗 RCL の両端に発生する電位が、シャントレギュレー
タ IC の基準電圧に以上になった場合、NPN トランジス
タ Q1 を OFF するように制御がかかります。
IC
●フォトカプラ駆動
SBD
VOUT
R1
PC
1 次側へ
1 次側
2 次側
IC
Ver.2005-08-01
C
R2
 R1 
VOUT1 = 
+ 1 × VREF + IREF × R1
 R2 
フライバック回路の絶縁アプリケーションです。IC の基
準電圧を超えた際に、フォトカプラ PC が ON して 1 次
側へ信号をフィードバックします。
C は、位相補償用のコンデンサです。アプリケーション
によって調整します。
-9-
Shunt Regulator Application Manual
■製品ラインアップ
NJM431
NJM2380
NJM2380A
NJM2390
NJM2390A
NJM2373
NJM2373A
NJM2376
NJM2820
NJM2821
NJM2822
ピン配置
●SOT-89 パッケージ
ピン配置①
2
400
400
400
400
400
80
80
80
80
80
80
EMP8
○ ①
○ ○
○ ① ① ○ ○ ○
○ ① ① ○ ○ ○
②
②
① ①
① ①
② ②
①
②
③
NC 1
5 REFERENCE
ANODE 2
NC 3
4 CATHODE
NC 1
5 CATHODE
3
ピン配置②
ピン配置②
1. CATHODE
2. ANODE
3. REFERENCE
1
100
100
100
100
100
30
30
30
30
30
30
●MTP5 パッケージ
ピン配置①
1. REFERENCE
2. ANODE
3. CATHODE
1
36
18
18
18
18
13
13
13
13
13
13
DMP8
±2
±2
±1
±2
±1
±2
±1
±1
±0.7
±0.7
±0.7
DIP8
2.495
2.465
2.465
2.465
2.465
1.25
1.25
1.25
1.25
1.25
1.25
MTP5
精度
[%]
SOT-89
基準電圧
[V]
TO-92
パッケージ
カソード
最小
電流
カソード
カソード
電流 [uA]
[mA]
電圧 [V]
typ.
max.
2
ANODE 2
NC 3
4 REFERENCE
NC 1
5 ANODE
3
ピン配置③
ANODE 2
CATHODE 3
- 10 -
4 REFERENCE
Ver.2005-08-01
Shunt Regulator Application Manual
MEMO
(5μS/div)
<注意事項>
このデータブックの掲載内容の正確さには
万全を期しておりますが、掲載内容について
何らかの法的な保証を行うものではありませ
ん。とくに応用回路については、製品の代表
的な応用例を説明するためのものです。また、
工業所有権その他の権利の実施権の許諾を伴
うものではなく、第三者の権利を侵害しない
ことを保証するものでもありません。
Ver.2005-08-01
- 11 -