NJW1112 データシート

NJW1112
8入力4出力ステレオオーディオセレクタ
„概要
„ 外
NJW1112は8入力4出力ステレオオーディオセレクタです。独立
した4系統の8入力1出力オーディオセレクタとバッファを内蔵して
います。さらに、NJW1112は低歪み、低雑音、低クロストークとい
った優れたオーディオ特性を有しております。
そのうえ、出力スイッチ機能によって出力端子の並列接合ができ
るため、音質劣化なく16入力4出力ステレオオーディオセレクタに
拡張することが可能です。
各種モード切替え、及び定数の設定は3線シリアルインターフェ
ースを通して設定できます。また、チップアドレス選択機能により、
同じバスラインで2個同時使用をはじめ、弊社他製品(電子ボリュー
ム、入力セレクタ、トーンコントロール)との組み合わせでのご利用
も可能です。
AVレシーバ、DVDレシーバ、アナログ音声スイッチャー、ビデオ
会議システム、セキュリティシステム等の音声信号切り替え機能を
持つ機器に最適です。
„特徴
z動作電源電圧
z8入力4出力ステレオオーディオセレクタ
z消費電流
z低ON抵抗出力スイッチ内蔵
z低歪み
z低雑音
z低クロストーク
zチャンネルセパレーション
z3線シリアルコントロール
zBi-CMOS構造
z外 形
形
NJW1112V
±4.5∼±7.5V
14mA typ.
ON抵抗:15Ωtyp.
0.0007% typ.
-119dBV typ.
120dB typ.
116dB typ
SSOP32
„ブロック図
V-
DATA
LATCH
ADR
CLOCK
V+
V-
OutA1
OutB1
OutA2
OutB2
OutA3
OutB3
OutA4
OutB4
+
+
10µF
+
31
30
29
28
27
VDDOUT
10µF
10µF
10µF
+
+
+
100µF
100µF
32
26
25
24
23
10µF
10µF
+
+
22
21
10µF
10µF
10µF
+
+
+
20
19
18
17
GND
Control Logic
1
2
Rin
+
InA1
Ver.8.2
3
Rin
+
InB1
4
Rin
+
InA2
5
Rin
+
InB2
6
Rin
+
InA3
+
InB3
8
7
Rin
9
Rin
+
InA4
Rin
+
InB4
10
Rin
+
InA5
11
Rin
+
InB5
12
Rin
+
InA6
13
Rin
+
InB6
14
Rin
+
InA7
15
Rin
+
InB7
16
Rin
+
InA8
Rin
+
InB8
-1-
NJW1112
„端子配列
32
17
1
16
No.
端子名
1
InA1
Ach 入力端子 1
2
InB1
Bch 入力端子 1
18
OutA4
Ach 出力端子 4
3
InA2
Ach 入力端子 2
19
OutB3
Bch 出力端子 3
4
InB2
Bch 入力端子 2
20
OutA3
Ach 出力端子 3
5
InA3
Ach 入力端子 3
21
OutB2
Bch 出力端子 2
6
InB3
Bch 入力端子 3
22
OutA2
Ach 出力端子 2
7
InA4
Ach 入力端子 4
23
OutB1
Bch 出力端子 1
8
InB4
Bch 入力端子 4
24
OutA1
Ach 出力端子 1
機能
No.
端子名
17
OutB4
9
InA5
Ach 入力端子 5
25
V-
10
InB5
Bch 入力端子 5
26
GND
機能
Bch 出力端子 4
- 電源電圧
接地端子
+ 電源電圧
11
InA6
Ach 入力端子 6
27
V+
12
InB6
Bch 入力端子 6
28
ADR
アドレス選択用端子
13
InA7
Ach 入力端子 7
29
CLOCK
IC 制御クロック入力
14
InB7
Bch 入力端子 7
30
LATCH
IC 制御ラッチ入力
IC 制御データ入力
15
InA8
Ach 入力端子 8
31
DATA
16
InB8
Bch 入力端子 8
32
VDDOUT
-2-
ロジック電源出力端子
Ver.8.2
NJW1112
„絶対最大定格 (Ta=25°C)
項目
電
記号
源
最
大
電
入
消
力
費
電
電
+
圧
V /V
圧
VIM
力
PD
定格
単位
+8/-8
V
V+/V800
EIA/JEDEC 仕様基板(76.2×114.3×1.6mm、2 層、FR-4)実装時
V
-
mW
動
作
温
度
範
囲
TOPR
-40 to +85
°C
保
存
温
度
範
囲
TSTR
-40 to +125
°C
„推奨動作電圧範囲
項
動
作
目
電
記号
圧
範
囲
+
V /V
条
-
件
-
最小
標準
最大
単位
±4.5
±7.0
±7.5
V
最小
標準
最大
単位
„電気的特性
◆電源 (指定なき場合には、Ta=25°C, V+/V-=±7V)
項
目
記号
条
件
+
消
費
電
流
1
Ic c
V 端子、無信号時
7.0
14.0
21.0
mA
消
費
電
流
2
IEE
V−端子、無信号時
7.0
14.0
21.0
mA
最小
標準
最大
単位
11.1
(3.6)
12.9
(4.4)
-
dBV
(Vrms)
-1.0
0
1.0
dB
◆AC特性 (指定なき場合には、Ta=25°C, V+/V-=±7V, VIN=2Vrms, f=1kHz, RL=47kΩ)
最
大
電
項
目
出
力
圧
記号
電
利
圧
VOM
得
GV
条
件
THD=1%
-
全
高
調
波
歪
率
1
THD1
BW=400Hz-30kHz
-
0.001
0.02
全
高
調
波
歪
率
2
THD2
Vin=1Vrms, BW=400Hz-30kHz
-
0.0007
-
全
高
調
波
歪
率
3
THD3
f=10kHz, BW=400Hz-30kHz
-
0.002
-
圧
VNO
Rg=0Ω, A-Weighted
-
-119
(1.1)
-110
(3.2)
dBV
(µVrms)
量
ATT
Selector=Mute, A-weighted
-
-120
-
dB
出
力
最
雑
大
音
電
減
衰
ク
ロ
ス
ト
ー
ク
1
CT1
Rg=0Ω, A-Weighted
-
-120
-
ク
ロ
ス
ト
ー
ク
2
CT2
Rg=0Ω, f=20kHz
-
-100
-
チャンネルセパレーション1
CS1
Rg=0Ω, A-Weighted
-
-116
-90
チャンネルセパレーション2
CS2
Rg=0Ω, f=20kHz
-
-96
-
出
ROUT
出力スイッチ ON
-
15
30
力
抵
抗
目
記号
H
レ
ベ
ル
入
力
電
圧
VH
L
レ
ベ
ル
入
力
電
圧
VL
条
ADR, LATCH,
DATA, CLOCK 端子
ADR, LATCH,
DATA, CLOCK 端子
dB
dB
Ω
BW: Band Width
◆制御部特性 (指定なき場合には、Ta=25°C, V+/V-=±7V)
項
%
件
最小
標準
最大
単位
+
2.5
-
V
0
-
1.5
V
Ver.8.2
-3-
NJW1112
„ 端子等価回路
端子
端子名
機能名
内部等価回路
端子電圧
V+
1 to 16
InA1 to 8
InB1 to 8
Ach 入力端子 1∼8
Bch 入力端子 1∼8
0V
200Ω
V-(sub)
V+
V+
50Ω
17 to 24
OutA1 to 4
OutB1 to 4
Ach 出力端子 1∼4
Bch 出力端子 1∼4
0V
50Ω
V-(sub)
27
V+
+電源端子
V+
V-(sub)
V+
26
GND
0V
接地端子
V-(sub)
V+
28
29
30
31
ADR
CLOCK
LATCH
DATA
アドレス選択用端子
IC 制御クロック入力
IC 制御ラッチ入力
IC 制御データ入力
4kΩ
0V
8kΩ
V-(sub)
-4-
Ver.8.2
NJW1112
„ 端子等価回路
端子
端子名
機能名
内部等価回路
端子電圧
V+
70kΩ
32
VDDOUT
ロジック電源出力端子
25kΩ
200Ω
V-(sub)+5V
V-(sub)
20kΩ
V-(sub)
Ver.8.2
-5-
NJW1112
„コントロールデータフォーマット
t7
t4
t1
LATCH
t8
t2 t3
CLOCK
MSB
D15
DATA
(7)
LSB
D14
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
t5 t6
MSB First
注:誤動作を防止するため、CLOCKは必ずHighで待機するように設定してください。
記号
t1
t2
t3
t4
t5
t6
t7
t8
項目
最小
4
2
2
4
1.6
1.6
1.6
1.6
CLOCKクロック幅
CLOCKパルス幅(High)
CLOCKパルス幅(Low)
LATCH立ち上がりホールド時間
DATAセットアップ時間
DATAホールド時間
CLOCKセットアップ時間
LATCH Highパルス幅
標準
-
最大
-
単位
µsec
µsec
µsec
µsec
µsec
µsec
µsec
µsec
„コントロールデータ
NJW1112のデータは16bit構成となっており、データ体系は下記設定となります。
MSB
LSB
D15
D14
D13
D12
D11
D10
D9
D8
D7
各種データ設定
D6
D5
D4
D3
セレクトアドレス
D2
D1
D0
チップアドレス
MSB
D15
D14
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
Don’t Care
OutSW1
Selector1
0
0
0
0
*
*
*
*
Don’t Care
OutSW2
Selector2
0
0
0
1
*
*
*
*
Don’t Care
OutSW3
Selector3
0
0
1
0
*
*
*
*
Don’t Care
OutSW4
Selector4
0
0
1
1
*
*
*
*
LSB
* チップアドレスは、チップアドレス選択 (ADR)端子の状態により決定されます。
チップアドレス
ADR
-6-
D3
D2
D1
D0
Low
1
0
1
0
High
1
0
1
1
Ver.8.2
NJW1112
„コントロールデータ初期値
MSB
D15
D14
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
0
0
0
0
0
0
0
0
0
0
0
0
*
*
*
*
0
0
0
0
0
0
0
0
0
0
0
1
*
*
*
*
0
0
0
0
0
0
0
0
0
0
1
0
*
*
*
*
0
0
0
0
0
0
0
0
0
0
1
1
*
*
*
*
LSB
注:本製品は、電源電圧投入時にMUTE設定となっています。電源電圧投入後、各設定を調整してご使用ください。
また信号入力端子にオーディオ信号を入力した状態で電源電圧を再投入すると、コントロールデータ初期値に異常をきたす恐れがありま
す。そのようなご使用が想定される場合には、電源電圧遮断の直前にMUTEデータを送信してMUTE設定にしてから電源電圧を遮断し、
電源を再投入していただくことで、コントロールデータ初期値異常を回避することができます。
„ データ説明
X 入力セレクタ:ステレオ入力8系統の切り替えを行います。設定はL/Rch同時設定です。
出力スイッチ:出力のON/OFFを設定します。設定はL/Rch同時設定です。
D15
D14
D13
D12
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
Don’t Care
OutSW1
Selector1
0
0
0
0
*
*
*
*
Don’t Care
OutSW2
Selector2
0
0
0
1
*
*
*
*
Don’t Care
OutSW3
Selector3
0
0
1
0
*
*
*
*
Don’t Care
OutSW4
Selector4
0
0
1
1
*
*
*
*
a)入力セレクタ設定
データ
設定
D11
D10
D9
D8
0
0
0
0
Mute 7
0
0
0
1
InA1/B1
0
0
1
0
InA2/B2
0
0
1
1
InA3/B3
0
1
0
0
InA4/B4
0
1
0
1
InA5/B5
0
1
1
0
InA6/B6
0
1
1
1
InA7/B7
1
0
0
0
InA8/B8
( )
(7)
初期設定
b)出力スイッチ設定
データ
D12
設定
( )
0
出力ON 7
1
出力OFF
(7)
初期設定
Ver.8.2
-7-
NJW1112
■ 応用回路例1
InA1
10 µF
10 µF
InB1
10 µF
10 µF
InB2
InA3
10 µF
10 µF
InB3
VDDOUT
1
32
Rin
+
31
DATA
30
LATCH
29
CLOCK
5
28
ADR
6
27
2
Rin
+
3
Rin
+
4
Rin
+
V-
+
10µF
Control Logic
InA2
+
Rin
+
V+
+
Rin
InA4
10 µF
+
100µF
7
GND
26
100µF
10 µF
InB4
InA5
10 µF
+
Rin
+
8
Rin
+
V-
25
50kΩ
9
24
OutA1
+
10µF
10 µF
InB5
Rin
+
10
50kΩ
23
OutB1
+
10µF
InA6
10 µF
Rin
+
11
50kΩ
22
OutA2
+
10µF
10 µF
InB6
Rin
+
12
50kΩ
21
OutB2
+
10µF
InA7
10 µF
Rin
+
50kΩ
13
20
OutA3
+
10µF
10 µF
InB7
Rin
+
50kΩ
14
InA8
+
OutB3
+
10µF
Rin
10 µF
19
50kΩ
15
18
OutA4
+
10µF
10 µF
InB8
Rin
+
16
50kΩ
17
OutB4
+
10µF
Rin
„使用上の注意
(6)
3 線シリアルバスラインは、オーディオ信号の特性に影響する恐れがあります。
基板パターンレイアウトは、バスラインをハイインピーダンスである入力端子((1pin~16pin)から離して配線願います。
(6)
基板パターンレイアウトと入力インピーダンスは、クロストーク、チャンネルセパレーション特性に影響を与える可能性があります。
各入力ライン間のパターン間隔を広くとり、入力端子(1pin~16pin)の配線パターンにガードパターンを設けることを推奨します。
入力抵抗“Rin”の値を決定するにあたっては実際のセットで十分にご検討ください。
(6)
本製品の出力端子はライン・ドライバを想定した設計となっております。2[kΩ]未満の負荷”RL”を駆動する場合、出力振幅が安定しない
等の影響が出ますので、必ず 2[kΩ]以上の負荷”RL”でご使用ください。
-8-
Ver.8.2
NJW1112
■ 応用回路例2
出力スイッチ機能によって出力端子の並列接合ができるため、2chip 構成にて音質劣化のない 16 入力 4 出力ステレオオーデ
ィオセレクタに拡張することが可能です。
10µF
InA1
+
VDDOUT
1
32
V-
+
10µF
In1
10µF
InB1
10µF
InB2
10µF
InA3
In3
10µF
InB3
+
2
Rin
+
3
Rin
+
4
Rin
+
Control Logic
10µF
InA2
In2
Rin
31
DATA
30
LATCH
29
CLOCK
5
28
6
27
ADR=V+
Rin
+
V+
+
Rin
10µF
InA4
+
100µF
GND
7
26
100µF
In4
10µF
InB4
10µF
InA5
+
Rin
+
8
Rin
+
V-
25
50kΩ
9
24
+
OutA1
10µF
In5
10µF
InB5
Rin
+
Out1
50kΩ
23
10
+
OutB1
10µF
10µF
InA6
Rin
+
50kΩ
11
22
+
21
+
OutA2
10µF
In6
10µF
InB6
Rin
+
50kΩ
12
Out2
OutB2
10µF
10µF
InA7
Rin
+
50kΩ
13
20
+
19
+
OutA3
10µF
In7
10µF
InB7
Rin
+
Out3
50kΩ
14
OutB3
10µF
Rin
10µF
InA8
+
50kΩ
15
18
+
17
+
OutA4
10µF
In8
10µF
InB8
Rin
+
Out4
50kΩ
16
OutB4
10µF
Rin
10µF
InA1
+
VDDOUT
1
32
V-
+
10µF
In9
10µF
InB1
InA2
In10
10µF
InB2
10µF
InA3
In11
10µF
InB3
+
2
Rin
+
3
Rin
+
4
Rin
+
31
Control Logic
10µF
Rin
30
29
5
28
6
27
ADR=GND
Rin
+
V+
+
Rin
10µF
InA4
+
100µF
7
GND
26
100µF
In12
10µF
InB4
10µF
InA5
+
Rin
+
8
Rin
+
V-
25
50kΩ
9
24
+
23
+
22
+
21
+
20
+
19
+
18
+
17
+
10µF
In13
10µF
InB5
Rin
+
50kΩ
10
10µF
10µF
InA6
Rin
+
50kΩ
11
10µF
In14
10µF
InB6
Rin
+
12
50kΩ
10µF
10µF
InA7
Rin
+
50kΩ
13
10µF
In15
10µF
InB7
Rin
+
50kΩ
14
10µF
Rin
10µF
InA8
+
50kΩ
15
10µF
In16
10µF
InB8
Rin
+
16
50kΩ
10µF
Rin
Ver.8.2
-9-
NJW1112
■ 応用回路例3
2chip 構成にて 64 の任意のポイントを選択できる 8 入力 8 出力ステレオオーディオセレクタに拡張することが可能です。
10µF
InA1
+
VDDOUT
1
32
V-
+
10µF
In1
10µF
InB1
InA2
In2
10µF
InB2
10µF
InA3
In3
10µF
InB3
+
2
Rin
+
3
Rin
+
4
Rin
+
Control Logic
10µF
Rin
31
DATA
30
LATCH
29
CLOCK
5
28
6
27
ADR=V+
Rin
+
V+
+
Rin
10µF
InA4
+
100µF
GND
7
26
100µF
In4
10µF
InB4
10µF
InA5
+
Rin
+
8
Rin
+
V-
25
50kΩ
9
24
+
23
+
OutA1
10µF
In5
10µF
InB5
Rin
+
Out1
50kΩ
10
OutB1
10µF
10µF
InA6
Rin
+
50kΩ
11
22
+
OutA2
10µF
In6
10µF
InB6
Rin
+
50kΩ
12
Out2
21
+
OutB2
10µF
10µF
InA7
50kΩ
Rin
+
13
20
+
OutA3
10µF
In7
10µF
InB7
Rin
+
Out3
50kΩ
14
19
+
OutB3
10µF
Rin
10µF
InA8
+
50kΩ
15
18
+
OutA4
10µF
In8
10µF
InB8
Rin
+
Out4
50kΩ
16
17
+
OutB4
10µF
Rin
VDDOUT
1
32
V-
+
10µF
2
4
Control Logic
3
31
30
29
5
28
6
27
ADR=GND
V+
+
100µF
7
GND
26
100µF
+
8
V-
25
50kΩ
9
24
+
23
+
OutA1
10µF
Out5
50kΩ
10
OutB1
10µF
50kΩ
11
22
+
21
+
OutA2
10µF
12
50kΩ
Out6
OutB2
10µF
50kΩ
13
20
+
19
+
OutA3
10µF
Out7
50kΩ
14
OutB3
10µF
50kΩ
15
18
+
OutA4
10µF
50kΩ
16
17
+
Out8
OutB4
10µF
- 10 -
Ver.8.2
NJW1112
„ 特性例
ICC vs Supply Voltage
IEE vs Supply Voltage
No signal , Ta=-40,25,85oC
No signal , Ta=-40,25,85oC
20
20
25oC, 85oC
10
5
10
5
0
0
4
5
6
7
8
4
5
V+/V- =±7V, THD=1%, I/O: INA1-1Aout , Ta= -40,25,85oC
25oC
4.5
8
V+/V- =±7V,THD=1%, I/O: INA1-1Aout , Ta=-40,25,85oC
6.0
5.0
-40oC
Maximum Output Voltage [Vrms]
85oC
7
Maxim um Output Voltage vs Supply Voltage
Maxim um Output Voltage vs Frequency
5.0
6
V+/V- [V]
V+/V- [V]
Maximum Output Voltage [Vrms]
-40oC
15
IEE [mA]
ICC [mA]
15
25oC, 85oC
-40oC
4.0
3.5
85oC
4.0
3.0
25oC, -40oC
2.0
1.0
3.0
0.0
10
100
1000
10000
100000
4
5
Frequency [Hz]
Gain vs Frequency
V+/V- =±7V, f=1kHz , I/O: INA1-1Aout , Ta=-40,25,85oC
V+/V- =±7V, Vin=2Vrms , I/O: INA1-1Aout , Ta=-40,25,85oC
8
2
o
85 C
25oC
-40oC
1
4
Gain [dB]
Maximum Output Voltage [Vrms]
7
Maxium Output Voltage vs Load Resistance
5
3
0
-1
2
1
1000
6
V+/V- [V]
-2
RL[Ω]
10000
10
100
1000
Frequency [Hz]
10000
100000
Ver.8.2
- 11 -
NJW1112
„ 特性例
THD+N vs Input Voltage
THD+N vs Frequency
V+/V- =±7V, I/O: INA1-1Aout , BW:10-22kHz ( f=100Hz )
400-30kHz ( f = 1,10kHz ) , Ta=25oC
V+/V- =±7V, I/O: INA1-1Aout,
BW:10-80kHz, Vin=2Vrms , Ta=-40,25,85oC
1
1
0.1
0.1
10kHz
85oC
THD+N [%]
THD+N [%]
o
100Hz
0.01
1kHz
25 C
0.01
-40oC
0.001
0.001
0.0001
0.0001
0.01
0.1
1
Input Voltage [Vrms]
10
10
100
1000
Frequency [Hz]
10000
100000
THD+N vs Am bient Tem perature
V+/V- =±7V, I/O: INA1-1Aout ,
BW:400-30kHz ( f = 1 kHz )
1
THD+N [%]
0.1
2Vrms
0.01
1Vrms
0.001
0.0001
-40
-20
0
25
50
85
100
Ambient Temperature [oC]
125
Cross Talk vs Frequency
Channel Separation vs Frequency
V+/V- =±7V, Vin=2Vrms, BW:10Hz-80kHz,
I/O: INA1,3,4,5,6,7,8 / OutA1,Select channel:INA2, Ta=25o C
V+/V- =±7V, Vin=2Vrms , BW:10Hz-80kHz,
I/O: INB1,2,3,4,5,6,7,8 / OutA1, Select channel:INA2 Ta=25o C
-40
Rg=5.1kΩ
-40
Rg=3.3kΩ
-60
Channel Separation[dB]
Cross Talk[dB]
Rg=5.1kΩ
Rg=3.3kΩ
Rg=620Ω
-80
Rg=0Ω
-100
Rg=620Ω
-80
Rg=0Ω
-100
-120
-120
10
100
1000
Frequency [Hz]
- 12 -
-60
10000
100000
10
100
1000
10000
100000
Frequency [Hz]
Ver.8.2
NJW1112
<注意事項>
このデータブックの掲載内容の正確さには
万全を期しておりますが、掲載内容について
何らかの法的な保証を行うものではありませ
ん。とくに応用回路については、製品の代表
的な応用例を説明するためのものです。また、
工業所有権その他の権利の実施権の許諾を伴
うものではなく、第三者の権利を侵害しない
ことを保証するものでもありません。
Ver.8.2
- 13 -