本ドキュメントはCypress (サイプレス) 製品に関する情報が記載されております。 MB9B560L シリーズ 32 ビット マイクロコントローラ FM4 ファミリ Fact Sheet MB9B560L シリーズは、高速処理と低コストを求める組込み制御用途向けに設計された、高集積 32 ビットマイク ロコントローラです。CPU に ARM Cortex-M4F プロセッサを搭載し、フラッシュメモリおよび SRAM のオン チップメモリとともに、周辺機能として、モータ制御用タイマ、A/D コンバータ、各種通信インタフェースによ り構成されます。 1. − − − − − − − − − − − − − − − 特長 ARM Cortex-M4F CPU コア プロセッサ版数:r0p1 FPU 搭載, DSP 命令対応 クロック 最大動作周波数:160MHz ベースタイマ:8 チャネル(最大) 時計カウンタ CRC アクセラレータ 多機能タイマ:2 ユニット (最大) 次のブロックから選択 16 ビットフリーランタイマ×3 チャネル/ユニット インプットキャプチャ×4 チャネル/ユニット アウトプットコンペア×6 チャネル/ユニット A/D 起動コンペア×6 チャネル/ユニット 波形ジェネレータ×3 チャネル/ユニット 16 ビット PPG タイマ×3 チャネル/ユニット クアッドカウンタ:1 チャネル デュアルタイマ:1ユニット ウォッチドッグタイマ:1 チャネル(SW)+1 チャネル(HW) マルチファンクションシリアル:6 チャネル (最大), UART/CSIO/LIN/I2C より選択 リアルタイムクロック:1 ユニット DMA コントローラ:8 チャネル DSTC:128 チャネル USB インタフェース:1 チャネル, USB2.0(ファンクション/ホスト) CAN インタフェース:1 チャネル 外部割込み 外部割込み入力端子:最大 16 本 ノンマスカブル割込み:1 本 12 ビット A/D コンバータ:最大 15 チャネル(2 ユニット) 12 ビット D/A コンバータ:2 チャネル (最大) 低消費電力モード スリープ/タイマ/RTC/ディープスタンバイ RTC/ ストップ/ディープスタンバイストップモードに対応 汎用 I/O ポート MB9BF564K/F565K/F566K:最大 33 本 MB9BF564L/F565L/F566L:最大 48 本 内蔵 CR ユニーク ID デバッグ シリアル・ワイヤ JTAG デバッグ・ポート (SWJ-DP) 低電圧検出機能 クロック監視機能 電源電圧:2.7~5.5V Publication Number MB9B560L_NP709-00005 2. 品種構成 品名 項目 メインフラッシュ 容量(バイト) ワークフラッシュ 容量(バイト) RAM 容量 (バイト) 3. MB9BF 564K/L MB9BF 565K/L MB9BF 566K/L 256K 384K 512K 32K 32K 32K 32K 48K 64K オーダ型格 パッケージ 型格 MB9BF564LPMC1 MB9BF565LPMC1 プラスチック・LQFP(0.5mm ピッチ),64 ピン (FPT-64P-M38) MB9BF566LPMC1 MB9BF564LPMC MB9BF565LPMC MB9BF566LPMC MB9BF564KPMC MB9BF565KPMC プラスチック・LQFP(0.65mm ピッチ),64 ピン (FPT-64P-M39) プラスチック・LQFP(0.5mm ピッチ),48 ピン (FPT-48P-M49) MB9BF566KPMC MB9BF564LQN MB9BF565LQN MB9BF566LQN MB9BF564KQN MB9BF565KQN プラスチック・QFN(0.5mm ピッチ),64 ピン (LCC-64P-M24) プラスチック・QFN(0.5mm ピッチ),48 ピン (LCC-48P-M73) MB9BF566KQN 4. パッケージ参考例 プラスチック・LQFP、64 ピン (FPT-64P-M38) Revision 1.0 Issue Date December 4, 2013 Copyright © 2013 Spansion Inc. All rights reserved. 商標:Spansion®, Spansion ロゴ (図形マーク), MirrorBit®, MirrorBit® Eclipse™, ORNAND™ 及びこれらの組合せは、米国・日本ほか諸外国にお ける Spansion LLC の商標です。第三者の社名・製品名等の記載はここでは情報提供を目的として表記したものであり、各権利者の商標もしく は登録商標となっている場合があります。 F a c t S h e e t 5. ブロック図 MB9BF564K/L, F565K/L, F566K/L TRSTX,TCK, TDI,TMS TDO SRAM0 16/24/32 Kbytes SWJ-DP ROM Table SRAM1 8/12/16 Kbytes Cortex-M4F Core I @160 MHz(Max) Multi-layer AHB (Max 160 MHz) D FPU MPU NVIC Sys AHB-APB Bridge: APB0(Max 80 MHz) Dual-Timer Watchdog Timer (Software) Clock Reset Generator INITX Watchdog Timer (Hardware) SRAM2 8/12/16 Kbytes MainFlash I/F MainFlash 512 Kbytes/ 384 Kbytes/ 256 Kbytes Trace Buffer (16 Kbytes) Security WorkFlash 32 Kbytes WorkFlash I/F USB2.0 (Host/ Func) CSV PHY USBVCC UDP0,UDM0 UHCONX0 DMAC 8ch. CLK DSTC X0A X1A Main Osc PLL VBAT Domain Sub Osc AHB-AHB Bridge Source Clock X0 X1 CR 100 kHz CR 4 MHz CAN GPIO CROUT ADTGx TIOAx TIOBx AINx BINx ZINx 12-bit A/D Converter Unit 0 CAN Prescaler Unit 1 USB Clock Ctrl LVD Ctrl LVD Base Timer 16-bit 16ch./ 32-bit 8ch. IRQ-Monitor Regulator QPRC 1ch. A/D Activation Compare 6ch. ICxx FRCKx 16-bit Input Capture 4ch. 16-bit Free-run Timer 3ch. 16-bit Output Compare 6ch. DTTIxX RTOxx PLL P0x, P1x, . . . PEx Power-On Reset C CRC Accelerator AHB-APB Bridge : APB2 (Max 80 MHz) ANxx AHB-APB Bridge : APB1 (Max 160 MHz) AVCC, AVSS, AVRH PIN-FunctionCtrl TX0, RX0 Watch Counter Deep Standby Ctrl Peripheral Clock Gating Low-speed CR Prescaler VBAT Domain Real-Time Clock Port Ctrl. Multi-function Timer × 2 VWAKEUP VREGCTL RTCCO, SUBOUT External Interrupt Controller 16pin + NMI INTxx NMIX MODE-Ctrl MD0, MD1 Multi-function Serial I/F 6ch. HW flow control(ch.4) SCKx SINx SOTx CTS4 RTS4 12-bit D/A Converter 2units DAx Waveform Generator 3ch. 16-bit PPG 3ch. WKUPx ARM is the registered trademark of ARM Limited in the EU and other countries. Cortex is the trademark of ARM Limited in the EU and other countries. 2 MB9B560L_NP709-00005-1v0-J, December 4, 2013