日本語版

2.7 V、800 μA、80 MHzの
レールtoレール入出力アンプ
AD8031/AD8032
接続図
低消費電力
NC 1
仕様を+2.7 V、+5 V、±5 V 電源で規定
5 V での高速動作と高速セトリング
8
NC
OUT1 1
–IN 2
–
7
+VS
–IN1 2
+IN 3
+
6
OUT
+IN1 3
5
NC
AD8031
–VS 4
-3 dB 帯域幅: 80 MHz (G = +1)
NC = NO CONNECT
スルーレート:30 V/μs
01056-001
電源電流: 800 µA/アンプ
図1.8 ピン PDIP (N)と
SOIC_N (R)
0.1%へのセトリング・タイム: 125 ns
レール to レールの入力および出力
AD8032
– +
+ –
–VS 4
8
+VS
7
OUT2
6
–IN2
5
+IN2
01056-002
特長
図2.8 ピン PDIP (N)、
SOIC_N (R)、MSOP (RM)
電源電圧を 0.5 V 超える入力でも位相反転なし
AD8031
VOUT 1
両レールの内側 20 mV までの出力振幅
–VS 2
低歪み
1 MHz、VO = 2 V p-p で−62 dB
+
5
+VS
4
–IN
–
+IN 3
01056-003
レールの上 200 mV まで広がる入力 CMVR
100 kHz、VO = 4.6 V p-p で−86 dB
出力電流: 15 mA
図3.5 ピン SOT-23 (RJ-5)
ハイ・グレード・オプション:最大 VOS = 1.5 mV
AD8031/AD8032 は+2.7 V~+12 V の単電源および最大±6 V の両電
源で動作するため、広い帯域幅を必要とするバッテリ動作のシス
テムから高密度実装のため低消費電力が必要とされる高速システ
ムに至るまでの広い範囲のアプリケーションに最適です。
AD8031/AD8032 は 8 ピン PDIP パッケージまたは 8 ピン SOIC_N
パッケージを採用し、- 40°C~+85°C の工業用温度範囲で動作し
ます。また、AD8031A は省スペースの 5 ピン SOT-23 パッケージ
も、AD8032A は 8 ピン MSOP パッケージも、それぞれ採用して
います。
バッテリ動作の高速なシステム
高実装密度のシステム
携帯型テスト機器
A/D バッファ
アクティブ・フィルタ
高速なセット・アンド・デマンド・アンプ
VIN
VOUT = 4.6
G = +1
この製品は、レール to レールの入力特性と出力特性を持つ真の単
電源能力を持ち、+2.7 V、+5 V、±5 V の電源に対して仕様が規定
されています。入力電圧は、各レールを 500 mV まで超えることが
できます。出力電圧は各レールの内側 20 mV まで可能であるため、
最大の出力ダイナミック・レンジを提供します。
また、AD8031/AD8032 はアンプあたりわずか 800 µA の電源電流
で優れた信号品質を提供し、THD は 2 V p-p の 1 MHz 出力信号で
−62 dBc に、+5 V 電源では 100 kHz の 4.6 V p-p 信号で–86 dBc に、
それぞれなります。これらのデバイスは、低歪みと高速セトリン
グ・タイムを持つため、単電源で動作する ADC のバッファとし
て最適です。
Rev. D
1V/DIV
AD8031 (シングル)と AD8032 (デュアル)は、80 MHz の小信号帯域
幅、30 V/µs のスルーレート、125 ns のセトリング・タイムの高速
性能を持つ単電源動作の電圧帰還アンプです。この性能は、5 V
単電源動作時に消費電力 4.0 mW 以下で可能です。これらの機能
により、ダイナミック性能を犠牲にすることなく、高速なバッテ
リ駆動システムの動作時間が長くなります。
1V/DIV
概要
2µs/DIV
2µs/DIV
図4.入力 VIN
図5.出力 VOUT
+5V
–
VIN
VOUT
+
1kΩ
1.7pF
+2.5V
01056-006
アプリケーション
図6.100 kHz でのレール to レール性能
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に
関して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、
アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様
は、予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
※日本語データシートは REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
©2008 Analog Devices, Inc. All rights reserved.
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー
電話 06(6350)6868
本
AD8031/AD8032
目次
特長......................................................................................................... 1
動作原理 ............................................................................................... 13
アプリケーション ................................................................................. 1
入力ステージの動作 ....................................................................... 13
概要......................................................................................................... 1
入力ステージの過駆動 ................................................................... 13
接続図..................................................................................................... 1
改訂履歴................................................................................................. 2
出力ステージ、オープン・ループ・ゲイン、電源電圧からの距
離対歪み........................................................................................... 14
仕様......................................................................................................... 3
出力オーバードライブ回復機能 ................................................... 14
+2.7 V電源.......................................................................................... 3
容量負荷の駆動 ............................................................................... 15
+5 V電源............................................................................................. 4
アプリケーション ............................................................................... 16
±5 V電源............................................................................................. 5
単電源の 2 MHz双 2 次バンドパス・フィルタ............................ 16
絶対最大定格 ......................................................................................... 6
高性能な単電源ライン・ドライバ................................................. 16
最大消費電力..................................................................................... 6
外形寸法 ............................................................................................... 18
ESDの注意 ......................................................................................... 6
オーダー・ガイド ........................................................................... 20
代表的な性能特性 ................................................................................. 7
改訂履歴
11/08—Rev. C to Rev. D
Change to Table 3 Column Heading.....................................................5
Change to Ordering Guide..................................................................20
7/06—Rev. B to Rev. C
Updated Format...................................................................... Universal
Updated Outline Dimensions..............................................................18
Change to Ordering Guide..................................................................20
9/99—Rev. A to Rev. B
Rev. D
- 2/20 -
AD8031/AD8032
仕様
+2.7 V 電源
特に指定がない限り、TA = 25°C、VS = 2.7 V、RL = 1 kΩ (1.35 V へ接続)、RF = 2.5 kΩ。
表1.
Parameter
Conditions
DYNAMIC PERFORMANCE
–3 dB Small Signal Bandwidth
Slew Rate
Settling Time to 0.1%
G = +1, VO < 0.4 V p-p
G = −1, VO = 2 V step
G = −1, VO = 2 V step, CL = 10 pF
DISTORTION/NOISE PERFORMANCE
Total Harmonic Distortion
Input Voltage Noise
Input Current Noise
Crosstalk (AD8032 Only)
DC PERFORMANCE
Input Offset Voltage
Offset Drift
Input Bias Current
Input Offset Current
Open-Loop Gain
AD8031A/AD8032A
Min
Typ
Max
AD8031B/AD8032B
Min
Typ
Max
54
25
54
25
fC = 1 MHz, VO = 2 V p-p, G = +2
fC = 100 kHz, VO = 2 V p-p, G = +2
f = 1 kHz
f = 100 kHz
f = 1 kHz
f = 5 MHz
−62
−86
15
2.4
5
−60
VCM = VCC/2; VOUT = 135 V
TMIN to TMAX
VCM = VCC/2; VOUT = 135 V
VCM = VCC/2; VOUT = 135 V
TMIN to TMAX
±1
±6
10
0.45
VCM = VCC/2; VOUT = 0.35 V to 2.35 V
TMIN to TMAX
76
74
INPUT CHARACTERISTICS
Common-Mode Input Resistance
Differential Input Resistance
Input Capacitance
Input Voltage Range
Input Common-Mode Voltage Range
Common-Mode Rejection Ratio
80
30
125
VCM = 0 V to 2.7 V
VCM = 0 V to 1.55 V
46
58
50
80
Capacitive Load Drive
POWER SUPPLY
Operating Range
Quiescent Current per Amplifier
Power Supply Rejection Ratio
Rev. D
80
30
125
MHz
V/µs
ns
−62
−86
15
2.4
5
−60
dBc
dBc
nV/√Hz
pA/√Hz
pA/√Hz
dB
±0.5
±1.6
10
0.45
2
2.2
500
76
74
40
280
1.6
−0.5 to
+3.2
−0.2 to
+2.9
64
74
Differential Input Voltage
OUTPUT CHARACTERISTICS
Output Voltage Swing Low
Output Voltage Swing High
Output Voltage Swing Low
Output Voltage Swing High
Output Current
Short Circuit Current
±6
±10
46
58
50
80
0.05
2.6
0.15
2.55
RL = 1 kΩ
Sourcing
Sinking
G = +2 (See Figure 46)
0.02
2.68
0.08
2.6
15
21
−34
15
2.7
75
VS− = 0 V to −1 V or
VS+ = +2.7 V to +3.7 V
- 3/20 -
750
86
2
2.2
500
V
0.02
2.68
0.08
2.6
15
21
−34
15
2.7
75
750
86
mV
mV
µV/°C
µA
µA
nA
dB
dB
MΩ
kΩ
pF
V
3.4
0.05
2.6
0.15
2.55
12
1250
±1.5
±2.5
40
280
1.6
−0.5 to
+3.2
−0.2 to
+2.9
64
74
3.4
RL = 10 kΩ
Unit
dB
dB
V
V
V
V
V
mA
mA
mA
pF
12
1250
V
μA
dB
AD8031/AD8032
+5 V 電源
特に指定がない限り、TA = 25°C、VS = 5 V、RL = 1 kΩ (2.5 V へ接続)、RF = 2.5 kΩ。
表2.
Parameter
Conditions
DYNAMIC PERFORMANCE
−3 dB Small Signal Bandwidth
Slew Rate
Settling Time to 0.1%
G = +1, VO < 0.4 V p-p
G = −1, VO = 2 V step
G = −1, VO = 2 V step, CL = 10 pF
DISTORTION/NOISE PERFORMANCE
Total Harmonic Distortion
Input Voltage Noise
Input Current Noise
Differential Gain
Differential Phase
Crosstalk (AD8032 Only)
DC PERFORMANCE
Input Offset Voltage
Offset Drift
Input Bias Current
Input Offset Current
Open-Loop Gain
AD8031A/AD8032A
Min
Typ
Max
AD8031B/AD8032B
Min
Typ
Max
54
27
54
27
fC = 1 MHz, VO = 2 V p-p, G = +2
fC = 100 kHz, VO = 2 V p-p, G = +2
f = 1 kHz
f = 100 kHz
f = 1 kHz
RL = 1 kΩ
RL = 1 kΩ
f = 5 MHz
−62
−86
15
2.4
5
0.17
0.11
−60
VCM = VCC/2; VOUT = 2.5 V
TMIN to TMAX
VCM = VCC/2; VOUT = 2.5 V
VCM = VCC/2; VOUT = 2.5 V
TMIN to TMAX
±1
±6
5
0.45
VCM = VCC/2; VOUT = 1.5 V to 3.5 V
TMIN to TMAX
76
74
INPUT CHARACTERISTICS
Common-Mode Input Resistance
Differential Input Resistance
Input Capacitance
Input Voltage Range
Input Common-Mode Voltage Range
Common-Mode Rejection Ratio
80
32
125
VCM = 0 V to 5 V
VCM = 0 V to 3.8 V
56
66
50
82
Capacitive Load Drive
POWER SUPPLY
Operating Range
Quiescent Current per Amplifier
Power Supply Rejection Ratio
Rev. D
80
32
125
MHz
V/µs
ns
−62
−86
15
2.4
5
0.17
0.11
−60
dBc
dBc
nV/√Hz
pA/√Hz
pA/√Hz
%
Degrees
dB
±0.5
±1.6
5
0.45
1.2
2.0
350
76
74
40
280
1.6
−0.5 to
+5.5
−0.2 to
+5.2
70
80
Differential Input Voltage
OUTPUT CHARACTERISTICS
Output Voltage Swing Low
Output Voltage Swing High
Output Voltage Swing Low
Output Voltage Swing High
Output Current
Short Circuit Current
±6
±10
56
66
50
82
0.05
4.95
0.2
4.8
RL = 1 kΩ
Sourcing
Sinking
G = +2 (See Figure 46)
0.02
4.98
0.1
4.9
15
28
−46
15
2.7
75
VS− = 0 V to −1 V or
VS+ = +5 V to +6 V
- 4/20 -
800
86
1.2
2.0
250
V
0.02
4.98
0.1
4.9
15
28
−46
15
2.7
75
800
86
mV
mV
µV/°C
µA
µA
nA
dB
dB
MΩ
kΩ
pF
V
3.4
0.05
4.95
0.2
4.8
12
1400
±1.5
±2.5
40
280
1.6
−0.5 to
+5.5
−0.2 to
+5.2
70
80
3.4
RL = 10 kΩ
Unit
dB
dB
V
V
V
V
V
mA
mA
mA
pF
12
1400
V
µA
dB
AD8031/AD8032
±5 V 電源
特に指定がない限り、TA = 25°C、VS = ±5 V、RL = 1 kΩ (0 Vへ接続)、RF = 2.5 kΩ。
表3.
Parameter
Conditions
DYNAMIC PERFORMANCE
−3 dB Small Signal Bandwidth
Slew Rate
Settling Time to 0.1%
G = +1, VO < 0.4 V p-p
G = −1, VO = 2 V step
G = −1, VO = 2 V step, CL = 10 pF
DISTORTION/NOISE PERFORMANCE
Total Harmonic Distortion
Input Voltage Noise
Input Current Noise
Differential Gain
Differential Phase
Crosstalk (AD8032 Only)
DC PERFORMANCE
Input Offset Voltage
Offset Drift
Input Bias Current
Input Offset Current
Open-Loop Gain
AD8031A/AD8032A
Min
Typ
Max
AD8031B/AD8032B
Min
Typ
Max
54
30
54
30
fC = 1 MHz, VO = 2 V p-p, G = +2
fC = 100 kHz, VO = 2 V p-p, G = +2
f = 1 kHz
f = 100 kHz
f = 1 kHz
RL = 1 kΩ
RL = 1 kΩ
f = 5 MHz
−62
−86
15
2.4
5
0.15
0.15
−60
VCM = 0 V; VOUT = 0 V
TMIN to TMAX
VCM = 0 V; VOUT = 0 V
VCM = 0 V; VOUT = 0 V
TMIN to TMAX
±1
±6
5
0.45
VCM = 0 V; VOUT = ±2 V
TMIN to TMAX
76
74
INPUT CHARACTERISTICS
Common-Mode Input Resistance
Differential Input Resistance
Input Capacitance
Input Voltage Range
Input Common-Mode Voltage Range
Common-Mode Rejection Ratio
80
35
125
VCM = −5 V to +5 V
VCM = −5 V to +3.5 V
60
66
50
80
Capacitive Load Drive
POWER SUPPLY
Operating Range
Quiescent Current per Amplifier
Power Supply Rejection Ratio
Rev. D
80
35
125
MHz
V/µs
ns
−62
−86
15
2.4
5
0.15
0.15
−60
dBc
dBc
nV/√Hz
pA/√Hz
pA/√Hz
%
Degrees
dB
±0.5
±1.6
5
0.45
1.2
2.0
350
76
74
40
280
1.6
−5.5 to
+5.5
−5.2 to
+5.2
80
90
Differential/Input Voltage
OUTPUT CHARACTERISTICS
Output Voltage Swing Low
Output Voltage Swing High
Output Voltage Swing Low
Output Voltage Swing High
Output Current
Short Circuit Current
±6
±10
60
66
50
80
−4.94
+4.94
−4.7
+4.7
RL = 1 kΩ
Sourcing
Sinking
G = +2 (See Figure 46)
−4.98
+4.98
−4.85
+4.75
15
35
−50
15
±1.35
76
VS− = −5 V to −6 V or
VS+ = +5 V to +6 V
- 5/20 -
900
86
1.2
2.0
250
V
−4.98
+4.98
−4.85
+4.75
15
35
−50
15
±1.35
76
900
86
mV
mV
µV/°C
µA
µA
nA
dB
dB
MΩ
kΩ
pF
V
3.4
−4.94
+4.94
−4.7
+4.7
±6
1600
±1.5
±2.5
40
280
1.6
−5.5 to
+5.5
−5.2 to
+5.2
80
90
3.4
RL = 10 kΩ
Unit
dB
dB
V
V
V
V
V
mA
mA
mA
pF
±6
1600
V
µA
dB
AD8031/AD8032
絶対最大定格
表4.
最大消費電力
Supply Voltage
Internal Power Dissipation1
8-Lead PDIP (N)
8-Lead SOIC_N (R)
8-Lead MSOP (RM)
5-Lead SOT-23 (RJ)
Input Voltage (Common Mode)
Differential Input Voltage
Output Short-Circuit Duration
12.6 V
Storage Temperature Range (N, R, RM, RJ)
Lead Temperature (Soldering 10 sec)
AD8031/AD8032のパッケージ内での安全な最大消費電力は、チッ
プのジャンクション温度上昇により制限されます。プラスチッ
ク・パッケージを採用するデバイスの安全な最大ジャンクション
温度は、プラスチックのガラス転移温度により決定され、約
150ºCです。この値を一時的に超えると、パッケージからチップ
に加わるストレスの変化によりパラメータ性能がシフトすること
があります。175 ºCのジャンクション温度を長時間超えると、故
障の原因になることがあります。
1.3 W
0.8 W
0.6 W
0.5 W
±VS ± 0.5 V
±3.4 V
Observe Power
Derating Curves
−65°C to +125°C
300°C
AD8031/AD8032は内部で短絡保護されていますが、最大ジャンク
ション温度(150 ºC)がすべての条件で超えないことを保証するため
にはこれは十分ではあません。正常動作のためには、図7の最大消
費電力ディレーティング・カーブに従う必要があります。
上記の絶対最大定格を超えるストレスを加えるとデバイスに恒久
的な損傷を与えることがあります。この規定はストレス定格の規
定のみを目的とするものであり、この仕様の動作のセクションに
記載する規定値以上でのデバイス動作を定めたものではありませ
ん。デバイスを長時間絶対最大定格状態に置くとデバイスの信頼
性に影響を与えます。
1
デバイス仕様は自然空冷で規定。
8 ピン PDIP: θJA = 90°C/W
8 ピン SOIC_N: θJA = 155°C/W
8 ピン MSOP: θJA = 200°C/W
5 ピン SOT-23: θJA = 240°C/W
2.0
8-LEAD PDIP
1.5
1.0
0.5
TJ = +150°C
8-LEAD SOIC
8-LEAD MSOP
5-LEAD SOT-23
0
–50 –40 –30 –20 –10 0 10 20 30 40 50 60
AMBIENT TEMPERATURE (°C)
70
80
90
01056-007
Rating
MAXIMUM POWER DISSIPATION (W)
Parameter
図7.最大消費電力の温度特性
ESDの注意
ESD(静電放電)の影響を受けやすいデバイスです。電荷を帯びたデバイスや回路ボードは、検知されないまま放電するこ
とがあります。本製品は当社独自の特許技術である ESD 保護回路を内蔵してはいますが、デバイスが高エネルギーの静電放
電を被った場合、損傷を生じる可能性があります。したがって、性能劣化や機能低下を防止するため、ESD に対する適切な
予防措置を講じることをお勧めします。
Rev. D
- 6/20 -
AD8031/AD8032
代表的な性能特性
800
90
80
600
70
INPUT BIAS CURRENT (nA)
60
50
40
30
20
200
VS = 2.7V
0
VS = 10V
VS = 5V
–200
–400
–600
10
–5
–4
–3
–2
–1
0
1
VOS (mV)
2
3
4
–800
01056-008
0
400
5
0
1
2
3
4
5
6
7
8
COMMON-MODE VOLTAGE (V)
9
10
4.5
5.0
01056-011
NUMBER OF PARTS IN BIN
N = 250
図11.同相モード電圧対入力バイアス電流
図8.VOS の分布、VS = 5 V
0
2.5
VS = 5V
–0.1
2.1
OFFSET VOLTAGE (mV)
VS = +5V
1.9
VS = ±5V
1.7
–0.2
–0.3
–0.4
–0.5
0
10 20 30 40 50
TEMPERATURE (°C)
60
70
80
90
–0.6
01056-009
1.5
–40 –30 –20 –10
0.5
1.0
1.5 2.0 2.5 3.0 3.5 4.0
COMMON-MODE VOLTAGE (V)
図12.同相モード電圧対 VOS
図9.入力オフセット電圧の温度特性
1000
1.00
SUPPLY CURRENT/AMPLIFIER (µA)
0.95
VS = 5V
0.90
INPUT BIAS (µA)
0
01056-012
OFFSET VOLTAGE (mV)
2.3
0.85
0.80
0.75
0.70
0.65
0.60
±IS, VS = ±5V
950
900
850
+IS, VS = +5V
800
750
+IS, VS = +2.7V
700
650
0
10 20 30 40 50
TEMPERATURE (°C)
60
70
80
90
600
–40 –30 –20 –10
01056-010
0.50
–40 –30 –20 –10
10 20 30 40 50
TEMPERATURE (°C)
図13.電源電流の温度特性
図10.入力バイアス電流の温度特性
Rev. D
0
- 7/20 -
60
70
80
90
01056-013
0.55
AD8031/AD8032
1.2
VCC = 2.7V
VCC
1.0
DIFFERENCE FROM VEE (V)
–0.5
VCC = 5V
VCC
–1.5
VCC = 10V
VOUT
VIN
–2.0
RLOAD
VEE
1k
10k
RLOAD (Ω)
0.8
RLOAD
VEE
VCC
2
0.6
VCC = 5V
0.4
VCC = 2.7V
0
100
1k
10k
RLOAD (Ω)
図14.RLOAD 対+出力飽和電圧、+85°C
0
VOUT
VIN
0.2
VCC
2
–2.5
100
VCC = 10V
01056-017
–1.0
01056-014
DIFFERENCE FROM VCC (V)
0
図17.RLOAD 対-出力飽和電圧、+85°C
1.2
VCC = 2.7V
DIFFERENCE FROM VEE (V)
–0.5
VCC = 5V
VCC
–1.5
VCC = 10V
VOUT
VIN
–2.0
RLOAD
VEE
1k
10k
RLOAD (Ω)
0.8
RLOAD
VEE
0.6
VCC
2
VCC = 5V
0.4
VCC = 2.7V
0
100
1k
10k
RLOAD (Ω)
図15.RLOAD 対+出力飽和電圧、+25°C
0
VOUT
VIN
0.2
VCC
2
–2.5
100
VCC = 10V
01056-018
–1.0
01056-015
DIFFERENCE FROM VCC (V)
VCC
1.0
図18.RLOAD 対-出力飽和電圧、+25°C
VCC = 2.7V
1.2
VCC = 5V
VCC
VCC = 10V
VOUT
VIN
–2.0
RLOAD
VEE
VCC = 10V
0.8
RLOAD
VEE
VCC
2
0.6
VCC = 5V
0.4
0.2
VCC
2
1k
RLOAD (Ω)
VOUT
VIN
10k
0
100
VCC = 2.7V
1k
RLOAD (Ω)
図16.RLOAD 対+出力飽和電圧、-40°C
図19.RLOAD 対-出力飽和電圧、-40°C
Rev. D
- 8/20 -
10k
01056-019
–1.5
–2.5
100
DIFFERENCE FROM VEE (V)
–1.0
1.0
01056-016
DIFFERENCE FROM VCC (V)
VCC
–0.5
AD8031/AD8032
110
VS = 5V
100
500mV
INPUT BIAS CURRENT (mA)
105
–AOL
90
+AOL
85
80
75
70
100
90
10
0
VS = 5V
–10
10
0%
65
0
2k
4k
6k
8k
10k
RLOAD (Ω)
–1.5
2.5
4.5
6.5
INPUT VOLTAGE (V)
図20.RLOAD 対オープン・ループ・ゲイン(AOL)
図23.差動入力過電圧 I-V 特性
86
0.05
DIFF GAIN (%)
VS = 5V
RL = 1kΩ
84
–AOL
82
0
–0.05
–0.10
–0.15
+AOL
80
DIFF PHASE (Degrees)
GAIN (dB)
0.5
01056-023
500mV
01056-020
60
76
–40 –30 –20 –10
0
10 20 30 40 50
TEMPERATURE (°C)
60
70
80
90
01056-021
78
1ST 2ND 3RD 4TH 5TH 6TH 7TH 8TH 9TH 10TH 11TH
0.10
0.05
0
–0.05
–0.10
1ST 2ND 3RD 4TH 5TH 6TH 7TH 8TH 9TH 10TH 11TH
01056-024
GAIN (dB)
95
1V
図24.微分ゲインと微分位相、VS = ±5 V、RL = 1 kΩ
図21.オープン・ループ・ゲイン(AOL)の温度特性
100
110
AOL (dB)
90
RLOAD = 1kΩ
80
70
100
30
VOLTAGE NOISE
10
10
3
1
CURRENT NOISE
1
0.1
INPUT CURRENT NOISE (pA/ Hz)
INPUT VOLTAGE NOISE (nV/ Hz)
100
VS = 5V
VS = 5V
RLOAD = 10kΩ
0.3
10
0
0.5
1.0
1.5
2.0
2.5
3.0
3.5
4.0
4.5
VOUT (V)
5.0
01056-022
50
100
1k
10k
100k
1M
FREQUENCY (Hz)
図25.入力電圧ノイズの周波数特性
図22.VOUT 対オープン・ループ・ゲイン(AOL)
Rev. D
- 9/20 -
10M
01056-025
60
AD8031/AD8032
5
20
1
10
0
0
–1
–2
–5
0.1
1
10
100
FREQUENCY (MHz)
0.3
1
10
FREQUENCY (MHz)
100
図29.オープン・ループの周波数応答
–20
1
0
–40°C
+25°C
–1
–2
VS
2kΩ
–3
VOUT
VIN
50Ω
–5
0.1
1
10
100
FREQUENCY (MHz)
G = +1, RL = 2kΩ TO
VCC
2
–40
1.3V p-p
VS = 2.7V
–50
2.5V p-p
VS = 2.7V
–60
2V p-p
VS = 2.7V
–70
4.8V p-p
VS = 5V
–80
1k
01056-027
–4
–30
10k
100k
1M
10M
01056-030
+85°C
10M
01056-031
VS = 5V
VIN = –16dBm
2
TOTAL HARMONIC DISTORTION (dBc)
3
NORMALIZED GAIN (dB)
–20
–225
図26.ユニティ・ゲイン−3 dB 帯域幅
FUNDAMENTAL FREQUENCY (Hz)
図30.総合高調波歪みの周波数特性、G = +1
図27.クローズド・ループ・ゲインの温度特性
–20
2
VS = +2.7V
RL + CL TO 1.35V
VS = +5V
RL + CL
TO 2.5V
0
TOTAL HARMONIC DISTORTION (dBc)
1
CLOSED-LOOP GAIN (dB)
PHASE
–180
01056-026
–4
–10
–90
–135
01056-029
PHASE (Degrees)
2
–3
VS = ±5V
–1
–2
–3
G = +1
CL = 5pF
RL = 1kΩ
–4
–5
–6
–7
1M
10M
FREQUENCY (Hz)
100M
–30
–40
–50
G = +2
VS = 5V
VCC
RL = 1kΩ TO
2
4.8V p-p
–60
1V p-p
–70
4.6V p-p
–80
4V p-p
–90
–100
1k
01056-028
–8
100k
10k
100k
1M
FUNDAMENTAL FREQUENCY (Hz)
図31.総合高調波歪みの周波数特性、G = +2
図28.電源電圧対クローズド・ループ・ゲイン
Rev. D
30
GAIN
OPEN-LOOP GAIN (dB)
3
NORMALIZED GAIN (dB)
40
VS = 5V
G = +1
RL = 1kΩ
4
- 10/20 -
AD8031/AD8032
0
10
OUTPUT (V p-p)
8
6
VS = +5V
4
VS = +2.7V
0
1k
10k
100k
1M
10M
FREQUENCY (Hz)
–60
–80
–100
–120
100
1k
10k
100k
1M
10M
FREQUENCY (Hz)
図32.大信号応答
100M
図35.PSRR の周波数特性
RBT = 50Ω
100
50
VS = 5V
–40
01056-032
2
–20
01056-035
POWER SUPPLY REJECTION RATIO (dB)
VS = ±5V
VS = 5V
RL = 10kΩ TO 2.5V
VIN = 6V p-p
G = +1
5.5
1V/DIV
3.5
1
2.5
1.5
RBT = 0Ω
0.1
1
10
0.5
VOUT
100 200
FREQUENCY (MHz)
–0.5
10µs/DIV
図33.ROUT の周波数特性
01056-036
RBT
0.1
01056-033
ROUT (Ω)
4.5
10
図36.出力電圧
0
COMMON-MODE REJECTION RATIO (dB)
VS = 5V
INPUT
–20
5.5
VS = 5V
G = +1
INPUT = 650mV
BEYOND RAILS
4.5
1V/DIV
–40
3.5
2.5
–60
1.5
–80
–0.5
1k
10k
100k
1M
FREQUENCY (Hz)
10M
10µs/DIV
図37.出力電圧の位相逆転
図34.CMRR の周波数特性
Rev. D
- 11/20 -
01056-037
–100
100
01056-034
0.5
AD8031/AD8032
G = +1
RF = 0Ω
RL = 2kΩ TO 2.5V
CL = 5pF TO 2.5V
VS = 5V
RL TO
+2.5V
2.56
500mV/DIV
20mV/DIV
2.54
2.52
2.50
2.48
2.46
VS = +5V
RL = 1kΩ
G = –1
10µs/DIV
50ns/DIV
図41.100 mV ステップ応答
図38.出力振幅
CROSSTALK(dB)
2.9
200mV/DIV
–50
G = +2
RF = RG = 2.5kΩ
RL = 2kΩ
CL = 5pF
VS = 5V
3.1
01056-041
01056-038
0
2.44
2.7
2.5
–60
–70
–90
–100
2.3
VS = ±2.5V
VIN = +10dBm
–80
2.5kΩ
2.5kΩ
2.5kΩ
2.1
VIN
1.9
VOUT
1kΩ
50Ω
50Ω
01056-039
TRANSMITTER
50ns/DIV
00.1
.1
VS = 2.7V
RL = 1kΩ
G = –1
500mV/DIV
1.85
1.35
RL TO
1.35V
0.35
01056-040
RL TO GND
10µs/DIV
図40.出力振幅
Rev. D
RECEIVER
10
10
図42.クロストークの周波数特性
2.35
0.85
1
FREQUENCY (MHz)
図39.1 V ステップ応答
2.85
2.5kΩ
- 12/20 -
1100
00 200
01056-042
RL TO GND
AD8031/AD8032
動作原理
AD8031/AD8032は、入力と出力のダイナミック・レンジ能力を最
大化する技術革新的アーキテクチャを採用した高速低消費電力電
圧帰還アンプのシングル・バージョンとデュアル・バージョンで
す。リニアな入力同相モード範囲は両電源電圧の外側200 mVまで
可能で、アンプの位相反転は電源電圧の上側500 mVまで発生しま
せん。出力は軽い負荷の場合、両電源電圧の内側20 mVまで、最
大5 mAまで駆動するときは内側300 mVまで、それぞれ変化でき
ます。
同相モード電圧が正電源の内側1 Vを超えて駆動されたときにNPN
対へ切り替えることにより、電源電圧範囲の両端でアンプが信号
に対して有効に動作できるため、両電源の上側500 mVまでの入力
信号に対して位相反転が発生しないようにすることができます。
また、オフセット電圧も変化して、制御されている入力対のオフ
セットを反映します。遷移領域は狭く約180 mVです。入力ステー
ジのDCパラメータが突然変化すると、歪みに悪影響を与えるグリ
ッチが発生することがあります。
これらのアンプはアナログ・デバイセズのeXtra高速相補バイポー
ラ(XFCB)プロセスで製造され、フォロワとして使用する場合は
80 Hzの優れた帯域幅と30 V/µsのスルーレートをわずか800 µAの
電源電流で提供します。慎重なデザインにより、これらのアンプ
は2.7 Vまでの低い電源電圧で動作することができます。
入力ステージの過駆動
3.4 Vを超える連続的な入力差動電圧は、入力トランジスタを損傷
するので回避する必要があります。この状態が発生する可能性が
ある場合には、入力クランプ・ダイオードの使用が推奨されます。
入力対のコレクタ電圧は、電源レールから200 mVに設定されてい
ます。このため、アンプは電源電圧の上側500 mVまでの入力電圧
に対してリニア動作を維持することができます。このポイントを
超えて同相モード電圧を入力すると、入力トランジスタのコレク
タ接合が順方向バイアスされて、位相反転が発生します。この状
態を長時間維持することは回避する必要があります。これは、ア
ンプが位相反転すると、最大許容入力差動電圧を容易に超えてし
まうためです。
入力ステージの動作
入力ステージの簡略化した回路図を図43に示します。正電源の内
側1.1 Vまでの同相モード電圧(5 V単電源では0 V~3.9 V)では、テ
ール電流I2はPNP差動対(Q13とQ17)を流れます。Q5はカットオフ
するため、バイアス電流は並列NPN差動対(Q2とQ3)に流れません。
同相モード電圧は正電源の内側1.1 Vで駆動されると、Q5がターン
オンして、テール電流がPNP対からNPN対へ流れます。この遷移
領域では、アンプの入力電流の大きさと方向が変ります。同じテ
ール電流の再使用により、入力ステージが同じ相互コンダクタン
スを持つことが保証されます。この相互コンダクタンスが両動作
領域でアンプのゲインと帯域幅を決定します。
VCC
R1
2kΩ
I2
90µA
Q9
I3
25µA
R2
2kΩ
1.1V
VIN
R6
850Ω
Q5
VIP
Q13
R7
850Ω
Q3
R8
850Ω
Q2
R9
850Ω
1
4
VEE
4
Q4
- 13/20 -
OUTPUT STAGE,
COMMON-MODE
FEEDBACK
Q14
Q11
Q15
R3
2kΩ
図43.AD8031 入力ステージの簡略化した回路図
Rev. D
1
I4
25µA
1
Q18
Q10
Q7
Q17
4
I1
5µA
Q6
Q8
Q16
4
1
R4
2kΩ
01056-043
R5
50kΩ
AD8031/AD8032
出力ステージ、オープン・ループ・ゲイン、電源
電圧からの距離対歪み
AD8031はレールtoレールの出力ステージを持っています。出力ト
ランジスタはコモン・エミッタ・アンプとして動作して、出力駆
動電流とアンプのオープン・ループ・ゲインの大部分を提供しま
す。
I1
25µA
Q47
DIFFERENTIAL
DRIVE
FROM
INPUT STAGE
Q37
Q38
C9
5pF
Q68
+
R29
300Ω
Q20
Q27
Q21
出力オーバードライブ回復機能
VOUT
C5
1.5pF
Q48
+
Q43
I5
25µA
Q50
Q44
Q49
01056-044
I4
25µA
AD8031/AD8032アンプの歪み性能は、従来型アンプと異なってい
ます。一般に、アンプの歪み性能は出力電圧振幅が大きくなると
低下します。
ユ ニ テ ィ ・ ゲ イ ン ・ フ ォ ロ ワ と し て 使 用 し た 場 合 、 AD8031/
AD8032の出力歪みはVCC − 0.7 Vを中心とするピーク出力電圧領域
で大きくなります。この異常な歪み特性は、入力ステージ・アー
キテクチャのために発生し、入力ステージの動作のセクションで
詳しく説明します。
I2
25µA
Q51
Q42
AD8031のオープン・ループ・ゲインは負荷抵抗にほぼ比例して減
少し、出力電圧に依存します。オープン・ループ・ゲインは、正
電源の内側250 mVと負電源の内側150 mVとの間で一定となり、
出力トランジスタがさらに飽和へ駆動されると減少します。
アンプの出力過駆動は、アンプが通常の範囲を超えた出力電圧を
駆動しようとするときに発生します。過駆動状態がなくなったと
き、アンプは所定の時間内に通常の動作に戻る必要があります。
図45に示すように、AD8031/AD8032は負の過駆動からは100 ns以
内に、正の過駆動からは80 ns以内に、それぞれ回復します。
RF = RG = 2kΩ
図44.出力ステージの簡略化した回路図
RG
RF
VOUT
VIN
出力電圧の限界値は、出力トランジスタに必要とされるソース電
流またはシンク電流の大きさに依存します。駆動要求が小さいア
プリケーションの場合(例えば、別のアンプ入力を駆動するユニテ
ィ・ゲイン・フォロワ)、AD8031は両電圧電源の内側20 mV (typ)
まで変化します。負荷電流要求が大きくなると、飽和出力電圧は
次のように比例して大きくなります。
50Ω
RL
ここで、
1V
ILOADは、所要負荷電流。
VS = ±2.5V
VIN = ±2.5V
RL = 1kΩ TO GND
100ns
RCは出力トランジスタのコレクタ抵抗。
AD8031の場合、両出力トランジスタのコレクタ抵抗は25 Ω (typ)
です。電流負荷が15 mAの定格出力電流を超えると、出力トラン
ジスタを飽和させるために必要なベース駆動電流は限界値に到達
し、アンプの出力振幅は急速に減少します。
Rev. D
- 14/20 -
図45.オーバードライブからの回復
01056-045
ILOAD × RC
AD8031/AD8032
1000
AD8031/AD8032の容量負荷駆動能力は、小さい値の抵抗を容量負
荷に直列接続することにより大きくすることができます。直列抵
抗を接続すると、容量負荷が帰還ループから切り離される傾向が
生ずるため、その影響が小さくなります。図46に、様々な電圧ゲ
インでの直列抵抗の容量駆動能力に対する影響を示します。クロ
ーズド・ループ・ゲインが増加すると、位相マージンが増えるた
め、大きな容量負荷を接続してもオーバーシュートは大きくなり
ません。低いクローズ・ループ・ゲインで直列抵抗を接続する場
合も同じ効果になります。大きな容量負荷では、アンプの周波数
応答は直列抵抗と容量負荷のロールオフにより支配されます。
Rev. D
- 15/20 -
RS = 5Ω
VS = 5V
200mV STEP
WITH 30% OVERSHOOT
CAPACITIVE LOAD (pF)
容量負荷とオペアンプ出力インピーダンスとの相互作用により、
帰還パス内で遅延が大きくなります。このために回路安定性が損
なわれて、不要なリンギングと発振が生ずる可能性があります。
容量値によっては、アンプを高いノイズ・ゲインで使用したとき
リンギングが小さくなることがあります。
RS = 0Ω
100
RS = 20Ω
RS = 20Ω
10
RG
RF
RS
RS = 0Ω, 5Ω
1
0
1
VOUT
CL
2
3
4
5
CLOSED-LOOP GAIN (V/V)
図46.容量負荷駆動能力対クローズド・ループ・ゲイン
01056-046
容量負荷の駆動
AD8031/AD8032
アプリケーション
単電源の 2 MHz双 2 次バンドパス・フィルタ
0
図47 に、中心周波数2 MHzの単電源双2次バンドパス・フィルタ
の回路を示します。2.5 Vのバイアス・レベルは、3個すべてのオ
ペアンプの非反転入力を5 Vとグラウンドとの間に接続された、2
本の1 kΩ抵抗で構成される抵抗分圧器へ接続することにより容易
に発生することができます。また、このバイアス・ポイントは0.1
µFのコンデンサでグラウンドへデカップリングされます。フィル
タの周波数応答を図48に示します。
R6
1kΩ
C1
50pF
R2
2kΩ
R4
2kΩ
GAIN (dB)
–20
–30
–40
–50
10k
100k
高性能な単電源ライン・ドライバ
AD8031/AD8032 の 振 幅 は 両 電 源 レ ー ル 近 く ま で 可 能 で す が 、
AD8031の最適歪み性能は、信号の同相モード・レベルが電源中心
にあり、かつ各レールに対して約500 mVの余裕が確保される場合
に、得られます。グラウンド近くで変化する信号を対象とする単
電源アプリケーションで低歪みが必要な場合は、エミッタ・フォ
ロワ回路をオペアンプ出力に使うことができます。
0.1µF
R5
2kΩ
1/2
AD8032
3
VIN
1/2
AD8032
7
6
49.9Ω
2
1kΩ
VOUT
01056-047
4
2.49kΩ
2N3904
AD8031
2.49kΩ
49.9Ω
200Ω
図47.AD8031/AD8032 を使用した 2 MHz 双 2 次バンドパス・フィル
タ
VOUT
49.9Ω
01056-049
AD8031
10µF
C2
50pF
0.1µF
R3
2kΩ
1kΩ
0.1µF
100M
5V
5V
0.1µF
R1
3kΩ
10M
図48.2 MHz バンドパス・フィルタの周波数応答
5V
VIN
1M
FREQUENCY (Hz)
01056-048
正確な中心周波数を維持するためには、オペアンプが2 MHzで十
分なループ・ゲインを持つことが不可欠です。このためには、非
常に高いユニティ・ゲイン・クロスオーバー周波数を持つオペア
ンプを選択する必要があります。AD8031/AD8032のユニティ・ゲ
イン・クロスオーバー周波数は40 MHzです。オープン・ループ・
ゲインに各オペアンプ回路の帰還係数を乗算すると、各ゲイン・
ステージのループ・ゲインが得られます。各オペアンプ回路の帰
還回路から、各オペアンプが少なくとも21 dBのループ・ゲインを
持つことが分かります。このレベルは、フィルタ中心周波数がオ
ペアンプ帯域幅から影響を受けないようにするために十分高いレ
ベルです。例えば、このアプリケーションで10 MHzのゲイン帯域
幅積を持つオペアンプを選択すると、中心周波数は20%シフトし
て1.6 MHzになります。
–10
図49.単電源でのグラウンド基準の信号を対象とする低歪みライン・ド
ライバ
図49 に、単電源でゲイン= 2のライン・ドライバとして構成した
AD8031を示します。バック終端した50 Ωラインを駆動する場合、
VINからVOUTまでの全体ゲインは1です。50 Ωのバック終端抵抗は
反射を小さくする他に、ケーブルが短絡した場合にトランジスタ
の損傷を保護します。帰還ループ内にあるエミッタ・フォロワが、
AD8031の出力電圧をグラウンドより700 mV上に維持します。こ
の回路を使うと、出力信号がグラウンドから50 mV以内で変化す
る場合でも低歪みが実現されます。この回路は、500 kHzと2 MHz
でテストされました。
Rev. D
- 16/20 -
AD8031/AD8032
図50 と図51に、出力信号の振幅と500 kHzでの周波数スペクトル
を示します。この周波数で、1.95 V (50 mV~2 V)のピークtoピー
ク振幅を持つ出力信号(VOUT)のTHDは、−68 dB (SFDR = −77 dB)に
なります。
この回路は、グラウンド基準の入力電圧範囲(例えば0 V~2 Vまた
は0 V~4 V)を持つ単電源高速ADCのアナログ入力を駆動する際に
も使うことができます。この場合、バック終端抵抗が不要である
ため(トランジスタからADCまでの距離は短いと見なします)、外
付けトランジスタのエミッタはADC入力に直結されます。このた
め、回路の有効出力電圧は2倍になります。
100
1.5V
90
100
2V
90
10
0%
1µs
10
0%
0.2V
200ns
50mV
図50.低歪みライン・ドライバの出力信号振幅、500 kHz
01056-052
0.5V
01056-050
50mV
図52.低歪みライン・ドライバの出力信号振幅、2 MHz
+9dBm
図51.低歪みライン・ドライバの THD、500 kHz
START 0Hz
図52 と図53に、出力信号の振幅と2 MHzでの周波数スペクトルを
示します。予想通り、高い周波数では信号品質の低下はありませ
ん。出力信号振幅が1.45 Vのピークtoピーク (50 mV~1.5 Vの変化)
の場合、THDは−55 dB (SFDR = −60 dB)です。
Rev. D
- 17/20 -
STOP 20MHz
図53.低歪みライン・ドライバの THD、2 MHz
01056-053
STOP 5MHz
01056-051
START 0Hz
VERTICAL SCALE (10dB/DIV)
VERTICAL SCALE (10dB/DIV)
+7dBm
AD8031/AD8032
外形寸法
0.400 (10.16)
0.365 (9.27)
0.355 (9.02)
8
5
1
4
0.280 (7.11)
0.250 (6.35)
0.240 (6.10)
0.100 (2.54)
BSC
0.325 (8.26)
0.310 (7.87)
0.300 (7.62)
0.060 (1.52)
MAX
0.210 (5.33)
MAX
0.015
(0.38)
MIN
0.150 (3.81)
0.130 (3.30)
0.115 (2.92)
SEATING
PLANE
0.022 (0.56)
0.018 (0.46)
0.014 (0.36)
0.195 (4.95)
0.130 (3.30)
0.115 (2.92)
0.015 (0.38)
GAUGE
PLANE
0.430 (10.92)
MAX
0.005 (0.13)
MIN
0.014 (0.36)
0.010 (0.25)
0.008 (0.20)
0.070 (1.78)
0.060 (1.52)
0.045 (1.14)
070606-A
COMPLIANT TO JEDEC STANDARDS MS-001
CONTROLLING DIMENSIONS ARE IN INCHES; MILLIMETER DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF INCH EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
CORNER LEADS MAY BE CONFIGURED AS WHOLE OR HALF LEADS.
図54.8 ピン・プラスチック・デュアルインライン・パッケージ[PDIP]
ナロー・ボディ(N-8)
寸法:インチ(mm)
5.00 (0.1968)
4.80 (0.1890)
8
1
5
4
1.27 (0.0500)
BSC
0.25 (0.0098)
0.10 (0.0040)
COPLANARITY
0.10
SEATING
PLANE
6.20 (0.2441)
5.80 (0.2284)
1.75 (0.0688)
1.35 (0.0532)
0.51 (0.0201)
0.31 (0.0122)
0.50 (0.0196)
0.25 (0.0099)
45°
8°
0°
0.25 (0.0098)
0.17 (0.0067)
1.27 (0.0500)
0.40 (0.0157)
COMPLIANT TO JEDEC STANDARDS MS-012-A A
CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
図55.8 ピン標準スモール・アウトライン・パッケージ[SOIC_N]
ナロー・ボディ(R-8)
寸法: mm (インチ)
Rev. D
- 18/20 -
012407-A
4.00 (0.1574)
3.80 (0.1497)
AD8031/AD8032
2.90 BSC
5
4
2.80 BSC
1.60 BSC
1
2
3
PIN 1
0.95 BSC
1.90
BSC
1.30
1.15
0.90
1.45 MAX
0.15 MAX
0.50
0.30
0.22
0.08
10°
5°
0°
SEATING
PLANE
0.60
0.45
0.30
COMPLIANT TO JEDEC STANDARDS MO-178-A A
図56.5 ピン・スモール・アウトライン・トランジスタ・パッケージ[SOT-23]
(RJ-5)
寸法: mm
3.20
3.00
2.80
8
3.20
3.00
2.80
1
5
5.15
4.90
4.65
4
PIN 1
0.65 BSC
0.95
0.85
0.75
1.10 MAX
0.15
0.00
0.38
0.22
COPLANARITY
0.10
0.23
0.08
8°
0°
0.80
0.60
0.40
SEATING
PLANE
COMPLIANT TO JEDEC STANDARDS MO-187-AA
図57.8 ピン・ミニ・スモール・アウトライン・パッケージ[MSOP]
(RM-8)
寸法: mm
Rev. D
- 19/20 -
AD8031/AD8032
オーダー・ガイド
Model
Temperature Range
Package Description
Package Option
Branding
AD8031AN
AD8031ANZ1
AD8031AR
AD8031AR-REEL
AD8031AR-REEL7
AD8031ARZ1
AD8031ARZ-REEL1
AD8031ARZ-REEL71
AD8031ART-R2
AD8031ART-REEL
AD8031ART-REEL7
AD8031ARTZ-R21
AD8031ARTZ-REEL1
AD8031ARTZ-REEL71
AD8031BN
AD8031BNZ1
AD8031BR
AD8031BR-REEL
AD8031BR-REEL7
AD8031BRZ1
AD8031BRZ-REEL1
AD8031BRZ-REEL71
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
8-Lead PDIP
8-Lead PDIP
8-Lead SOIC_N
8-Lead SOIC_N, 13" Tape and Reel
8-Lead SOIC_N, 7" Tape and Reel
8-Lead SOIC_N
8-Lead SOIC_N, 13" Tape and Reel
8-Lead SOIC_N, 7" Tape and Reel
5-Lead SOT-23
5-Lead SOT-23, 13" Tape and Reel
5-Lead SOT-23, 7" Tape and Reel
5-Lead SOT-23
5-Lead SOT-23, 13" Tape and Reel
5-Lead SOT-23, 7" Tape and Reel
8-Lead PDIP
8-Lead PDIP
8-Lead SOIC_N
8-Lead SOIC_N, 13" Tape and Reel
8-Lead SOIC_N, 7" Tape and Reel
8-Lead SOIC_N
8-Lead SOIC_N, 13" Tape and Reel
8-Lead SOIC_N, 7" Tape and Reel
N-8
N-8
R-8
R-8
R-8
R-8
R-8
R-8
RJ-5
RJ-5
RJ-5
RJ-5
RJ-5
RJ-5
N-8
N-8
R-8
R-8
R-8
R-8
R-8
R-8
H0A
H0A
H0A
H04
H04
H04
AD8032AN
AD8032ANZ1
–40°C to +85°C
–40°C to +85°C
8-Lead PDIP
8-Lead PDIP
N-8
N-8
AD8032AR
AD8032AR-REEL
AD8032AR-REEL7
AD8032ARZ1
AD8032ARZ-REEL1
AD8032ARZ-REEL71
AD8032ARM
AD8032ARM-REEL
AD8032ARM-REEL7
AD8032ARMZ1
AD8032ARMZ-REEL1
AD8032ARMZ-REEL71
AD8032BN
AD8032BNZ1
AD8032BR
AD8032BR-REEL
AD8032BR-REEL7
AD8032BRZ1
AD8032BRZ-REEL1
AD8032BRZ-REEL71
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
–40°C to +85°C
8-Lead SOIC_N
8-Lead SOIC_N, 13" Tape and Reel
8-Lead SOIC_N, 7" Tape and Reel
8-Lead SOIC_N
8-Lead SOIC_N, 13" Tape and Reel
8-Lead SOIC_N, 7" Tape and Reel
8-Lead MSOP
8-Lead MSOP, 13" Tape and Reel
8-Lead MSOP, 7" Tape and Reel
8-Lead MSOP
8-Lead MSOP, 13" Tape and Reel
8-Lead MSOP, 7" Tape and Reel
8-Lead PDIP
8-Lead PDIP
8-Lead SOIC_N
8-Lead SOIC_N, 13" Tape and Reel
8-Lead SOIC_N, 7" Tape and Reel
8-Lead SOIC_N
8-Lead SOIC_N, 13" Tape and Reel
8-Lead SOIC_N, 7" Tape and Reel
R-8
R-8
R-8
R-8
R-8
R-8
RM-8
RM-8
RM-8
RM-8
RM-8
RM-8
N-8
N-8
R-8
R-8
R-8
R-8
R-8
R-8
1
Z = RoHS 準拠製品。#は鉛フリー製品を表し、上部または下部に表示。
Rev. D
- 20/20 -
H9A
H9A
H9A
H9A#
H9A#
H9A#