CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 PSoC® 混合信号阵列 特色 功能强劲的 Harvard 架构处理器 速率高达 24 MHz 的 M8C 处理器 高速运行时功耗低 2.4V 至 5.25V 工作电压 运用片上开关模式泵 (SMP),工作电压可降至 1.0V 工业级温度范围: -40°C 至 +85°C 通用模拟多路复用器 通用内部模拟总线 IO 组合同步连接 电容感应应用能力 其它系统资源 2 I C™ 主设备、从设备和多主设备,速率可高达 400 kHz 监视定时器和休眠定时器 可由用户配置的低电压检测 集成监控电路 片上精密电压基准源 先进的外设 (PSoC 模块) 4 个 "E" 类型的模拟 "PSoC 模块提供了 : z 2 个拥有 DAC 基准电压的比较器 z 单 8 位或双 8 位 28 通道 ADC 4 个数字模块提供了 : z 8 位至 32 位定时器、计数器和脉冲宽度调制器 z CRC 和 PRS 模块 z 全双工 UART, SPI 主设备或从设备 z 可连接至所有 GPIO 引脚 通过组合各模块可提供各类复杂的外设 方框图 PSoC 核心部分 系统总线 灵活的片上存储器 8K 闪存程序存储器,可执行 50000 次擦除 / 写入操作循环 512 字节 SRAM 数据存储器 系统内串行编程 (ISSP) 可执行部分闪存更新 灵活的保护模式 可在闪存内仿真 EEPROM 全局数字 互连线路 字节 核 休眠和监 视定时 中断控制器 完备的开发工具 免费开发软件 (PSoC Designer™) 功能完备的内电路仿真器和编程器 全速仿真 复杂的中断点结构 128K 跟踪存储器 时钟资源(包括 IMO 和 ILO) 模拟系统 数字系统 模拟 基准电压 模拟模块阵列 数字模块阵列 精密的可编程时钟 内部± 2.5.% 24/48 MHz 振荡器 用于监视定时器和休眠功能的内部振荡器 可编程引脚配置 在所有 GPIO 引脚上的 25 毫安驱动 可以在全部通用可编程输入输出 (GPIO)端口实现上拉、 下拉、高阻抗、开漏极驱动模式 GPIO 端口最多可配置 8 个模拟输入点 所有 GPIO 端口均可采用可配置输入 赛普拉斯半导体公司 文件号 :001-50522 版本 ** 全局模拟互连线路 • 198 Champion Court• 和 数字 时钟 系统复位 开关 模式泵 内部电压 基准 模拟多路 复用器 系统资源 圣荷塞 , CA 95134-1709• 408-943-2600 2008 年 6 月 13 日修订 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 The PSoC® 产品系列由多款包含片上控制器的混合信号阵 列器件产品构成。这些器件产品旨在采用单个低成本单芯片可编 程元器件来替代多个传统的以微控制器 (MCU)为基础的系统 元器件产品。一个 PSoC 器件内包括了多个可配置的模拟和数字 逻辑模块,并包括可编程的互连线路。这种体系架构允许用户创 建定制化的外设配置以满足每一种具体应用的要求。另外,本产 品还采用了方便的引脚分配范围,配备了 1 个高速 CPU、闪存程 序存储器、SRAM 数据存储器以及可配置输入输出(IO)端口。 如左图 1 数字系统方框图所示,此 PSoC 体系架构由 4 个主 要区域构成:核心、系统资源、数字系统和模拟系统。可配置型 全局总线资源可让所有器件资源结合成一个完整的定制系统。每 个 CY8C21x34 型 PSoC 器件均含有 4 个数字模块和 4 个模拟模 块。根据 PSoC 的封装形式,最多可配备 28 个通用输入输出端 口(GPIO)。GPIO提供了访问全局数字和模拟互连线路的途径。 PSoC 核心 PSoC 核心是一款功能强大的引擎,支持丰富的指令集。它 包含了用于数据存储的 SRAM、 1 个中断控制器、休眠和监视定 时器,以及 IMO (内部主振荡器)和 ILO (内部低速振荡器)。 M8C CPU 核是一款性能强大的处理器,运行速度可高达 24 MHz。M8C 属于一种运算速度为 4 MIPS 的 8 位 Harvard 架构微 处理器。 系统资源区域提供了一些其它能力 : 能够增强 PSoC 混合信号阵列灵活性的数字时钟 实现 I2C 主设备、从设备、多主设备的 I2C 功能 1 个用于为若干 PSoC 子系统提供 1.3V 绝对值的内部电压基准 源. 1 个用于利用单个电池单元生成多种正常工作电压的开关模式 泵 (SMP) M8C 所支持的各种系统复位功能。 数字系统 数字系统由 4 个数字模块构成。每个模块均是一个 8 位资 源,可以单独使用,也可以与其它模块联合构成 8 位、16 位、24 位和 32 位外设,这些均称为基准用户模块。数字外设配置包括 了如下的各项。 脉冲宽度调制器 (8 至 32 位) 存在死区的脉冲宽度调制器 (8 至 32 位) 计数器 (8 至 32 位) 定时器 (8 至 32 位) 可以选择奇偶校验的 UART 8 位器件 SPI 主设备和从设备 I2C 从设备和多主设备 循环冗余校验器 / 发生器 (8 至 32 位) IrDA 伪随机序列发生器 (8 至 32 位) 数字模块可以通过一系列的全局总线连接至任意 GPIO 引 脚,全局总线能够将任何信号路由至任何引脚。全局总线允许信 号进行利用,并允许执行逻辑运算。这种可配置性打破了用户设 计受固定外设控制器限制的局面。 数字模块成 4 行配备,而其中模块的数量依 PSoC 器件系列 而变。这样就可以让用户对于自己的应用进行系统资源的最优化 选择。产品系列的资源在第 3 页上标题为 "PSoC 器件特性 " 的表 格中列出。 图 1. 数字系统方框图 Port 3 Port 1 Port 2 Port 0 Digital Clocks To至系统总线 System Bus 来自核心的数字时钟 FromCore 数字系统由一个数字模块阵列所构成,这些模块可以配置成 任意数量的数字外设。数字模块可以通过一系列的全局总线而连 接至 GPIO,而这些全局总线可将任何信号路由至任何引脚。从 而将设计从固定外设控制器的限制下解放出来。 To Analog 至模拟系统 System 数字系统 DIGITAL SYSTEM Digital数字模块阵列 PSoC Block Array Row 列0 DBB00 DBB01 DCB02 4 DCB03 4 8 8 8 8 GIE[7:0] GIO[7:0] 文件号:001-50522 版本 ** Row Output Configuration Row Input 行输入配置 Configuration 模拟系统由支持比较器以及精度高达 8 位的模数转换功能的 4 个模拟模块构成。 行输出配置 ® 功能综述 PSoC 全局数字 Global Digital Interconnect 互连线路 GOE[7:0] GOO[7:0] 第 2 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 模拟多路复用器系统 模拟系统 模拟系统由 4 个可配置模块构成,这样能够创建复杂的模拟 信号流。模拟外设具有很好的灵活性,并可以进行定制以支持特 定的应用要求。该系列器件的一些常见 PSoC 模拟功能(绝大多 数以用户模块的形式提供)如下。 : 模数转换器 (单个或双个,具有 8 位精度) 引脚对引脚比较器 单端终接比较器 (最多 2 个),采用绝对值 (1.3V)基准电压 或 8 位 DAC 基准电压 模拟多路复用器总线可以连接至每一个 GPIO 引脚。引脚可 以分别或以任意组合方式连接到总线。总线也可连接至模拟系 统,用于采用比较器和模数转换器执行的分析操作。 1 个额外的 8 对 1 模拟输入多路复用器提供了将 Port 0 引脚连接至模拟阵列 的第二种途径。 开关控制逻辑电路能够让选定的引脚在硬件控制之下连续 执行预充电操作。这样就可以实现在诸如触摸感应这类应用中的 电容量测量功能。多路复用器的其它应用包括: 触摸板、手指感应 全芯片范围内的多路复用器,可以从任意 IO 引脚获得模拟输入 信号 任意 IO 引脚组合之间的交叉点连接。 1.3V 基准源 (作为系统资源) 在绝大多数 PSoC 器件产品中,模拟模块按 3 列配置,其中 包括了 1 个 CT(连续时间)和 2 个 SC(开关式电容器)模块。 CY8C21x34 器件提供了有限的功能类型 "E" 的模拟模块。每一 列均包含了 1 个 CT 型 E 模块和 1 个 SC 型 E 模块。请参见 "PSoC 混合信号阵列技术参考手册 " 中有关 CY8C21x34 的 E 型模拟模 块的详细信息。 图 2. 模拟系统方框图 在 设 计 电 容 感 应 应 用 时,请 参 见 赛 普 拉 斯 网 站 上 http://www.cypress.com. 处的应用笔记 AN2403 其它系统资源 系统资源能够提供对完整系统有用的一些其它功能,上面已 经列出了一部分系统资源。其它资源包括开关模式泵、低压检测 和加电复位功能。以下部分对每一种系统资源的优点进行了简要 说明。 数字时钟分频器提供了可供应用中使用的 3 种定制时钟频率。 这些时钟可以路由至数字系统和模拟系统。而采用数字模块作 为时钟分频器也可以生成其它时钟。 I2C 模块通过 2 根导线提供了从 100 至 400 kHz 的通信能力。并 支持从设备、主设备和多主设备模式 低压检测 (LVD)中断可以向应用程序发出电压电平正在下 降的信号,而配备先进的 POR (加电复位)电路后,就可以 无需配备系统监控器。 由 1 个内部 1.3V 电压基准源提供用于模拟系统的绝对基准电 压,包括模数转换器 (ADC)和数模转换器 (DAC)。 1 个集成开关模式泵(SMP)能够自单个 1.2V 电池单元生成多 种正常工作电压,并提供了一个低成本的升压转换器。 通用的模拟多路复用器系统。 Array Input 模拟输入配置 Configuration ACI0[1:0] ACI1[1:0] All IO X X X ACOL1MUX X 模拟多路复用器 Analog MuxBus X 阵列 Array ACE00 ACE01 ASE10 ASE11 文件号:001-50522 版本 ** 第 3 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 PSoC 器件特性 根据用户所选用的 PSoC 设备特性,数字系统和模拟系统可 拥有 16 个、8 个或 4 个数字模块和 12 个、6 个或 4 个模拟模块。 下表 "PSoC 器件特性 " 列出了可供特定 PSoC 器件组所使用的资 源。本数据手册所包含的 PSoC 器件型号均在下面高亮标出。 . 闪存大小 12 4 4 12 2K CY8C27x43 最多 2 44 8 12 4 4 12 256 16K Bytes CY8C24x94 56 1 4 48 2 2 6 1K CY8C24x23A 最多 1 24 4 12 2 2 6 256 4K Bytes 512 8K Bytes SRAM 大小 模拟模块 16 模拟列 模拟输出 模拟输入 最多 4 64 数字行 CY8C29x66 器件编号 数字 IO 数字模块 表 1. PSoC 器件特性 32K 16K CY8C21x34 最多 1 28 4 28 0 2 4a CY8C21x23 16 1 4 8 0 2 4a 256 4K Bytes CY8C20x34 最多 0 28 0 28 0 0 3b 512 8K Bytes a. 有限的模拟功能 b. 2 个模拟模块和 1 个 CapSense 入门指南 阅读本数据手册是理解 PSoC 芯片和使用 PSoC Designer 集 成开发环境 (IDE)的最快捷方式。本数据手册对 PSoC 集成电 路产品进行了简单概述并具体叙述了引脚、寄存器和电气规格。 如用户需要获取更深入的信息以及详细的编程信息,请参见 "PSoC 混合信号阵列技术参考手册 ",此 手册可从 http://www.cypress.com/psoc. 处获取。 如需最新订购、封装和电气规格信息,请参见网上发布的最 新 PSoC 器件数据手册,其地址为 http://www.cypress.com. 开发套件 开发套件可从以下经销商处购买:Digi-Key、 Avnet、 Arrow 和 Future。赛普拉斯在线商店也提供了各类开发套件、 C 编译器以及 PSoC 开发所用的全部附件。您可到 文件号:001-50522 版本 ** http://www.cypress.com, 访问赛普拉斯在线商店网站,单击网页 最下端的在线商店购物车图标,然后单击 PSoC (可编程片上 系统)以查看可供应物品的最新清单。 技术培训模块 我们为初学者提供了免费 PSoC 技术培训。培训模块涵盖了 设计、调试、高 级模拟电路以及 CapSense。请访问 http://www.cypress.com/techtrain. 咨询专家 经过认证的 PSoC 咨询专家可为您提供从技术协助到完整 PSoC 设计的全部服务。如您想要联系 PSoC 咨询专家,或者本 身想成为 PSoC 咨询专家,敬请访问 http://www.cypress.com, 单 击网页左侧的 " 设计支持 " 链接,然后选择 "CYPros 咨询专家 " 链接。 技术支持 PSoC 应用工程师一直以自己能够为用户提供迅速和准确的 回应而感到自豪。应用工程师可以提供 4 小时保证响应服务,联 系网址为 http://www.cypress.com/support. 应用笔记 我们为您提供了一长列清单的应用笔记,这些应用笔记可以 为您设计工作中的每一个方面提供帮助。如需查看 PSoC 应用笔 记,敬请访问 http://www.cypress.com 网站,并在网页中央部分 的 " 设计资源 " 列表中选择 " 应用笔记 " 项。应用笔记默认按照日 期排序。 开发工具 PSoC Designer 是一款以 Microsoft® Windows 系统为基础 的集成开发环境,应用于可编程片上系统(PSoC)器件。PSoC Designer IDE和应用程序可以运行在 Windows NT 4.0、Windows 2000、 Windows Millennium (Me)、和 Windows XP 操作系统版 本上。(请参见下文的 "PSoC Designer 子系统 "。) PSoC Designer 能够帮助客户为 PSoC 选择运行配置、编写 使用 PSoC 的应用程序代码,以及调试应用程序。此系统提供了 分项目进行的设计数据库管理功能、一个配备内电路仿真器的集 成调试器、系统内编程支持,以及用于 CPU 的 CYASM 宏指令 汇编器。 PSoC Designer还支持专门为本系列中各器件产品开发的高 级 C 语言编译器。 第 4 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 图 3. PSoC Designer 子系统 制解调器、 LIN 总线主设备和从设备、风扇控制器以及磁卡读取 器。 应用程序编辑器 Designer 图形界面 上下文敏感帮助 应用程序编辑器可以用于编辑 C 语言和汇编语言源代码。应 用程序编辑器还可执行汇编、编译、连接和构建操作。 结果 指令 汇编程序 : T 宏汇编程序可以让汇编代码与 C 语言代码无缝地合 并起来。连接程序库能够自动使用绝对地址,也可以在相对模式 下进行编译,并与其它软件模块连接起来,以实现绝对寻址。 C 语言编译器 . 本工具提供的 C 语言编译器可用于支持 PSoC 器 件产品系列。即使您以前从未使用过 C 语言,本产品也能够让您 迅速生成用一地 PSoC 系列器件产品的完整 C 语言程序。 可导入设计 数据库 器件数据库 PSoC Designer 配置表 核心引擎 这个内嵌的优化 C 编译器提供了针对 PSoC 体系架构定制的 全部特色。本工具还配套提供了内嵌各类库,提供了对于端口和 总线操作、标准键盘和显示器的支持,以及扩展的数学功能。 应用数据库 调试器 制造信息文件 项目数据库 用户模块库 PSoC Designer 调试器子系统提供了硬件内电路仿真功能, 让设计者能够在实际系统中对程序进行测试,并提供了有关 PSoC 器件的内部观察能力。调试器指令可以让设计者对程序执 行读取操作,并能够读取和写入数据存储器、读取和写入 IO 寄 存器、读取和写入 CPU 寄存器、置位和清空中断点,以及提供 程序运行、暂停和步进控制。调试器还让设计者能够针对所关注 的寄存器和存储器地址创建跟踪缓冲器。 在线帮助系统 仿真主机 闪电仿真器 器件编程器 在线帮助系统能够为用户在线显示与环境具体对应的帮助。 每个功能子系统均拥有自己的环境具体对应帮助功能,并从提供 程序化和快速的参考信息方向进行了设计。这套系统还能够提供 学习教程和常见问题解答的链接以及在线支持论坛,以辅助设计 者完成入门学习。 PSoC Designer 软件子系统 硬件工具 器件编辑器 内电路仿真器 器件编辑器子系统让用户能够选择各种板上模拟和数字部 件,这些部件称为用户模块,它们是采用 PSoC 模块创建的。用 户模块的示例有 ADC、 DAC、放大器和滤波器。 为了支持开发,我们提供了一款成本低功能强的内电路仿真 器 (ICE)。内电路仿真器硬件能够对单个器件进行编程。 器件编辑器支持对于多配置和动态重配置的轻松开发。动态 重配置功能能够在运行中实现对配置的变更。 PSoC Designer 能够为选定的 PSoC 模块配置设置加电初始 化表,并能创建适用于应用框架的源代码。这个应用框架包含了 用于运行选定部件的软件,以及在项目使用了 1 个以上的运行配 置时,包含了用于在运行期间在不同的 PSoC 模块配置集合间进 行切换的例行程序。PSoC Designer 可以将给定项目配置的配置 表打印出来,并可在应用程序编程工作中与器件数据手册一同使 用。一旦框架生成完毕,用户就可以添加应用特有代码以充实框 架。本工具还可以改变选定器件后,重新生成框架。 仿真器包含一个底座装置,此装置用于通过 USB 接口连接 PC 机。底座装置属于通用型设备,可以配合所有 PSoC 器件产 品工作。每个器件系列的仿真主机均属于不同的产品。仿真主机 能够在目标电路板上取代 PSoC 器件的位置并执行全速 (24 MHz)的运行。 Design Browser Design Browser 让用户能够选择和导入预先配置设计到用 户项目中。用户也可以轻松地游览预先配置设计的目录,为加快 设计周期提供方便。工具所提供的示例包括 1 个 300 波特率的调 文件号:001-50522 版本 ** 第 5 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 利用用户模块进行设计 PSoC 器件的开发流程与传统的固定功能微处理器产品有所 不同。 PSoC 体系架构中可配置的模拟和数字硬件模块给予它无 与伦比的灵活性,并能够通过在开发期间实现规格变更和降低库 存成本,为用户带来良好的经济效益。这些可配置的资源被称为 PSoC 模块,这些模块具备实现种类丰富的用户选定功能的能 力。每一个模块均拥有多个寄存器,这些寄存器决定了模块的功 能以及与其它模块、多路复用器、总线以及与 IO 引脚的连接方 式。由于采用迭代式的开发循环,用户可以采用硬件以及软件来 实现设计目的。这样就降低了不得不选择不同器件以满足最终设 计要求的风险。 为了加快开发流程, PSoC Designer 集成开发环境 (IDE) 提供了一种称为 " 用户模块 " 的预先构建、预先测试的硬件外设 功能库。用户模块让外设器件的选择和实现轻松易行,并可以提 供模拟、数字和混合信号类别。标准用户模块库包括了 50 多种 常用外设,例如 ADC、DAC、定时器、计数器、UART 和其它并 不太常用的外设,例如 DTMF 发生器和双二阶模拟滤波器部分。 每个用户模块均拥有用于实现选定功能的基本寄存器设置 值。用户模块还提供了可让用户定制精确配置以配合自己的特定 应用的各项参数。例如,一个脉冲宽度调制器用户模块可以配置 一个或多个数字模块,每一个均可实现 8 位分辨率。用户模块参 数可让用户设定脉冲宽度和占空比。用户模块还能够提供经测试 的软件以缩短开发时间。用户模块应用程序编程接口 (API)提 供了各种高级函数,可用于在运行期间控制硬件事件和对硬件事 件做出响应。 API 还能够提供可选的中断服务例行程序,用户可 根据需要选用。 这些 API 函数的文档包含在用户模块数据手册内,而数据手 册可以直接在 PSoC Designer IDE 内查看。这些数据手册对用户 模块的内部运行方式进行了解释并提供了性能规格。每份数据手 册描述了每个用户模块的参数,并具体记载了用户模块所控制的 每一个寄存器的设置值。 在用户打开新项目并调出器件编辑器这个用于配置硬件的 图形用户界面 (GUI)时,开发流程就开始了。用户可以挑选项 目所需要的用户模块,并通过简单的指向点击操作将这些模块映 射到 PSoC 模块上。下一步,用户可以通过对用户模块的相互连 接以及与 IO 引脚的连接构建信号链路。在此阶段,用户还可以 配置时钟源的连接,并直接或通过从下拉菜单中选择数值来输入 参数数值。在用户准备好测试硬件配置或继续为项目开发代码 时,可以执行 " 生成应用程序 " 步骤。这个操作会让 PSoC Designer生成能够根据用户规格自动对器件进行配置以及提供高 级用户模块 API 函数的源代码。 图 4. 用户模块和源代码开发流程 器件编辑器 Device Editor User 用户模块 Module 选择 Selection Placement 布置 and 和参数化 Parameter -ization Source 源代码 Code 生成器 Generator Generate Application 生成应用程序 应用程序编辑器 Application Editor Project Manager 项目管理器 Source Code 生成器 Editor 源代码 Build Manager 构建管理器 Build 构建全部 All Debugger 调试器 与 ICE Interface 的接口 to ICE 存储器 Storage 检查器 Inspector Event & 事件和中断 Breakpoint 点管理器 Manager 用户下一步的工作是用PSoC Designer的应用程序编辑器子 系统编写自己的主程序以及所有的子程序。应用程序编辑器包含 了一个项目管理器,这个管理器可用于打开源代码文件(包括所 有已生成的代码文件),并采用了层级式的视图。源代码编辑器 提供了语法分色显示功能和先进的编辑功能,并同时适用于 C 语 言和汇编语言。文件搜索功能中包含了简单的字符串搜索和递归 式的 "Grep 式 " 模式。构建管理器 (Build Manager)只需一次 鼠标单击即可调用。这个工具采用了专业级的 "makefile" 系统来 自动分析所有文件的相关性以及运行必要的编译器和汇编程序。 还可以运用项目级别上的选项来选择编译器和连接程序所采用的 优化策略。语法错误由一个控制台窗口进行显示。双击出错消息 可以直接转到源代码中发生冲突的程序行。在所有方面均正确 后,连接程序将构建一个适用于执行编程操作的 16 进制文件映 像。 开发流程的最后一步在PSoC Designer的调试器子系统内执 行。调试器将上述 16 进制映像下载至内电路仿真器 (ICE),而 内电路仿真器以全速运行。这款调试器的性能能够与价格超过许 多倍的调试系统相匹敌。除了传统的单步、运行至中断点和观察 变量功能以外,这款调试器还提供了很大的追踪缓存,让调试者 可以定义复杂的中断点事件,其中可以包含对地址和数据总线数 值、存储器地址和外部信号的监测。 文件号:001-50522 版本 ** 第 6 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 度量单位 文档排版规范 在电气规格部分列出了一个度量单位表。第 7 页的表 2" 用 到的缩写词 " 列出所有用于测量 PSoC 器件的单位缩写名称。 用到的缩写词 数字表达方式 下表列出了本文档所用到的缩写词。 表 2. 用到的缩写词 缩写词 AC 描述 交流 ADC 模数转换器 API 应用程序编程接口 CPU 中央处理单元 CT 连续时间 DAC 数模转换器 DC 直流 ECO 外部晶体振荡器 EEPROM 电可擦除可编程只读存储器 FSR 满量程范围 GPIO 通用输入输出端口 GUI 图形用户界面 HBM 人体模型 ICE 内电路仿真器 ILO 内部低速振荡器 IMO 内部主振荡器 IO 输入 / 输出 IPOR 非精确加电复位 LSb 最低有效位 LVD 低电压检测 MSb 最高有效位 PC 程序计数器 PLL 锁相环 POR 加电复位 PPOR 精密加电复位 PSoC® (可编程片上系统) PWM 脉冲宽度调制器 SC 开关式电容器 SLIMO 慢速 IMO SMP 开关模式泵 SRAM 静态随机存取存储器 文件号:001-50522 版本 ** 16 进制数字中的所有字母均采用大写字母附加小写 "h" 进行 表示 (例如,"14h" 或 "3Ah")。 16 进制数字也可以采用 C 语言 的表达规范,即加 "0x" 前缀来表示。二进制数字带有附加的小写 "b" (例如, "01010100b" 或 "01000011b")。未采用 1 个 "h"、 "b" 或 0x 标明的数字均属于 10 进制数。 第 7 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 引脚信息 下表列出并绘出了 CY8C21x34 PSoC 器件的各种封装形式。每个端口引脚 (标有 "P" 字母)均能够作为数字 IO 引脚并连接至 共用模拟总线。但是, Vss、 Vdd、 SMP 和 XRES 引脚不能作为数字 IO 引脚。 16- 引脚器件的引脚分配 图 5. CY8C21234 16 引脚 PSoC 器件 A, I, M, P0[7] A, I, M, P0[5] A, I, M, P0[3] A, I, M, P0[1] SMP Vss M,I2C SCL,P1[1] Vss 1 2 3 4 5 6 7 8 SOIC 16 15 14 13 12 11 10 9 Vdd P0[6], A, I, M P0[4], A, I, M P0[2], A, I, M P0[0], A, I, M P1[4], EXTCLK, M P1[2],M P1[0], I2C SDA, M 表 3. 引脚定义 - CY8C21234 16- 引脚 (SOIC) 类型 引脚编 号. 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 数字 模拟 IO IO IO IO I, M I, M I, M I, M 电源 电源 IO M 电源 IO IO IO IO IO IO IO M M M I, M I, M I, M I, M 电源 名称 P0[7] P0[5] P0[3] P0[1] SMP Vss P1[1] Vss P1[0] P1[2] P1[4] P0[0] P0[2] P0[4] P0[6] Vdd 描述 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入,积分输入。 模拟列多路复用器输入,积分输入。 开关模式泵 (SMP)连接至所要求的外部器件。 地线连接。 I2C 串行时钟 (SCL), ISSP-SCLK*. 地线连接。 I2C 串行时钟 (SDA), ISSP-SDATA*. 可选的外部时钟输入 (EXTCLK). 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入。 供电电压。 图例 A = 模拟, I = 输入, O = 输出,而且 M = 模拟多路复用器输入。 * 这些均为 ISSP 引脚,而且在 POR (加电复位)时为高阻抗。参见 PSoC 混合信号阵列技术参考手册中的详细信息。 文件号:001-50522 版本 ** 第 8 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 20 引脚器件的引脚分配 图 6. CY8C21334 20- 引脚 PSoC 器件 A, I, M, P0[7] A, I, M, P0[5] A, I, M, P0[3] A, I, M, P0[1] Vss M,I2C SCL,P1[7] M,I2C SDA, P1[5] M,P1[3] M,I2C SCL,P1[1] Vss 1 2 3 4 5 6 7 8 9 10 SSOP 20 19 18 17 16 15 14 13 12 11 Vdd P0[6], A, I, M P0[4], A, I, M P0[2], A, I, M P0[0], A, I, M XRES P1[6],M P1[4], EXTCLK,M P1[2],M P1[0],I2C SDA, M 表 4. 引脚定义 CY8C21334 20- 引脚 (SSOP) 引脚编 号. 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 类型 数字 IO IO IO IO Power IO IO IO IO Power IO IO IO IO Input IO IO IO IO Power 模拟 I, M I, M I, M I, M M M M M M M M M I, M I, M I, M I, M 名称 P0[7] P0[5] P0[3] P0[1] Vss P1[7] P1[5] P1[3] P1[1] Vss P1[0] P1[2] P1[4] P1[6] XRES P0[0] P0[2] P0[4] P0[6] Vdd 描述 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入,积分输入。 模拟列多路复用器输入,积分输入。 地线连接。 I2C 串行时钟 (SCL)。 I2C 串行数据 (SDA)。 I2C 串行时钟 (SCL), ISSP-SCLK*. 地线连接 . I2C 串行时钟 (SDA), ISSP-SDATA*. 可选的外部时钟输入 (EXTCLK). 高电平有效的外部复位信号并配内部下拉电阻 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入。 供电电压。 图例 A = 模拟, I = 输入, O = 输出,而且 M = 模拟多路复用器输入。 * 这些均为 ISSP 引脚,而且在 POR (加电复位)时为高阻抗。参见 PSoC 混合信号阵列技术参考手册中的详细信息。 文件号:001-50522 版本 ** 第 9 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 28 引脚器件的引脚分配 图 7. CY8C21534 28- 引脚 PSoC 器件 A, I, M, P0[7] A, I, M, P0[5] A, I, M, P0[3] A, I, M, P0[1] M,P2[7] M,P2[5] M, P2[3] M, P2[1] Vss M,I2C SCL,P1[7] M,I2C SDA, P1[5] M,P1[3] M,I2C SCL,P1[1] Vss 1 2 3 4 5 6 7 8 9 10 11 12 13 14 SSOP 28 27 26 25 24 23 22 21 20 19 18 17 16 15 Vdd P0[6], A, I, M P0[4], A, I, M P0[2], A, I, M P0[0], A, I, M P2[6],M P2[4],M P2[2],M P2[0],M XRES P1[6],M P1[4], EXTCLK,M P1[2],M P1[0],I2C SDA, M 表 5. 引脚定义 CY8C21534 28- 引脚 (SSOP) 类型 引脚编号 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 数字 模拟 IO IO IO IO IO IO IO IO I, M I, M I, M I, M M M I, M I, M 电源 IO IO IO IO M M M M 电源 IO IO IO IO M M M M 输入 IO IO IO IO IO IO IO IO I, M I, M M M I, M I, M I, M I, M 电源 名称 P0[7] P0[5] P0[3] P0[1] P2[7] P2[5] P2[3] P2[1] Vss P1[7] P1[5] P1[3] P1[1] Vss P1[0] P1[2] P1[4] P1[6] XRES P2[0] P2[2] P2[4] P2[6] P0[0] P0[2] P0[4] P0[6] Vdd 描述 模拟列多路复用器输入。 模拟列多路复用器输入和列输出。 模拟列多路复用器输入和列输出,积分输入。 模拟列多路复用器输入,积分输入。 直接开关式电容器模块输入。 直接开关式电容器模块输入。 地线连接 I2C 串行时钟 (SCL). I2C 串行数据 (SDA). I2C 串行时钟 (SCL), ISSP-SCLK*. 地线连接。 I2C 串行时钟 (SDA), ISSP-SDATA*. 可选的外部时钟输入 (EXTCLK). 高电平有效的外部复位信号并配内部下拉电阻 直接开关式电容器模块输入。 直接开关式电容器模块输入。 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入 . 模拟列多路复用器输入。 供电电压。 图例 A = 模拟, I = 输入, O = 输出,而且 M = 模拟多路复用器输入。 * 这些均为 ISSP 引脚,而且在 POR (加电复位)时为高阻抗。参见 PSoC 混合信号阵列技术参考手册中的详细信息。 文件号:001-50522 版本 ** 第 10 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 32 引脚器件的引脚分配 图 8. CY8C21434 32 引脚 PSoC 器件 M, 12C SDA, P1[5] M, P1[3] M, 12C SCL, P1[1] Vss M, 12C SDA, P1[0] M, P1[2] M, EXTCLK, P1[4] M, P1[6] 文件号:001-50522 版本 ** P0[0], A, I, M P2[6], M P2[4], M P2[2], M P2[0], M P3[2], M P3[0], M XRES Vss M, 12C SCL, P1[7] 32 31 30 29 28 27 26 25 A, I, M, P0[1] M, P2[7] M, P2[5] M, P2[3] M, P2[1] SMP 1 2 3 4 5 6 7 8 QFN (Top View) 24 23 22 21 20 19 18 17 9 10 11 12 13 14 15 16 QFN (Top View) 24 23 22 21 20 19 18 17 P0[0], A, I, M P2[6], M P2[4], M P2[2], M P2[0], M P3[2], M P3[0], M XRES M, 12C SDA, P1[5] M, P1[3] M, 12C SCL, P1[1] Vss M, 12C SDA, P1[0] M, P1[2] M, EXTCLK, P1[4] M, P1[6] 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 M, P3[1] M, 12C SCL, P1[7] 32 31 30 29 28 27 26 25 A, I, M, P0[1] M, P2[7] M, P2[5] M, P2[3] M, P2[1] M, P3[3] Vss P0[3], A, I, M P0[5], A, I, M P0[7], A, I, M Vdd P0[6], A, I, M P0[4], A, I, M P0[2], A, I, M 图 11. CY8C21634 32- 引脚 锯 PSoC 器件锯 Vss P0[3], A, I, M P0[5], A, I, M P0[7], A, I, M Vdd P0[6], A, I, M P0[4], A, I, M P0[2], A, I, M 图 10. CY8C21434 32- 引脚 锯 PSoC 器件锯 图 9. CY8C21634 32 引脚 PSoC 器件 第 11 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 表 6. 引脚定义 CY8C21434/CY8C21634 32 引脚 (QFN**) 类型 引脚编 号 1 2 3 4 5 6 6 7 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 数字 IO IO IO IO IO IO 模拟 I, M M M M M M 电源 IO M 电源 IO IO IO IO M M M M 电源 IO IO IO IO M M M M 输入 IO IO IO IO IO IO IO IO IO IO M M M M M M I, M I, M I, M I, M 电源 IO IO IO I, M I, M I, M 电源 名称 P0[1] P2[7] P2[5] P2[3] P2[1] P3[3] SMP P3[1] Vss P1[7] P1[5] P1[3] P1[1] Vss P1[0] P1[2] P1[4] P1[6] XRES P3[0] P3[2] P2[0] P2[2] P2[4] P2[6] P0[0] P0[2] P0[4] P0[6] Vdd P0[7] P0[5] P0[3] Vss 描述 模拟列多路复用器输入,积分输入。 在 CY8C21434 器件。 开关模式泵 (SMP)连接至 CY8C21634 器件所要求的外部器件。 在 CY8C21434 器件。 CY8C21634 器件地线连接。 I2C 串行时钟 (SCL)。 I2C 串行数据 (SDA)。 I2C 串行时钟 (SCL), ISSP-SCLK*. 地线连接。 I2C 串行时钟 (SDA), ISSP-SDATA*. 可选的外部时钟输入 (EXTCLK). 高电平有效的外部复位信号并配内部下拉电阻 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入。 供电电压。 模拟列多路复用器输入。 模拟列多路复用器输入。 模拟列多路复用器输入,积分输入。 地线连接。 图例 A = 模拟, I = 输入, O = 输出,而且 M = 模拟多路复用器输入。 * 这些均为 ISSP 引脚,而且在 POR (加电复位)时为高阻抗。参见 PSoC 混合信号阵列技术参考手册中的详细信息。 ** QFN 封装的中心垫层应当连接到地 (Vss)以求获得最好的机械、热和电气性能。如果中心垫层不连接到地,则应当采用电气浮空方式而且不要连接至任何其它信 号。 文件号:001-50522 版本 ** 第 12 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 56 引脚器件的引脚分配 以下的 56 引脚 SSOP 封装器件适用于 CY8C21001 片上调试 (OCD) PSoC 器件。 注:本器件仅适用于内电路调试。此器件不适用于生产。 图 12. CY8C21001 56 引脚 PSoC 器件 Vss AI, P0[7] AI, P0[5] AI, P0[3] AI, P0[1] P2[7] P2[5] P2[3] P2[1] NC NC NC NC OCDE OCDO SMP Vss Vss P3[3] P3[1] NC NC I2C SCL, P1[7] I2C SDA, P1[5] NC P1[3] SCLK, I2C SCL, P1[1] Vss 1 2 56 55 3 4 5 6 7 8 9 10 54 53 52 51 18 19 20 21 22 23 50 49 48 47 46 45 44 43 42 41 40 39 38 37 36 35 34 24 25 33 32 26 27 28 31 30 11 12 13 14 15 16 17 SSOP 29 Vdd P0[6], AI P0[4], AI P0[2], AI P0[0], AI P2[6] P2[4] P2[2] P2[0] NC NC P3[2] P3[0] CCLK HCLK XRES NC NC NC NC NC NC P1[6] P1[4], EXTCLK P1[2] P1[0], I2C SDA, SDATA NC NC 表 7. 引脚定义 CY8C21001 56- 引脚 (SSOP) 引脚编号 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 类型 数字 电源 IO IO IO IO IO IO IO IO 模拟 I I I I I I OCD OCD 电源 电源 电源 文件号:001-50522 版本 ** 名称 Vss P0[7] P0[5] P0[3] P0[1] P2[7] P2[5] P2[3] P2[1] NC NC NC NC OCDE OCDO SMP Vss Vss 描述 地线连接。 模拟列多路复用器输入。 模拟列多路复用器输入和列输出。 模拟列多路复用器输入和列输出。 模拟列多路复用器输入。 直接开关式电容器模块输入。 直接开关式电容器模块输入。 未连接。 未连接。 未连接。 未连接。 OCD 偶数据 IO。 OCD 奇数据输出。 开关模式泵 (SMP)连接至所要求的外部器件。 地线连接。 地线连接。 第 13 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 继续 表 7. 引脚定义 CY8C21001 56- 引脚 (SSOP) (continued) 类型 引脚编号 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 数字 模拟 IO IO IO IO IO IO 电源 IO IO IO IO 输入 OCD OCD IO IO IO IO IO IO IO IO IO IO I I I I I I 电源 名称 P3[3] P3[1] NC NC P1[7] P1[5] NC P1[3] P1[1] Vss NC NC P1[0] P1[2] P1[4] P1[6] NC NC NC NC NC NC XRES HCLK CCLK P3[0] P3[2] NC NC P2[0] P2[2] P2[4] P2[6] P0[0] P0[2] P0[4] P0[6] Vdd 描述 未连接。 未连接。 I2C 串行时钟 (SCL). I2C 串行数据 (SDA). 未连接。 IFMTEST. 晶振输入 (XTALin)、 I2C 串行时钟 (SCL), ISSP-SCLK*. 地线连接。 未连接。 未连接。 晶振输入 (XTALout)、 I2C 串行时钟 (SDA), ISSP-SDATA*. VFMTEST. 可选的外部时钟输入 (EXTCLK). 未连接。 未连接。 未连接。 未连接。 未连接。 未连接。 高电平有效的外部复位信号并配内部下拉电阻。 OCD 高速时钟输出。 OCD CPU 时钟输出。 未连接。 未连接。 模拟列多路复用器输入。 模拟列多路复用器输入和列输出。 模拟列多路复用器输入和列输出。 模拟列多路复用器输入。 供电电压。 图例 A = 模拟, I = 输入, O = 输出,而且 OCD = 片上调试。 * 这些均为 ISSP 引脚,而且在 POR (加电复位)时为高阻抗。参见 "PSoC 混合信号阵列技术参考手册 " 中的详细信息。 文件号:001-50522 版本 ** 第 14 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 寄存器参考信息 本章列出了 CY8C21x34 PSoC 器件的寄存器。有关详细的寄存器信息,参考 "PSoC 混合信号阵列技术参考手册 "。 寄存器命名规范 本节专用的寄存器命名规范均在下列中列出。 表 8. 寄存器命名规范 命名规范 描述 R 读取寄存器或位 W 写入寄存器或位 L 逻辑寄存器或位 C 可清零寄存器或位 # 存取具体位 寄存器映射表 PSoC 器件的总寄存器地址空间为 512 字节。寄存器空间可称为 IO 空间,并且分为 2 组 (bank)。标志寄存器 (CPU_F)内的 XOI 位决定了用户当前所处的组 (bank)。在 XOI 位置位时,用户处于第 1 组。 注:在下列寄存器映射表内,空白域均为 " 保留 " 位,并不应当进行访问。 PRT0DR PRT0IE PRT0GS PRT0DM2 PRT1DR PRT1IE PRT1GS PRT1DM2 PRT2DR PRT2IE PRT2GS PRT2DM2 PRT3DR PRT3IE PRT3GS PRT3DM2 00 RW 01 RW 02 RW 03 RW 04 RW 05 RW 06 RW 07 RW 08 RW 09 RW 0A RW 0B RW 0C RW 0D RW 0E RW 0F RW 10 11 12 13 14 15 16 17 18 19 1A 1B 1C 1D 1E 1F DBB00DR0 20 # AMX_IN DBB00DR1 21 W AMUXCFG 空白栏均为 " 保留 " 部分而且不应进行访问。 文件号:001-50522 版本 ** 40 41 42 43 44 45 46 47 48 49 4A 4B 4C 4D 4E 4F 50 51 52 53 54 55 56 57 58 59 5A 5B 5C 5D 5E 5F 60 61 ASE10CR0 RW RW 80 81 82 83 ASE11CR0 84 85 86 87 88 89 8A 8B 8C 8D 8E 8F 90 91 92 93 94 95 96 97 98 99 9A 9B 9C 9D 9E 9F A0 A1 # 访问按具体位进行。 RW RW CUR_PP STK_PP IDX_PP MVR_PP MVW_PP I2C_CFG I2C_SCR I2C_DR I2C_MSCR INT_CLR0 INT_CLR1 INT_CLR3 INT_MSK3 INT_MSK0 INT_MSK1 C0 C1 C2 C3 C4 C5 C6 C7 C8 C9 CA CB CC CD CE CF D0 D1 D2 D3 D4 D5 D6 D7 D8 D9 DA DB DC DD DE DF E0 E1 访问 地址 ( 0 ,十六 进制) 名称 访问 地址 ( 0 ,十六 进制) 名称 访问 地址 ( 0 ,十六 进制) 名称 访问 地址 ( 0 ,十六 进制) 名称 表 9. 寄存器 Map 0 表格:用户空间 RW RW RW RW RW RW # RW # RW RW RW RW RW RW 第 15 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 DBB00DR2 DBB00CR0 DBB01DR0 DBB01DR1 DBB01DR2 DBB01CR0 DCB02DR0 DCB02DR1 DCB02DR2 DCB02CR0 DCB03DR0 DCB03DR1 DCB03DR2 DCB03CR0 22 RW 23 # 24 # 25 W 26 RW 27 # 28 # 29 W 2A RW 2B # 2C # 2D W 2E RW 2F # 30 31 32 33 34 35 36 37 38 39 3A 3B 3C 3D 3E 3F 空白栏均为 " 保留 " 部分而且不应进行访问。 PWM_CR 62 63 64 65 66 67 68 69 6A 6B 6C 6D 6E 6F 70 71 72 73 74 75 76 77 78 79 7A 7B 7C 7D 7E 7F CMP_CR0 CMP_CR1 ADC0_CR ADC1_CR TMP_DR0 TMP_DR1 TMP_DR2 TMP_DR3 ACE00CR1 ACE00CR2 ACE01CR1 ACE01CR2 RW # RW # # RW RW RW RW RW RW RW RW A2 A3 A4 A5 A6 A7 A8 A9 AA AB AC AD AE AF RDI0RI B0 RDI0SYN B1 RDI0IS B2 RDI0LT0 B3 RDI0LT1 B4 RDI0RO0 B5 RDI0RO1 B6 B7 B8 B9 BA BB BC BD BE BF # 访问按具体位进行。 INT_VC RES_WDT E2 E3 E4 E5 E6 E7 E8 E9 EA EB EC ED EE EF F0 F1 F2 F3 F4 F5 F6 F7 F8 F9 FA FB FC FD FE FF DEC_CR0 DEC_CR1 RW RW RW RW RW RW RW CPU_F DAC_D CPU_SCR1 CPU_SCR0 访问 地址 ( 0 ,十六 进制) 名称 访问 地址 ( 0 ,十六 进制) 名称 访问 地址 ( 0 ,十六 进制) 名称 访问 名称 地址 ( 0 ,十六 进制) 表 9. 寄存器 Map 0 表格:用户空间 (continued) 继续 RC W RW RW RL RW # # PRT0DM0 PRT0DM1 PRT0IC0 PRT0IC1 PRT1DM0 PRT1DM1 PRT1IC0 PRT1IC1 PRT2DM0 PRT2DM1 PRT2IC0 PRT2IC1 PRT3DM0 PRT3DM1 PRT3IC0 PRT3IC1 00 RW 01 RW 02 RW 03 RW 04 RW 05 RW 06 RW 07 RW 08 RW 09 RW 0A RW 0B RW 0C RW 0D RW 0E RW 0F RW 10 11 12 13 14 15 空白栏均为 " 名食 " 项,并且不得进行访问 文件号:001-50522 版本 ** 40 41 42 43 44 45 46 47 48 49 4A 4B 4C 4D 4E 4F 50 51 52 53 54 55 80 RW 81 82 83 ASE11CR0 84 RW 85 86 87 88 89 8A 8B 8C 8D 8E 8F 90 91 92 93 94 95 # 访问因位而具体不同。 ASE10CR0 GDI_O_IN GDI_E_IN GDI_O_OU GDI_E_OU C0 C1 C2 C3 C4 C5 C6 C7 C8 C9 CA CB CC CD CE CF D0 D1 D2 D3 D4 D5 访问 地址 ( 0 ,十六 名称 访问 地址 ( 0 ,十六 名称 访问 地址 ( 0 ,十六 名称 访问 地址 ( 0 ,十六 名称 表 10. 寄存器 Map 1 表格:配置空间 RW RW RW RW 第 16 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 16 17 18 19 1A 1B 1C 1D 1E 1F DBB00FN 20 RW DBB00IN 21 RW DBB00OU 22 RW 23 DBB01FN 24 RW DBB01IN 25 RW DBB01OU 26 RW 27 DCB02FN 28 RW DCB02IN 29 RW DCB02OU 2A RW 2B DCB03FN 2C RW DCB03IN 2D RW DCB03OU 2E RW 2F 30 31 32 33 34 35 36 37 38 39 3A 3B 3C 3D 3E 3F 空白栏均为 " 名食 " 项,并且不得进行访问 文件号:001-50522 版本 ** 56 57 58 59 5A 5B 5C 5D 5E 5F CLK_CR0 60 CLK_CR1 61 ABF_CR0 62 AMD_CR0 63 CMP_GO_EN 64 65 AMD_CR1 66 ALT_CR0 67 68 69 6A CLK_CR3 6B TMP_DR0 6C TMP_DR1 6D TMP_DR2 6E TMP_DR3 6F 70 71 ACE00CR1 72 ACE00CR2 73 74 75 ACE01CR1 76 ACE01CR2 77 78 79 7A 7B 7C 7D 7E 7F RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW RW 96 97 98 99 9A 9B 9C 9D 9E 9F A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 AA AB AC AD AE AF RDI0RI B0 RW RDI0SYN B1 RW RDI0IS B2 RW RDI0LT0 B3 RW RDI0LT1 B4 RW RDI0RO0 B5 RW RDI0RO1 B6 RW B7 B8 B9 BA BB BC BD BE BF # 访问因位而具体不同。 D6 D7 MUX_CR0 D8 MUX_CR1 D9 MUX_CR2 DA MUX_CR3 DB DC OSC_GO_EN DD OSC_CR4 DE OSC_CR3 DF OSC_CR0 E0 OSC_CR1 E1 OSC_CR2 E2 VLT_CR E3 VLT_CMP E4 ADC0_TR E5 ADC1_TR E6 E7 IMO_TR E8 ILO_TR E9 BDG_TR EA ECO_TR EB EC ED EE EF F0 F1 F2 F3 F4 F5 F6 CPU_F F7 F8 F9 FLS_PR1 FA FB FC DAC_CR FD CPU_SCR1 FE CPU_SCR0 FF 访问 地址 ( 0 ,十六 名称 访问 地址 ( 0 ,十六 名称 访问 地址 ( 0 ,十六 名称 访问 地址 ( 0 ,十六 名称 表 10. 寄存器 Map 1 表格:配置空间 (continued) 继续 RW RW RW RW RW RW RW RW RW RW RW R RW RW W W RW W RL RW RW # # 第 17 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 电气规格 本章 CY8C21x34 PSoC 器件的直流和交流电气规格进行了说明。如需了解最新电气规格,请访问网址 http://www.cypress.com/psoc. 确认您所获得的数据手册是最新版本。 除非另外注明,这些规格针对规定的 -40oC ≤ TA ≤ 85oC 和 TJ ≤ 100oC 的范围有效。 请参见表 25"5V 和 3.3V 交流 GPIO 规格 " 列出的有关采用 SLIMO 模式的内部主振荡器 (IMO)的电气规格。 图 13. 电压以及 CPU 频率 图 14. IMO 频率调整选项 5.25 SLIMO Mode = 0 5.25 SLIMO Mode=1 4.75 电压 Vdd Voltage 电压 Vdd Voltage lid g Va ratin n pe io O Reg 4.75 3.60 3.00 3.00 2.40 2.40 93 kHz 12 MHz 3 MHz 24 MHz SLIMO Mode=0 SLIMO SLIMO Mode=1 Mode=0 SLIMO SLIMO Mode=1 Mode=1 93 kHz 6 MHz 12 MHz 24 MHz 频率 IMOFrequency 频率 CPU Frequency 下表列出本章所使用的度量单元。 . 表 11. 测量单位 符号 oC dB fF Hz KB Kbit kHz kΩ MHz MΩ µA µF µH µs µV µVrms 度量单位 摄氏度 分贝 毫微微法拉 赫兹 1024 字节 1024 位 千赫兹 千欧姆 兆赫兹 兆欧姆 微安 微法 微亨 微秒 微伏 微伏均方根值 文件号:001-50522 版本 ** 符号 µW mA ms mV nA ns nV W pA pF pp ppm ps sps s V 度量单位 毫瓦 毫安 毫秒 毫伏 毫微安 毫微秒 毫微伏 欧姆 微微安 皮法 峰峰值 每 100 万中的器件数量 皮秒 每秒样本数 西格玛:1 个标准偏差 伏特 第 18 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 最大绝对额定值 表 12. 最大绝对额定值 符号 TSTG 贮存温度 描述 TA Vdd VIO 接通电源时的环境温度 Vdd 引脚上相对于 Vss 的供电电压 直流输入电压 VIOZ 施加在三态上的直流电压 IMIO ESD LU 流入任意端口引脚的最大电流 静电放电电压 闭锁电流 最小值 典型值 最大值 单位 oC -55 25 +100 -40 -0.5 Vss 0.5 Vss 0.5 -25 2000 – – – – – – – – +85 +6.0 Vdd + 0.5 Vdd + 0.5 +50 – 200 注释 较高的贮存温度将导致数据保留时 间的缩短。推荐的贮存温度为 +25oC ± 25oC。65oC 以上的长期 贮存温度将导致可靠性降低。 oC V V V mA V mA 人体模型静电放电 (ESD)。 工作温度 表 13. 工作温度 符号 TA TJ 描述 环境温度 结点温度 最小值 典型值 最大值 单位 oC -40 – +85 oC -40 – +100 注释 从环境温度到结点温度的温升取决 于封装形式。请参见第 37 页的 " 热 阻抗 " 部分说明。用户必须限制功 耗以满足本项要求。 . 交流电气特性 芯片级直流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 表 14. 芯片级直流规格 符号 Vdd 供电电压 描述 最小值 典型值 最大值 单位 2.40 – 5.25 V IDD 供电电流, IMO = 24 MHz – IDD3 IDD27 注释 参见第 24 页标题为 "POR 和 LVD 直流规格 " 的表格。 3 4 mA 条件为 Vdd = 5.0V, TA = 25 C, CPU = 3 MHz,48 MH 禁用。VC1 = 1.5 MHz,VC2 = 93.75 kHz,VC3 = 0.366 kHz。 供电电流,采用 SLIMO 模式为 IMO = 6 MHz。 – 1.2 2 mA 条件为 Vdd = 5.0V, TA = 25 C, CPU = 3 MHz, 4,禁用时钟倍频 器。 VC1 = 375 kHz, VC2 = 23.4 kHz, VC3 = 0.091 kHz。 供电电流,采用 SLIMO 模式为 IMO = 6 MHz。 – 1.1 1.5 mA 条件为 Vdd = 2.55V, TA = 25 C, CPU = 3 MHz, 禁用时钟倍频器。 VC1 = 375 kHz, VC2 = 23.4 kHz, VC3 = 0.091 kHz。 文件号:001-50522 版本 ** 第 19 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 继续 表 14. 芯片级直流规格 (continued) 符号 ISB27 描述 休眠 (模式)电流,在 POR、 LVD、休眠定 时器、 WDT 和内部慢速振荡器活动情况下。 中间温度范围。 最小值 典型值 最大值 单位 – 2.6 4. µA 注释 Vdd = 2.55V, 0oC ≤ TA ≤ 40oC. ISB 休眠 (模式)电流,在 POR、 LVD、休眠定 时器、 WDT 和内部慢速振荡器活动情况下。 – 2.8 5 µA Vdd = 3.3V, -40oC ≤ TA ≤ 85oC. VREF 基准电压 (带隙电压) 1.28 1.30 1.32 V 经调整为适当地 Vdd. Vdd = 3.0V 至 5.25V. VREF27 基准电压 (带隙电压) 1.16 1.30 1.33 V 经调整为适当地 Vdd. Vdd = 2.4V 至 3.0V. AGND 模拟地 VREF VREF - 0.003 VREF V + 0.003 通用 IO 直流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 表 15. 5V 和 3.3V 直流 GPIO 规格 符号 RPU 上拉电阻 描述 最小值 典型值 最大值 单位 4 5.6 8 kΩ 注释 RPD 拉下电阻 4 5.6 8 kΩ VOH 高输出电平 Vdd 1.0 – – V IOH = 10 mA,Vdd = 4.75V 至 5.25V (总共 8 个负载, 4 个在偶数端口引 脚 (例如, P0[2]、 P1[4]), 4 个在 奇数端口引脚 (P0[3]、 P1[5]))。 VOL 低输出电平 – – 0.75 V IOL = 25 mA,Vdd = 4.75V 至 5.25V (总共 8 个负载, 4 个在偶数端口引 脚 (例如, P0[2]、 P1[4]), 4 个在 奇数端口引脚 (P0[3]、 P1[5]))。 0.8 V Vdd = 3.0 至 5.25. V Vdd = 3.0 至 5.25. VIL 输入低电平 – – VIH 输入高电平 2.1 – VH 输入滞回 – 60 – mV IIL 输入泄漏电流 (绝对值) – 1 – nA 大约测试至 1 µA. CIN 作为输入端的引脚上的电容性负荷 – 3.5 10 pF 取决于封装和引脚。温度 = 25oC. COUT 作为输出端的引脚上的电容性负荷 – 3.5 10 pF 取决于封装和引脚。温度 = 25oC. 表 16. GPIO 的 2.7V 直流特性 符号 RPU 上拉电阻 描述 最小值 典型值 最大值 单位 4 5.6 8 kΩ RPD 拉下电阻 4 5.6 8 kΩ VOH 高输出电平 Vdd 0.4 – – V IOH = 2.5 mA(6.25 典型值),Vdd = 2.4 至 3.0V (16 mA 最大值, 50 mA 典型值的联合 IOH 预算)。 VOL 低输出电平 – – 0.75 V IOL = 10 mA, Vdd = 2.4 至 3.0V (90 mA 的最大联合 IOL 预算值)。 VIL 输入低电平 – – 0.75 V Vdd = 2.4 至 3.0. VIH 输入高电平 2.0 – – V Vdd = 2.4 至 3.0. VH 输入滞回 – 90 – mV 文件号:001-50522 版本 ** 注释 第 20 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 继续 表 16. GPIO 的 2.7V 直流特性 (continued) IIL 符号 输入泄漏电流 (绝对值) 描述 最小值 典型值 最大值 单位 nA – 1 – 大约测试至 1 µA. 注释 CIN 作为输入端的引脚上的电容性负荷 – 3.5 10 pF 取决于封装和引脚。温度 = 25oC. COUT 作为输出端的引脚上的电容性负荷 – 3.5 10 pF 取决于封装和引脚。温度 = 25oC. 运算放大器直流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 . 表 17. 运算放大器的 5V 直流规格 符号 VOSOA 描述 输入偏置电压 (绝对值) TCVOSOA 平均输入偏置电压漂移 IEBOAa 输入泄漏电流 (Port 0 模拟引脚) – 最小值 典型值 2.5 最大值 15 单位 mV – 10 – µV/oC – 200 – pA 大约测试至 1 µA. 4.5 9.5 pF 取决于封装和引脚。温度 = 25oC. CINOA 输入电容值 (Port 0 模拟引脚) – VCMOA 共模电压范围 0.0 – Vdd - 1 V GOLOA 开环增益 – 80 – dB ISOA 放大器供电电流 – 10 30 µA 注释 a. 典型特性:Port 0 引脚 0 的 IEBOA 在 25°C 下小于 1 nA ;超过一定温度为 50 nA。使用端口 0 的引脚 1-7 获得最低泄漏电流 200 nA。 表 18. 运算放大器的 3.3V 直流规格 符号 VOSOA 描述 输入偏置电压 (绝对值) TCVOSOA 平均输入偏置电压漂移 IEBOAa 输入泄漏电流 (Port 0 模拟引脚) – 最小值 典型值 2.5 最大值 单位 15 mV – 10 – µV/oC – 200 – pA 大约测试至 1 µA. 9.5 pF 取决于封装和引脚。温度 = 25oC. CINOA 输入电容值 (Port 0 模拟引脚) – 4.5 VCMOA 共模电压范围 0 – Vdd - 1 V GOLOA 开环增益 – 80 – dB ISOA 放大器供电电流 – 10 30 µA 注释 a. 典型特性:Port 0 引脚 0 的 IEBOA 在 25°C 下小于 1 nA ;超过一定温度为 50 nA。使用端口 0 的引脚 1-7 获得最低泄漏电流 200 nA。 . 表 19. 运算放大器的 2.7V 直流规格 符号 VOSOA 描述 输入偏置电压 (绝对值) TCVOSOA 平均输入偏置电压漂移 IEBOAa 输入泄漏电流 (Port 0 模拟引脚) 最小值 典型值 – 2.5 最大值 单位 15 mV – 10 – µV/oC – 200 – pA 大约测试至 1 µA. 4.5 9.5 pF 取决于封装和引脚。温度 = 25oC. CINOA 输入电容值 (Port 0 模拟引脚) – VCMOA 共模电压范围 0 – Vdd - 1 V GOLOA 开环增益 – 80 – dB ISOA 放大器供电电流 – 10 30 µA 文件号:001-50522 版本 ** 注释 第 21 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 a. 典型特性:Port 0 引脚 0 的 IEBOA 在 25°C 下小于 1 nA ;超过一定温度为 50 nA。使用端口 0 的引脚 1-7 获得最低泄漏电流 200 nA。 低功率比较器直流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V,并仅作为 设计指导值。 表 20. 低功率比较器直流规格 符号 描述 VREFLPC 低功率比较器 (LPC)基准电压范围 ISLPC LPC 供电电流 VOSLPC LPC 电压偏置 最小值 0.2 – – 典型值 – 10 2.5 最大值 Vdd - 1 40 30 单位 V µA mV 注释 开关模式泵直流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 表 21. 直流开关模式泵 (SMP)规格 符号 描述 VPUMP5V 开关模式泵供给 5V 输出电压 最小值 4.75 典型值 5.0 最大值 5.25 V 单位 脚注的配置 .a 平均值,忽略波 纹部分。 SMP 跳闸电压设置为 5.0V。 注释 VPUMP3V 开关模式泵供给 3.3V 输出电压 3.00 3.25 3.60 V 脚注的配置 .a 平均值,忽略波 纹部分。 SMP 跳闸电压设置为 3.25V。 VPUMP2V 开关模式泵供给 2.6V 输出电压 2.45 2.55 2.80 V 脚注的配置 .a 平均值,忽略波 纹部分。 SMP 跳闸电压设置为 2.55V。 脚注的配置 .a SMP 跳闸电压设置为 5.0V。 SMP 跳闸电压设置为 3.25V。 SMP 跳闸电压设置为 2.55V。 IPUMP 可提供的输出电流 VBAT = 1.8V, VPUMP = 5.0V VBAT = 1.5V, VPUMP = 3.25V VBAT = 1.3V, VPUMP = 2.55V 5 8 8 – – – – – – mA mA mA VBAT5V 电池供给的输入电压范围 1.8 – 5.0 V 脚注的配置 .a SMP 跳闸电压 设置为 5.0V。 VBAT3V 电池供给的输入电压范围 1.0 – 3.3 V 脚注的配置 .aSMP 跳闸电压设 置为 3.25V。 VBAT2V 电池供给的输入电压范围 1.0 – 2.8 V 脚注的配置 .a SMP 跳闸电压 设置为 2.55V。 VBATSTA 从电池供给起动泵的最小输入电压 1.2 – – V 脚注的配置 .a TA = -40oC. 下为 0oC ≤ TA ≤ 100. 1.25V – 5 – %VO 脚注的配置 .a VO 为由第 24 页 表 23 的 DC POR 和 LVD 规格 内的 VM[2.0] 设置值所规定的 " 开关模式泵跳闸的 Vdd 数值 "。 – 5 – %VO 脚注的配置 .a VO 为由第 22 页 表 3-13 的 DC POR 和 LVD 规 格内的 VM[2.0] 设置值所规定 的 " 开关模式泵跳闸的 Vdd 数 值 "。 – 100 – mVpp 脚注的配置 .a 负荷为 5 mA。 RT ∆VPUMP_ 线性调压 (在 Vi 范围内) Line ∆VPUMP_ 负荷调节 Load ∆VPUMP_ Ripple 输出电压波纹 (取决于电容 / 负载 ) 文件号:001-50522 版本 ** 第 22 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 表 21. 直流开关模式泵 (SMP)规格 (continued) 符号 E3 描述 效率 最小值 35 典型值 50 最大值 – 单位 % E2 效率 35 80 – % FPUMP 开关频率 – 1.3 – MHz DCPUMP 开关占空比 – 50 – % 注释 .a 脚注的配置 负荷为 5 mA。 SMP 跳闸电压设置为 3.25V。 对应于 I load = 1mA, VPUMP = 2.55V, VBAT = 1.3V, 10 uH 电感 , 1 uF 电容和肖特基 二极管。 a. L1 = 2 mH 电感器 , C1 = 10 mF 电容器 , D1 = 肖特基二极管 . 参见下图 . 图 15. 基本切换模式激励电路 D1 Vdd V PUMP L1 V BAT + SMP Battery 电源 PSoC C1 Vss 文件号:001-50522 版本 ** 第 23 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 模拟多路复用器总线直流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 以及 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、3.3V 或 2.7V, 并仅作为设计指导值。 . 表 22. 直流模拟多路复用器总线的交流规格 符号 RSW 描述 至共用模拟总线的开关电阻 RVDD 初始化开关至 Vdd 的电阻值 最小值 典型值 最大值 单位 – – 400 W 800 W – – 800 W 注释 Vdd ≥ 2.7V 2.4V ≤ Vdd ≤ 2.7V POR 和 LVD 直流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 以及 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、3.3V 或 2.7V, 并仅作为设计指导值。 表 23. POR 和 LVD 直流规格 符号 描述 VPPOR0 VPPOR1 VPPOR2 PPOR 跳闸的 Vdd 值 PORLEV[1:0] = 00b PORLEV[1:0] = 01b PORLEV[1:0] = 10b VLVD0 VLVD1 VLVD2 VLVD3 VLVD4 VLVD5 VLVD6 VLVD7 VPUMP0 VPUMP1 VPUMP2 VPUMP3 VPUMP4 VPUMP5 VPUMP6 VPUMP7 最小值 典型值 最大值 单位 – 2.36 2.82 4.55 2.40 2.95 4.70 V V V LVD 跳闸的 Vdd 值 VM[2:0] = 000b VM[2:0] = 001b VM[2:0] = 010b VM[2:0] = 011b VM[2:0] = 100b VM[2:0] = 101b VM[2:0] = 110b VM[2:0] = 111b 2.40 2.85 2.95 3.06 4.37 4.50 4.62 4.71 2.45 2.92 3.02 3.13 4.48 4.64 4.73 4.81 2.51a 2.99b 3.09 3.20 4.55 4.75 4.83 4.95 V V V V V V V V PUMP 跳闸的 Vdd 值 VM[2:0] = 000b VM[2:0] = 001b VM[2:0] = 010b VM[2:0] = 011b VM[2:0] = 100b VM[2:0] = 101b VM[2:0] = 110b VM[2:0] = 111b 2.45 2.96 3.03 3.18 4.54 4.62 4.71 4.89 2.55 3.02 3.10 3.25 4.64 4.73 4.82 5.00 2.62c 3.09 3.16 3.32d 4.74 4.83 4.92 5.12 V V V V V V V V 注释 在启动期间, Vdd 必须大于或等于 2.5 V,从 XRES 引脚复位,或从 监视定时器复位。 a. 对于正在下降的供电电压,总是高于 VPPOR (PORLEV = 00)50 mV 以上。 b. 对于正在下降的供电电压,总是高于 VPPOR (PORLEV = 01)50 mV 以上。 c. 总是高于 VLVD0.50 mV 以上。 d. 总是高于 VLVD3.50 mV 以上。 文件号:001-50522 版本 ** 第 24 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 编程操作直流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 . 表 24. 编程操作直流规格 符号 描述 VddIWRIT 闪存写入操作的供电电压 最小值 典型值 最大值 单位 2.70 – – V 注释 E – – 2.2 – 5 – – – 25 0.8 – 0.2 mA V V mA 用于驱动内部下拉电阻。 – – 1.5 mA 用于驱动内部下拉电阻。 VOLV 执行编程操作或校验操作期间的供电电压 执行编程操作或校验操作期间的输入低电压 执行编程操作或校验操作期间的输入高电压 在执行编程操作或校验期间,在将电压 Vilp 施 加于 P1[0] 或 P1[1] 引脚之时的输入电流。 在执行编程操作或校验操作期间,将电压 Vihp 施加到引脚 P1[0] 或 P1[1] 上时的输入电流 在执行编程操作或校验操作期间的输出低电压 – – V VOHV 在执行编程操作或校验操作期间的输出高电压 Vdd – 1.0 50,000 – Vss + 0.75 Vdd – – 每个模块的擦除 / 写入循环。 – – – 擦除 / 写入循环 – – Years IDDP VILP VIHP IILP IIHP FlashENP 闪存耐久性 (每个模块) V B FlashENT 闪存耐久性 (总计)a FlashDR 闪存数据保留时间 1,800, 000 10 a. 最大允许执行 36 x 50000 次模块耐久性操作循环。这项规格可以在下操作方式之间进行平衡,即, 36x1 个模块每个最大 50000 次循环的操 作, 36x2 个模块每个最大 25000 次循环的操作,或者 36x4 个模块每个最大 12500 次循环的操作 (以限制总循环数量到 36x50000 次,而且 让任何一个模块的操作均不会超过 50000 次循环)。 b 对于全工业工作范围,用户必须采用温度传感器用户模块 (FlashTemp),并在写入操作前,将检测结果送入到温度参数。请参见 " 闪存 API 应用笔记 AN2015 以获取更多信息,此笔记位于 http://www.cypress.com 网址的 " 应用笔记 " 部分之下以获取更多信息。 文件号:001-50522 版本 ** 第 25 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 交流电气特性 芯片级交流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 表 25. 5V 和 3.3V 交流 GPIO 规格 符号 FIMO24 描述 24 MHz 的内部主振荡器频率 最小值 典型值 最大值 单位 23.4 24 24.6a,b, MHz FIMO6 6 MHz 的内部主振荡器频率 5.75 6 6.35a,b, MHz FCPU1 CPU 频率 (5V 标称值) 0.93 24 24.6a ,b MHz FCPU2 FBLK5 CPU 频率 (3.3V 标称值) 数字模块频率 (5V 标称值) 0.93 0 12 48 12.3b,c MHz 49.2a,b, MHz 参见下面的数字模块交流规格。 FBLK33 F32K1 Jitter32k Jitter32k TXRST DC24M Step24M Fout48M Jitter24M1 FMAX TRAMP 数字模块频率 (3.3V 标称值) 内部低速振荡器频率 32 kHz RMS 周期抖动 32 kHz 峰值间周期抖动 外部复位脉冲宽度 24 MHz 占空比 24 MHz 修整步幅大小 48 MHz 输出频率 24 MHz 峰间值周期抖动 (IMO) 在列输入或行输出处的信号最大频率。 供电上升时间 0 15 – – 10 40 – 46.8 – – 0 24 32 100 1400 – 50 50 48.0 600 – – 24.6b,d 64 200 – – 60 – 49.2a,c 已修整。采用出厂修整数值。 a. b. c. d. c c d 12.3 – 注释 采用出厂修整数值针对 5V 或 3.3V 运行条件进行了修整。参见 第 18 页的图 14。 SLIMO 模式 =0。 采用出厂修整数值针对 5V 或 3.3V 运行条件进行了修整。参见 第 18 页的图 14。 SLIMO 模式 =1。 只有在 SLIMO 模式 =0 时为 24 MHz。 MHz kHz ns µs % kHz MHz ps MHz µs 4.75V < Vdd < 5.25V. 精度导自于内部主振荡器以及针对 Vdd 范围的适当修整。 3.0V < Vdd < 3.6V. 参见应用笔记 AN2012 " 针对双电压范围运行调整 PSoC 微控制器修整值 " 中有关运行在 3.3V 下的修整信息。 参见具体用户模块数据单中有关用户模块最大频率信息。 表 26. 芯片级的 2.7V 交流特性 符号 FIMO12 描述 12 MHz 的内部主振荡器频率 最小值 典型值 最大值 单位 11.5 120 12.7a,b, MHz FIMO6 6 MHz 的内部主振荡器频率 5.75 6 6.35a,b, MHz FCPU1 CPU 频率 (2.7V 标称值) 0.093 3 3.15a ,b MHz FBLK27 数字模块频率 (2.7V 标称值) 0 12 12.5a,b, MHz F32K1 Jitter32k 内部低速振荡器频率 32 kHz RMS 周期抖动 8 – 32 150 96 200 文件号:001-50522 版本 ** c c c 注释 采用出厂修整数值针对 2.7V 运 行条件进行了修整。参见第 18 页的图 14。 SLIMO 模式 =1。 采用出厂修整数值针对 2.7V 运 行条件进行了修整。参见第 18 页的图 14。 SLIMO 模式 =1。 只有在 SLIMO 模式 =0 时为 24 MHz。 参见下面的数字模块交流规格。 kHz ns 第 26 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 表 26. 芯片级的 2.7V 交流特性 符号 Jitter32k TXRST FMAX TRAMP 描述 32 kHz 峰值间周期抖动 外部复位脉冲宽度 在列输入或行输出处的信号最大频率。 供电上升时间 最小值 – 10 – 0 典型值 1400 – – – 最大值 单位 – – µs 12.3 MHz – µs 注释 a. 2.4V < Vdd < 3.0V. b. 精度导自于内部主振荡器以及针对 Vdd 范围的适当修整。 c. 参见应用笔记 AN2012 " 针对双电压范围运行调整 PSoC 微控制器修整值 " 中有关用户模块最大频率的信息。 图 16. 24 MHz 周期抖动 (IMO)时序图 抖动 Jitter24M1 F 24M 图 17. 32 kHz 周期抖动 (ILO)时序图 抖动 Jitter32k F 32K1 通用 IO 的交流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 . 表 27. GPIO 的 5V 和 3.3V 交流规格 符号 FGPIO TRiseF TFallF TRiseS TFallS 描述 GPIO 工作频率 上升时间,正常强模式, Cload = 50 pF 下降时间,正常强模式, Cload = 50 pF 上升时间,慢速强模式, Cload = 50 pF 下降时间,慢速强模式, Cload = 50 pF 最小值 0 3 2 7 7 典型值 – – – 27 22 最大值 12 18 18 – – 单位 MHz ns ns ns ns 最小值 0 6 6 18 18 典型值 – – – 40 40 最大值 3 50 50 120 120 单位 MHz ns ns ns ns 注释 Normal Strong Mode Vdd = 4.5 至 5.25V, 10% - 90% Vdd = 4.5 至 5.25V, 10% - 90% Vdd = 3 至 5.25V, 10% - 90% Vdd = 3 至 5.25V, 10% - 90% 表 28. GPIO 的 2.7V 直流特性 符号 FGPIO TRiseF TFallF TRiseS TFallS 描述 GPIO 工作频率 上升时间,正常强模式, Cload = 50 pF 下降时间,正常强模式, Cload = 50 pF 上升时间,慢速强模式, Cload = 50 pF 下降时间,慢速强模式, Cload = 50 pF 文件号:001-50522 版本 ** 注释 Normal Strong Mode Vdd = 2.4 至 3.0V, 10% - 90% Vdd = 2.4 至 3.0V, 10% - 90% Vdd = 2.4 至 3.0V, 10% - 90% Vdd = 2.4 至 3.0V, 10% - 90% 第 27 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 图 18. GPIO 时序图 90% GPIO GPIO Pin 引脚 Output 输出电压 Voltage 10% 上升 TRiseF 上升 TRiseS 下降 TFallF 下降 TFallS 运算放大器交流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 表 29. 运算放大器交流规格 符号 TCOMP 描述 比较器模式响应时间, 50 mV 过驱动 最小值 典型值 最大值 单位 100 ns 200 ns 注释 Vdd ≥ 3.0V. 2.4V < Vcc < 3.0V. 低功率比较器交流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V,并仅作为 设计指导值。 表 30. 低功率比较器交流规格 符号 TRLPC 描述 LPC 响应时间 最小值 典型值 最大值 单位 – – 50 µs 注释 ≥ 50 过驱动比较器基准值设置 在 VREFLPC. 以内 模拟多路复用器总线交流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 . 表 31. 模拟多路复用器总线交流规格 符号 FSW 描述 开关速率 文件号:001-50522 版本 ** 最小值 典型值 最大值 单位 – – 3.17 MHz 注释 第 28 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 数字模块交流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 . 表 32. 5V 和 3.3V 交流 GPIO 规格 功能 最大值 单位 49.2 MHz 注释 4.75V < Vdd < 5.25V. 24.6 MHz 3.0V < Vdd < 4.75V. – ns – 49.2 MHz – 24.6 MHz 50 – – ns 最大频率,无启用输入 – – 49.2 MHz 最大频率,启用输入 – – 24.6 MHz 异步重启模式 20 – – ns 同步重启模式 50 – – ns 禁用模式 50 – – ns – – 49.2 MHz 4.75V < Vdd < 5.25V. CRCPRS 最大输入时钟频率 (伪随机序 列发生器模 式) CRCPRS 最大输入时钟频率 (CRC 模式 ) – – 49.2 MHz 4.75V < Vdd < 5.25V. – – 24.6 MHz SPIM 最大输入时钟频率 – – 8.2 MHz SPIS 最大输入时钟频率 – – 4.1 MHz 发送之间的 SS_ Negated 信号的宽度 50 – – ns 发送器 最大输入时钟频率 – – 24.6 MHz – 49.2 MHz 接收者 最大输入时钟频率,比 Vdd ≥ 4.75V, 2 个停 – 止位 – 最大输入时钟频率 – 24.6 MHz 最大输入时钟频率,比 Vdd ≥ 4.75V, 2 个停 – 止位 – 49.2 MHz 全部功能 描述 最小值 典型值 捕获脉冲宽度 50a – 最大频率,无捕获 – 最大频率,有或无捕获 – 启用脉冲宽度 最大模块时钟发生频率 (> 4.75V) 最大模块时钟发生频率 (< 4.75V) 定时器 计数器 死带 4.75V < Vdd < 5.25V. 4.75V < Vdd < 5.25V. 截止脉冲宽度: 最大频率 由于采用 2 倍过时钟,在 4.1 MHz 的最大数据速率。 由于采用 8 倍过时钟,在 3.08 MHz 的最大数据速率。 由于采用 8 倍过时钟,在 6.15 MHz 的最大数据速率。 由于采用 8 倍过时钟,在 3.08 MHz 的最大数据速率。 由于采用 8 倍过时钟,在 6.15 MHz 的最大数据速率。 a. 50 ns 最小输入脉冲宽度以运行在 12 MHz (84 ns 标称周期)的输入同步器为基础。 文件号:001-50522 版本 ** 第 29 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 表 33. 数字模块的 2.7V 交流规格 功能 描述 最小值 典型值 最大值 单位 12.7 MHz 捕获脉冲宽度 100a – – ns 最大频率,有或无捕获 – – 12.7 MHz 启用脉冲宽度 100 – – ns 最大频率,无启用输入 – – 12.7 MHz 最大频率,启用输入 – – 12.7 MHz 异步重启模式 20 – – ns 同步重启模式 100 – – ns 禁用模式 100 – – ns 最大输入时钟频率 – – 12.7 MHz 最大输入时钟频率 – – 12.7 MHz CRCPRS 最大输入时钟频率 (CRC 模式 ) – – 12.7 MHz SPIM 最大输入时钟频率 – – 6.35 MHz SPIS 最大输入时钟频率 – – 4.1 MHz 发送之间的 SS_ Negated 信号的宽度 100 – – ns 发送器 最大输入时钟频率 – – 12.7 MHz 由于采用 8 倍过时钟,在 1.59 MHz 的最大数据速率。 接收者 最大输入时钟频率 – – 12.7 MHz 由于采用 8 倍过时钟,在 1.59 MHz 的最大数据速率。 全部功能 最大模块时钟发生频率 定时器 计数器 死带 CRCPRS (PRS 模式 ) 注释 2.4V < Vdd < 3.0V. 截止脉冲宽度 : 由于采用 2 倍过时钟,在 3.17 MHz 的最大数据速率。 a. 100 ns 最小输入脉冲宽度以运行在 12 MHz (84 ns 标称周期)的输入同步器为基础 外部时钟交流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 表 34. 外部时钟的 5V 交流规格 符号 FOSCEXT 描述 最小值 0.093 – 频率 – 24.6 单位 MHz 高电平期 20.6 – 5300 ns – 低电平期 20.6 – – ns – IMO 加电升压至开关动作 150 – – µs 文件号:001-50522 版本 ** 典型值 最大值 第 30 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 表 35. 外部时钟的 3.3V 交流规格 符号 FOSCEXT 描述 CPU 时钟频率进行 1 分频 最小值 典型值 最大值 单位 – 12.3 MHz 0.093 FOSCEXT 频率等于 CPU 时钟进行 2 或以上倍数的分 频 0.186 – 24.6 MHz – 在 CPU 时钟进行 1 分频的高电平期 41.7 – 5300 ns – 在 CPU 时钟进行 1 分频的低电平期 41.7 – – ns – IMO 加电升压至开关动作 150 – – µs 注释 在 3.3V 下最大 CPU 频率为 12 MHz。 CPU 时钟分频器设置为 1, 外部时钟必须符合最大频率和占空 比要求。 如果外部时钟频率大于 12 MHz, CPU 时钟分频器必须设置为 2 或更 大。在这种情况下, CPU 时钟分频 器将确保 50% 的占空比要求得到 满足。 表 36. 外部时钟的 2.7V 交流规格 符号 FOSCEXT FOSCEXT 描述 频率进行 CPU 时钟频率 1 分频 频率等于 CPU 时钟进行 2 或以上倍数的分 频 最小值 典型值 最大值 单位 – 3.080 MHz 0.093 0.186 – 6.35 MHz – 在 CPU 时钟进行 1 分频的高电平期 160 – 5300 ns – 在 CPU 时钟进行 1 分频的低电平期 160 – – ns – IMO 加电升压至开关动作 150 – – µs 注释 在 2.7V 下最大 CPU 频率为 3 MHz。 CPU 时钟分频器设置为 1, 外部时钟必须符合最大频率和占空 比要求。 如果外部时钟频率大于 3 MHz, CPU 时钟分频器必须设置为 2 或更 大。在这种情况下, CPU 时钟分频 器将确保 50% 的占空比要求得到满 足。 编程操作的交流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 表 37. 编程操作的交流规格 符号 TRSCLK TFSCLK TSSCLK THSCLK FSCLK TERASEB TWRITE TDSCLK TDSCLK3 TDSCLK2 描述 SCLK 的上升时间 SCLK 的下降时间 至 SCLK 下降沿为止的数据建立时间 从 SCLK 下降沿开始的数据保持时间 SCLK 的频率 闪存擦除时间 (区块) 闪存区块写入时间 从 SCLK 下降沿开始的数据输出延迟 从 SCLK 下降沿开始的数据输出延迟 从 SCLK 下降沿开始的数据输出延迟 文件号:001-50522 版本 ** 最小值 1 1 40 40 0 – – – – – 典型值 – – – – – 15 30 – – – 最大值 20 20 – – 8 – – 45 50 70 单位 ns ns ns ns MHz ms ms ns ns ns 注释 3.6 < Vdd 3.0 ≤ Vdd ≤ 3.6 2.4 ≤ Vdd ≤ 3.0 第 31 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 I2C 的交流规格 下面的表格列出了如下各个电压和温度范围内的保证最大规格值和最小规格值:这范围分别是 : 4.75V 至 5.25V 和 -40°C ≤ TA ≤ 85°C, 3.0V 至 3.6V 以及 -40°C ≤ TA ≤ 85°C, 或者 2.4V 至 3.0V 以及 -40°C ≤ TA ≤ 85°C, 典型参数适用于 25°C 下的 5V、 3.3V 或 2.7V,并仅作为设计指导值。 . 表 38. 在 Vdd ≥ 3.0V 条件下的 I2C SDA 和 SCL 引脚的交流特性 符号 FSCLI2C THDSTAI2C TLOWI2C THIGHI2C TSUSTAI2C THDDATI2C TSUDATI2C TSUSTOI2C TBUFI2C TSPI2C 标准模式 0 4.0 100 – 快速模式 最小值 最大值 0 400 0.6 – 4.7 4.0 4.7 0 250 4.0 4.7 – – – – – – – – – 1.3 0.6 0.6 0 100a 0.6 1.3 0 描述 SCL 时钟频率 保持时间 (重复)启动条件。在这段周期 后,发生第 1 个时钟脉冲。 SCL 时钟的低电平期 SCL 时钟的高电平期 重复启动条件的建立时间 数据保持时间 数据建立时间 停止条件的建立时间 停止和启动条件之间的总线空闲时间 由输入滤波器抑制的尖峰脉冲的脉冲宽度 最小值 最大值 – – – – – – – 50 单位 kHz µs µs µs µs µs ns µs µs ns a. 在标准模式的 I2C 总线系统内,可以运行快速模式的 I2C 总线器件,但要满足 tSU;DAT ≥ 250 ns 的要求。如果这个器件没有将 SCL 信号的低 电平期拉展,则将这样自动执行。如果这个器件将 SCL 信号的低电平期拉展了,则必须在 SCL 线路释放前将下一个数据位输出至 SDA 线路 trmax + tSU;DAT = 1000 + 250 = 1250 ns ( 根据标准模式 I2C 总线规格 ) 表 39. 在 2.7V 条件下的 I2C SDA 和 SCL 引脚的交流特性 ( 不支持快速模式 ) 符号 FSCLI2C THDSTAI2C TLOWI2C THIGHI2C TSUSTAI2C THDDATI2C TSUDATI2C TSUSTOI2C TBUFI2C TSPI2C 标准模式 描述 SCL 时钟频率 保持时间 (重复)启动条件。在这段周期 后,发生第 1 个时钟脉冲。 SCL 时钟的低电平期 SCL 时钟的高电平期 重复启动条件的建立时间 数据保持时间 数据建立时间 停止条件的建立时间 停止和启动条件之间的总线空闲时间 由输入滤波器抑制的尖峰脉冲的脉冲宽度 文件号:001-50522 版本 ** 最小值 最大值 0 4.0 100 – – – 4.7 4.0 4.7 0 250 4.0 4.7 – – – – – – – – – – – – – – – – – 快速模式 最小值 最大值 – – – – – – – – – – 单位 kHz µs µs µs µs µs ns µs µs ns 第 32 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 图 19. I2C Bus 上的快速 / 标准模式的时序定义 SDA TLOWI2C TSUDATI2C THDSTAI2C TSPI2C TBUFI2C SCL S THDSTAI2C THDDATI2C THIGHI2C 文件号:001-50522 版本 ** TSUSTAI2C Sr TSUSTOI2C P S 第 33 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 封装信息 本章说明了 CY8C21x34 PSoC 器件有封装规格以及每种封装的热阻抗。 重要注意事项 :仿真工具在目标电路板上所占用的面积可能大于芯片的占用面积。有关仿真工具尺寸的详细说明请参见标题为 " 仿真主机尺寸 " 的文档,此文档的网址在 http://www.cypress.com/design/MR10161. 封装尺寸 图 20. 16- 引脚 (150- 密尔 ) SOIC PIN 1 ID 8 1 DIMENSIONS IN INCHES[MM] MIN. 以英寸 [mm] 为单位的尺寸 最小 最大 MAX. 基准文件 JEDEC MS-012 REFERENCE 封装重量WEIGHT0.15 克 PACKAGE 0.15gms 0.150[3.810] 0.157[3.987] 0.230[5.842] 0.244[6.197] PART # 器件编号 S16.15 STANDARD 标准封装PKG. 9 SZ16.15 LEAD FREE PKG. 无铅封装 16 0.386[9.804] 0.393[9.982] 0.010[0.254] X 45° 0.016[0.406] SEATING 接面 PLANE 0.061[1.549] 0.068[1.727] 0.004[0.102] 0.050[1.270] BSC 0.0075[0.190] 0.0098[0.249] 0.016[0.406] 0.035[0.889] 0°~8° 0.0138[0.350] 0.0192[0.487] 0.004[0.102] 0.0098[0.249] 51-85068 *B 图 21. 20- 引脚 (210- 密尔 ) SSOP 以毫米为单位的尺寸 最小 最大 接面 测量平面 51-85077 *C 文件号:001-50522 版本 ** 第 34 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 图 22. 28- 引脚 (210- 密尔 ) SSOP 最小 最大 以毫米为单位的尺寸 接面 测量平面 51-85079 *C 图 23. 32- 引脚 (5x5 mm 0.93 最大值 ) QFN TOP VIEW 顶视图 SIDE VIEW 侧视图 底视图 BOTTOM VIEW 3.50 PIN1 ID 0.20 R. ? N N 1 2 1 2 0.45 SOLDERABLE EXPOSED 3.50 3.50 PAD -0.20 0°-12° 0.50 C 接面 SEATING PLANE 3.50 0.42±0.18 [4X] NOTES: 1. HATCH AREA IS SOLDERABLE EXPOSED PAD. 此点的 E-PAD X,Y 为 3.53 mm,3.53 mm(+/- 0.11mm) 51-85188 *B 2 REFERENCE JEDEC#: MO 220 文件号:001-50522 版本 ** 第 35 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 图 24. 32- 引脚 (5x5 mm 0.60 最大值 ) QFN 侧视图 顶视图 底视图 接面 安装区域为裸露金属 电源 以毫米为单位的尺寸 单位包装重量 : 包装代码 部件编号 此点的 E-PAD X,Y 为 3.53 mm,3.53 mm(+/- 0.11mm) E-PAD X, Y for this product is 3.53 mm, 3.53 mm (+/-0.11 mm) 最小 最大 克 说明 标准 无铅 001-06392 *A 重要注意事项:有关安装 QFN 封装的最佳尺寸信息请参见应用笔记, http://www.amkor.com/products/notes_papers/MLFAppNote.pdf. 图 25. 32- 引脚 锯 QFN 包 顶视图 SIDE VIEW 侧视图 TOP VIEW BOTTOM VIEW 底视图 3.50 4.90 5.10 (0.93 MAX) 0.50 PIN #1 CORNER 0.23±0.05 0.20 REF N PIN #1 I.D. R0.20 N 1 1 2 2 0.45 SOLDERABLE EXPOSED 0.20 DIA TYP. 4.90 5.10 3.50 3.50 PAD -0.20 2X 2X NOTES: 1. HATCH AREA IS SOLDERABLE EXPOSED PAD SEATING 接面 PLANE (0.05 MAX) 3.50 001-30999 ** 2. BASED ON REF JEDEC # MO-248 文件号:001-50522 版本 ** 第 36 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 图 26. 56- 引脚 (300- 密尔 ) SSOP 以毫米为单位的尺寸 最小 最大 接面 测量平面 51-85062 *C 热阻抗 表 40. 每种封装的热阻抗 封装 16 SOIC 20 SSOP 28 SSOP 32 QFN** 5x5 mm 0.60 MAX 32 QFN** 5x5 mm 0.93 MAX 123 oC/W 117 oC/W 96 oC/W 27 oC/W 22 oC/W 典型 θJA * 55 oC/W 41 oC/W 39 oC/W 15 oC/W 12 oC/W 典型 θJC * TJ = TA + Power x θJA ** 为了达到为标有 ** 标记封装规定的热阻抗值,中心垫层必须焊接到印刷电路板的接地层上。 回流焊峰值温度 以下是为了达到良好可焊性所需要的最低回流焊峰值温度。 . 表 41. 回流焊峰值温度 封装 最低峰值温度 * 最高峰值温度 16 SOIC 240oC 260oC 20 SSOP 240oC 260oC 28 SSOP 240oC 260oC 32 QFN 240oC 260oC * 根据焊剂熔化点,可能要求采用更高的温度。钎焊的典型温度值,铅锡膏剂为 220 ± 5oC,锡银铜膏剂为 245 ± 5oC。请参见焊剂生产厂家的规格。 文件号:001-50522 版本 ** 第 37 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 开发工具选择 Mini-Eval 编程电路板 110 ~ 240V 电源,欧洲插头适配器 iMAGEcraft C 语言编译器 (要求注册) 软件 ISSP 电缆 PSoC Designer USB 2.0 电缆和 Blue 5 类电缆 PSoc Designer 就是 PSoC 开发软件套件的核心。这款强健 的软件产品已经得到了数千位 PsoC 开发者的使用,并已经在 5 年以来为 PSoC 设计提供了便利。PSoC Designer 可免费获得, 其地址位于 http://www.cypress.com 的 " 设计资源 " >> " 软件和 驱动程序 " 项下。 2 个 Y8C29466-24PXI 28-PDIP 芯片样品 本章介绍了包括 CY8C21x34 系列器件在内的全部现有 PSoC 器件系列产品的开发工具。 PSoC Express 作为 PSoC 开发软件套件最新增加的成员, PSoC Express 是第一款可视内嵌系统设计工具,可供用户用于创建整个 PSoC 项目和生成简图、材料单和数据手册,且无需编写任何一行代 码。用户可以直接运用应用程序对象来进行设计,如 LED、开 关、传感器和风扇等。 PSoC Express 也可免费获取,地址在 http://www.cypress.com/psocexpress. CY3210-ExpressDK PSoC Express 开发套件 这款 CY3210-ExpressDK 套件可应用在用 PSoC Express 执 行的先进原型构建和开发工作 (并可以配合 ICE-Cube 内电路仿 真器使用)。这一套件提供对 I2C 总线、基准电压、开关、可升 级模块和更多资源的访问能力。本套件中包括: PSoC Express 软件 CD Express 开发电路板 4 个风扇模块 2 个 Proto 模块 MiniProg 系统内串行编程器 MiniEval 评估印刷电路板 跳线套件 USB 2.0 电缆 串行电缆 (DB9) 110 ~ 240V 电源,欧洲插头适配器 2 个 CY8C24423A-24PXI 28-PDIP 芯片样品 CY3202-C iMAGEcraft C 语言编译 2 个 CY8C27443-24PXI 28-PDIP 芯片样品 CY3202 属于 PSoC Designer 的可选购升级配件,并提供了 iMAGEcraft C 语言编译器。此工具可以从赛普拉斯在线商店购 买。您在 http://www.cypress.com, 上,单击网页最下端的在线商 店购物车,然后单击 PSoC (可编程片上系统)以查看供货物品 的最新清单。 2 个 Y8C29466-24PXI 28-PDIP 芯片样品 开发套件 CY3210-MiniProg1 套件让用户能够通过 MiniProg1 编程装 置实现对 PSoC 器件的编程操作。MiniProg 属于一种小巧紧凑的 原型构建编程器,可通过所配备的 USB 2.0 电缆连接到 PC 机。 本套件中包括 PSoC 编程器 PSoC 编程器具有足够的灵活性,可以应用于开发过程中的 试验台上,也适用于厂内编程操作,它既可以作为一种独立的编 程应用程序来使用,也可以从 PSoC Designer 或 PSoC Express 中直接进行使用。PSoC Programmer software is compatible with both PSoC ICE-Cube In-Circuit Emulator and PSoC MiniProg.PSoC 编程器软件同时兼容 PSoC ICE-Cube 内电路仿 真器和 PSoC MiniProg。 PSoC 编程器也可免费获取,网址为 http://www.cypress.com/psocprogrammer. 所有开发套件均可从赛普拉斯在线商店购得。 CY3215-DK 基本开发套件 CY3215-DK 可用于采用 PSoC Designer 进行原型构建和开 发工作。这一套件支持内电路仿真,所采用的软件界面允许用户 对处理器执行运行、暂停和单步运行操作并查看特定存储器地址 的内容。它还能通过 PSoC Designer 支持先进的仿真功能。这个 套件中包括: PSoC Designer 软件 CD ICE-Cube 内电路仿真器 适用于 CY8C29x66 系列的 ICE Flex-Pod 5 类线转接头 文件号:001-50522 版本 ** 评估工具 所有评估工具均可从赛普拉斯在线商店购得。 CY3210-MiniProg1 MiniProg 编程装置 MiniEval 接口编程和评估电路板 28 引脚的 CY8C29466-24PXI PDIP PSoC 器件样品 28 引脚 CY8C27443-24PXI PDIP PSoC 器件样品 PSoC Designer 软件 CD 初步使用指南 USB 2.0 电缆 第 38 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 器件编程器 CY3210-PSoCEval1 CY3210-PSoCEval1 套件的特色在于包括了一块评估电路 板和 MiniProg1 编程装置。这块评估电路板上包含了一个 LCD 模 块、电位计、 LED,并具有可以满足用户全部评估需要的充分实 验电路板空间。本套件中包括 配有 LCD 模块的评估电路板 MiniProg 编程装置 28 引脚 CY8C29466-24PXI PDIP PSoC 器件样品 (2 件) PSoC Designer 软件 CD 初步使用指南 USB 2.0 电缆 CY3214-PSoCEvalUSB CY3214-PSoCEvalUSB 评估套件的特色包括一个适用于 CY8C24794-24LFXI PSoC 器件的开发电路板。这块电路板的特 殊之处在于可以同时支持 USB 和电容感应开发的开发和调试工 作。这块评估电路板上还包含了一个 LCD 模块、电位计、LED、 1 个发音装置,并拥有可以满足用户全部评估需要的充足的实验 电路板空间。本套件中包括: 所有器件套件均可以从赛普拉斯网上商店购买。 CY3216 模块化编程器 CY3216 模块化编程器套件的特色包括一个模拟化编程器和 MiniProg1 编程装置。模块化编程器中包括了 3 个编程模块插卡, 并支持多种赛普拉斯产品。本套件中包括: 模拟化编程器底座 3 个编程模块插卡 MiniProg 编程装置 PSoC Designer 软件 CD 初步使用指南 USB 2.0 电缆 CY3207ISSP I 系统内串行编程器 (ISSP) CY3207ISSP 属于生产用编程器。这款编程器包括保护电路 和工业外壳,这种外壳在工业生产编程环境中具有优于 MiniProg 的牢固性。 注:CY3207ISSP 需要采用特殊软件并且不兼容 PSoC 编程器。 本套件中包括: PSoCEvalUSB 电路板 LCD 模块 CY3207 编程器装置 MiniProg 编程装置 PSoC ISSP 软件 CD Mini USB 电缆 110 ~ 240V 电源,欧洲插头适配器 PSoC Designer 和示例项目 CD USB 2.0 电缆 初步使用指南 接线组件 附件 (仿真和编程) ) 表 42. 仿真和编程附件 引脚封装 16 SOIC Flex-Pod 套件a CY3250-21X34 支脚套件b CY3250-16SOIC-FK CY8C21334-24PVXI 20 SSOP CY3250-21X34 CY3250-20SSOP-FK CY8C21434-24LFXI 32 QFN CY3250-21X34QFN CY3250-32QFN-FK CY8C21534-24PVXI 28 SSOP CY3250-21X34 CY3250-28SSOP-FK CY8C21634-24LFXI 32 QFN CY3250-21X34QFN CY3250-32QFN-FK 器件编号 CY8C21234-24S 适配器 每一款适配器的具体情况和订 购信息可以从 http://www.emulation.com. 获 得. a. Flex-Pod 套件除了 2 个 Flex-pod 以外,还包括一个练习用 Flex-pod 和一个练习用电路板。 b. 支脚套件包括可以钎焊至目标印刷电路板上的表面安装型支脚。 第 3 方工具 在电路板上构建 PSoC 仿真器 以下的第三方供应商专门设计了几款工具,这些工具可以开 发和生产过程与 PSoC 器件配合使用。这些工具的具体情况可以 在 http://www.cypress.com 网站的 " 设计资源 >> 评估电路板 " 部 分下找到。 有关如何在投入批量生产前采用片上调试 (OCD)非生产 用 PSoC 器件来仿真设计电路的具体情况,请参见应用笔记 " 调 试器在电路板上构建 PSoC 仿真器 ",地址在 http://www.cypress.com/ design/an2323 文件号:001-50522 版本 ** 第 39 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 -40°C 至 +85°C 4 4 XRES 引脚 模拟输出 模拟输入 a 数码 IO 引脚 有 数字模块 512 数字模块 开关模式 Pump 8K 温度范围 SRAM ( 字节 ) CY8C21234-24SXI 闪存 (字节) 16 引脚 (150- 密尔 ) SOIC 订购代码 封装 订购信息 12 12a 0 无 0 无 16 引脚 (150- 密尔 ) SOIC ( 带卷形式 ) CY8C21234-24SXIT 8K 512 有 -40°C 至 +85°C 4 4 12 12a 20 引脚 (210- 密尔 ) SSOP CY8C21334-24PVXI 8K 512 无 -40°C 至 +85°C 4 4 16 16a 0 有 0 有 20 引脚 (210- 密尔 ) SSOP ( 带卷形式 ) CY8C21334-24PVXIT 8K 512 无 -40°C 至 +85°C 4 4 16 16a 28 引脚 (210- 密尔 ) SSOP CY8C21534-24PVXI 512 无 -40°C 至 +85°C 4 4 24 24a 0 有 0 有 8K 28 引脚 (210- 密尔 ) SSOP ( 带卷形式 ) CY8C21534-24PVXIT 8K 512 无 -40°C 至 +85°C 4 4 24 24a 32 引脚 (5x5 毫米 0.93 MAX) QFN b CY8C21434-24LFXI 8K 512 无 -40°C 至 +85°C 4 4 28 28a 0 有 32 引脚 (5x5 毫米 0.93 MAX) QFN b ( 带卷形式 ) CY8C21434-24LFXIT 8K 512 无 -40°C 至 +85°C 4 4 28 28a 0 有 32 引脚 b (5x5 毫米 0.60 MAX) QFN CY8C21434-24LKXI 8K 512 无 -40°C 至 +85°C 4 4 28 28a 0 有 32 引脚 b (5x5 毫米 0.60 MAX) QFN ( 带卷形式 ) CY8C21434-24LKXIT 8K 512 无 -40°C 至 +85°C 4 4 28 28a 0 有 32 引脚 b (5x5 毫米 0.93 MAX) QFN CY8C21634-24LFXI 8K 512 有 -40°C 至 +85°C 4 4 26 26a 0 有 32 引脚 b (5x5 毫米 0.93 MAX) QFN ( 带卷形式 ) CY8C21634-24LFXIT 8K 512 有 -40°C 至 +85°C 4 4 26 26a 0 有 32 引脚 (5x5 毫米 0.93 MAX) SAWN QFN CY8C21434-24LTXI 8K 512 无 -40°C 至 +85°C 4 4 28 28a 0 有 32 引脚 (5x5 b 毫米 0.93 MAX) SAWN QFN ( 带卷形式 ) CY8C21434-24LTXIT 8K 512 无 -40°C 至 +85°C 4 4 28 28a 0 有 32 引脚 (5x5 b 毫米 0.93 MAX) SAWN QFN CY8C21634-24LTXI 8K 512 有 -40°C 至 +85°C 4 4 26 26a 0 有 32 引脚 (5x5 b 毫米 0.93 MAX) SAWN QFN ( 带卷形式 ) CY8C21634-24LTXIT 8K 512 有 -40°C 至 +85°C 4 4 26 26a 0 有 56 引脚 OCD SSOP CY8C21001-24PVXI 8K 512 有 -40°C 至 +85°C 4 4 26 26a 0 有 a. 所有数字 IO 引脚也连接至共用模拟多路复用器。 b. 参见第 11 页的 32 引脚器件的引脚分配器件中有关引脚差异性的说明。 文件号:001-50522 版本 ** 第 40 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 订购代码定义 CY...... 8.... C.. 21.... xxx...-24xx 封装类型:热额定值: PX = PDIP 无铅 C = 商用 SX = SOIC 无铅 I = 工业 PVX = SSOP 无铅 E = 扩展 LFX/LKX = QFN 无铅 AX = TQFP 无铅 AX = TQFP P 无铅 速度 : 24 MHz 器件编号 系列代码 技术代码 : C = CMOS 市场营销代码: 8 = Cypress PSoC 公司 ID:CY = 赛普拉斯 文件号:001-50522 版本 ** 第 41 页共 42 页 [+] Feedback CY8C21634, CY8C21534 CY8C21434, CY8C21334, CY8C21234 文档历史记录 文档标题: CY8C21634/CY8C21534/CY8C21434/CY8C21334/CY8C21234 PSoC® 混合信号阵列最终数据手册 文档号:001-50522 ECN 版本 变更来源 变更说明 ** 2616051 HJIA SPEC 38-12025 的译文 © 赛普拉斯半导体公司 2004-2008 年版权所有。本文所述信息如有变动,恕不另行通知。赛普拉斯半导体公司对因使用任何非赛普拉斯产品电路而产生的问题概不负责,也不表明或暗示授予任何专利 许可或其它权利许可。除非与赛普拉斯已达成明确的书面协议,否则赛普拉斯的产品既不保证用于,也不应用于医疗、生命支持、救生、关键控制或安全应用等领域。此外,赛普拉斯不授权将其产品 用作发生故障或问题时根据合理预测可能会对用户造成严重伤害的生命支持系统的关键组件。在生命支持系统中采用赛普拉斯产品将视为相关制造商承担相关应用的一切风险,并赔偿赛普拉斯由此产 生的一切费用。 本文提供的任何源代码 (软件和 / 或固件)均归赛普拉斯半导体公司所有 (赛普拉斯),同时在全球范围内受专利保护法 (美国及其它国家)、美国版权法以及国际条约条款的保护。赛普拉斯向被许 可方授予专有的、非独占的、不可转让的许可权,仅允许其为创建定制软件和 / 或固件以支持仅与适用协议所规定的赛普拉斯集成电路一起使用之目的的复制、使用、修改、编译赛普拉斯源代码与衍 生作品以及创建衍生作品。在未获得赛普拉斯明确书面许可的情况下,禁止在上述规定之外对本源代码进行任何复制、修改、译码、编译或表示。 免责声明:赛普拉斯对本材料不做任何明示或默示担保,其中包括、但不限于对适销性及特殊目的适用性的默示担保。赛普拉斯保留更改本文所述材料的权力,恕不另行通知。赛普拉斯对使用本文所 述任何产品或电路造成的后果概不负责。赛普拉斯不授权将其产品用作发生故障或问题时根据合理预测可能会对用户造成严重伤害的生命支持系统的关键组件。在生命支持系统中采用赛普拉斯产品将 视为相关制造商承担相关应用的一切风险,并赔偿赛普拉斯由此产生的一切费用。 用途可能受相关赛普拉斯软件许可协议的约束。 文件号:001-50522 版本 ** 2008 年 6 月 13 日修订 第 42 页共 42 页 本文提到的所有产品和公司名可能是其各自所有者的商标。 [+] Feedback