S6E1B3 Series 基于32位ARM® Cortex®-M0+ FM0+ Microcontroller S6E1B3 系列是针对低电耗和低成本应用而设计的高集成度 32 位嵌入式微控制器。本系列有搭载片上闪存和 SRAM 的 ARM 2 2 Cortex-M0+ 处理器,还包含了各种定时器、ADC 和各种通信接口(UART、CSIO (SPI)、 I C、I S、智能卡和 USB)等在内的外 设功能。“FM0+ 系列外设手册”中该数据手册记载的产品归类于 TYPE2-M0+ 产品。 特征 支持唤醒功能 32 位 ARM Cortex-M0+ 内核 多功能串口(最多 8 通道) 处理器版本:r0p1 最高工作频率:40.8 MHz 128 字节,所有通道内带 Tx/Rx FIFO(FIFO 段的数量随通信 嵌套向量中断控制器 (NVIC):支持 1 通道 NMI(非屏蔽中 可从以下选择每路通道的运行模式。 方式或位长的设置而变化。 ) 断)和可设定 4 个中断优先级的 24 通道的外设中断。 UART 24 位系统定时器 (Sys Tick):该系统定时器用于管理操作系统 CSIO(CSIO 任务 I 可选择奇偶校验的有/无。 内置专用波特率发生器 片上存储器 外部时钟可用作串行时钟 闪存 丰富的错误检测功能(奇偶校验错误、帧错误及溢出错误) 512+48 千字节 双存储区: 上半存储区:512 千字节(64 千字节 x8) 下半存储区:48 千字节(8 千字节 x6) 读周期:0 等待周期 保护代码的加密功能 最大 CSIO(又称 SPI) 全双工双缓冲器 内置专用波特率发生器 溢出错误检测功能 串行芯片选择功能(仅 数据长度:5 SRAM ~ 16 位 I2 C 本系列的片上 SRAM 具有一个独立的 SRAM。 支持标准模式 (最快 SRAM:60+4 千字节 4 千字节:在深度待机模式中可保存值 最大 ch6 和 ch7) 100kbps)/高速模式(最快 400kbps) 。 2 I S 2 CSIO (ch.5、ch.6) 和 I S 时钟发生器 支持两种传输协议 2 • IS • MSB 对齐 仅主控模式 使用 USB 接口 USB 接口由从机和主机构成 USB 的 PLL 为内置型,可通过倍频主时钟生成 USB 时钟。 USB 从机 USB2.0 全速率 6 个端点 端点 0 是控制传输 端点 1 和 2 可选择块传输、中断传输或同步传输 端点 3~5 可选择块传输或中断传输 端点 1~5 由双缓冲器构成 各端点容量如下: 端点 0、2 ~ 5:64 字节 端点 1:256 字节 支持 最多支持 广义系统数据传输控制器 (DSTC) (64 通道) DSTC 可不经 CPU 高速传输数据。DSTC 采用的是广义系 统,且可通过已构建在存储器中的广义系统指定内容直接访问 储存器/外围设备,进行数据传输。 支持软件激活、硬件激活、以及链式激活功能。 A/D 转换器(最多 24 通道) 12 位 A/D 转换器 USB 主机 逐次比较型 ~ 3.6V 个优先级) 转换时间:1.0μ[email protected] USB 2.0 全速/低速 支持块传输、中断传输和同步传输 自动检测 USB 从机的连接/断开 IN/OUT 令牌时自动处理握手数据包 支持最大 256 字节的数据包长 支持 Document Number: 002-00202 Rev.*A 被许多客户称为 SPI) 全双工双缓冲器 与 Cortex-M3 位带操作兼容。 Cypress Semiconductor Corporation C UART 位带操作 • • • • • • • 2 可进行优先级转换(2 扫描转换模式 内置存储转换数据的 优先级转换:4 段) • 198 Champion Court • FIFO (用于扫描转换:16 段;用于 San Jose, CA 95134-1709 • 408-943-2600 Revised April 7, 2016 S6E1B3 系列 基本定时器(最多 8 通道) 可从以下选择每路通道的运行模式。 实时时钟记录从 01 年至 99 年间的年/月/日/小时/分钟/秒/星 期。 16 位 PWM 定时器 RTC 可在指定时间(年/月/日/小时/分钟/秒/星期)生成中断, 也可在指定年、月、日、小时或分钟生成中断。 16 位 PPG 定时器 具有在指定时间或指定时间间隔生成中断的定时器中断功能。 16/32 位重载定时器 可在修改时间之时保持计数。 16/32 位 PWC 定时器 可自动计数闰年。 通用 I/O 端口 本系列的引脚不用作外部总线或者外设功能时,可用作通用 I/O 口。所有端口都可设定为快速通用 I/O 口或慢速通用 I/O 口。 另外,搭载的端口重定位功能可设定哪一个 I/O 口配置外设功 能。 所有端口都为可在 1 个周期内访问的快速 GPIO 可上拉控制各个引脚 计时计数器 计时计数器可把微控制器从低功耗模式中唤醒。可选择的时钟源 包括主时钟、副时钟、内部高速 CR 时钟或内部低速 CR 时钟。 间隔定时器:最大间隔时间 64s(副时钟:32.768kHz) 外部中断控制单元 最多 24 个外部中断输入引脚 可直接读出引脚电平 不可屏蔽中断 (NMI) 输入引脚:1 个 具有端口重定位功能 监视定时器(2 通道) 最多 102 个高速通用 I/O 口@120 针封装 部分端口耐 5V。 相关引脚详情,参见“6. 引脚功能表” 以及“7. 达到超时值时,监视定时器生成中断或复位。 I/O 电路类型” 。 双定时器(32/16 位逐减计数器) 双定时器由两个可编程的 32/16 位逐减计数器组成。可从以下 选择定时器每路通道的运行模式。 本系列有两种不同的监视,硬件监视和软件监视。 硬件监视定时器使用内置低速 CR 振荡器。因此,硬件监视定 时器在任何低功耗模式下都可以工作,RTC、停止、深度待机 RTC 和深度待机停止模式除外。 CRC(循环冗余校验)加速器 自由运行模式 CRC 加速器进行软件处理负荷高的 CRC 计算,以减轻数据接 收及存储完整性确认的处理负荷。 周期模式(=重载模式) 单次触发模式 支持 CCITT CRC16 和 IEEE-802.3 CRC32。 CCITT 多功能定时器 多功能定时器由以下模块构成。 CRC16 生成多项式:0x1021 CRC32 生成多项式:0x04C11DB7 IEEE-802.3 16 位自由运行定时器 × 3 通道 HDMI-CEC/遥控接收器(最多 2 通道) 输入捕捉 × 4 通道 HDMI-CEC 发送器 输出比较 × 6 通道 头块通过判断无信号自动传输 ADC 启动比较 × 6 通道 通过设置 通过检测仲裁丧失生成状态中断 波形发生器 × 3 通道 16 位 PPG 定时器 × 3 通道 包含 IGBT 模式。 使用以下功能可实现电机控制。 PWM 信号输出功能 DC 斩波器波形输出功能 死区定时器功能 1 字节数据自动生成 START、EOM、AC 来输出 CEC 传输 发送 1 个块(1 字节数据和 EOM/ACK)时,生成传输状 态中断 HDMI-CEC 接收器 具有自动 ACK 回复功能 具有线误差检测功能 遥控接收器 4 字节接收缓冲 具有重复码检测功能 输入捕捉功能 智能卡接口(最多 2 通道) ADC 启动功能 符合 ISO7816-3 规格 DTIF(电机紧急停止)中断功能 仅读卡器/仅 B 级卡 实时时钟(带 Vbat 的 RTC) 支持协议 Document Number: 002-00202 Rev.*A 发送器:8E2、8O2、8N2 Page 2 of 109 S6E1B3 系列 接收器:8E1、8O1、8N2、8N1、9N1 反转模式 TX/RX FIFO 集成(RX:16 字节,TX:16 字节) 休眠 定时器 RTC 时钟和复位 停止 时钟 可选择 5 种时钟源(2 种外部振荡、2 种内部 CR 振荡、主 PLL) 。 深度待机 RTC(可选是否保持 RAM 值) 主时钟: 副时钟: CR 时钟: 内部低速 CR 时钟: 主 PLL 时钟 内部高速 4MHz ~ 40MHz 32.768kHz 4MHz 100kHz 复位 INITX 引脚的复位请求 上电复位 软件复位 监视定时器复位 低压检测复位 时钟监视器复位 时钟监视功能 (CSV) 时钟监视功能根据内置 CR 振荡器生成的时钟来监视外部时钟 的异常。 深度待机停止(可选是否保持 RAM 值) 外设时钟门控 本系统可通过对无需使用的外设进行时钟门控来降低整个系统 的电流消耗。 VBAT 可以通过对 VBAT 引脚独立供电的方式来降低 RTC 操作 时的功耗。还可使用以下电路。 RTC 32kHz 振荡电路 上电电路 备用寄存器:32 字节 端口电路 调试 检测出外部时钟故障(时钟停止)时,复位有效。 串行线调试端口 (SW-DP) 检测出外部频率异常时,中断或复位有效。 微型跟踪缓冲区 (MTB) 低压检测功能 (LVD) 唯一 ID 本系列可在 2 个阶段监视 VCC 引脚的电压。VCC 引脚的电压 比设定的电压低时,低压检测功能生成中断或复位。 已为设备设置 41 位的唯一识别码。 LVDR:监视 Vcc 和自动复位操作 电源 LVD1:监视 Vcc 和使用中断报告错误 支持大范围电压: VCC=1.65V~ 3.6V LVD2:可选择用来监视 Vcc 或 LVDI 并使用中断报告错误 VCC= 3.0V ~ 3.6V(当使用 USB 时) VBAT 用电源: VBAT= 1.65V ~ 3.6V 低功耗模式 本系列有 6 种低功耗模式。 Document Number: 002-00202 Rev.*A Page 3 of 109 S6E1B3 系列 目录 特征 .......................................................................................................................................................................................... 1 1. 产品阵容.............................................................................................................................................................................. 5 2. 封装 ..................................................................................................................................................................................... 6 3. 引脚配置图 .......................................................................................................................................................................... 7 4. 引脚功能一览表 ................................................................................................................................................................. 10 5. I/O 电路类型 ..................................................................................................................................................................... 33 6. 芯片处理注意事项 ............................................................................................................................................................. 38 6.1 产品设计注意事项 ........................................................................................................................................................ 38 6.2 封装焊接注意事项 ........................................................................................................................................................ 38 6.3 使用环境注意事项 ........................................................................................................................................................ 39 7. 芯片使用注意事项 ............................................................................................................................................................. 41 8. 框图 ................................................................................................................................................................................... 43 9. 存储器映射 ........................................................................................................................................................................ 44 10. 各 CPU 状态下的引脚状态 ................................................................................................................................................ 47 11. 电气特性............................................................................................................................................................................ 52 11.1 绝对最大额定值 ........................................................................................................................................................... 52 11.2 推荐工作条件 ............................................................................................................................................................... 53 11.3 DC 特性 ....................................................................................................................................................................... 54 11.3.1 额定电流 ....................................................................................................................................................................... 54 11.3.2 引脚特性 ....................................................................................................................................................................... 59 11.4 AC 特性 ...................................................................................................................................................................... 60 11.4.1 主时钟输入特性 ............................................................................................................................................................ 60 11.4.2 副时钟输入特性 ............................................................................................................................................................ 61 11.4.3 内置 CR 振荡特性 ....................................................................................................................................................... 62 11.4.4 主 PLL 的工作条件(主时钟用作 PLL 的输入时钟时) ............................................................................................. 63 11.4.5 主 PLL 的工作条件(内置高速 CR 时钟用作主 PLL 的输入时钟时) ...................................................................... 63 11.4.6 复位输入特性................................................................................................................................................................ 64 11.4.7 上电复位时序................................................................................................................................................................ 65 11.4.8 基本定时器输入时序 ..................................................................................................................................................... 66 11.4.9 CSIO/SPI/UART 时序 .................................................................................................................................................. 67 11.4.11 外部输入时序 ............................................................................................................................................................ 84 2 11.4.12 I C 时序 .................................................................................................................................................................... 85 2 11.4.13 I S 时序 .................................................................................................................................................................... 86 11.4.14 智能卡接口特性 ........................................................................................................................................................ 87 11.4.15 SW-DP 时序............................................................................................................................................................. 88 11.5 12 位 A/D 转换器 ....................................................................................................................................................... 89 11.6 USB 特性 .................................................................................................................................................................... 92 11.7 低压检测特性 ............................................................................................................................................................... 96 11.7.1 低压检测复位................................................................................................................................................................ 96 11.7.2 低压检测中断................................................................................................................................................................ 97 11.7.3 低压检测中断 2 ............................................................................................................................................................ 98 11.8 闪存写入/擦除特性 ....................................................................................................................................................... 99 11.9 低功耗模式唤醒时间 .................................................................................................................................................. 100 11.9.1 唤醒因素:中断/唤醒 .................................................................................................................................................. 100 11.9.2 唤醒因素:复位 .......................................................................................................................................................... 102 12. 订购信息.......................................................................................................................................................................... 104 13. 封装尺寸.......................................................................................................................................................................... 105 Document History ............................................................................................................................................................... 108 Sales, Solutions, and Legal Information........................................................................................................................... 109 Document Number: 002-00202 Rev.*A Page 4 of 109 S6E1B3 系列 1. 产品阵容 存储器容量 产品名称 上半存储区 下半存储区 片上闪存 片上 SRAM S6E1B34E/F/G 256 Kbytes 48 Kbytes 32 Kbytes S6E1B36E/F/G 512 Kbytes 48 Kbytes 64 Kbytes 功能 S6E1B34E0A S6E1B36E0A 80 产品名称 引脚数 CPU 多功能定时器 频率 电源电压范围 USB2.0(从机/主机) DSTC 多功能串口 2 2 (UART/CSIO (SPI)/I C/I S) 基本定时器 (PWC/重载定时器/PWM/PPG) S6E1B34G0A S6E1B36G0A 120 8ch(最大) A/D 启动比较 6ch 输入捕捉 自由运行定时器 输出比较 波形发生器 PPG 4ch 3ch 6ch 3ch 3ch 1unit 1 unit 双定时器 HDMI-CEC/遥控接收器 2ch(最大) 2ch(最大) 智能卡接口 实时时钟 计时计数器 CRC 加速器 监视定时器 外部中断 I/O 口 12 位 A/D 转换器 CSV(时钟监视功能) LVD(低压检测) 高速 内置 CR 低速 调试功能 唯一 ID S6E1B34F0A S6E1B36F0A 100 Cortex-M0+ 40.8MHz 1.65 V ~ 3.6 V 1 unit 64ch 8ch(最大) ,带 128 字节的 FIFO 2 I S: ch.5, ch.6 65 个引脚(最大) 16ch (1unit) 1 unit(带蓄电池电源) 1 unit 是 1ch(SW) + 1ch(HW) 24 个引脚(最大) ,NMI × 1 82 个引脚(最大) 23ch (1unit) 是 2ch 4MHz 100kHz SW-DP 是 102 个引脚(最大) 24ch (1 unit) 注意事项: − 受封装引脚的限制,未配置各产品搭载的外设功能的全部信号。需要某种功能时,使用 I/O 口的端口重定位功能进行再配置。 有关内置 CR 的精确度,参见 “13. 电气特性 13.4 AC 特性 13.4.3 内置 CR 振荡特性”。 Document Number: 002-00202 Rev.*A Page 5 of 109 S6E1B3 系列 2. 封装 产品名称 封装 LQFP: LQH080-02 (0.50mm 间距) LQFP:LQI100 (0.50mm 间距) LQFP: LQM120 (0.50mm 间距) : 支持 S6E1B34E/S6E1B36E S6E1B34F/S6E1B36F S6E1B34G/S6E1B36G - - - - - - 注意事项: − 各封装的详情,参见“15. 封装尺寸”。 Document Number: 002-00202 Rev.*A Page 6 of 109 S6E1B3 系列 3. 引脚配置图 LQH080-02 VSS P82/SCK7_2 P81/SOT7_2/INT11_0 P80/SIN7_2/INT20_1 P60/SIN5_0/MI2SDI5_0/TIOA2_2/INT15_1/WKUP3/CEC1_0/IGTRG0_1 P61/SOT5_0/MI2SDO5_0/TIOB2_2/DTTI0X_2 P62/SCK5_0/MI2SCK5_0/ADTG_3/INT07_1/TIOA6_1/IC0_RST_0 P63/MI2SWS5_0/INT03_0/TIOB6_1/IC0_DATA_0 P0F/NMIX/CROUT_1/RTCCO_0/SUBOUT_0/MI2SMCK5_0/WKUP0/IC0_CLK_0/SCK4_0 P0E/CTS4_0/TIOB3_2/INT21_0/IC0_VCC_0 P0D/RTS4_0/TIOA3_2/INT20_0/IC0_VPEN_0 P0C/INT19_0/UDP0 P0B/INT18_0/UDM0 P0A/SIN4_0/INT00_2/WKUP5/IC0_CIN_0/UHCONX0 P07/AN22/ADTG_0/SCK4_2/INT23_1/SOT4_0 P04/SCK3_2/INT06_2 P03/SWDIO P02/SIN3_2/TIOB5_0 P01/SWCLK P00/SOT3_2/INT14_1 80 79 78 77 76 75 74 73 72 71 70 69 68 67 66 65 64 63 62 61 (顶部视图) VCC 1 60 P21/AN18/SIN0_0/INT06_1/WKUP2 P50/INT00_0/SIN3_1 2 59 P22/AN17/SOT0_0/TIOB7_1 P51/INT01_0/SOT3_1 3 58 P23/AN16/SCK0_0/TIOA7_1/RTO00_1 P52/INT02_0/SCK3_1 4 57 P1B/AN11/SOT4_1/IC02_1/INT20_2 P53/SIN6_0/TIOA1_2/INT07_2 5 P54/SOT6_0/TIOB1_2/INT18_1 6 P55/SCK6_0/ADTG_1/INT19_1 7 P56/INT08_2/MI2SMCK6_1/WKUP9/CEC1_1 8 P30/TIOB0_1/SCS60_1/INT03_2/MI2SWS6_1/WKUP4 9 56 P1A/AN10/SIN4_1/IC01_1/INT05_1 55 P19/AN09/SCK2_2/IC00_1 54 P18/AN08/SOT2_2 ` 53 AVRH LQFP - 80 P31/TIOB1_1/SCK6_1/MI2SCK6_1/INT04_2 10 52 AVRL 51 AVSS P32/TIOB2_1/SOT6_1/MI2SDO6_1/INT05_2 11 50 AVCC P33/INT04_0/TIOB3_1/SIN6_1/MI2SDI6_1/ADTG_6 12 49 P17/AN07/SIN2_2/INT04_1 P39/DTTI0X_0/ADTG_2/TIOB4_0/INT06_0 13 48 P16/AN06/SCK0_1/INT15_0 P3A/RTO00_0/TIOA0_1/INT07_0/RTCCO_2/SUBOUT_2/IC1_CIN_0 14 47 P15/AN05/IC1_CIN_1/SOT0_1/IC03_2/INT14_0 P3B/RTO01_0/TIOA1_1/IC1_DATA_0 15 46 P14/AN04/IC1_DATA_1/RTS1_1/SIN0_1/INT03_1/IC02_2 P3C/RTO02_0/TIOA2_1/INT18_2/IC1_RST_0 16 45 P13/AN03/IC1_RST_1/SCK1_1/RTCCO_1/IC01_2/SUBOUT_1 P3D/RTO03_0/TIOA3_1/IC1_VPEN_0 17 44 P12/AN02/IC1_VPEN_1/SOT1_1/IC00_2 P3E/RTO04_0/TIOA4_1/INT19_2/IC1_VCC_0/WKUP8 18 43 P11/AN01/IC1_VCC_1/SIN1_1/INT02_1/FRCK0_2/WKUP1 P3F/RTO05_0/TIOA5_1/IC1_CLK_0 19 42 P10/AN00/IC1_CLK_1/CTS1_1 40 VSS PE3/X1 39 PE2/X0 38 MD0 37 PE0/MD1 36 31 VBAT P4D/TIOB3_0/INT13_0/SCK7_1/WKUP6 35 30 P49/VWAKEUP P4C/TIOB2_0/SOT7_1/INT12_0/CEC0_0 34 29 P48/VREGCTL P4B/TIOB1_0/SIN7_1/INT22_1/WKUP7/IGTRG0_0 33 28 P47/X1A P4A/TIOB0_0/SCS70_1/INT21_1 32 27 P46/X0A 25 VCC INITX 26 24 VSS C 23 P45/LVDI/TIOA5_0/IC0_CIN_1 22 41 VCC P44/TIOA4_0/INT10_0/RTS1_2/IC0_DATA_1 21 VSS 20 注意事项: − 引脚名称(例如 XXX_1 和 XXX_2)中下划线 ("_") 后面的数字代表重定位端口号。有多个引脚可为同一路通道提供同一功能。 使用扩展端口功能寄存器 (EPFR) 选择引脚。 Document Number: 002-00202 Rev.*A Page 7 of 109 S6E1B3 系列 LQI100 P82/SCK7_2 P81/SOT7_2/INT11_0 P80/SIN7_2/INT20_1 P60/SIN5_0/MI2SDI5_0/TIOA2_2/INT15_1/WKUP3/CEC1_0/IGTRG0_1 P61/SOT5_0/MI2SDO5_0/TIOB2_2/DTTI0X_2 P62/SCK5_0/MI2SCK5_0/ADTG_3/INT07_1/TIOA6_1/IC0_RST_0 P63/MI2SWS5_0/INT03_0/TIOB6_1/IC0_DATA_0 P0F/NMIX/CROUT_1/RTCCO_0/SUBOUT_0/MI2SMCK5_0/WKUP0/IC0_CLK_0/SCK4_0 P0E/CTS4_0/TIOB3_2/INT21_0/IC0_VCC_0 P0D/RTS4_0/TIOA3_2/INT20_0/IC0_VPEN_0 P0C/INT19_0/UDP0 P0B/INT18_0/UDM0 P0A/SIN4_0/INT00_2/WKUP5/IC0_CIN_0/UHCONX0 P09/TIOB0_2/RTS4_2/INT17_0 P08/AN23/TIOA0_2/CTS4_2/INT16_0 P07/AN22/ADTG_0/SCK4_2/INT23_1/SOT4_0 P06/AN21/TIOB5_2/SOT4_2/INT01_1 P05/AN20/TIOA5_2/SIN4_2/INT00_1/WKUP10 P04/SCK3_2/INT06_2 P03/SWDIO P02/SIN3_2/TIOB5_0 P01/SWCLK P00/SOT3_2/INT14_1 VCC 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76 100 VSS (顶部视图) VCC 1 75 VSS P50/INT00_0/SIN3_1 2 74 P20/AN19/INT05_0/CROUT_0 P51/INT01_0/SOT3_1 3 73 P21/AN18/SIN0_0/INT06_1/WKUP2 P52/INT02_0/SCK3_1 4 72 P22/AN17/SOT0_0/TIOB7_1 P53/SIN6_0/TIOA1_2/INT07_2 5 71 P23/AN16/SCK0_0/TIOA7_1/RTO00_1 P54/SOT6_0/TIOB1_2/INT18_1 6 70 P1E/AN14/RTS4_1/ADTG_5/FRCK0_1/INT23_2 69 P1D/AN13/CTS4_1/DTTI0X_1/INT22_2 P55/SCK6_0/ADTG_1/INT19_1 7 P56/INT08_2/MI2SMCK6_1/WKUP9/CEC1_1 8 68 P1C/AN12/SCK4_1/IC03_1/INT21_2 P30/TIOB0_1/SCS60_1/INT03_2/MI2SWS6_1/WKUP4 9 67 P1B/AN11/SOT4_1/IC02_1/INT20_2 P31/TIOB1_1/SCK6_1/MI2SCK6_1/INT04_2 10 66 P1A/AN10/SIN4_1/IC01_1/INT05_1 P32/TIOB2_1/SOT6_1/MI2SDO6_1/INT05_2 11 65 P19/AN09/SCK2_2/IC00_1 LQFP - 100 P33/INT04_0/TIOB3_1/SIN6_1/MI2SDI6_1/ADTG_6 12 P34/SCS61_1/FRCK0_0/TIOB4_1 13 64 P18/AN08/SOT2_2 63 AVRH P35/SCS62_1/IC03_0/TIOB5_1/INT08_1 14 62 AVRL P36/IC02_0/SIN5_2/INT09_1/WKUP11 15 61 AVSS P37/IC01_0/SOT5_2/INT10_1 16 60 AVCC P38/IC00_0/SCK5_2/INT11_1 17 59 P17/AN07/SIN2_2/INT04_1 P39/DTTI0X_0/ADTG_2/TIOB4_0/INT06_0 18 58 P16/AN06/SCK0_1/INT15_0 P3A/RTO00_0/TIOA0_1/INT07_0/RTCCO_2/SUBOUT_2/IC1_CIN_0 19 57 P15/AN05/IC1_CIN_1/SOT0_1/IC03_2/INT14_0 P3B/RTO01_0/TIOA1_1/IC1_DATA_0 20 56 P14/AN04/IC1_DATA_1/RTS1_1/SIN0_1/INT03_1/IC02_2 P3C/RTO02_0/TIOA2_1/INT18_2/IC1_RST_0 21 55 P13/AN03/IC1_RST_1/SCK1_1/RTCCO_1/IC01_2/SUBOUT_1 P3D/RTO03_0/TIOA3_1/IC1_VPEN_0 22 54 P12/AN02/IC1_VPEN_1/SOT1_1/IC00_2 P3E/RTO04_0/TIOA4_1/INT19_2/IC1_VCC_0/WKUP8 23 53 P11/AN01/IC1_VCC_1/SIN1_1/INT02_1/FRCK0_2/WKUP1 P3F/RTO05_0/TIOA5_1/IC1_CLK_0 24 52 P10/AN00/IC1_CLK_1/CTS1_1 51 VCC 50 VSS PE3/X1 49 PE2/X0 48 47 MD0 PE0/MD1 46 41 VBAT P4D/TIOB3_0/INT13_0/SCK7_1/WKUP6 45 40 P49/VWAKEUP P4C/TIOB2_0/SOT7_1/INT12_0/CEC0_0 44 39 P48/VREGCTL P4B/TIOB1_0/SIN7_1/INT22_1/WKUP7/IGTRG0_0 43 38 P4A/TIOB0_0/SCS70_1/INT21_1 42 37 35 VCC P47/X1A 34 VSS P46/X0A 33 C INITX 36 32 P45/LVDI/TIOA5_0/IC0_CIN_1 P44/TIOA4_0/INT10_0/RTS1_2/IC0_DATA_1 31 29 P42/TIOA2_0/INT08_0/SCK1_2/IC0_VPEN_1 P43/TIOA3_0/INT09_0/ADTG_7/CTS1_2/IC0_RST_1 30 28 P41/TIOA1_0/INT13_1/SOT1_2/IC0_VCC_1 26 VCC P40/TIOA0_0/INT12_1/SIN1_2/IC0_CLK_1 27 VSS 25 注意事项: − 引脚名称(例如 XXX_1 和 XXX_2)中下划线 ("_") 后面的数字代表重定位端口号。有多个引脚可为同一路通道提供同一功能。 使用扩展端口功能寄存器 (EPFR) 选择引脚。 Document Number: 002-00202 Rev.*A Page 8 of 109 S6E1B3 系列 LQM120 VSS P82/SCK7_2 P81/SOT7_2/INT11_0 P80/SIN7_2/INT20_1 P60/SIN5_0/MI2SDI5_0/TIOA2_2/INT15_1/WKUP3/CEC1_0/IGTRG0_1 P61/SOT5_0/MI2SDO5_0/TIOB2_2/DTTI0X_2 P62/SCK5_0/MI2SCK5_0/ADTG_3/INT07_1/TIOA6_1/IC0_RST_0 P63/SIN5_1/MI2SWS5_0/INT03_0/TIOB6_1/IC0_DATA_0 P64/SOT5_1/TIOA7_0/INT10_2 P65/SCK5_1/TIOB7_0/INT23_0 P66/SIN3_0/INT11_2 P67/SOT3_0/TIOA7_2/INT22_0 P68/SCK3_0/TIOB7_2/INT12_2 P0F/NMIX/CROUT_1/RTCCO_0/SUBOUT_0/MI2SMCK5_0/WKUP0/IC0_CLK_0/SCK4_0 P0E/CTS4_0/TIOB3_2/INT21_0/IC0_VCC_0 P0D/RTS4_0/TIOA3_2/INT20_0/IC0_VPEN_0 P0C/INT19_0/UDP0 P0B/INT18_0/UDM0 P0A/SIN4_0/INT00_2/WKUP5/IC0_CIN_0/UHCONX0 P09/TIOB0_2/RTS4_2/INT17_0 P08/AN23/TIOA0_2/CTS4_2/INT16_0 P07/AN22/ADTG_0/SCK4_2/INT23_1/SOT4_0 P06/AN21/TIOB5_2/SOT4_2/INT01_1 P05/AN20/TIOA5_2/SIN4_2/INT00_1/WKUP10 P04/SCK3_2/INT06_2 P03/SWDIO P02/SIN3_2/TIOB5_0 P01/SWCLK P00/SOT3_2/INT14_1 VCC 120 119 118 117 116 115 114 113 112 111 110 109 108 107 106 105 104 103 102 101 100 99 98 97 96 95 94 93 92 91 (顶部视图) VCC 1 P50/INT00_0/SIN3_1 2 89 P20/AN19/INT05_0/CROUT_0 P51/INT01_0/SOT3_1 3 88 P21/AN18/SIN0_0/INT06_1/WKUP2 P52/INT02_0/SCK3_1 90 VSS 4 87 P22/AN17/SOT0_0/TIOB7_1 P53/SIN6_0/TIOA1_2/INT07_2 5 86 P23/AN16/SCK0_0/TIOA7_1/RTO00_1 P54/SOT6_0/TIOB1_2/INT18_1 6 85 P24/SIN2_1/RTO01_1/INT17_1 P55/SCK6_0/ADTG_1/INT19_1 7 84 P25/SOT2_1/RTO02_1 P56/SIN1_0/INT08_2/MI2SMCK6_1/WKUP9/CEC1_1 8 83 P26/SCK2_1/RTO03_1 P57/SOT1_0 9 82 P27/AN15/RTO04_1/TIOA6_2/INT02_2 P58/SCK1_0 10 81 P28/ADTG_4/RTO05_1/TIOB6_2 P59/SIN7_0/INT16_1 11 80 P1E/AN14/RTS4_1/ADTG_5/FRCK0_1/INT23_2 P5A/SOT7_0/INT16_2 12 79 P1D/AN13/CTS4_1/DTTI0X_1/INT22_2 P5B/SCK7_0/INT17_2 13 78 P1C/AN12/SCK4_1/IC03_1/INT21_2 LQFP - 120 P30/TIOB0_1/SCS60_1/INT03_2/MI2SWS6_1/WKUP4 14 P31/TIOB1_1/SCK6_1/MI2SCK6_1/INT04_2 15 77 P1B/AN11/SOT4_1/IC02_1/INT20_2 76 P1A/AN10/SIN4_1/IC01_1/INT05_1 P32/TIOB2_1/SOT6_1/MI2SDO6_1/INT05_2 16 75 P19/AN09/SCK2_2/IC00_1 P33/INT04_0/TIOB3_1/SIN6_1/MI2SDI6_1/ADTG_6 17 74 P18/AN08/SOT2_2 P34/SCS61_1/FRCK0_0/TIOB4_1 18 73 AVRH P35/SCS62_1/IC03_0/TIOB5_1/INT08_1 19 72 AVRL P36/IC02_0/SIN5_2/INT09_1/WKUP11 20 71 AVSS P37/IC01_0/SOT5_2/INT10_1 21 70 AVCC P38/IC00_0/SCK5_2/INT11_1 22 69 P17/AN07/SIN2_2/INT04_1 P39/DTTI0X_0/ADTG_2/TIOB4_0/INT06_0 23 68 P16/AN06/SCK0_1/INT15_0 P3A/RTO00_0/TIOA0_1/INT07_0/RTCCO_2/SUBOUT_2/IC1_CIN_0 24 67 P15/AN05/IC1_CIN_1/SOT0_1/IC03_2/INT14_0 P3B/RTO01_0/TIOA1_1/IC1_DATA_0 25 66 P14/AN04/IC1_DATA_1/RTS1_1/SIN0_1/INT03_1/IC02_2 P3C/RTO02_0/TIOA2_1/INT18_2/IC1_RST_0 26 65 P13/AN03/IC1_RST_1/SCK1_1/RTCCO_1/IC01_2/SUBOUT_1 P3D/RTO03_0/TIOA3_1/IC1_VPEN_0 27 64 P12/AN02/IC1_VPEN_1/SOT1_1/IC00_2 P3E/RTO04_0/TIOA4_1/INT19_2/IC1_VCC_0/WKUP8 28 63 P11/AN01/IC1_VCC_1/SIN1_1/INT02_1/FRCK0_2/WKUP1 P3F/RTO05_0/TIOA5_1/IC1_CLK_0 29 62 P10/AN00/IC1_CLK_1/CTS1_1 60 VSS PE3/X1 59 PE2/X0 58 57 MD0 PE0/MD1 56 P74/SCK2_0 55 P73/SOT2_0/TIOB6_0/INT15_2 54 P72/SIN2_0/TIOA6_0/INT14_2 53 P70/SCS71_1/TIOA4_2 51 P71/SCS72_1/TIOB4_2/INT13_2 52 46 VBAT P4D/TIOB3_0/INT13_0/SCK7_1/WKUP6 50 45 P49/VWAKEUP P4C/TIOB2_0/SOT7_1/INT12_0/CEC0_0 49 44 P4A/TIOB0_0/SCS70_1/INT21_1 47 43 P48/VREGCTL P4B/TIOB1_0/SIN7_1/INT22_1/WKUP7/IGTRG0_0 48 42 40 VCC P47/X1A 39 P46/X0A 38 C VSS INITX 41 37 P45/LVDI/TIOA5_0/IC0_CIN_1 P44/TIOA4_0/INT10_0/RTS1_2/IC0_DATA_1 36 34 P43/TIOA3_0/INT09_0/ADTG_7/CTS1_2/IC0_RST_1 35 33 P41/TIOA1_0/INT13_1/SOT1_2/IC0_VCC_1 P42/TIOA2_0/INT08_0/SCK1_2/IC0_VPEN_1 VCC 31 61 VCC P40/TIOA0_0/INT12_1/SIN1_2/IC0_CLK_1 32 VSS 30 注意事项: − 引脚名称(例如 XXX_1 和 XXX_2)中下划线 ("_") 后面的数字代表重定位端口号。有多个引脚可为同一路通道提供同一功能。 使用扩展端口功能寄存器 (EPFR) 选择引脚。 Document Number: 002-00202 Rev.*A Page 9 of 109 S6E1B3 系列 4. 引脚功能一览表 引脚号一览表 引脚名称(例如 XXX_1 和 XXX_2)中下划线 ("_") 后面的数字代表重定位端口号。有多个引脚可为同一路通道提供同一功能。使 用扩展端口功能寄存器 (EPFR) 选择引脚。 LQFP-120 1 引脚号 LQFP-100 1 LQFP-80 1 2 2 2 3 3 3 4 4 4 5 5 5 6 6 6 7 7 7 8 8 - - 9 - - 10 - - 11 - - 12 - - 13 - - 8 Document Number: 002-00202 Rev.*A 引脚名称 VCC P50 SIN3_1 INT00_0 P51 SOT3_1 INT01_0 P52 SCK3_1 INT02_0 P53 SIN6_0 TIOA1_2 INT07_2 P54 SOT6_0 TIOB1_2 INT18_1 P55 SCK6_0 ADTG_1 INT19_1 P56 MI2SMCK6_1 CEC1_1 INT08_2 WKUP9 SIN1_0 P57 SOT1_0 P58 SCK1_0 P59 SIN7_0 INT16_1 P5A SOT7_0 INT16_2 P5B SCK7_0 INT17_2 I/O 电路类型 引脚状态类型 - I J I J I J I J I J I J I O F I F I F J F J F J Page 10 of 109 S6E1B3 系列 LQFP-120 引脚号 LQFP-100 LQFP-80 14 9 9 15 10 10 16 11 11 17 12 12 18 13 - 19 14 - 20 15 - 21 16 - 22 17 - 23 18 13 Document Number: 002-00202 Rev.*A 引脚名称 P30 TIOB0_1 SCS60_1 MI2SWS6_1 INT03_2 WKUP4 P31 TIOB1_1 SCK6_1 MI2SCK6_1 INT04_2 P32 TIOB2_1 SOT6_1 MI2SDO6_1 INT05_2 P33 TIOB3_1 SIN6_1 MI2SDI6_1 INT04_0 ADTG_6 P34 SCS61_1 FRCK0_0 TIOB4_1 P35 SCS62_1 IC03_0 TIOB5_1 INT08_1 P36 IC02_0 SIN5_2 INT09_1 WKUP11 P37 IC01_0 SOT5_2 INT10_1 P38 IC00_0 SCK5_2 INT11_1 P39 DTTI0X_0 TIOB4_0 ADTG_2 INT06_0 I/O 电路类型 引脚状态类型 I N I J I J I J I I I J I N I J F J I J Page 11 of 109 S6E1B3 系列 LQFP-120 引脚号 LQFP-100 LQFP-80 24 19 14 25 20 15 26 21 16 27 22 17 28 23 18 29 24 19 30 31 25 26 20 - 32 27 - 33 28 - 34 29 - Document Number: 002-00202 Rev.*A 引脚名称 P3A RTO00_0 TIOA0_1 RTCCO_2 SUBOUT_2 IC1_CIN_0 INT07_0 P3B RTO01_0 TIOA1_1 IC1_DATA_0 P3C RTO02_0 TIOA2_1 INT18_2 IC1_RST_0 P3D RTO03_0 TIOA3_1 IC1_VPEN_0 P3E RTO04_0 TIOA4_1 IC1_VCC_0 INT19_2 WKUP8 P3F RTO05_0 TIOA5_1 IC1_CLK_0 VSS VCC P40 TIOA0_0 IC0_CLK_1 INT12_1 SIN1_2 P41 TIOA1_0 SOT1_2 IC0_VCC_1 INT13_1 P42 TIOA2_0 SCK1_2 IC0_VPEN_1 INT08_0 I/O 电路类型 引脚状态类型 I J I I I J I I I N I I - - F J F J F J Page 12 of 109 S6E1B3 系列 LQFP-120 引脚号 LQFP-100 LQFP-80 35 30 - 36 31 21 37 32 22 38 39 40 41 33 34 35 36 23 24 25 26 42 37 27 43 38 28 44 39 29 45 40 30 46 41 31 47 42 32 48 43 33 49 44 34 Document Number: 002-00202 Rev.*A 引脚名称 P43 TIOA3_0 CTS1_2 ADTG_7 IC0_RST_1 INT09_0 P44 TIOA4_0 IC0_DATA_1 INT10_0 RTS1_2 P45 TIOA5_0 IC0_CIN_1 LVDI C VSS VCC INITX P46 X0A P47 X1A P48 VREGCTL P49 VWAKEUP VBAT P4A TIOB0_0 SCS70_1 INT21_1 P4B TIOB1_0 SIN7_1 INT22_1 WKUP7 IGTRG0_0 P4C TIOB2_0 SOT7_1 CEC0_0 INT12_0 I/O 电路类型 引脚状态类型 F J L S L P B C D E E F I I I I - - I J I N I R Page 13 of 109 S6E1B3 系列 LQFP-120 引脚号 LQFP-100 LQFP-80 50 45 35 51 - - 52 - - 53 - - 54 - - 55 - - 56 46 36 57 47 37 58 48 38 59 49 39 60 61 50 51 40 41 62 52 42 63 53 43 64 54 44 Document Number: 002-00202 Rev.*A 引脚名称 P4D TIOB3_0 SCK7_1 INT13_0 WKUP6 P70 TIOA4_2 SCS71_1 P71 TIOB4_2 SCS72_1 INT13_2 P72 SIN2_0 TIOA6_0 INT14_2 P73 SOT2_0 TIOB6_0 INT15_2 P74 SCK2_0 PE0 MD1 MD0 PE2 X0 PE3 X1 VSS VCC P10 IC1_CLK_1 CTS1_1 AN00 P11 IC1_VCC_1 SIN1_1 FRCK0_2 INT02_1 WKUP1 AN01 P12 IC1_VPEN_1 SOT1_1 IC00_2 AN02 I/O 电路类型 引脚状态类型 I N F I F J F J F J F I C D J M A A A B - - H K H P H K Page 14 of 109 S6E1B3 系列 LQFP-120 引脚号 LQFP-100 LQFP-80 65 55 45 66 56 46 67 57 47 68 58 48 69 59 49 70 71 72 73 60 61 62 63 50 51 52 53 74 64 54 75 65 55 76 66 56 Document Number: 002-00202 Rev.*A 引脚名称 P13 IC1_RST_1 SCK1_1 RTCCO_1 IC01_2 SUBOUT_1 AN03 P14 IC1_DATA_1 RTS1_1 SIN0_1 IC02_2 INT03_1 AN04 P15 IC1_CIN_1 SOT0_1 IC03_2 INT14_0 AN05 P16 SCK0_1 INT15_0 AN06 P17 SIN2_2 INT04_1 AN07 AVCC AVSS AVRL AVRH P18 SOT2_2 AN08 P19 SCK2_2 IC00_1 AN09 P1A SIN4_1 IC01_1 INT05_1 AN10 I/O 电路类型 引脚状态类型 H K H L H L H L H L - - H K H K H L Page 15 of 109 S6E1B3 系列 LQFP-120 引脚号 LQFP-100 LQFP-80 77 67 57 78 68 - 79 69 - 80 70 - 81 - - 82 - - 83 - - 84 - - 85 - - 86 71 58 Document Number: 002-00202 Rev.*A 引脚名称 P1B SOT4_1 IC02_1 INT20_2 AN11 P1C SCK4_1 IC03_1 INT21_2 AN12 P1D CTS4_1 DTTI0X_1 INT22_2 AN13 P1E RTS4_1 FRCK0_1 ADTG_5 INT23_2 AN14 P28 RTO05_1 TIOB6_2 ADTG_4 P27 RTO04_1 TIOA6_2 INT02_2 AN15 P26 SCK2_1 RTO03_1 P25 SOT2_1 RTO02_1 P24 SIN2_1 RTO01_1 INT17_1 P23 SCK0_0 TIOA7_1 RTO00_1 AN16 I/O 电路类型 引脚状态类型 H L H L H L H L F I G L F I F I F J H K Page 16 of 109 S6E1B3 系列 LQFP-120 引脚号 LQFP-100 LQFP-80 87 72 59 88 73 60 89 74 - 90 91 75 76 - 92 77 61 93 78 62 94 79 63 95 80 64 96 81 65 97 82 - 98 83 - 99 84 66 Document Number: 002-00202 Rev.*A 引脚名称 P22 SOT0_0 TIOB7_1 AN17 P21 SIN0_0 INT06_1 WKUP2 AN18 P20 INT05_0 CROUT_0 AN19 VSS VCC P00 SOT3_2 INT14_1 P01 SWCLK P02 SIN3_2 TIOB5_0 P03 SWDIO P04 SCK3_2 INT06_2 P05 TIOA5_2 SIN4_2 INT00_1 WKUP10 AN20 P06 TIOB5_2 SOT4_2 INT01_1 AN21 P07 SCK4_2 ADTG_0 INT23_1 AN22 SOT4_0 I/O 电路类型 引脚状态类型 H K H P H L - - I J I H I I I H I J H P H L H L Page 17 of 109 S6E1B3 系列 LQFP-120 引脚号 LQFP-100 LQFP-80 100 85 - 101 86 - 102 87 67 103 88 68 104 89 69 105 90 70 106 91 71 107 92 72 108 - - 109 - - Document Number: 002-00202 Rev.*A 引脚名称 P08 TIOA0_2 CTS4_2 INT16_0 AN23 P09 TIOB0_2 RTS4_2 INT17_0 P0A SIN4_0 INT00_2 WKUP5 IC0_CIN_0 UHCONX0 P0B INT18_0 UDM0 P0C INT19_0 UDP0 P0D RTS4_0 TIOA3_2 INT20_0 IC0_VPEN_0 P0E CTS4_0 TIOB3_2 INT21_0 IC0_VCC_0 P0F CROUT_1 RTCCO_0 SUBOUT_0 MI2SMCK5_0 NMIX WKUP0 IC0_CLK_0 SCK4_0 P68 SCK3_0 TIOB7_2 INT12_2 P67 SOT3_0 TIOA7_2 INT22_0 I/O 电路类型 引脚状态类型 H L I J I O K Q K Q I J I J I G F J F J Page 18 of 109 S6E1B3 系列 LQFP-120 引脚号 LQFP-100 LQFP-80 110 - - 111 - - 112 - - 93 73 - - 114 94 74 115 95 75 116 96 76 117 97 77 118 98 78 119 99 79 120 100 80 113 引脚名称 P66 SIN3_0 INT11_2 P65 SCK5_1 TIOB7_0 INT23_0 P64 SOT5_1 TIOA7_0 INT10_2 P63 MI2SWS5_0 INT03_0 TIOB6_1 IC0_DATA_0 SIN5_1 P62 SCK5_0 MI2SCK5_0 ADTG_3 INT07_1 TIOA6_1 IC0_RST_0 P61 SOT5_0 MI2SDO5_0 TIOB2_2 DTTI0X_2 P60 SIN5_0 MI2SDI5_0 TIOA2_2 CEC1_0 INT15_1 WKUP3 IGTRG0_1 P80 SIN7_2 INT20_1 P81 SOT7_2 INT11_0 P82 SCK7_2 VSS I/O 电路类型 引脚状态类型 F J F J F J I J I J I I I O I J I J I I - - *: 耐 5V 的 I/O Document Number: 002-00202 Rev.*A Page 19 of 109 S6E1B3 系列 引脚功能一览表 引脚名称(例如 XXX_1 和 XXX_2)中下划线 ("_") 后面的数字代表重定位端口号。有多个引脚可为同一路通道提供同一功能。使 用扩展端口功能寄存器 (EPFR) 选择引脚。 引脚功能 ADC 基本定时器 0 引脚名称 ADTG_0 ADTG_1 ADTG_2 ADTG_3 ADTG_4 ADTG_5 ADTG_6 ADTG_7 AN00 AN01 AN02 AN03 AN04 AN05 AN06 AN07 AN08 AN09 AN10 AN11 AN12 AN13 AN14 AN15 AN16 AN17 AN18 AN19 AN20 AN21 AN22 AN23 TIOA0_0 TIOA0_1 TIOA0_2 TIOB0_0 TIOB0_1 TIOB0_2 Document Number: 002-00202 Rev.*A 功能说明 A/D 转换器外部触发输入引脚 A/D 转换器模拟输入引脚。 ANxx 表示 ADC ch.xx。 基本定时器 ch.0 的 TIOA 引脚 基本定时器 ch.0 的 TIOB 引脚 LQFP-120 99 7 23 114 81 80 17 35 62 63 64 65 66 67 68 69 74 75 76 77 78 79 80 82 86 87 88 89 97 98 99 100 32 24 100 47 14 101 引脚号 LQFP-100 84 7 18 94 70 12 30 52 53 54 55 56 57 58 59 64 65 66 67 68 69 70 71 72 73 74 82 83 84 85 27 19 85 42 9 86 LQFP-80 66 7 13 74 12 42 43 44 45 46 47 48 49 54 55 56 57 58 59 60 66 14 32 9 - Page 20 of 109 S6E1B3 系列 引脚功能 基本定时器 1 基本定时器 2 基本定时器 3 基本定时器 4 基本定时器 5 基本定时器 6 基本定时器 7 调试器 引脚名称 TIOA1_0 TIOA1_1 TIOA1_2 TIOB1_0 TIOB1_1 TIOB1_2 TIOA2_0 TIOA2_1 TIOA2_2 TIOB2_0 TIOB2_1 TIOB2_2 TIOA3_0 TIOA3_1 TIOA3_2 TIOB3_0 TIOB3_1 TIOB3_2 TIOA4_0 TIOA4_1 TIOA4_2 TIOB4_0 TIOB4_1 TIOB4_2 TIOA5_0 TIOA5_1 TIOA5_2 TIOB5_0 TIOB5_1 TIOB5_2 TIOA6_0 TIOA6_1 TIOA6_2 TIOB6_0 TIOB6_1 TIOB6_2 TIOA7_0 TIOA7_1 TIOA7_2 TIOB7_0 TIOB7_1 TIOB7_2 SWCLK SWDIO Document Number: 002-00202 Rev.*A 功能说明 基本定时器 ch.1 的 TIOA 引脚 基本定时器 ch.1 的 TIOB 引脚 基本定时器 ch.2 的 TIOA 引脚 基本定时器 ch.2 的 TIOB 引脚 基本定时器 ch.3 的 TIOA 引脚 基本定时器 ch.3 的 TIOB 引脚 基本定时器 ch.4 的 TIOA 引脚 基本定时器 ch.4 的 TIOB 引脚 基本定时器 ch.5 的 TIOA 引脚 基本定时器 ch.5 的 TIOB 引脚 基本定时器 ch.6 的 TIOA 引脚 基本定时器 ch.6 的 TIOB 引脚 基本定时器 ch.7 的 TIOA 引脚 基本定时器 ch.7 的 TIOB 引脚 串行线调试接口时钟输入引脚 串行线调试接口数据输入/输出引脚 LQFP-120 33 25 5 48 15 6 34 26 116 49 16 115 35 27 105 50 17 106 36 28 51 23 18 52 37 29 97 94 19 98 53 114 82 54 113 81 112 86 109 111 87 108 93 引脚号 LQFP-100 28 20 5 43 10 6 29 21 96 44 11 95 30 22 90 45 12 91 31 23 18 13 32 24 82 79 14 83 94 93 71 72 78 LQFP-80 15 5 33 10 6 16 76 34 11 75 17 70 35 12 71 21 18 13 22 19 63 74 73 58 59 62 95 80 64 Page 21 of 109 S6E1B3 系列 引脚功能 引脚名称 外部中断 INT00_0 INT00_1 INT00_2 INT01_0 INT01_1 INT02_0 INT02_1 INT02_2 INT03_0 INT03_1 INT03_2 INT04_0 INT04_1 INT04_2 INT05_0 INT05_1 INT05_2 INT06_0 INT06_1 INT06_2 INT07_0 INT07_1 INT07_2 INT08_0 INT08_1 INT08_2 INT09_0 INT09_1 INT10_0 INT10_1 INT10_2 INT11_0 INT11_1 INT11_2 INT12_0 INT12_1 INT12_2 INT13_0 INT13_1 INT13_2 INT14_0 INT14_1 INT14_2 Document Number: 002-00202 Rev.*A 功能说明 外部中断请求 00 的输入引脚 外部中断请求 01 的输入引脚 外部中断请求 02 的输入引脚 外部中断请求 03 的输入引脚 外部中断请求 04 的输入引脚 外部中断请求 05 的输入引脚 外部中断请求 06 的输入引脚 外部中断请求 07 的输入引脚 外部中断请求 08 的输入引脚 外部中断请求 09 的输入引脚 外部中断请求 10 的输入引脚 外部中断请求 11 的输入引脚 外部中断请求 12 的输入引脚 外部中断请求 13 的输入引脚 外部中断请求 14 的输入引脚 LQFP-120 2 97 102 3 98 4 63 82 113 66 14 17 69 15 89 76 16 23 88 96 24 114 5 34 19 8 35 20 36 21 112 118 22 110 49 32 108 50 33 52 67 92 53 引脚号 LQFP-100 2 82 87 3 83 4 53 93 56 9 12 59 10 74 66 11 18 73 81 19 94 5 29 14 8 30 15 31 16 98 17 44 27 45 28 57 77 - LQFP-80 2 67 3 4 43 73 46 9 12 49 10 56 11 13 60 65 14 74 5 8 21 78 34 35 47 61 - Page 22 of 109 S6E1B3 系列 引脚功能 引脚名称 外部中断 INT15_0 INT15_1 INT15_2 INT16_0 INT16_1 INT16_2 INT17_0 INT17_1 INT17_2 INT18_0 INT18_1 INT18_2 INT19_0 INT19_1 INT19_2 INT20_0 INT20_1 INT20_2 INT21_0 INT21_1 INT21_2 INT22_0 INT22_1 INT22_2 INT23_0 INT23_1 INT23_2 NMIX GPIO P00 P01 P02 P03 P04 P05 P06 P07 P08 P09 P0A P0B P0C P0D P0E P0F Document Number: 002-00202 Rev.*A 功能说明 外部中断请求 15 的输入引脚 外部中断请求 16 的输入引脚 外部中断请求 17 的输入引脚 外部中断请求 18 的输入引脚 外部中断请求 19 的输入引脚 外部中断请求 20 的输入引脚 外部中断请求 21 的输入引脚 外部中断请求 22 的输入引脚 外部中断要请求 23 的输入引脚 不可屏蔽中断输入引脚 通用 I/O 口 0 LQFP-120 68 116 54 100 11 12 101 85 13 103 6 26 104 7 28 105 117 77 106 47 78 109 48 79 111 99 80 107 引脚号 LQFP-100 58 96 85 86 88 6 21 89 7 23 90 97 67 91 42 68 43 69 84 70 92 LQFP-80 48 76 68 6 16 69 7 18 70 77 57 71 32 33 66 72 92 93 94 95 96 97 98 99 100 101 102 103 104 105 106 107 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 61 62 63 64 65 66 67 68 69 70 71 72 Page 23 of 109 S6E1B3 系列 引脚功能 引脚名称 GPIO P10 P11 P12 P13 P14 P15 P16 P17 P18 P19 P1A P1B P1C P1D P1E P20 P21 P22 P23 P24 P25 P26 P27 P28 P30 P31 P32 P33 P34 P35 P36 P37 P38 P39 P3A P3B P3C P3D P3E P3F Document Number: 002-00202 Rev.*A 功能说明 通用 I/O 口 1 通用 I/O 口 2 通用 I/O 口 3 LQFP-120 62 63 64 65 66 67 68 69 74 75 76 77 78 79 80 89 88 87 86 85 84 83 82 81 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 引脚号 LQFP-100 52 53 54 55 56 57 58 59 64 65 66 67 68 69 70 74 73 72 71 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 LQFP-80 42 43 44 45 46 47 48 49 54 55 56 57 60 59 58 9 10 11 12 13 14 15 16 17 18 19 Page 24 of 109 S6E1B3 系列 引脚功能 引脚名称 GPIO P40 P41 P42 P43 P44 P45 P46 P47 P48 P49 P4A P4B P4C P4D P50 P51 P52 P53 P54 P55 P56 P57 P58 P59 P5A P5B P60 P61 P62 P63 P64 P65 P66 P67 P68 P70 P71 P72 P73 P74 P80 P81 P82 PE0* PE2 PE3 Document Number: 002-00202 Rev.*A 功能说明 通用 I/O 口 4 通用 I/O 口 5 通用 I/O 口 6 通用 I/O 口 7 通用 I/O 口 8 通用 I/O 口 E LQFP-120 32 33 34 35 36 37 42 43 44 45 47 48 49 50 2 3 4 5 6 7 8 9 10 11 12 13 116 115 114 113 112 111 110 109 108 51 52 53 54 55 117 118 119 56 58 59 引脚号 LQFP-100 27 28 29 30 31 32 37 38 39 40 42 43 44 45 2 3 4 5 6 7 8 96 95 94 93 97 98 99 46 48 49 LQFP-80 21 22 27 28 29 30 32 33 34 35 2 3 4 5 6 7 8 76 75 74 73 77 78 79 36 38 39 Page 25 of 109 S6E1B3 系列 引脚功能 引脚名称 SIN0_0 SIN0_1 SOT0_0 (SDA0_0) 多功能串口 0 SOT0_1 (SDA0_1) SCK0_0 (SCL0_0) SCK0_1 (SCL0_1) 多功能串口 1 多功能串口 2 SIN1_0 SIN1_1 SIN1_2 SOT1_0 (SDA1_0) SOT1_1 (SDA1_1) SOT1_2 (SDA1_2) SCK1_0 (SCL1_0) SCK1_1 (SCL1_1) SCK1_2 (SCL1_2) SIN2_0 SIN2_1 SIN2_2 SOT2_0 (SDA2_0) SOT2_1 (SDA2_1) SOT2_2 (SDA2_2) SCK2_0 (SCL2_0) SCK2_1 (SCL2_1) SCK2_2 (SCL2_2) Document Number: 002-00202 Rev.*A 功能说明 多功能串口 ch.0 的输入引脚 多功能串口 ch.0 的输出引脚。 充当 UART/CSIO/LIN 引脚(运行模式 0 ~ 2 3)时,可用作 SOT0;充当 I C 引脚(运 行模式 4) ,可用作 SDA0。 多功能串口 ch.0 的时钟 I/O 引脚。 充当 CSIO 引脚(运行模式 2)时,可用 2 作 SCK0;充当 I C 引脚(运行模式 4) , 可用作 SCL0。 多功能串口 ch.1 的输入引脚 多功能串口 ch.1 的输出引脚。 充当 UART/CSIO/LIN 引脚(运行模式 0 ~ 2 3)时,可用作 SOT1;充当 I C 引脚(运 行模式 4) ,可用作 SDA1。 多功能串口 ch.1 的时钟 I/O 引脚。 充当 CSIO 引脚(运行模式 2)时,可用 2 作 SCK1;充当 I C 引脚(运行模式 4) , 可用作 SCL1。 多功能串口 ch.2 的输入引脚 多功能串口 ch.2 的输出引脚。 充当 UART/CSIO/LIN 引脚(运行模式 0 ~ 2 3)时,可用作 SOT2;充当 I C 引脚(运 行模式 4) ,可用作 SDA2。 多功能串口 ch.1 的时钟 I/O 引脚。 充当 CSIO 引脚(运行模式 2)时,可用 2 作 SCK2;充当 I C 引脚(运行模式 4) , 可用作 SCL2。 LQFP-120 88 66 引脚号 LQFP-100 73 56 LQFP-80 60 46 87 72 59 67 57 47 86 71 58 68 58 48 8 63 32 53 27 43 - 9 - - 64 54 44 33 28 - 10 - - 65 55 45 34 29 - 53 85 69 59 49 54 - - 84 - - 74 64 54 55 - - 83 - - 75 65 55 Page 26 of 109 S6E1B3 系列 引脚功能 多功能串口 3 多功能串口 4 引脚名称 SIN3_0 SIN3_1 SIN3_2 SOT3_0 (SDA3_0) SOT3_1 (SDA3_1) SOT3_2 (SDA3_2) SCK3_0 (SCL3_0) SCK3_1 (SCL3_1) SCK3_2 (SCL3_2) SIN4_0 SIN4_1 SIN4_2 SOT4_0 (SDA4_0) SOT4_1 (SDA4_1) SOT4_2 (SDA4_2) SCK4_0 (SCL4_0) SCK4_1 (SCL4_1) SCK4_2 (SCL4_2) CTS4_0 CTS4_1 CTS4_2 RTS4_0 RTS4_1 RTS4_2 Document Number: 002-00202 Rev.*A 功能说明 多功能串口 ch.3 的输入引脚 多功能串口 ch.3 的输出引脚。 充当 UART/CSIO/LIN 引脚(运行模式 0 ~ 2 3)时,可用作 SOT3;充当 I C 引脚(运 行模式 4) ,可用作 SDA3。 多功能串口 ch.3 的时钟 I/O 引脚。 充当 CSIO 引脚(运行模式 2)时,可用 2 作 SCK3;充当 I C 引脚(运行模式 4) , 可用作 SCL3。 多功能串口 ch.4 的输入引脚 多功能串口 ch.4 的输出引脚。 充当 UART/CSIO/LIN 引脚(运行模式 0 ~ 2 3)时,可用作 SOT4;充当 I C 引脚(运 行模式 4) ,可用作 SDA4。 多功能串口 ch.4 的时钟 I/O 引脚。 充当 CSIO 引脚(运行模式 2)时,可用 2 作 SCK4;充当 I C 引脚(运行模式 4) , 可用作 SCL4。 多功能串口 ch.4 CTS 的输入引脚 多功能串口 ch.4 RTS 的输出引脚 LQFP-120 110 2 94 引脚号 LQFP-100 2 79 LQFP-80 2 63 109 - - 3 3 3 92 77 61 108 - - 4 4 4 96 81 65 102 76 97 87 66 82 67 56 - 99 84 66 77 67 57 98 83 - 107 92 72 78 68 - 99 84 66 106 79 100 105 80 101 91 69 85 90 70 86 71 70 - Page 27 of 109 S6E1B3 系列 引脚功能 引脚名称 SIN5_0 (MI2SDI5_0) SIN5_1 SIN5_2 SOT5_0 (SDA5_0) (MI2SDO5_0) SOT5_1 (SDA5_1) 多功能串口 5 SOT5_2 (SDA5_2) SCK5_0 (SCL5_0) (MI2SCK5_0) SCK5_1 (SCL5_1) SCK5_2 (SCL5_2) MI2SWS5_0 SIN6_0 SIN6_1 (MI2SDI6_1) SOT6_0 (SDA6_0) SOT6_1 (SDA6_1) (MI2SDO6_1) 多功能串口 6 SCK6_0 (SCL6_0) SCK6_1 (SCL6_1) (MI2SCK6_1) 功能说明 多功能串口 ch.5 的输入引脚。 2 充当 I S 引脚(运行模式 2)时,SIN5_0 引 脚可用作 I2SIN5_0。 多功能串口 ch.5 的输出引脚。 充当 UART/CSIO/LIN 引脚(运行模式 0 ~ 2 3)时,可用作 SOT5;充当 I C 引脚(运 行模式 4) ,可用作 SDA5。 2 充当 I S 引脚(运行模式 2)时,SOT5_0 引脚可用作 MI2SDO5_0。 多功能串口 ch.5 的时钟 I/O 引脚。 充当 CSIO 引脚(运行模式 2)时,可用 2 作 SCK5;充当 I C 引脚(运行模式 4) , 可用作 SCL5。 2 充当 I S 引脚(运行模式 2)时,SCK5_0 引脚可用作 MI2SCK5_0。 2 I S 字选 (WS) 输出 多功能串口 ch.6 的输入引脚。 2 充当 I S 引脚(运行模式 2)时,SIN6_1 引 脚可用作 I2SIN6_1。 多功能串口 ch.6 的输出引脚。 充当 UART/CSIO/LIN 引脚(运行模式 0 ~ 2 3)时,可用作 SOT6;充当 I C 引脚(运 行模式 4) ,可用作 SDA6。 2 充当 I S 引脚(运行模式 2)时,SOT6_1 引脚可用作 MI2SDO6_1。 多功能串口 ch.6 的时钟 I/O 引脚。 充当 CSIO 引脚(运行模式 2)时,可用 2 作 SCK6;充当 I C 引脚(运行模式 4) , 可用作 SCL6。 2 充当 I S 引脚(运行模式 2)时,SCK6_6 引脚可用作 MI2SCK6_1。 LQFP-120 引脚号 LQFP-100 LQFP-80 116 96 76 113 20 15 - 115 95 75 112 - - 21 16 - 114 94 74 111 - - 22 17 - 113 93 73 5 5 5 17 12 12 6 6 6 16 11 11 7 7 7 15 10 10 SCS60_1 多功能串口 ch.6 串行芯片选择 0 输出引 脚。 14 9 9 SCS61_1 多功能串口 ch.6 串行芯片选择 1 输出引 脚。 18 13 - SCS62_1 多功能串口 ch.6 串行芯片选择 2 输出引 脚。 19 14 - 14 9 9 MI2SWS6_1 Document Number: 002-00202 Rev.*A 2 I S 字选 (WS) 输出 Page 28 of 109 S6E1B3 系列 引脚功能 多功能串口 7 智能卡接口 0 智能卡接口 1 USB 引脚名称 SIN7_0 SIN7_1 SIN7_2 SOT7_0 (SDA7_0) SOT7_1 (SDA7_1) SOT7_2 (SDA7_2) SCK7_0 (SCL7_0) SCK7_1 (SCL7_1) SCK7_2 (SCL7_2) 功能说明 多功能串口 ch.7 的输入引脚 多功能串口 ch.7 的输出引脚。 充当 UART/CSIO/LIN 引脚(运行模式 0 ~ 2 3)时,可用作 SOT7;充当 I C 引脚(运 行模式 4) ,可用作 SDA7。 多功能串口 ch.7 的时钟 I/O 引脚。 充当 CSIO 引脚(运行模式 2)时,可用 2 作 SCK7;充当 I C 引脚(运行模式 4) , 可用作 SCL7。 LQFP-120 11 48 117 引脚号 LQFP-100 43 97 LQFP-80 33 77 12 - - 49 44 34 118 98 78 13 - - 50 45 35 119 99 79 SCS70_1 多功能串口 ch.7 串行芯片选择 0 输出引 脚。 47 42 32 SCS71_1 多功能串口 ch.7 串行芯片选择 1 输出引 脚。 51 - - SCS72_1 多功能串口 ch.7 串行芯片选择 2 输出引 脚。 52 - - 91 28 90 29 94 30 87 32 92 27 93 31 23 53 22 54 21 55 19 57 24 52 20 56 88 71 70 74 67 22 72 73 21 18 43 17 44 16 45 14 47 19 42 15 46 68 IC0_VCC_0 IC0_VCC_1 IC0_VPEN_0 IC0_VPEN_1 IC0_RST_0 IC0_RST_1 IC0_CIN_0 IC0_CIN_1 IC0_CLK_0 IC0_CLK_1 IC0_DATA_0 IC0_DATA_1 IC1_VCC_0 IC1_VCC_1 IC1_VPEN_0 IC1_VPEN_1 IC1_RST_0 IC1_RST_1 IC1_CIN_0 IC1_CIN_1 IC1_CLK_0 IC1_CLK_1 IC1_DATA_0 IC1_DATA_1 UDM0 USB 从机/主机的 D – 引脚 106 33 105 34 114 35 102 37 107 32 113 36 28 63 27 64 26 65 24 67 29 62 25 66 103 UDP0 USB 从机/主机的 D + 引脚 104 89 69 USB 外部上拉控制引脚 102 87 67 UHCONX0 Document Number: 002-00202 Rev.*A 智能卡 ch.0 电源使能输出引脚 智能卡 ch.0 编程输出引脚 智能卡 ch.0 复位输出引脚 智能卡 ch.0 插入检测输入引脚 智能卡 ch.0 串口时钟输出引脚 智能卡 ch.0 串口数据输入/输出引脚 智能卡 ch.1 电源使能输出引脚 智能卡 ch.1 编程输出引脚 智能卡 ch.1 复位输出引脚 智能卡 ch.1 插入检测输入引脚 智能卡 ch.1 串口时钟输出引脚 智能卡 ch.1 串口数据输入/输出引脚 Page 29 of 109 S6E1B3 系列 引脚功能 引脚名称 多功能定时器 0 DTTI0X_0 DTTI0X_1 DTTI0X_2 FRCK0_0 FRCK0_1 FRCK0_2 IC00_0 IC00_1 IC00_2 IC01_0 IC01_1 IC01_2 IC02_0 IC02_1 IC02_2 IC03_0 IC03_1 IC03_2 RTO00_0 (PPG00_0) RTO00_1 (PPG00_1) RTO01_0 (PPG00_0) RTO01_1 (PPG00_1) RTO02_0 (PPG02_0) RTO02_1 (PPG02_1) RTO03_0 (PPG02_0) RTO03_1 (PPG02_1) RTO04_0 (PPG04_0) RTO04_1 (PPG04_1) RTO05_0 (PPG04_0) RTO05_1 (PPG04_1) IGTRG0_0 IGTRG0_1 Document Number: 002-00202 Rev.*A 功能说明 控制多功能定时器 0 的 RTO00 ~ RTO05 输出的波形发生器的输入信号。 16 位自由运行定时器 ch.0 外部时钟输入 引脚。 多功能定时器 0 的 16 位输入捕捉输入引 脚。 ICxx 表示通道号。 多功能定时器 0 的波形发生器输出引脚。 PPG0 输出模式下使用时,可用作 PPG00 引脚。 多功能定时器 0 的波形发生器输出引脚。 PPG0 输出模式下使用时,可用作 PPG00 引脚。 多功能定时器 0 的波形发生器输出引脚。 PPG0 输出模式下使用时,可用作 PPG02 引脚。 多功能定时器 0 的波形发生器输出引脚。 PPG0 输出模式下使用时,可用作 PPG02 引脚。 多功能定时器 0 的波形发生器输出引脚。 PPG0 输出模式下使用时,可用作 PPG04 引脚。 多功能定时器 0 的波形发生器输出引脚。 PPG0 输出模式下使用时,可用作 PPG04 引脚。 PPG IGBT 模式外部触发输入引脚 LQFP-120 23 79 115 18 80 63 22 75 64 21 76 65 20 77 66 19 78 67 引脚号 LQFP-100 18 69 95 13 70 53 17 65 54 16 66 55 15 67 56 14 68 57 LQFP-80 13 75 43 55 44 56 45 57 46 47 24 19 14 86 71 58 25 20 15 85 - - 26 21 16 84 - - 27 22 17 83 - - 28 23 18 82 - - 29 24 19 81 - - 48 116 43 96 33 76 Page 30 of 109 S6E1B3 系列 引脚功能 引脚名称 实时时钟 RTCCO_0 RTCCO_1 RTCCO_2 SUBOUT_0 SUBOUT_1 SUBOUT_2 HDMI-CEC/遥 控接收 低功耗模式 CEC0_0 CEC1_0 CEC1_1 WKUP0 WKUP1 WKUP2 WKUP3 WKUP4 WKUP5 WKUP6 WKUP7 WKUP8 WKUP9 WKUP10 WKUP11 LVDI VBAT 实时时钟的 0.5 秒脉冲输出引脚 副时钟输出引脚 HDMI-CEC/遥控接收 ch.0 输入/输出引脚 HDMI-CEC/遥控接收 ch.1 输入/输出引脚 深度待机模式唤醒信号输入引脚 LQFP-120 107 65 24 107 65 24 引脚号 LQFP-100 92 55 19 92 55 19 LQFP-80 72 45 14 72 45 14 49 116 8 107 63 88 116 14 102 50 48 28 8 97 20 44 96 8 92 53 73 96 9 87 45 43 23 8 82 15 34 76 8 72 43 60 76 9 67 35 33 18 8 - 监视外部电压的输入引脚。 37 32 22 从休眠状态唤醒的信号输入引脚 45 40 30 板载 Regulator 控制引脚 44 39 29 INITX 外部复位输入引脚。 INITX="L" 时,复位有效。 41 36 26 MD0 模式 0 引脚。 正常工作时,须输入 MD0 = “L”。闪存串行 编程时,须输入 MD0 ="H"。 57 47 37 MD1 模式 1 引脚。 正常工作时,不需要输入。 闪存串行编程时,须输入 MD1 ="L"。 56 46 36 1 26 35 51 76 1 25 41 - VWAKEUP REGCTL 复位 功能说明 模式 电源 VCC 电源引脚 1 31 40 61 91 VBAT 电源 VBAT VBAT 电源引脚 备用电源(蓄电池等)及系统电源 46 41 31 GND 引脚 30 39 60 90 120 25 34 50 75 100 20 24 40 80 GND VSS Document Number: 002-00202 Rev.*A Page 31 of 109 S6E1B3 系列 引脚功能 时钟 模拟电源 引脚名称 功能说明 LQFP-120 引脚号 LQFP-100 LQFP-80 X0 主时钟(振荡)输入引脚 58 48 38 X0A 副时钟(振荡)输入引脚 42 37 27 X1 主时钟(振荡) I/O 引脚 59 49 39 X1A 副时钟(振荡) I/O 引脚 43 38 28 CROUT_0 高速内置 CR 振荡时钟输出口 89 74 - CROUT_1 高速内置 CR 振荡时钟输出口 107 92 72 A/D 转换器的模拟电源引脚 70 60 50 AVCC AVRH A/D 转换器的模拟基准电压输入引脚 73 63 53 模拟 GND AVSS A/D 转换器的模拟基准电压输入引脚 71 61 51 C 引脚 C 电源稳定电容引脚 38 33 23 *:PE0 为开漏引脚,不能输出高电平。 Document Number: 002-00202 Rev.*A Page 32 of 109 S6E1B3 系列 5. I/O 电路类型 类型 电路 备注 上拉电 阻器 P-ch P-ch 数字输出 X1 N-ch 数字输出 R 上拉电阻器控制 数字输入 待机模式控制 时钟输入 反馈电阻 A 待机模式控制 数字输入 上拉电阻 可选择为主振荡时钟/ GPIO 功能 选择主振荡时钟功能时 振荡反馈电阻:约 1 MΩ 带待机模式控制 用作 GPIO 时 CMOS 电平输出 CMOS 电平迟滞输入 带上拉电阻控制 带待机模式控制 上拉电阻: 约 33 kΩ IOH = -4mA, IOL= 4 mA 待机模式控制 R X0 P-ch P-ch 数字输出 N-ch 数字输出 上拉电阻器控制 Document Number: 002-00202 Rev.*A Page 33 of 109 S6E1B3 系列 类型 电路 备注 上拉电阻 B 数字输入 CMOS 电平迟滞输入 上拉电阻: 约 33 kΩ 数字输入 C 数字输出 N-ch X0A 开漏输出 CMOS 电平迟滞输入 R 数字输入 D 副 OSC/GPIO 选择 ・CMOS 电平输出 ・ 请参阅“外设手册-主要部件(mn710 00001)”中 IO 的“VBAT 域” 设置。 OSC X1A R 数字输入 副 OSC/GPIO 选择 OSC E 可切换副振荡/ GPIO 功能 选择副振荡功能时。 ・振荡反馈电阻:约 12 MΩ RX 副 OSC 使能 用作 GPIO 时 ・CMOS 电平迟滞输入 ・请参阅“外设手册-主要部件(mn710 00001)”中 IO 的“VBAT 域” 设置。 时钟输入 Document Number: 002-00202 Rev.*A Page 34 of 109 S6E1B3 系列 类型 电路 P-ch P-ch 备注 数字输出 F N-ch 数字输出 R ・ CMOS 电平输出 ・ CMOS 电平迟滞输入 ・ 带上拉电阻控制 ・ 带待机模式控制 ・ 上拉电阻: 约 33 kΩ ・ IOH = -4 mA, IOL = 4 mA ・ 当用作 I2C 引脚时,数字输出 P-ch 晶 体管始终处于关闭状态 上拉电阻器控制 数字输入 待机模式控制 P-ch P-ch N-ch 数字输出 数字输出 G R 上拉电阻器控制 数字输入 ・ CMOS 电平输出 ・ CMOS 电平迟滞输入 ・ 带输入控制 ・ 模拟输入 ・ 带上拉电阻控制 ・ 带待机模式控制 ・ 上拉电阻: 约 33 kΩ ・ IOH= -4 mA, IOL= 4 mA ・ 当用作 I2C 引脚时,数字输出 P-ch 晶 体管始终处于关闭状态 待机模式控制 模拟输入 输入控制 Document Number: 002-00202 Rev.*A Page 35 of 109 S6E1B3 系列 类型 电路 P-ch P-ch N-ch 备注 数字输出 数字输出 H 上拉电阻器控制 R 数字输入 ・ CMOS 电平输出 ・ CMOS 电平迟滞输入 ・ 带输入控制 ・ 模拟输入 ・耐 5 V ・ 带上拉电阻控制 ・ 带待机模式控制 ・ 上拉电阻: 约 33 kΩ ・ IOH= -4 mA, IOL= 4 mA ・ 可使用 PZR 寄存器控制。 ・ 当用作 I2C 引脚时,数字输出 P-ch 晶 体管始终处于关闭状态 待机模式控制 模拟输入 输入控制 P-ch P-ch 数字输出 I N-ch 数字输出 R ・ CMOS 电平输出 ・ CMOS 电平迟滞输入 ・耐 5 V ・ 带上拉电阻控制 ・ 带待机模式控制 ・ 上拉电阻: 约 33 kΩ ・ IOH= -4 mA, IOL= 4 mA ・ 可使用 PZR 寄存器控制 ・ 当用作 I2C 引脚时,数字输出 P-ch 晶 体管始终处于关闭状态 上拉电阻器控制 数字输入 待机模式控制 J Document Number: 002-00202 Rev.*A 模式输入 ・ CMOS 电平迟滞输入 Page 36 of 109 S6E1B3 系列 类型 电路 备注 GPIO 数字输出 GPIO 数字输入/输出方向 GPIO 数字输入 GPIO 数字输入电路控制 UDP 输出 UDP0/P0C UDP 输入 K f差分 UDM0/P0B 可切换 USB I/O / GPIO 功能 USB 全速/低速控制 差分输入 USB/GPIO 选择 UDM 输入 UDM 输出 USB 数字输入/输出方向 GPIO 数字输出 选择 USB IO 功能时 高速, 低速控制 用作 GPIO 时 CMOS 电平输出 CMOS 电平迟滞输入 带待机模式控制 IOH= -39 mA, IOL= 39 mA GPIO 数字输入/输出方向 GPIO 数字输出 GPIO 数字输入电路控制 Document Number: 002-00202 Rev.*A Page 37 of 109 S6E1B3 系列 6. 芯片处理注意事项 半导体芯片存在一定的故障发生概率。半导体芯片的故障率很大程度受使用条件(电路条件、环境条件等)的影响。使用 Cypress 半导 体芯片时遵守下列注意事项,可降低故障概率并提高产品可靠性。 6.1 产品设计注意事项 本部分介绍使用半导体芯片进行电子产品设计时的注意事项。 遵守绝对最大额定值 施加超过绝对最大额定值的负荷(电压、电流、温度等)可能会永久损坏半导体芯片。因此,注意不可超过这些额定值。 遵守推荐工作条件 遵守推荐工作条件可以保证半导体芯片的正常动作。在推荐工作条件下可以保证芯片的电气特性。 请始终在符合推荐工作条件的状态下使用。不符合条件的使用可能会影响芯片的可靠性并导致芯片故障。 Cypress 不保证“数据手册”上没有记载的用途、使用条件的组合。用户在“数据手册”未记载的条件下使用时,请事先与销售部门联系。 引脚的处理与保护 处理连接半导体芯片上的电源引脚及 I/O 引脚时,须注意以下事项。 (1) 过电压、过电流的防止 各引脚上施加超过最大额定值的电压、电流会损伤芯片内部,在极端情况下甚至会永久损坏芯片。设计产品时,请防止产生过 电压、过电流。 (2) 输出引脚的保护 输出引脚与电源引脚或者其它输出引脚短路或连接大电容负载会产生大的电流。长时间保持这种连接状态会损坏芯片。 因此不要进行此类连接。 (3) 未用输入引脚的处理 在悬空状态下的输入引脚的高阻态,可能会影响操作的稳定性。请使用合适的电阻连接到电源引脚或接地引脚。 闩锁 半导体芯片是由衬底上的 P 型区和 N 型区构成的。外部异常电压增加时,内部寄生 PNPN 结(晶闸管构造)导通后,增加的数百 mA 的 大电流可能会流至电源引脚。这就是闩锁。 注意:这一现象不仅会降低芯片的可靠性,还有引起发热、冒烟和起火的危险。为避免以上现象发生,应该注意以下几点: (1) 不可在引脚上施加超过最大绝对额定的电压。注意异常噪声和电涌等。 (2) 上电过程中,不要流入异常电流。 遵守安全法规和标准 世界各国提供了诸如安全和地磁干扰等的规章制度和标准。客户进行产品设计时请遵守这些规章制度和标准。 故障及安全设计 半导体芯片存在一定的故障发生概率。请用户对芯片和设备采取冗余设计、防火设计、防止过电流设计、防误动作设计等安全设计措 施,保证即使在设备发生故障的情况下,也不会造成人身伤害、火灾和社会损失。 芯片使用注意事项 Cypress 半导体芯片旨在用于标准应用领域(计算机、办公自动化及其他办公设备、工业、通讯、及测量设备、个人或家用设备等) 。 注意:用户考虑在特定应用领域中使用本产品时,即故障或异常操作可能直接影响公众生活或造成人身伤害或财产损失或者需要极高 可靠性的应用领域(比如航空航天系统、原子能控制、海底中继器,车辆运行监控、医用维系生命系统),应在使用前,咨询销售部门。 在未得事先批准的情况下进行使用造成的损失,本公司概不承担任何责任。 6.2 封装焊接注意事项 封装焊接分为直插型和表贴型。对这两类封装,仅在符合 Cypress 推荐热阻条件下进行焊接。有关封装条件的详情,请咨询销售部 门。 直插型 在印刷电路板上直接进行直插型焊接有两种方法:在印刷电路板上直接焊接和使用插座进行连接。 Document Number: 002-00202 Rev.*A Page 38 of 109 S6E1B3 系列 直接在印刷电路板上焊接: 锡膏刷入印刷电路板的通孔后,一般使用波峰焊接方法。这种情况下进行焊接时,有超过最大保存温度的 风险。焊接过程应符合 Cypress 推荐的工作条件。 使用插座时: 插座触点的表面材料和 IC 的引脚材料不同时,长时间使用后就可能会发生接触不良的现象。建议用户使用前确认此时 的插座触点和 IC 引脚的状态。 表贴型 与直插型封装比较,表贴型封装的引脚更长更薄,容易弯曲变形。焊接时,多引脚、窄间距的封装更容易发生开路(由于引脚变形) 和短路(由于连焊) 。 请采用合适的焊接技术。Cypress 推荐使用回流焊接方法。用户请按照 Cypress 推荐的工作条件焊接。 无引脚封装 注意:使用 Sn-Pb 共晶焊料进行球栅阵列 (BGA) 封装的 Sn-Ag-Cu 球型引脚焊接时,需注意因使用状况引起的接合强度变低现象。 半导体芯片的保管 塑料封装使用树脂材料,在自然环境下放置容易变潮。变潮后的封装在焊接时前需要进行干燥处理,可能会产生由于表面剥离而降低 耐湿性或者封装产生裂痕的现象。请注意以下几点: (1) 保管场所的气温急剧变化会引起产品上面结露。请在温度变化低的场所保管产品。 (2) 推荐使用干燥箱保管产品。保管在相对湿度的 70% 以下,温度为 5°C ~ 30°C。干燥的封装开封时,推荐湿度为相对湿度的 40% ~ 70%。 (3) Cypress 的半导体芯片使用防潮性高的铝质网状包装袋,并使用硅胶作为干燥剂。半导体芯片放入铝质网袋密封保管。 (4) 避免在腐蚀性气体充溢和灰尘弥漫的场所保管产品。 烘烤 变潮后的封装通过烘烤(加热干燥)可进行除湿。烘烤时,请在 Cypress 推荐的条件下进行。 条件:125°C/24 h 静电 静电容易破坏半导体芯片,请注意以下几点: (1) 工作环境的相对湿度应保持在 40% ~ 70%。必要时考虑使用除静电装置(离子发生器) 。 (2) 使用的传输带、沾锡槽、焊烙铁及周围附加设备接地。 (3) 防止戒指或手镯通过高电阻(1 MΩ 左右)接地所产生的人体静电。 穿着导电性好的衣服鞋子,铺设导电垫,这些措施可使冲击荷载降到最小程度。 (4) 请将夹具及计量类仪表仪器接地或者进行防静电处理。 (5) 基板组装完毕进行收纳时,避免使用发泡胶等容易带电的材料。 6.3 使用环境注意事项 半导体芯片的可靠性依赖于前述的周围温度及环境条件。 为了可靠使用,请注意以下几点: (1) 湿度环境 长期在高湿度环境下使用可引起芯片以及印刷电路板的漏电等问题。如果预料到芯片会放置到高湿度环境,请考虑进行防潮处 理。 (2) 静电放电 半导体芯片靠近高压带电物体时,可能因放电产生误动作。这种情况下请进行防静电等处理以防产生放电。 (3) 腐蚀性气体、尘埃、油 在腐蚀性气雾、大气尘埃和油附着的状态下使用芯片,引起的化学反应可能对芯片产生不良影响。在这样的环境下使用时,请 采取预防措施。 (4) 宇宙射线等射线及 一般芯片设计时并不可暴露于有放射线和宇宙射线的环境。因此,若要在这样的环境下使用,请做好防护。 (5) 冒烟及起火 注意:塑封芯片具有可燃性,因此注意不可以靠近易燃物。芯片冒烟或起火时可能产生有毒气体。 Document Number: 002-00202 Rev.*A Page 39 of 109 S6E1B3 系列 用户考虑在其它特殊环境下使用 Cypress 产品时,请咨询销售部门。 Document Number: 002-00202 Rev.*A Page 40 of 109 S6E1B3 系列 7. 芯片使用注意事项 电源引脚 若产品有多个 VCC、VSS 引脚,为防止因闩锁等产生误动作,芯片内同一电位上的引脚已经相互连接;然而为了防止因额外的电磁 辐射或者地电位的上升致使选通信号发生误动作,请务必把这些引脚与外部电源或地线连接,以符合总额定输出电流。 另外,使用尽可能低的电阻连接电流源和本芯片的各电源引脚及 GND 引脚。此外,推荐在本芯片附近各电源引脚和 GND 引脚之 间连接一个约 0.1 μF 的陶瓷电容器作为旁路电容。 稳定电源电压 电源电压急速波动时,即使波动在 VCC 电源电压推荐的工作条件范围之内,也可能产生误动作。通常,应保持电压稳定,抑制电压 波动,这样在工业用电频率 (50 Hz/60 Hz) 下在 VCC 范围(峰值到峰值)内的波动不会超过推荐工作条件所示的 VCC 值的 10%, 且在切换电源时产生瞬时波动时,瞬时波动率不会超过 0.1 V/μs。 晶振电路 X0/X1 和 X0A/X1A 引脚附近的噪声可导致芯片出现误动作。在设计印刷电路板布线时,X0/X1 引脚、X0A/X1A 引脚、晶振及至地 线的旁路电容距离芯片要尽可能的近。 强烈建议在设计印刷电路板布线时地线应环绕 X0/X1 和 X0A/X1A 引脚,这样印刷电路板才能够稳定工作。 通过安装板评估要使用的晶振。 副晶振 本系列副振荡电路增益较低,保持低电流消耗。推荐使用满足以下条件的副晶振,以稳定振荡。 表贴型 尺寸:超过 3.2mm × 1.5mm 负载电容:约 6pF ~ 7pF 直插型 负载电容:约 6pF ~ 7pF 外部时钟使用注意事项 使用外部时钟作为主时钟信号输入时,可将 X0/X1 设为外部时钟输入,并输入时钟至 X0。X1(PE3)可用作通用 I/O 口。同样,使 用外部时钟作为副时钟输入时,可将 X0A/X1A 设为外部时钟输入,并输入时钟至 X0A.。X1A (P47)可用作通用 I/O 口。 使用外部时钟实例 设备 X0(X0A) 可用为通用 I/O 口 Document Number: 002-00202 Rev.*A 设为外部时钟输入 X1(PE3), X1A (P47) Page 41 of 109 S6E1B3 系列 2 多功能串口引脚用作 I C 引脚时的注意事项 2 2 如果多功能串口引脚用作 I C 引脚,数字输出 P-ch 晶体管始终处于禁止状态。但是,I C 引脚需要如其它引脚一样保持电气特性, 2 断电后不能与外部 I C 总线系统连接。 C 引脚 本系列内置 regulator。C 引脚和 GND 引脚之间务必连接滤波电容。请使用陶瓷电容或频率特性相当的电容作为滤波电容。然而, 一些多层陶瓷电容容易因热起伏出现电容变化(F 特性和 Y5V 特性) 。请通过评估电容的温度特性,选择满足工作条件的电容。本 系列推荐使用约 4.7μF 的滤波电容。 C 从机 CS VSS GND 模式引脚 (MD0) MD 引脚 (MD0) 直接与 VCC 引脚或 VSS 引脚连接。为防止芯片由于模式引脚上的噪声而意外进入测试模式,设计电路板时上拉 /下拉使用的电阻值尽量小一些,尽可能地缩短模式引脚到 VCC 引脚或 VSS 引脚的距离,最好用低阻抗连结。 上电注意事项 同时开关电源或按照以下顺序开关电源。 上电时: 断电时 VBAT → VCC VCC→ AVCC → AVRH VCC →VBAT AVRH →AVCC →VCC 串行通信 串行通信时受噪声或其他因素影响可能接收到不正确的数据。 因此,请设计能降噪的印刷电路板。 考虑到受噪声影响而接收到不正确的数据,应在数据末尾添加数据校验等错误检测措施。检测出错误后,重新发送数据。 不同容量的存储器产品间及闪存产品和 MASK 产品之间的特性差异 因为芯片布局布线和存储器构造的差异,不同容量的存储器产品间及闪存产品和 MASK 产品之间的电气特性(功耗、ESD、闩锁、 噪声特性、振荡特性等)也不同。 用户要使用同一系列的其它产品取代时,须评估其电气特性。 耐 5V I/O 的上拉功能 使用耐 5V I/O 上拉功能时,不得输入超过 VCC 电压的信号。 使用调试引脚时的注意事项 将调试引脚 (SWDIO/SWCLK) 设为 GPIO 或其他外设功能时,仅可设置成输出状态,不得设置成输入。 Document Number: 002-00202 Rev.*A Page 42 of 109 S6E1B3 系列 8. 框图 S6E1B36G To PIN-Function-Ctrl SWCLK SWDIO SW-DP Fast GPIO Cortex-M0+ Core @40 MHz(Max) Bit Band Dual-Timer WatchDog Timer Clock Reset Generator INITX WatchDog Timer AHB-APB Bridge System ROM Multi-layer AHB (Max 40 MHz) NVIC On-Chip SRAM 64 Kbyte MTB Flash I/F Securit DSTC 64ch. X1 X0A X1A Source Clock Main Osc PLL Sub Osc CR 4MHz Vbat domain AHB-AHB Bridge CSV X0 CR 100kHz AVRH AVRL ANxx USB2.0 (Host/Devic e) PH 12-bit A/D Converter Unit 0 LVD Ctrl LVD IRQ-Monitor Regulator VWAKEUP RTCCO SUBOUT Vbat domain Real-Time Clock CRC Accelerator A/D Activation Compare 3ch. ICOx FRCKx 16-bit Input Capture 16-bit Free-run Timer 16-bit Output Compare 6ch. DTTI0x RTO0x IGTRGx PORTCTL AHB-APB Bridge: APB1 (Max 40 MHz) TIOBx Base Timer 16-bit 16ch. 32-bit 8ch. MD0 MD1 Low-speed CR Prescaler Peripheral Clock GPIO Waveform Generator 16-bit PPG 3ch. I2S Clock Generator Smart Card I/F 2ch. Document Number: 002-00202 Rev.*A INTx NMIX MODE-ctrl Multi-function Serial I/F 8ch. (with FIFO) Deep Standby Ctrl VREGCTL External Interrupt Controller 24pin + NMI Multi-function Timer WKUPx C Watch Counter ADTG TIOAx UDP0, UDM0 UHCONX0 Power-On Reset CROUT AVCC AVSS On-Chip Flash 560 Kbyte To Fast GPIO PIN-Function-Ctrl P0x P1x . Pxx SCKx SINx SOTx SCSx MI2SCKx MI2SWSx ICx_CLK ICx_VCC ICx_VPEN ICx_RST ICx_CIN ICx_DATA Page 43 of 109 S6E1B3 系列 9. 存储器映射 存储器映射图 (1) 0x41FF_FFFF Reserved 0xFFFF_FFFF Reserved 0xF800_8000 0xF800_0000 IOP(single cycle IO) 0xF000_2000 0xF000_1000 0xF000_0000 0xE000_0000 Reserved MTB_DWT CM0+-CoresightMTB(SFR) Cortex-M0 Private Peripherals Reserved 0x4400_0000 0x4200_0000 32Mbytes Bit band alias 0x4000_0000 Peripherals Reserved 0x2400_0000 32Mbytes Bit band alias 0x2200_0000 Reserved 0x2008_0000 Reserved CR trimming Security 0x0008_C000 Reserved 0x4003_CB00 0x4003_CA00 0x4003_C900 有关存储器容量的详情,请参考 下页的“存储器映射图 (2)”。 Document Number: 002-00202 Rev.*A USB ch.0 Reserved 2 I S Clock Generator Smart Card I/F Reserved 0x4003_C200 Peripheral Clock Gating 0x4003_C100 Low Speed CR Prescaler 0x4003_C000 RTC 0x4003_B000 Watch Counter 0x4003_A000 CRC 0x4003_9000 MFS 0x4003_8000 Reserved 0x4003_7000 USB Clock Generator 0x4003_6000 LVD / DS mode / Vref Calibration 0x4003_5000 0x4003_4000 HDMI-CEC/Remote Control Receiver GPIO 0x4003_3000 Reserved 0x4003_2000 Int_Req. Read 0x4003_1000 EXTI 0x4003_0000 Reserved 0x4002_F000 CR Trim 0x4002_E000 Reserved 0x4002_8000 0x4002_7000 0x4002_6000 0x4002_5000 0x4002_4000 0x4002_1000 0x4002_0000 Flash 0x0000_0000 DSTC Reserved 0x4005_0000 0x4004_0000 SRAM 0x2000_0000 0x0010_4000 0x0010_2000 0x0010_0000 0x4006_2000 0x4006_1000 A/DC Reserved Base Timer PPG Reserved MFT unit0 Reserved 0x4001_6000 0x4001_5000 0x4001_3000 0x4001_2000 0x4001_1000 0x4001_0000 Dual Timer Reserved SW WDT HW WDT Clock/Reset Reserved 0x4000_1000 0x4000_0000 Flash I/F Page 44 of 109 S6E1B3 系列 存储器映射图 (2) S6E1B36G S6E1B34G 0x2008_0000 0x2008_0000 Reserved Reserved 0x2001_0000 0x2001_0000 SRAM 4 Kbytes 0x2000_F000 SRAM 60 Kbytes 0x2000_F000 SRAM 4 Kbytes 0x2000_8000 SRAM 28 Kbytes 0x2000_0000 Reserved Reserved 0x0010_4000 0x0010_2000 0x0010_0000 CR trimming 0x0010_4000 0x0010_2000 CR trimming Security 0x0010_0000 Security Reserved 0x0008_C000 Reserved SA0-5 (8 KBx6) 0x0004_C000 SA6-9 (8 KBx4) 0x0000_0000 SA0-5 (8 KBx6) Flash 304 Kbytes 0x0000_0000 Flash 560 Kbytes SA6-13 (8 KBx8) *: 有关闪存的详情,参见“S6E1B3 系列闪存编程手册” 。 Document Number: 002-00202 Rev.*A Page 45 of 109 S6E1B3 系列 外设功能地址映射 起始地址 末尾地址 总线 外设功能 0x4000_0000 0x4000_0FFF 0x4000_1000 0x4000_FFFF 0x4001_0000 0x4001_0FFF 时钟/复位控制 0x4001_1000 0x4001_1FFF 硬件监视定时器 0x4001_2000 0x4001_2FFF 0x4001_3000 0x4001_4FFF 0x4001_5000 0x4001_5FFF 双定时器 0x4001_6000 0x4001_FFFF 保留 0x4002_0000 0x4002_0FFF 多功能定时器 unit0 0x4002_1000 0x4002_3FFF 保留 0x4002_4000 0x4002_4FFF PPG 0x4002_5000 0x4002_5FFF 基本定时器 0x4002_6000 0x4002_6FFF 保留 0x4002_7000 0x4002_7FFF A/D 转换器 0x4002_8000 0x4002_DFFF 保留 0x4002_E000 0x4002_EFFF 内置 CR 调节 0x4002_F000 0x4002_FFFF 保留 0x4003_0000 0x4003_0FFF 外部中断控制器 0x4003_1000 0x4003_1FFF 中断请求批量读取功能 0x4003_2000 0x4003_2FFF 保留 0x4003_3000 0x4003_3FFF 0x4003_4000 0x4003_4FFF 0x4003_5000 0x4003_6000 0x4003_7000 0x4003_5FFF 0x4003_6FFF 0x4003_7FFF 低压检测/ DS 模式/ Vref 校准 USB 时钟产生器 保留 0x4003_8000 0x4003_8FFF 多功能串口 AHB APB0 APB1 闪存 I/F 寄存器 保留 软件监视定时器 保留 GPIO HDMI-CEC/遥控接收器 0x4003_9000 0x4003_9FFF CRC 0x4003_A000 0x4003_AFFF 计时计数器 0x4003_B000 0x4003_BFFF 实时时钟 0x4003_C000 0x4003_C0FF 低速 CR 预定标器 0x4003_C100 0x4003_C7FF 外设门控时钟 0x4003_C800 0x4003_C900 0x4003_CA00 0x4003_CB00 0x4004_0000 0x4006_0000 0x4006_1000 0x4006_2000 0x4003_FFFF 0x4003_C9FF 0x4003_CAFF 0x4003_FFFF 0x4005_FFFF 0x4006_0FFF 0x4006_1FFF 0x41FF_FFFF 保留 智能卡接口 2 I S 时钟发生器 保留 USB ch.0 保留 DSTC 保留 Document Number: 002-00202 Rev.*A AHB Page 46 of 109 S6E1B3 系列 10. 各 CPU 状态下的引脚状态 引脚状态术语释义如下。 INITX=0 INITX 引脚为 "L" 电平期间。 INITX=1 INITX 引脚为 "H" 电平期间。 SPL=0 待机模式控制寄存器 (STB_CTL) 的待机引脚电平设定位 (SPL) 置 "0" 的状态。 SPL=1 待机模式控制寄存器 (STB_CTL) 的待机引脚电平设定位 (SPL) 置 "1" 的状态。 输入使能 输入功能可使用的状态。 内部输入固定在 "0" 输入功能不可使用的状态。内部输入固定在 "L"。 Hi-Z 将输出晶体管置于驱动禁止状态引脚置于 Hi-Z 状态。 设定禁止 不可设定。 保持即前状态 保持转换到本模式前的状态。 如果内置的外设功能正在运行,则遵从该外设功能。 引脚用作端口时,保持该状态。 模拟输入使能 允许模拟输入。 追踪输出 追踪功能可以使用。 用作 GPIO 时 在深度待机模式下,引脚切换成通用 I/O 口。 Document Number: 002-00202 Rev.*A Page 47 of 109 S6E1B3 系列 引脚状态类型 引脚状态一览表 上电复位或 INITX 输 芯片内部 运行模式或 定时器模式、RTC 模式 低压检测状 入状态 复位状态 休眠模式状 或停止模式状态 态 态 功能组名 称 电源不稳定 电源稳定 电源稳定 电源稳定 电源稳定 INITX=0 INITX=1 INITX=1 INITX=1 SPL=0 SPL=1 Hi-Z /内部 保持即前状 保持即前状 用作 设定禁止 设定禁止 设定禁止 输入固定在 态 态 GPIO 时 0 A 主晶振输 入引脚/ 选择外部 主时钟输 入 输入使能 输入使能 输入使能 用作 GPIO 时 设定禁止 设定禁止 设定禁止 选择外部 主时钟输 入 设定禁止 设定禁止 设定禁止 B Hi-Z /内部输 Hi-Z /内部 Hi-Z /内部 主晶振输 入固定在 0 输入固定 输入固定 出引脚 /输入使能 在 0 在 0 INITX 输 上拉/输入使 上拉/输入 上拉/输入 入引脚 能 使能 使能 模式输入 输入使能 输入使能 输入使能 D 引脚 C E 用作 GPIO 时 设定禁止 设定禁止 设定禁止 副晶振输 入引脚/ 选择外部 副时钟输 入 输入使能 输入使能 输入使能 Document Number: 002-00202 Rev.*A 输入使能 输入使能 输入使能 Hi-Z /内部 保持即前状 保持即前状 输入固定在 态 态 0 Hi-Z /内部 保持即前状 保持即前状 输入固定在 态 态 0 保持即前状 保持即前状 保持即前状 态/振荡停 态/振荡停 态/振荡停 1 1 1 止时* , 止时* , 止时* , Hi-Z / 内部 Hi-Z / 内部 Hi-Z / 内部 输入固定在 输入固定在 输入固定在 0 0 0 上拉/输入 上拉/输入 上拉/输入 使能 使能 使能 输入使能 输入使能 输入使能 Hi-Z /内部 保持即前状 保持即前状 输入固定在 态 态 0 输入使能 输入使能 输入使能 深度待机 RTC 模式或 从深度待机 深度待机停止模式状态 模式返回的 状态 电源稳定 电源稳定 INITX=1 INITX=1 SPL=0 SPL=1 用作 GPIO Hi-Z /内部 用作 GPIO 时/内部输 输入固定在 时 入固定在 0 0 输入使能 输入使能 输入使能 用作 GPIO Hi-Z /内部 用作 GPIO 时/内部输 输入固定在 时 0 入固定在 0 Hi-Z /内部 保持即前状 保持即前状 输入固定在 态 态 0 保持即前状 保持即前状 保持即前状 态/振荡停 态/振荡停 态/振荡停 1 止时* , 1 1 止时* ,Hi-Z 止时* ,Hi-Z Hi-Z / 内部 / 内部输入 / 内部输入 输入固定在 固定在 0 固定在 0 0 上拉/输入 上拉/输入 上拉/输入 使能 使能 使能 输入使能 输入使能 输入使能 输入使能 输入使能 输入使能 用作 GPIO Hi-Z / 输入 用作 GPIO 时 使能 时 Page 48 of 109 引脚状态类型 S6E1B3 系列 F 上电复位或 运行模式或 低压检测状 INITX 输 芯片内部 休眠模式状 定时器模式、RTC 模式 入状态 复位状态 或停止模式状态 态 态 功能组名 称 电源不稳定 电源稳定 电源稳定 电源稳定 电源稳定 INITX=0 INITX=1 INITX=1 INITX=1 SPL=0 SPL=1 Hi-Z /内部 用作 保持即前状 保持即前状 设定禁止 设定禁止 设定禁止 输入固定在 GPIO 时 态 态 0 选择外部 Hi-Z /内部 保持即前状 保持即前状 副时钟输 设定禁止 设定禁止 设定禁止 输入固定在 态 态 入 0 电源稳定 电源稳定 INITX=1 INITX=1 SPL=0 SPL=1 用作 GPIO Hi-Z /内部 用作 GPIO 时/内部输 输入固定在 时 入固定在 0 0 Hi-Z /内部 保持即前状 保持即前状 输入固定在 态 态 0 保持即前状 态/振荡停 Hi-Z /内部输 Hi-Z /内部 Hi-Z /内部 保持即前状 止时*2, 副晶振输 入固定在 0 输入固定 输入固定 态 出引脚 Hi-Z / 内部 /输入使能 在 0 在 0 输入固定在 0 保持即前状 保持即前状 保持即前状 态/振荡停 态/振荡停 态/振荡停 止时*2, 止时*2, 止时*2, Hi-Z / 内部 Hi-Z / 内部 Hi-Z / 内部 输入固定在 输入固定在 输入固定在 0 0 0 选择 NMIX 选择其它 G 资源功能 用作 GPIO 时 H I 设定禁止 设定禁止 设定禁止 Hi-Z / 输 入使能 选择串行 线调试 Hi-Z 上拉/输入 上拉/输入 使能 使能 用作 GPIO 时 设定禁止 选择资源 用作 GPIO 时 Hi-Z 选择外部 中断使能 设定禁止 用作 GPIO 时 选择模拟 输入 选择其它 资源功能 GPIO selected 设定禁止 设定禁止 Hi-Z / 输 入使能 Hi-Z Hi-Z /内部 输入固定 在 0 /模 拟输入使 能 设定禁止 Hi-Z / 用作 GPIO WKUP 输 时 入使能 保持即前状 保持即前状 保持即前状 保持即前状 态 态 态 态 保持即前状 保持即前状 Hi-Z /内部 用作 GPIO 态 态 设定禁止 设定禁止 输入固定在 时/内部输 入固定在 0 0 Hi-Z /内部 用作 GPIO Hi-Z / 输 Hi-Z / 输 保持即前状 保持即前状 输入固定在 时/内部输 入使能 入使能 态 态 入固定在 0 0 Hi-Z K 保持即前状 态 保持即前状 保持即前状 WKUP 输 Hi-Z /内部 入使能 态 态 Hi-Z / 输 输入固定在 入使能 0 Hi-Z J 选择其它 资源功能 保持即前状 态/振荡停 2 止时* , Hi-Z / 内部 输入固定在 0 从深度待机 深度待机 RTC 模式或 模式返回的 深度待机停止模式状态 状态 Hi-Z /内部 用作 GPIO 输入固定在 时 0 Hi-Z /内部 用作 GPIO 输入固定在 时 0 保持即前状 态 用作 GPIO Hi-Z /内部 保持即前状 保持即前状 用作 GPIO Hi-Z /内部 时/内部输 输入固定在 态 态 时 Hi-Z / 输 0 输入固定在 入固定在 0 入使能 0 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 输入固定 输入固定在 输入固定在 输入固定在 输入固定在 输入固定在 输入固定在 在 0 /模 0 /模拟输 0 /模拟输 0 /模拟输 0 /模拟输入 0 /模拟输入 0 /模拟输 拟输入使 入使能 入使能 入使能 使能 使能 入使能 能 输出保持即 Hi-Z /内部 用作 GPIO Hi-Z /内部 前状态/内 保持即前状 保持即前状 设定禁止 设定禁止 输入固定在 时/内部输 输入固定在 部输入固定 态 态 入固定在 0 0 0 在 0 Document Number: 002-00202 Rev.*A Page 49 of 109 引脚状态类型 S6E1B3 系列 上电复位或 运行模式或 从深度待机 低压检测状 INITX 输 芯片内部 休眠模式状 定时器模式、RTC 模式 深度待机 RTC 模式或 模式返回的 入状态 复位状态 或停止模式状态 深度待机停止模式状态 态 态 状态 功能组名 称 电源不稳定 电源稳定 电源稳定 电源稳定 电源稳定 电源稳定 电源稳定 INITX=0 INITX=1 INITX=1 INITX=1 INITX=1 INITX=1 SPL=0 SPL=1 SPL=0 SPL=1 选择模拟 输入 Hi-Z Hi-Z /内部 输入固定 在 0 /模 拟输入使 能 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 Hi-Z /内部 输入固定 输入固定在 输入固定在 输入固定在 输入固定在 输入固定在 输入固定在 在 0 /模 0 /模拟输 0 /模拟输 0 /模拟输 0 /模拟输入 0 /模拟输入 0 /模拟输 拟输入使 入使能 入使能 入使能 使能 使能 入使能 能 L 选择外部 中断使能 选择其它 资源功能 保持即前状 态 设定禁止 设定禁止 设定禁止 模式输入 引脚 输入使能 输入使能 输入使能 用作 GPIO 时 设定禁止 设定禁止 设定禁止 用作 GPIO 时 用作 GPIO Hi-Z /内部 用作 GPIO 保持即前状 保持即前状 Hi-Z /内部 时/内部输 输入固定在 时/内部输 态 态 0 入固定在 0 输入固定在 入固定在 0 0 输入使能 输入使能 输入使能 输入使能 输入使能 输入使能 M 保持即前状 保持即前状 Hi-Z / 输入 用作 GPIO Hi-Z / 输入 用作 GPIO 态 态 使能 时 使能 时 WKUP 输 入使能 WKUP 使能 设定禁止 N 选择外部 中断使能 选择其它 资源功能 保持即前状 态 设定禁止 设定禁止 保持即前状 保持即前状 态 态 Hi-Z Hi-Z / 输 入使能 Hi-Z / 输 入使能 用作 GPIO 时 CEC 使 能 设定禁止 设定禁止 设定禁止 用作 GPIO 时/内部输 用作 GPIO Hi-Z /内部 入固定在 0 时/内部输 输入固定在 Hi-Z /内部 入固定在 0 0 输入固定在 0 保持即前状 保持即前状 保持即前状 保持即前状 保持即前状 保持即前状 态 态 态 态 态 态 WKUP 使能 WKUP 输 入使能 设定禁止 选择其它 资源功能 保持即前状 态 设定禁止 设定禁止 O 选择外部 中断使能 保持即前状 保持即前状 态 态 Hi-Z Hi-Z / 输 入使能 用作 GPIO 时 Document Number: 002-00202 Rev.*A Hi-Z / 输 入使能 Hi-Z / WKUP 输 入使能 Hi-Z / WKUP 输 入使能 用作 GPIO 时/内部输 用作 GPIO Hi-Z /内部 入固定在 0 时/内部输 输入固定在 Hi-Z /内部 入固定在 0 0 输入固定在 0 Page 50 of 109 引脚状态类型 S6E1B3 系列 上电复位或 运行模式或 从深度待机 低压检测状 INITX 输 芯片内部 休眠模式状 定时器模式、RTC 模式 深度待机 RTC 模式或 模式返回的 入状态 复位状态 或停止模式状态 深度待机停止模式状态 态 态 状态 功能组名 称 电源不稳定 电源稳定 电源稳定 电源稳定 电源稳定 电源稳定 电源稳定 INITX=0 INITX=1 INITX=1 INITX=1 INITX=1 INITX=1 SPL=0 SPL=1 SPL=0 SPL=1 选择资源 P Hi-Z Hi-Z / 输 入使能 用作 GPIO 时 Hi-Z /内部 用作 GPIO Hi-Z /内部 用作 GPIO Hi-Z / 输 保持即前状 保持即前状 输入固定在 时/内部输 输入固定在 入使能 态 态 时 入固定在 0 0 0 用作 GPIO Hi-Z /内部 保持即前状 保持即前状 用作 GPIO 时/内部输 输入固定在 态 态 时 入固定在 0 0 选择外部 中断使能 设定禁止 设定禁止 设定禁止 保持即前状 Hi/-Z/输入 态 使能 Q USB IO 用作 GPIO 时 WKUP 使能 选择外部 中断使能 R 选择其它 资源功能 用作 GPIO 时 Hi-Z 设定禁止 Hi-Z Hi-Z / 输 入使能 设定禁止 Hi-Z / 输 入使能 保持即前状 态 Hi-Z GPIO Hi-Z GPIO Hi-Z /内部输 WKUP 输入 Hi-Z / WKUP 输入使能 入固定在 0 使能 设定禁止 Hi-Z /内部 Hi-Z /内部 输入固定在 输入固定在 0 0 Hi/-Z/输入 Hi-Z / 输入 Hi-Z / 输入 Hi-Z / 输入 使能 使能 使能 使能 保持即前状 态 保持即前状 态 保持即前状 态 用作 GPIO 时/内部输入 固定在 0 Hi-Z /内部输 输出保持即 入固定在 0 前状态/内部 输入固定在 0 Hi-Z /内部输 入固定在 0 用作 GPIO 时/内部输入 固定在 0 输出保持即 前状态/内部 输入固定在 0 *1: 副定时器模式、低速 CR 定时器模式、停止模式、RTC 模式下振荡停止。 *2: 停止模式下振荡停止。 Document Number: 002-00202 Rev.*A Page 51 of 109 S6E1B3 系列 11. 电气特性 11.1 绝对最大额定值 参数 符号 额定值 VCC 1, 3 AVCC VSS - 0.5 VSS + 4.6 V 1, 3 AVRH VSS - 0.5 VSS + 4.6 VCC + 0.5 (≤4.6V) VSS + 6.5 VCC + 0.5 (≤4.6V) VCC + 0.5 (≤4.6V) 10 V mA 39 mA 1, 2 电源电压* * 模拟电源电压* * 模拟基准电压* * 1 VI 输入电压* 1 模拟引脚输入电压* 1 输出电压* 4 L 电平最大输出电流* 4 L 电平平均输出电流* L 电平最大总输出电流 6 L 电平平均总输出电流* 4 H 电平最大输出电流* 5 H 电平平均输出电流* H 电平最大总输出电流 6 H 电平平均总输出电流* 功耗 保存温度 VSS - 0.5 VSS - 0.5 最大 VSS + 4.6 单位 最小 VSS - 0.5 备注 V V V VIA VSS - 0.5 VO VSS - 0.5 IOL - IOLAV - 4 mA 耐 5V V V ∑IOL - 100 mA ∑IOLAV - 50 mA IOH - IOHAV - 10 mA - 39 mA - -4 mA ∑IOH - - 100 mA ∑IOHAV - - 50 mA PD - 250 mW TSTG - 55 + 150 °C P0B / P0C P0B / P0C *1: 这些参数基于 VSS=AVSS=0V 条件。 *2: VCC 不可低于 VSS - 0.5V。 *3: 确保接通电源时,电压不超过 VCC+ 0.5 V。 *4: 最大输出电流为单一引脚的峰值。 *5: 平均输出电流为在 100 ms 内流经单一引脚的平均电流。 *6: 平均总输出电流为在 100 ms 内流经所有引脚的平均电流。 *7: P0C/UDP0 和 P0B/UDM0 引脚用作 GPIO (P0C, P0B) 时。 *8: P0C/UDP0 和 P0B/UDM0 引脚用作 USB (UDP0, UDM0) 时。 <警告> − 如在半导体器件上施加的负荷(电压、电流、温度等)超过绝对最大额定值,将会导致该器件永久损坏。请勿超过上述绝对最大 额定值。 Document Number: 002-00202 Rev.*A Page 52 of 109 S6E1B3 系列 11.2 推荐工作条件 (VSS=AVSS=0.0V) 参数 符号 条件 VCC - 模拟电源电压 AVCC - 模拟基准电压 AVRH - 电源电压 AVRL 滤波电容器 CS 工作温度 TA *1: P0C/UDP0 和 P0B/UDM0 引脚用作 USB (UDP0, UDM0) 时。 值 最小 3 1.65 * 3.0 最大 3.6 3.6 1.65 单位 备注 V V *1 3.6 V AVCC=VCC 2.7 AVCC V AVCC ≥ 2.7 V AVCC AVSS 1 - 40 AVCC AVSS 10 + 105 V V μF °C AVCC< 2.7 V 2 用于调节器* *2: 滤波电容器的连接参见“9. 芯片使用注意事项”中“C 引脚”。 *3: 低于或高于最小电源电压/中断检测电压时,只有内置高速 CR (包括主 PLL)或内置低速 CR 的指令执行和低电压检测功能可 运行。 <警告> 1. 为确保半导体器件的正常工作,须满足所推荐的运行环境或条件。器件在所推荐的环境或条件下运行时,其全部电气特性均可得 到保证。 2. 请务必在所推荐的工作环境或条件范围内使用该半导体器件。如超出上述范围使用,可能会影响该器件的可靠性并导致故障。 3. 本公司对本数据手册中记载的使用、工作条件或组合不作任何保证。 4. 如用户欲在所列条件之外使用器件,请务必事先联系销售代表。 Document Number: 002-00202 Rev.*A Page 53 of 109 S6E1B3 系列 11.3 DC 特性 11.3.1 额定电流 符号 (引脚名称) 条件 值 4MHz 外部时钟输入,打开 PLL *8 执行 NOP 代码 内置高速 CR 停止 所有外部时钟被 CKENx 停止 4MHz 外部时钟输入,打开 PLL *8 执行基准检测代码 内置高速 CR 停止 PCLK1 停止 4MHz 晶振,打开 PLL *8 执行 NOP 代码 内置高速 CR 停止 所有外部时钟被 CKENx 停止 4MHz 外部时钟输入,打开 PLL *8 执行 NOP 代码 内置高速 CR 停止 所有外部时钟被 CKENx 停止 4MHz 8MHz 20MHz 40MHz 4MHz 8MHz 20MHz 40MHz 4MHz 8MHz 20MHz 40MHz 4MHz 8MHz 20MHz 40MHz 标准*1 0.7 1.5 3.1 5.5 0.65 1.4 2.9 5.2 0.9 1.6 3.2 5.7 0.5 1.1 2.2 4.2 巩固走模式,执 行 Flash 内的 代码 4MHz 外部时钟输入,打开 PLL *8 执行 NOP 代码 内置高速 CR 停止 PCLK1 停止 40MHz 2.6 4MHz 运行模式,执行 Flash 内的代码 内置高速 CR*5 执行 NOP 代码 所有外部时钟被 CKENx 停止 32kHz 晶振 执行 NOP 代码 所有外部时钟被 CKENx 停止 内置低速 CR 执行 NOP 代码 所有外部时钟被 CKENx 停止 运行模式,执行 Flash 内的代码 ICC (VCC) HCLK 频率*4 运行模式,执行 RAM 内的代 码 ICCS (VCC) 休眠模式 最大*2 1.9 2.7 4.4 7.2 1.8 2.6 4.2 6.8 2.1 2.9 4.7 7.4 1.3 2.0 3.1 5.1 单位 备注 mA *3 mA *3 mA *3 mA *3 3.8 mA *3,*6,*7 0.9 2.2 mA *3 32 kHz 96 1250 μA *3 100 kHz 120 1260 μA *3 4MHz 外部时钟输入,打开 PLL *8 所有外部时钟被 CKENx 停止 4MHz 8MHz 20MHz 40MHz 0.5 0.9 1.7 3 1.3 1.8 2.8 4.3 mA *3 内置高速 CR*5 所有外部时钟被 CKENx 停止 4MHz 0.6 1.7 mA *3 32kHz 晶振 所有外部时钟被 CKENx 停止 32 kHz 94 960 μA *3 内置低速 CR*5 所有外部时钟被 CKENx 停止 100 kHz 105 980 μA *3 *1 :TA=+25°C,VCC=3.3V *2 : TA=+105°C,VCC=3.6V *3 : 所有端口固定 *4 : PCLK0 设置为 8 分频 *5 : 通过调节将频率设置为 4MHz *6 : Flash 同步设置为 FRWTR.RWT=11 且 FSYNDN.SD=1111 *7 : VCC=1.65V *8 : HCLK=4MHz 时,PLL 关闭 Document Number: 002-00202 Rev.*A Page 54 of 109 S6E1B3 系列 参数 符号 (引脚名 称) ICCH (VCC) 电源电流 ICCT (VCC) ICCR (VCC) 条件 停止模式 副定时器模式 RTC 模式 值 单位 备注 标准 最大 TA=25°C VCC=3.3 V 8.5 35 μA *1 TA=25°C VCC=1.65 V 8 34 μA *1 TA=105°C VCC=3.6V - 722 μA *1 13 40 μA *1 12.5 39 μA *1 - 729 μA *1 10 37 μA *1 9.5 36 μA *1 - 723 μA *1 TA=25°C VCC=3.3 V 32kHz 晶振 TA=25°C VCC=1.65V 32kHz 晶振 TA=105°C VCC=3.6V 32kHz 晶振 TA=25°C VCC=3.3 V 32kHz 晶振 TA=25°C VCC=1.65V 32kHz 晶振 TA=105°C VCC=3.6V 32kHz 晶振 *1: 所有端口固定。LVD 关闭。闪存关闭。 Document Number: 002-00202 Rev.*A Page 55 of 109 S6E1B3 系列 参数 符号 (引脚名 称) RAM 关闭 ICCHD (VCC) 深度待机 停止模式 RAM 开启 电源电流 RAM 关闭 ICCRD (VCC) 值 条件 深度待机 RTC 模式 RAM 开启 TA=25°C VCC=3.3 V TA=25°C VCC=1.65 V TA=105°C VCC=3.6V TA=25°C VCC=3.3 V TA=25°C VCC=1.65 V TA=105°C VCC=3.6V TA=25°C VCC=3.3 V TA=25°C VCC=1.65 V TA=105°C VCC=3.6V TA=25°C VCC=3.3 V TA=25°C VCC=1.65 V TA=105°C VCC=3.6V 单位 备注 标准 最大 0.95 2.8 μA *1 0.94 2.7 μA *1 - 232 μA *1 1.15 11.5 μA *1 1.1 11.4 μA *1 - 247 μA *1 1.85 3.41 μA *1 1.8 3.4 μA *1 - 233 μA *1 2.05 12.1 μA *1 2 12.1 μA *1 - 248 μA *1 *1: 所有端口固定。LVD 关闭。 Document Number: 002-00202 Rev.*A Page 56 of 109 S6E1B3 系列 参数 符号(引脚 名称) 条件 RTC 运行 电源电流 ICCVBAT (VBAT) RTC 停止 值 单位 备注 标准 最大 0.9 1.55 μA *1 0.8 1.55 μA *1 - 3.73 μA *1 TA=25°C VCC=3.0V 0.05 0.64 μA *1 TA=25°C VCC=1.65V 0.02 0.28 μA *1 TA=105°C VCC=3.6V - 1.24 μA *1 TA=25°C VCC=3.0V 32kHz 晶振 TA=25°C VCC=1.65V 32kHz 晶振 TA=105°C VCC=3.6V 32kHz 晶振 *1: 所有端口固定 Document Number: 002-00202 Rev.*A Page 57 of 109 S6E1B3 系列 LVD 电流 参数 低电压检测电路 (LVD) 电源电流 (VCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 符号 ICCLVD 引脚名 称 值 条件 VCC 标准 最大 单位 t 0.13 0.3 μA 产生复位时 0.13 0.3 μA 产生中断时 备注 运行时 闪存电流 (VCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 参数 符号 引脚名 称 条件 闪存写入/擦除电 流 ICCFLASH VCC 写入/擦除时 值 A/D 转换器电流 参数 电源电流 基准电源电流 (AVRH) 标准 最大 9.5 11.2 单位 备注 mA (VCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 符号 引脚名 称 ICCAD AVCC ICCAVRH AVRH 值 条件 单位 运行时 标准 0.33 最大 0.6 停止时 0.1 10 μA 运行时 0.72 1.29 mA 停止时 0.1 1.7 μA 备注 mA AVRH=3.6V 外设电流消耗 (VCC= 3.3V,TA=25°C) 时钟模式 HCLK PCLK1 频率 (MHz) 8 20 外设 条件 4 GPIO 所有端口运行时 0.02 0.04 0.11 0.22 DSTC 2ch 运行时 0.07 0.15 0.37 0.74 基本计时器 4ch 运行时 0.02 0.04 0.08 0.16 多功能计时器/PPG 1unit/4ch 运行时 0.06 0.11 0.28 0.55 ADC 1unit/4ch 运行时 0.02 0.04 010 0.20 多功能串口 1ch 运行时 0.03 0.06 0.16 0.31 Document Number: 002-00202 Rev.*A 40 单位 备注 mA mA Page 58 of 109 S6E1B3 系列 11.3.2 引脚特性 参数 H 电平输入电压 (迟滞输入) L 电平输入电压 (迟滞输入) (VCC =AVCC=1.65V ~ 3.6V,VSS=AVSS=0V, TA=- 40°C ~ +105°C) VCC +0.3 V VCC× 0.8 VCC× 0.7 - VSS +5.5 V VSS - 0.3 - VCC≥ 2.7 V VCC× 0.8 VIHS CMOS 迟滞 输入引脚, MD0、MD1 VCC< 2.7 V VCC× 0.7 耐 5V 输入 引脚 VCC≥ 2.7 V VCC< 2.7 V CMOS 迟滞 输入引脚, MD0、MD1 VCC≥ 2.7 V VILS 4mA 类型 VOH 4mA 类型 VOL USB I/O 兼 用引脚 CEC0_0, CEC1_0, CEC1_1 输入漏电流 IIL 上拉电阻值 RPU 上拉引脚 CIN 除 VCC、 VSS、AVCC、 AVSS、AVRH 以外 输入电容 - 条件 USB I/O 兼 用引脚 L 电平输出电压 最大 引脚名称 耐 5V 输入 引脚 H 电平输出电压 值 标准 符号 Document Number: 002-00202 Rev.*A 最小 VCC< 2.7 V VCC≥ 2.7 V VCC< 2.7 V VCC× 0.2 单位 V VCC× 0.3 VSS - 0.3 VCC≥2.7 V, IOH= - 4mA VCC - 0.5 VCC<2.7 V, IOH= - 2mA VCC - 0.45 - - VCC× 0.2 VCC× 0.3 V - VCC V VCC - 0.4 - VCC V VSS - 0.4 V - VSS - 0.4 V VCC = AVCC = AVRH = VSS = AVSS = AVRL = 0.0V -5 - +5 μA - - +1.8 μA VCC≥2.7 V 21 33 66 VCC<2.7 V - - 134 - - 5 15 VCC≥2.7 V, IOL4mA VCC<2.7 V, IOL=2mA 备注 kΩ pF Page 59 of 109 S6E1B3 系列 11.4 AC 特性 11.4.1 主时钟输入特性 参数 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 符号 引脚名 称 Name fCH 输入频率 X0, X1 值 条件 单位 备注 最小 最大 VCC≥2.7V VCC<2.7V 4 4 48 20 MHz 连接晶振时 - 4 48 MHz 使用外部时钟时 - 20.83 250 ns 使用外部时钟时 输入时钟周期 tCYLH 输入时钟脉宽 - PWH/tCYLH, PWL/tCYLH 45 55 % 使用外部时钟时 tCF, tCR - - 5 ns 使用外部时钟时 输入时钟上升/下降时 间 *1 内部工作时钟 频率 fCM - - - 40.8 MHz 主时钟 fCC fCP0 fCP1 - - - 40.8 40.8 40.8 MHz MHz MHz 基本时钟 (HCLK/FCLK) 2 APB0 总线时钟* 2 APB1 总线时钟* - ns ns ns 基本时钟 (HCLK/FCLK) 2 APB0 总线时钟* 2 APB1 总线时钟* tCYCC 24.5 tCYCP0 24.5 tCYCP1 24.5 *1: 有关各内部工作时钟的详细资料,请参照“FM0+系列外设手册”“时钟”一章。 *1 内部工作时钟 周期 *2: 有关各外设连接的 APB 总线的详细资料,请参照 “10. 框图” tCYLH X0 0.8 × Vcc 0.8 × Vcc 0.2 × Vcc PWH PWL tCF Document Number: 002-00202 Rev.*A 0.8 × Vcc 0.2 × Vcc tCR Page 60 of 109 S6E1B3 系列 11.4.2 副时钟输入特性 参数 输入频率 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 引脚名 称 符号 fCL 输入时钟周期 tCYLL 输入时钟脉宽 - 有关所使用的晶振器,请参见“9. X0A, X1A 值 条件 - 单位 备注 最小 标准 最大 32 32.768 - 100 kHz kHz 连接晶振时 使用外部时钟时 - 31.25 μs 使用外部时钟时 - 55 % 使用外部时钟时 10 PWH/tCYLL, 45 PWL/tCYLL 芯片使用注意事项”中“副晶振”。 tCYLL 0.8 × Vcc 0.8 × Vcc 0.2 × Vcc X0A PWH Document Number: 002-00202 Rev.*A 0.8 × Vcc 0.2 × Vcc PWL Page 61 of 109 S6E1B3 系列 11.4.3 内置 CR 振荡特性 内置高速 CR 参数 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 符号 值 条件 TA = -20°C to +85°C 最小 标准 最大 3.96 4 4.04 单位 备注 *1 调节时 时钟频率 频率稳定时间 fCRH tCRWT TA = -40°C to +105°C 3.92 4 4.08 TA=-40°C to +105°C 2.6 4 5.2 - - - MHz 非调节时 30 μs *2 300 μs 如 TRT 改变. *2 *1: 使用闪存内 CR 调节区的值作为频率调节值使用时。 *2: 该时间为从设置调节值到高速 CR 时钟频率稳定之间的一段时间。设置了调节值后,经过频率稳定所需时间后可将高速 CR 时 钟作为源时钟。 内置低速 CR 参数 时钟频率 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 符号 条件 fCRL - Document Number: 002-00202 Rev.*A 值 最小 标准 最大 50 100 150 单位 备注 kHz Page 62 of 109 S6E1B3 系列 11.4.4 主 PLL 的工作条件(主时钟用作 PLL 的输入时钟时) (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 参数 符号 PLL 振荡稳定等待时间* (锁定时间) 1 PLL 输入时钟频率 2 主 PLL 时钟频率* 3 USB 时钟频率* 单位 最小 标准 最大 tLOCK 100 - - μs fPLLI 4 - 16 MHz - 5 - 37 倍频 PLL 倍频率 PLL 模块振荡时钟频率 值 fPLLO 75 - 150 MHz fCLKPLL - - 40.8 MHz fCLKSPLL - - 48 MHz 备注 *1: 等待时间为 PLL 晶振稳定所需的时间。 *2: 有关主 PLL 时钟 (CLKPLL) 的详细资料,请参照“FM0+系列外设手册中”中“时钟”一章。 *3: 有关主 USB 时钟的详细资料,请参照“FM0+系列外设手册-通信模块部分”中“USB 时钟产生器”一章。 11.4.5 主 PLL 的工作条件(内置高速 CR 时钟用作主 PLL 的输入时钟时) (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 最小 值 标 准 最大 tLOCK 100 - - μs fPLLI 3.8 4 4.2 MHz - 19 - 35 倍频 fPLLO 72 - 150 MHz fCLKPLL - - 40.8 MHz 参数 符号 PLL 振荡稳定等待时间* (锁定时间) 1 PLL 输入时钟频率 PLL 倍频率 PLL 模块振荡时钟频率 2 主 PLL 时钟频率* 单位 备注 *1: 等待时间为 PLL 晶振稳定的时间。 *2: 有关主 PLL 时钟 (CLKPLL) 的详细资料,请参照“FM0+系列外设手册”中“时钟”一章 注意事项: − 对于主 PLL 源时钟,务必输入频率经过调整的高速 CR 时钟 (CLKHC)。 设置 PLL 倍频率时,请考虑内置高速 CR 时钟的精确度并防止主时钟超过最大频率。 主 PLL 连接 主时钟 (CLKMO) 高速 CR 时钟 (CLKHC) K 分频 PLL 输 入 时钟 PLL 模 块 振 荡 时钟 主 PLL 主 PLL 时钟 (CLKPLL) M 分频 N 分频 Document Number: 002-00202 Rev.*A Page 63 of 109 S6E1B3 系列 USB PLL 连接 主时钟 (CLKMO) K 分频 PLL 输 入 时钟 USB 时钟 PLL 模 块 振 荡 时钟 M 分频 USB PLL N 分频 11.4.6 复位输入特性 (VCC =AVCC=1.65 V ~ 3.6 V, VSS=AVSS=0 V, TA=- 40°C 参数 符号 引脚名称 条件 复位输入时间 tINITX INITX - Document Number: 002-00202 Rev.*A 值 最小 最大 500 - 单位 ~ +105°C) 备注 ns Page 64 of 109 S6E1B3 系列 11.4.7 上电复位时序 参数 (VCC=AVCC=1.65 V ~ 3.6 V, VSS=AVSS=0 V, TA=- 40°C 符号 电源上升时间 tVCCR 电源切断时间 tOFF 上电复位释放时间 tPRT 引脚名称 VCC 值 单位 最小 最大 0 - ms 1 - ms 0.43 3.4 ms ~ +105°C) 备注 VCC < 0.2V VCC_minimum VCC VDH_minimum 0.2V 0.2V tVCCR tOFF tPRT Internal reset Reset active CPU Operation 0.2V Release start 术语 VCC 最小值:推荐工作条件的最小 VCC。 最小值:低电压检测复位的最低检测电压。 参见“13.8 低电压检测特性” 。 VDH Document Number: 002-00202 Rev.*A Page 65 of 109 S6E1B3 系列 11.4.8 基本定时器输入时序 定时器输入时序 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 参数 输入脉宽 符号 引脚名称 条件 tTIWH,tTIWL TIOAn/TIOBn(用 作 ECK、TIN 时) - 值 最小 最大 2tCYCP - 单位 备注 ns tTIWL tTIWH ECK VIHS VIHS TIN VILS VILS 触发输入时序 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 参数 输入脉宽 符号 引脚名称 条件 tTRGH,tTRGL TIOAn/TIOBn(用 作 TGIN 时) - tTRGH TGIN VIHS 值 最小 最大 2tCYCP - 单位 备注 ns tTRGL VIHS VILS VILS 注意事项: − tCYCP 指 APB 总线时钟的周期。 有关连接到基本定时器的 APB 总线序号,请参见“10. 框图”。 Document Number: 002-00202 Rev.*A Page 66 of 109 S6E1B3 系列 11.4.9 CSIO/SPI/UART 时序 CSIO (SPI=0, SCINV=0) 参数 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 符号 串行时钟周期 tSCYC SCK ↓ → SOT 延迟时间 tSLOVI 引脚名 称 SCKx SCKx, SOTx SCKx, SINx SCKx, SINx SIN → SCK ↑ 建立时间 tIVSHI SCK ↑ → SIN 保持时间 tSHIXI 串行时钟 L 脉宽 tSLSH SCKx 串行时钟 H 脉宽 tSHSL SCK ↓ → SOT 延迟时间 tSLOVE SIN → SCK ↑ 建立时间 tIVSHE SCK ↑ → SIN 保持时间 tSHIXE SCKx SCKx, SOTx SCKx, SINx SCKx, SINx SCKx SCKx SCK 下降时间 SCK 上升时间 tF tR 条件 主控模式 单位 ns - 30 + 30 - 20 + 20 ns 60 - 50 - ns 0 - 0 - ns - ns - ns 2tCYCP 10 tCYCP +10 从属模式 VCC≥2.7V 最小 最大 4tCYCP - VCC<2.7V 最小 最大 4tCYCP - - 2tCYCP 10 tCYCP +10 - 65 - 52 ns 10 - 10 - ns 20 - 20 - ns - 5 5 - 5 5 ns ns - 注意事项: − 上述 AC 特性为时钟同步模式下的特性。 − tCYCP 指 APB 总线时钟周期。有关连接到多功能串口的 APB 总线序号,请参见“10. 框图。” − 这些特性仅适用于重定位端口号相同时。例如,不适用于 SCKx_0 和 SOTx_1 组合。 − 外部负载电容 CL=30 pF Document Number: 002-00202 Rev.*A Page 67 of 109 S6E1B3 系列 tSCYC VOH SCK VOL VOL tSLOVI VOH SOT VOL tIVSHI SIN tSHIXI VIH VIH VIL VIL 主控模式 tSLSH SCK VIH tF tSHSL VIL VIL tSLOVE SOT VIH tR VOH VOL tIVSHE SIN VIH VIH VIL tSHIXE VIH VIL 从属模式 Document Number: 002-00202 Rev.*A Page 68 of 109 S6E1B3 系列 CSIO (SPI=0, SCINV=1) 参数 (VCC=AVCC=1.65 V ~ 3.6 V, VSS=AVSS=0 V, TA=- 40°C ~ +105°C) 符号 引脚 名称 SCKx SCKx, SOTx SCKx, SINx SCKx, SINx 串行时钟周期 tSCYC SCK ↑ → SOT 延迟时间 tSHOVI SIN → SCK ↓ 建立时间 tIVSLI SCK ↓ → SIN 保持时间 tSLIXI 串行时钟 L 脉宽 tSLSH SCKx 串行时钟 H 脉宽 tSHSL SCK ↑ → SOT 延迟时间 tSHOVE SIN → SCK ↓ 建立时间 tIVSLE SCK ↓ → SIN 保持时间 tSLIXE SCKx SCKx, SOTx SCKx, SINx SCKx, SINx SCKx SCKx SCK 下降时间 SCK 上升时间 tF tR 条件 主控模式 单位 ns - 30 + 30 - 20 + 20 60 - 50 - 0 - 0 - ns - ns - ns 2tCYCP 10 tCYCP +10 从属模式 VCC≥2.7V 最小 最大 4tCYCP - VCC<2.7V 最小 最大 4tCYCP - ns 11.4.1 - 2tCYCP 10 tCYCP +10 - 65 - 52 ns 10 - 10 - ns 20 - 20 - ns - 5 5 - 5 5 ns ns - 注意事项: − 上述 AC 特性为时钟同步模式下的特性。 − tCYCP 指 APB 总线时钟的周期。有关连接到多功能串口的 APB 总线序号,请参见“10.框图。” − 这些特性仅适用于重定位端口号相同时。例如,不适用于 SCKx_0 和 SOTx_1 组合。 − 外部负载电容 CL=30 pF Document Number: 002-00202 Rev.*A Page 69 of 109 S6E1B3 系列 tSCYC VOH SCK VOH VOL tSHOVI VOH SOT VOL tIVSLI VIH SIN tSLIXI VIH VIL VIL 主控模式 tSHSL SCK tSLSH VIH VIH VIL tR tF tSHOVE SOT VOH VOL tIVSLE SIN VIL VIL VIH VIL tSLIXE VIH VIL 从属模式 Document Number: 002-00202 Rev.*A Page 70 of 109 S6E1B3 系列 SPI (SPI=1, SCINV=0) 参数 (VCC=AVCC=1.65 V ~ 3.6 V, VSS=AVSS=0 V, TA=- 40°C ~ +105°C) 符号 引脚 名称 SCKx SCKx, SOTx SCKx, SINx SCKx, SINx SCKx, SOTx 串行时钟周期 tSCYC SCK ↑ → SOT 延迟时间 tSHOVI SIN → SCK ↓ 建立时间 tIVSLI SCK ↓ → SIN 保持时间 tSLIXI SOT → SCK ↓ 延迟时间 tSOVLI 串行时钟 L 脉宽 tSLSH SCKx 串行时钟 H 脉宽 tSHSL SCK ↑ → SOT 延迟时间 tSHOVE SIN → SCK ↓ 建立时间 tIVSLE SCK ↓ → SIN 保持时间 tSLIXE SCKx SCKx, SOTx SCKx, SINx SCKx, SINx SCKx SCKx SCK 下降时间 SCK 上升时间 tF tR 条件 主控模式 VCC<2.7V 最小 最大 4tCYCP - 单位 ns - 30 + 30 - 20 + 20 ns 60 - 50 - ns 0 - 0 - ns - ns - ns - ns 2tCYCP 30 2tCYCP 10 tCYCP +10 从属模式 VCC≥2.7V 最小 最大 x 4tCYCP - - 2tCYCP 30 2tCYCP 10 tCYCP +10 - 65 - 52 ns 10 - 10 - ns 20 - 20 - ns - 5 5 - 5 5 ns ns - 注意事项: − 上述 AC 特性为时钟同步模式下的特性。 − tCYCP 指 APB 总线时钟的周期。有关连接到多功能串口的 APB 总线序号,请参见“10. 框图。” − 这些特性仅适用于重定位端口号相同时。例如,不适用于 SCKx_0 和 SOTx_1 组合。 − 外部负载电容 CL=30 pF Document Number: 002-00202 Rev.*A Page 71 of 109 S6E1B3 系列 tSCYC SCK tSOVLI SOT VOH VOL VOH VOL VOH VOL VIH VIL SIN VOL tSHOVI tIVSLI tSLIXI VIH VIL 主控模式 tSLSH VIH SCK * SOT VIL tSHSL VIL tF tR VOH VOL SIN VIH VIL tIVSLE tSLIXE VIH VIH tSHOVE VOH VOL VIH VIL 从属模式 写入 TDR 寄存器时发生变化 Document Number: 002-00202 Rev.*A Page 72 of 109 S6E1B3 系列 SPI (SPI=1, SCINV=1) 参数 (VCC=AVCC=1.65V ~3.6V, VSS=AVSS=0V, TA=- 40°C 符号 引脚 名称 SCKx 串行时钟周期 tSCYC SCK ↓ → SOT 延迟时间 tSLOVI SIN → SCK ↑ 建立时间 tIVSHI SCK ↑ → SIN 保持时间 tSHIXI SOT → SCK ↑ 延迟时间 tSOVHI 串行时钟 L 脉宽 tSLSH SCKx 串行时钟 H 脉宽 tSHSL SCK ↓ → SOT 延迟时间 tSLOVE SIN → SCK ↑ 建立时间 tIVSHE SCK ↑ → SIN 保持时间 tSHIXE SCKx SCKx, SOTx SCKx, SINx SCKx, SINx SCKx SCKx SCK 下降时间 SCK 上升时间 tF tR 条件 SCKx, SOTx SCKx, SINx SCKx, SINx SCKx, SOTx 主控模式 VCC<2.7V 最小 最大 4tCYCP - ~ +105°C) 单位 ns -30 +30 -20 +20 ns 60 - 50 - ns 0 - 0 - ns - ns - ns - ns 2tCYCP 30 2tCYCP 10 tCYCP +10 从属模式 VCC≥2.7V 最小 最大 4tCYCP - - 2tCYCP 30 2tCYCP 10 tCYCP +10 - 65 - 52 ns 10 - 10 - ns 20 - 20 - ns - 5 5 - 5 5 ns ns - 注意事项: − 上述 AC 特性为时钟同步模式下的特性。 − tCYCP 指 APB 总线时钟周期。有关连接到多功能串口的 APB 总线序号,请参见“10.框图。” − 这些特性仅适用于重定位端口号相同时。例如,不适用于 SCKx_0 和 SOTx_1 组合。 − 外部负载电容 CL=30 pF Document Number: 002-00202 Rev.*A Page 73 of 109 S6E1B3 系列 tSCYC VOH SCK tSOVHI SOT tSLOVI VOH VOL VOH VOL tSHIXI tIVSHI VIH VIL SIN VOH VOL VIH VIL 主控模式 tF SCK SOT VIL VIH VIL tSLOVE VOH VOL tIVSHE SIN VIH tSLSH VIL VOH VOL tSHIXE VIH VIL VIH VIL 从属模式 Document Number: 002-00202 Rev.*A Page 74 of 109 S6E1B3 系列 使用 CSIO/SPI 芯片选择时 (SCINV=0, CSLVL=1) 参数 符号 SCS↓→SCK↓ 建 立 tCSSI 时间 SCK↑→SCS↑ 保 持 tCSHI 时间 SCS 取消时间 tCSDI SCS↓→SCK↓ 建 立 tCSSE 时间 SCK↑→SCS↑ 保 持 tCSHE 时间 SCS 取消时间 tCSDE SCS↓→SOT 延迟时 tDSE 间 SCS↑→SOT 延迟时 tDEE 间 *1: CSSU 值 × 串行芯片选择时钟周期。 条件 主控模式 从属模式 (VCC=1.65V~3.6V, VSS=0V) VCC<2.7 V VCC ≥ 2.7 V 单位 最小 最大 最小 最大 (*1)-50 (*1)+0 (*1)-50 (*1)+0 ns (*2)+0 (*2)+50 (*2)+0 (*2)+50 ns (*3)-50 (*3)+50 (*3)-50 (*3)+50 ns 3tCYCP+30 - 3tCYCP+30 - ns 0 - 0 - ns 3tCYCP+30 - 3tCYCP+30 - ns - 55 - 43 ns 0 - 0 - ns *2: CSHD 值 × 串行芯片选择时钟周期。 *3: CSDS 值 × 串行芯片选择时钟周期。不考虑 CSDS 值设置,串行芯片选择引脚从无效到重新有效期间需要 5tCYCP 或更多时间。 注意事项: − tCYCP 指 APB 总线时钟的周期。有关连接到多功能串口的 APB 总线序号,请参见“10. 框图。” − 有关 CSSU、CSHD、CSDS 和串行芯片选择工作时钟的信息,请参见“FM0 + 系列外设手册。” − 这些特性仅保证相同的重定位端口号。例如,这些特性不保证 SCKx_0 和 SCSIx_1 的组合。 − 外部负载电容 CL=30pF 时。 Document Number: 002-00202 Rev.*A Page 75 of 109 S6E1B3 系列 SCSO tCSSI tCSHI tCSDI tCSHE tCSDE SCK SOT (SPI=0) SOT (SPI=1) 主控模式 SCSI tCSSE SCK tDEE SOT (SPI=0) tDSE SOT (SPI=1) 从属模式 Document Number: 002-00202 Rev.*A Page 76 of 109 S6E1B3 系列 使用 CSIO/SPI 芯片选择时 (SCINV=1, CSLVL=1) 参数 SCS↓→SCK↑ 时间 SCK↓→SCS↑ 时间 SCS 取消时间 SCS↓→SCK↑ 时间 SCK↓→SCS↑ 时间 符号 建立 保持 建立 保持 条件 (VCC=1.65V ~3.6V, VSS=0V) VCC<2.7 V VCC ≥ 2.7 V 单位 最小 最大 最小 最大 (*1)-50 (*1)+0 (*1)-50 (*1)+0 ns (*2)+0 (*2)+50 (*2)+0 (*2)+50 ns tCSDI (*3)-50 (*3)+50 (*3)-50 (*3)+50 ns tCSSE 3tCYCP+30 - 3tCYCP+30 - ns tCSHE 0 - 0 - ns 3tCYCP+30 - 3tCYCP+30 - ns - 55 - 43 ns 0 - 0 - ns tCSSI tCSHI SCS 取消时间 tCSDE SCS↓→SOT 延迟时 tDSE 间 SCS↑→SOT 延迟时 tDEE 间 *1: CSSU 值 × 串行芯片选择时钟周期。 主控模式 从属模式 *2: CSHD 值 × 串行芯片选择时钟周期。 *3: CSDS 值 × 串行芯片选择时钟周期。不考虑 CSDS 值设置,串行芯片选择引脚从无效到重新有效期间需要 5tCYCP 或更多时间。 注意事项: − tCYCP 指 APB 总线时钟的周期。有关连接到多功能串口的 APB 总线序号,请参见“10. 框图。” − 有关 CSSU、CSHD、CSDS 和串行芯片选择时序工作时钟的信息,请参见“FM0 + 系列外设手册。” − 这些特性仅保证相同的重定位端口号。例如,这些特性不保证 SCKx_0 和 SCSIx_1 的组合。 − 外部负载电容 CL=30pF 时。 Document Number: 002-00202 Rev.*A Page 77 of 109 S6E1B3 系列 SCSO tCSSI tCSHI tCSDI tCSHE tCSDE SCK SOT (SPI=0) SOT (SPI=1) 主控模式 SCSI tCSSE SCK tDEE SOT (SPI=0) tDSE SOT (SPI=1) 从属模式 Document Number: 002-00202 Rev.*A Page 78 of 109 S6E1B3 系列 使用 CSIO/SPI 芯片选择时 (SCINV=0, CSLVL=0) 参数 符号 SCS↑→SCK↓ 建 立 tCSSI 时间 SCK↑→SCS↓ 保 持 tCSHI 时间 SCS 取消时间 tCSDI SCS↑→SCK↓ 建 立 tCSSE 时间 SCK↑→SCS↓ 保 持 tCSHE 时间 SCS 取消时间 tCSDE SCS↑→SOT 延迟时 tDSE 间 SCS↓→SOT 延迟时 tDEE 间 *1: CSSU 值 × 串行芯片选择时钟周期。 条件 主控模式 从属模式 (VCC=1.65V ~3.6V, VSS=0V) VCC<2.7 V VCC ≥ 2.7 V 单位 最小 最大 最小 最大 (*1)-50 (*1)+0 (*1)-50 (*1)+0 ns (*2)+0 (*2)+50 (*2)+0 (*2)+50 ns (*3)-50 (*3)+50 (*3)-50 (*3)+50 ns 3tCYCP+30 - 3tCYCP+30 - ns 0 - 0 - ns 3tCYCP+30 - 3tCYCP+30 - ns - 55 - 43 ns 0 - 0 - ns *2: CSHD 值 × 串行芯片选择时钟周期。 *3: CSDS 值 × 串行芯片选择时钟周期。不考虑 CSDS 值设置,串行芯片选择引脚从无效到重新有效期间需要 5tCYCP 或更多时间。 注意事项: − tCYCP 指 APB 总线时钟的周期。有关连接到多功能串口的 APB 总线序号,请参见“10. 框图。” − 有关 CSSU、CSHD、CSDS 和串行芯片选择时序工作时钟的信息,请参见“FM0 + 系列外设手册。” − 这些特性仅保证相同的重定位端口号。例如,这些特性不保证 SCKx_0 和 SCSIx_1 的组合。 − 外部负载电容 CL=30pF 时。 Document Number: 002-00202 Rev.*A Page 79 of 109 S6E1B3 系列 tCSDI SCSO tCSSI tCSHI SCK SOT (SPI=0) SOT (SPI=1) 主控模式 tCSDE SCSI tCSSE tCSHE SCK tDEE SOT (SPI=0) tDSE SOT (SPI=1) 从属模式 Document Number: 002-00202 Rev.*A Page 80 of 109 S6E1B3 系列 使用 CSIO/SPI 芯片选择时 (SCINV=1, CSLVL=0) 参数 符号 SCS↑→SCK↑ 建 立 tCSSI 时间 SCK↓→SCS↓ 保 持 tCSHI 时间 SCS 取消时间 tCSDI SCS↑→SCK↑ 建 立 tCSSE 时间 SCK↓→SCS↓ 保 持 tCSHE 时间 SCS 取消时间 tCSDE SCS↑→SOT 延迟时 tDSE 间 SCS↓→SOT 延迟时 tDEE 间 *1: CSSU 值 × 串行芯片选择时钟周期。 条件 主控模式 从属模式 (VCC=1.65V~3.6V, VSS=0V) VCC<2.7 V VCC ≥ 2.7 V 单位 最小 最大 最小 最大 (*1)-50 (*1)+0 (*1)-50 (*1)+0 ns (*2)+0 (*2)+50 (*2)+0 (*2)+50 ns (*3)-50 (*3)+50 (*3)-50 (*3)+50 ns 3tCYCP+30 - 3tCYCP+30 - ns 0 - 0 - ns 3tCYCP+30 - 3tCYCP+30 - ns - 55 - 43 ns 0 - 0 - ns *2: CSHD 值 × 串行芯片选择时钟周期。 *3: CSDS 值 × 串行芯片选择时钟周期。不考虑 CSDS 值设置,串行芯片选择引脚从无效到重新有效期间需要 5tCYCP 或更多时间。 注意事项: − tCYCP 指 APB 总线时钟的周期。有关连接到多功能串口的 APB 总线序号,请参见“10. 框图。” − 有关 CSSU、CSHD、CSDS 和串行芯片选择时序工作时钟的信息,请参见“FM0 + 系列外设手册。” − 这些特性仅保证相同的重定位端口号。例如,这些特性不保证 SCKx_0 和 SCSIx_1 的组合。 − 外部负载电容 CL=30pF 时。 Document Number: 002-00202 Rev.*A Page 81 of 109 S6E1B3 系列 tCSDI SCSO tCSSI tCSHI SCK SOT (SPI=0) SOT (SPI=1) 主控模式 tCSDE SCSI tCSSE tCSHE SCK tDEE SOT (SPI=0) tDSE SOT (SPI=1) 从属模式 Document Number: 002-00202 Rev.*A Page 82 of 109 S6E1B3 系列 UART 外部时钟输入 (EXT=1) 参数 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 符号 串行时钟 L 脉宽 串行时钟 H 脉宽 SCK 下降时间 SCK 上升时间 tSLSH tSHSL tF tR 条件 CL=30pF tR SCK Document Number: 002-00202 Rev.*A VIL 值 最小 tCYCP +10 tCYCP +10 - tF tSHSL VIH VIH VIL 最大 5 5 单位 备注 ns ns ns ns tSLSH VIL Page 83 of 109 S6E1B3 系列 11.4.11 外部输入时序 参数 (VCC=AVCC=1.65V ~ 3.6V, VSS=AVSS=0V, TA=- 40°C~ +105°C) 符号 引脚名称 值 条件 最小 最大 单位 A/D 转换器触发 输入 ADTGx FRCKx 输入脉宽 tINH, tINL 备注 ICxx DTTIxX INTxx, NMIX WKUPx 1 - ns 1 - ns ns ns ns - 2tCYCP* *2 *3 *4 2tCYCP* 1 2tCYCP +100* 500 500 自由运行定时器 输入时钟 输入捕捉 波形发生器 外部中断,NMI 深度待机唤醒 *1: tCYCP 是指 APB 总线时钟周期。有关多功能计时器以及外部中断控制器连接的 APB 总线序号,请参见“10. 框图”。 *2: 运行模式和休眠模式时 *3: 计时器模式、RTC 模式和停止模式时 *4: 深度待机 RTC 模式和深度待机停止模式时 tINH VILS Document Number: 002-00202 Rev.*A tINL VILS VIHS VIHS Page 84 of 109 S6E1B3 系列 2 11.4.12 I C 时序 (VCC=AVCC=1.65V ~3.6V, VSS=AVSS=0V, TA=- 40°C ~ +105°C) 参数 符号 SCL 时钟频率 条件 标准模式 最小 最大 高速模式 最小 最大 单 位 备注 fSCL 0 100 0 400 kHz tHDSTA 4.0 - 0.6 - μs SCL 时钟 L 宽 tLOW 4.7 - 1.3 - μs SCL 时钟 H 宽 tHIGH 4.0 - 0.6 - μs (重复)启动建立时间 SCL ↑ → SDA ↓ tSUSTA 4.7 - 0.6 - μs 数据保持时间 SCL ↓ → SDA ↓ ↑ tHDDAT 0 3.45* 0 0.9* μs 数据建立时间 SDA ↓ ↑ → SCL ↑ tSUDAT 250 - 100 - ns 停止条件建立时间 SCL ↑ → SDA ↑ tSUSTO 4.0 - 0.6 - μs 停止条件和启动条件之间的 总线空闲时间 tBUF 4.7 - 1.3 - μs 噪声过滤器 tSP - 2tCYCP* - ns (重复)启动条件保持时间 SDA ↓ → SCL ↓ CL=30pF, 1 R=(VP/IOL)* - 2 4 2tCYCP* 3 4 *1: R 是指 SCL 和 SDA 总线上的上拉电阻,CL 是指 SCL 和 SDA 总线上的负载电容。VP 是指上拉电阻的电源电压,IOL 是指 VOL 保证电流。 *2: 最大 tHDDAT 至少必须满足的条件是,从机将 SCL 信号保持在 L (tLOW) 的时间不会延长。 2 2 *3: 高速模式 I C 总线芯片可用于标准模式 I C 总线系统,但必须满足 tSUDAT ≥ 250 ns 的要求。 2 *4: tCYCPr 是指 APB 总线时钟周期。有关 I C 连接的 APB 总线序号,请参见“10. 框图”。使用标准模式时,请将 APB 总线时钟 设置在 2MHz 或以上。使用高速模式时,请将 APB 总线时钟设置在 8MHz 或以上。 SDA tSUDAT tLOW tSUSTA tBUF SCL tHDSTA Document Number: 002-00202 Rev.*A tHDDAT tHIGH tHDSTA tSP tSUSTO Page 85 of 109 S6E1B3 系列 2 11.4.13 I S 时序 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 参数 符号 引脚名称 MI2SCK 最大频率* 2 1 I S 时钟周期* 2 I S 时钟占空比 fMI2SCK tICYC ∆ MI2SCK↓→MI2SWS 延迟时间 tSWDT MI2SCK↓→MI2SDO 延迟时间 tSDDT MI2SDI→MI2SCK↑ 建立时间 tDSST MI2SCK↑→MI2SDI 保持时间 tSDHT MI2SCKx MI2SCKx MI2SCKx MI2SCKx , MI2SWS x MI2SCKx , MI2SDO x MI2SCKx , MI2SDIx MI2SCKx , MI2SDIx MI2SCKx MI2SCKx 1 MI2SCK 下降时间 MI2SCK 上升时间 tF tR VCC<2.7V 最小 最大 6.144 4tCYCP 45% 55% 条件 CL=30pF 2 VCC≥2.7V 最小 最大 6.144 4tCYCP 45% 55% 单位 MHz ns -30 +30 -20 +20 ns -30 +30 -20 +20 ns 50 - 36 - ns 0 - 0 - ns - 5 5 - 5 5 ns ns 2 *1: I S 时钟应满足 PCLK (tICYC) 倍频,并且其频率低于 fMI2SCK。详细信息请参见外围资源手册通信模块部分的 I S 一章。 VIH MI2SCK tF MI2SWS and MI2SDO VIH VIL VIL tR tSWDT, tSDDT VOH VOL tDSST MI2SDI Document Number: 002-00202 Rev.*A tSDHT VIH VIH VIL VIL Page 86 of 109 S6E1B3 系列 11.4.14 智能卡接口特性 (VCC=1.65 V ~ 3.3 V, VSS=0 V, TA=- 40°C ~ +105°C) 参数 符号 引脚名称 输出上升时间 tR 输出下降时间 tF ICx_VCC,ICx_ RST,ICx_CLK,I Cx_DATA 输出时钟频率 fCLK 占空比 ∆ ICx_CLK 条件 CL=30pF 值 最小 最大 4 20 单位 备注 ns 4 20 ns - 20 MHz 45% 55% 当用作智能卡阅读功能时,必须对 ICx_CIN 引脚使用外部上拉电阻(20 kΩ to 50 kΩ)。 Document Number: 002-00202 Rev.*A Page 87 of 109 S6E1B3 系列 11.4.15 SW-DP 时序 (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) 参数 符号 引脚名 称 条件 SWDIO 建 立 时 间 tSWS SWCLK, SWDIO SWDIO 保 持 时 间 tSWH SWDIO 延 迟 时 间 tSWD 值 单位 最小 最大 - 15 - ns SWCLK, SWDIO - 15 - ns SWCLK, SWDIO - - 45 ns 备注 注意事项: − 外部负载电容 CL=30pF SWCLK VOH VOL tJTAGS VOH VOL SWDIO (输入时) tJTAGH VOH VOL tSWD JTAGD SWDIO (输出时) Document Number: 002-00202 Rev.*A VOH VOL Page 88 of 109 S6E1B3 系列 11.5 12 位 A/D 转换器 A/D 转换器的电气特性(初值) (VCC=AVCC=1.65V ~ 3.6V,VSS=AVSS=0V,TA=- 40°C ~ +105°C) - 最小 -4.5 -2.5 - 15 AVRH-15 1.0 4.0 10 0.3 1.2 3.0 50 200 500 - 值 标准 - RAIN - - - 通道间不均衡 模拟端口输入漏电流 模拟输入电压 - ANxx ANxx 基准电压 - AVRH AVSS 2.7 AVCC 参数 符号 引脚名称 VZT VFST ANxx ANxx 1 - - 2 tS - 比较时钟周期* tCCK - 操作等待时间 模拟输入电容 tSTT CAIN 模拟输入电阻 分辨率 积分非线性误差 微分非线性误差 零值转换电压 全域转换电压 转换时间* 采样时间* 3 最大 x 12 4.5 + 2.5 + 15 AVRH+15 - 单位 10 μs 1000 ns μs pF - 1.0 9.7 2.2 5.5 10.5 4 5 AVRH LSB μA V - AVCC V bit LSB LSB mV mV μs kΩ 备注 AVCC≥2.7 V 1.8 ≤AVCC<2.7 V 1.65 ≤AVCC<1.8 V AVCC≥2.7 V 1.8 ≤AVCC<2.7 V 1.65 ≤AVCC<1.8 V AVCC≥2.7 V 1.8 ≤AVCC<2.7 V 1.65 ≤AVCC<1.8 V AVCC≥2.7 V 1.8 ≤AVCC<2.7 V 1.65 ≤AVCC<1.8 V AVCC ≥ 2.7V AVCC < 2.7V *1: 转换时间=采样时间 (tS)+比较时间 (tC)。 根据以下条件计算出最短转换时间: AVCC≥2.7 V 取样时间=0.3μs,比较时间=0.7μs 1.8 ≤AVCC<2.7 V 取样时间=1.2 μs,比较时间=2.8μs 1.65 ≤AVCC<1.8 V 取样时间=3.0μs,比较时间=7.0μs 转换时间需满足采样时间(tss)和比较时钟周期(tcck)的具体要求。 有关采样时间和比较时钟周期的设置详情,请参见“FM0+系列外设手册模拟部分”中的“ A/D 转换器”一章。 A/D 转换器的寄存器设置反映在 APB 总线时钟时序运行上。 有关 A/D 连接的 APB 总线序号,请参见"8. 框图". 基本时钟 (HCLK) 用于生成采样时间和比较时钟周期。 *2: 需要的采样时间随外部阻抗而变化。设置依据(式 1)的计算。 *3: 比较时间 (tC) 是根据(式 2)计算得出的。 Document Number: 002-00202 Rev.*A Page 89 of 109 S6E1B3 系列 ANxx 模拟输入引脚 REXT 比较器 RAIN 模拟信号源 CAIN (式 1) tS≥(RAIN+ REXT ) × CAIN × 9 tS: 取样时间 RAIN: A/D 转换器的输入电阻=2.2kΩ,2.7<AVCC<3.6 ch.1~ch.14, ch.16~ch.19 A/D 转换器的输入电阻=1.9kΩ,2.7<AVCC<3.6 ch.15 A/D 转换器的输入电阻=2.3kΩ,2.7<AVCC<3.6 ch.20~ch.23 A/D 转换器的输入电阻=5.7kΩ,1.8<AVCC<2.7 ch.1~ch.14, ch.16~ch.19 A/D 转换器的输入电阻=5.6kΩ,1.8<AVCC<2.7 ch.15 A/D 转换器的输入电阻=5.8kΩ,1.8<AVCC<2.7 ch.20~ch.23 A/D 转换器的输入电阻=12.6kΩ,1.65<AVCC<1.8 ch.1~ch.19 A/D 转换器的输入电阻=12.7kΩ,1.65<AVCC<1.8 ch.20~ch.23 CAIN: A/D 转换器的输入电容=9.7pF REXT: 外部电路的输出阻抗 2.7 <AVCC<3.6 时 (式 2)tC=tCCK × 14 tC: 比较时间 tCCK : 比较时钟周期 Document Number: 002-00202 Rev.*A Page 90 of 109 S6E1B3 系列 12 位 A/D 转换器术语定义 分辨率: A/D 转换器分辨出的模拟偏差的等级。 非线性: 实际转换值偏移直线的误差,该直线连接器件上的零转换点 (0b000000000000 ←→0b000000000001) 和同一器件上的全面转换点 (0b111111111110←→0b111111111111)。 微分非线性: 用一个 LSB 改变输出码所需输入电压偏移理想值的误差。 积分非线性 0xFFF 微分非线性 实际转换特性 0xFFE 0xFFD 0x(N+1) {1 LSB(N-1) + VZT} VFSTtSHSL (实测值) VNT 0x004 (实测值) 0xN 理想特性 数字输出 数字输出 实际转换特性 V(N+1)T 0x(N-1) 0x003 (实测值) 实际转换特性 0x002 VNT 理想特性 0x001 0x(N-2) VZTtR(实测值) AVSS 实际转换特性 AVRH AVSS 模拟输入 数字输出 N 的积分非线性误差= 数字输出 N 的微分非线性误差= 1LSB = N VZT VFST VNT : : : : (实测值) AVRH 模拟输入 VNT - {1LSB × (N - 1) + VZT} 1LSB V(N + 1) T - VNT 1LSB [LSB] - 1 [LSB] VFST– VZT 4094 A/D 转换器的数字输出值。 数字输出由 0x000 至 0x001 变换的电压。 数字输出由 0xFFE 至 0xFFF 变换的电压。 数字输出由 0x(N − 1) 至 0xN 变换的电压。 Document Number: 002-00202 Rev.*A Page 91 of 109 S6E1B3 系列 11.6 USB 特性 (VCC=3.0V ~ 3.6V, VSS=0V, TA=- 40°C ~ +105°C) 输入特性 输出特性 引脚名 称 值 参数 符号 输入 H 电平电压 VIH - 输入 L 电平电压 VIL - 微分输入敏感度 微分共模范围 VDI VCM 输出 H 电平电压 VOH 输出 L 电平电压 VOL 外部下拉电阻 =15kΩ 外部上拉电阻 =1.5kΩ 全速 全速 全速 全速 低速 低速 低速 VCRS tFR tFF tFRFM ZDRV tLR tLF tLRFM 交变电压 上升时间 下降时间 上升/下降时间匹配 输出阻抗 上升时间 下降时间 上升/下降时间匹配 UDP0, UDM0 条件 单 位 最小 最大 2.0 VCC+ 0.3 V 0.8 V 2.5 V V 2.8 3.6 V 0.0 0.3 V 1.3 4 4 90 28 75 75 80 2.0 20 20 111.11 44 300 300 125 V ns ns % Ω ns ns % VSS – 0.3 0.2 0.8 备注 *1 *1 *2 *2 *3 *3 *4 *5 *5 *5 *6 *7 *7 *7 *1 : USB I/O 缓冲器的单头接收器的开关阀值电压 VIL(最大)=0.8 V,VIH(最小)=2.0 V (TTL 输入规格) 。 迟滞特性可降低噪声敏感度。 *2 : 使用微分接收器接收 USB 微分数据信号。 针对本地接地基准电平,微分数据输入在 0.8 V ~ 2.5 V 的范围时,微分接收器具有 200 mV 的微分输入敏感度。 上述电压范围也叫做共模输入电压范围。 最小差分输入敏感性 [V] 1.0 0.2 0.8 2.5 共模输入电压 [V] ,而在高状态(VOH) 为 2.8 V 或以上(对于 VSS, *3 : 驱动器的驱动能力在低状态 (VOL) 为 0.3 V 以下(对于 3.6 V,1.5 kΩ 负载) 1.5 kΩ 负载) 。 *4 : USB I/O 缓冲器的外部微分输出信号 (D+ / D-) 的交叉电压范围为 1.3 V 至 2.0 V。 Document Number: 002-00202 Rev.*A Page 92 of 109 S6E1B3 系列 D+ Max 2.0V VCRS 规定范围 Min 1.3V D- *5 : 图示全速微分数据信号的上升时间 (Trise) 和下降时间 (Tfall)。 由输出信号电压的 10% ~ 90% 的时间确定。 规定全速缓冲器的 Tr/Tf 比在 ±10% 以内,以使 RFI 放射最小。 D+ 90% 90% 10% 10% DTrise 上升时间 Tfall 下降时间 全速缓冲 Rs=27 Ω TxD+ CL=50 pF Rs=27 Ω TxDCL=50 pF 3-状态使能 *6 : 在 90Ω ± 15% 的特性阻抗(微分模式) ,通过双绞线电缆屏蔽可以进行 USB 全速连接。 USB 规格规定了 USB 驱动器的输出阻抗必须在 28Ω ~ 44Ω 范围内。因此,确定了添加分立串联电阻 (Rs),以满足上述 规格要求。 使用 USB I/O 时,请使用 25Ω ~ 33Ω (推荐值:27Ω)的串联电阻 Rs 。 Document Number: 002-00202 Rev.*A Page 93 of 109 S6E1B3 系列 全速缓冲 Rs TxD+ 28 Ω~ 44 Ω 等量阻抗 Rs TxD- 28 Ω ~ 44 Ω 等量阻抗 片外电阻 3-状态使能 Rs 系列电阻 25 Ω ~ 30 Ω 必须增加 27 Ω 系列电阻 (推荐值) 且使用 “ 采用 E24 序列的 5% 余量的电阻”. *7 : 规定全速微分数据信号的上升时间 (Trise) 和下降时间 (Tfall)。 由输出信号电压的 10% ~ 90% 的时间确定。 D+ 90% 90% 10% 10% DTrise 上升时间 Tfall 下降时间 有关外部负载条件,请参见“低速负载(符合性负载) 。 Document Number: 002-00202 Rev.*A Page 94 of 109 S6E1B3 系列 ・ 低速负载(上游端口负载)—参考 1 低速缓冲 Rs=27 Ω TxD+ Rpd CL=50 pF 至 150 pF Rs=27 Ω TxDRpd 3-状态使能 CL=50 pF 至 150 pF Rpd=15 kΩ ・ 低速负载(下游端口负载)—参考 2 低速缓冲 Rs=27 Ω VTERM TxD+ CL=200 pF 至 600 pF Rs=27 Ω TxD- CL=50 pF 至 150 pF Rpu=1.5 kΩ VTERM=3.6 V 3-状态使能 ・ 低速负载(符合性负载) 低速缓冲 Rs=27 Ω TxD+ CL=200 pF 至 450 pF Rs=27 Ω TxDCL=200 pF 至 450 pF 3-状态使能 Document Number: 002-00202 Rev.*A Page 95 of 109 S6E1B3 系列 11.7 低压检测特性 11.7.1 低压检测复位 参数 (TA=-40°C ~ +105°C) 符号 条件 最小 1.38 1.43 值 标准 1.50 1.55 检测电压 释放电压 VDL VDH LVD 稳定等待时间 tLVDW - - - LVD 检测延迟时间 tLVDDL - - - *1 固定 最大 1.60 1.65 8160×tCY *2 CP 200 单位 V V 备注 电压下降时 电压升高时 μs μs *1: 低压检测复位的值通常为固定值。 *2: tCYCP 是指 APB1 总线时钟周期。 Document Number: 002-00202 Rev.*A Page 96 of 109 S6E1B3 系列 11.7.2 低压检测中断 参数 (TA=-40°C ~ +105°C) SVHI=00100 SVHRLI=00100 SVHI=00101 SVHRLI=00101 SVHI=00110 SVHRLI=00110 SVHI=00111 SVHRLI=00111 SVHI=01000 SVHRLI=01000 SVHI=01001 SVHRLI=01001 SVHI=01010 SVHRLI=01010 SVHI=01011 SVHRLI=01011 SVHI=01100 SVHRLI=01100 SVHI=01101 SVHRLI=01101 SVHI=01110 SVHRLI=01110 SVHI=01111 SVHRLI=01111 SVHI=10000 SVHRLI=10000 SVHI=10001 SVHRLI=10001 SVHI=10010 SVHRLI=10010 SVHI=10011 SVHRLI=10011 最小 1.56 1.61 1.61 1.66 1.66 1.70 1.70 1.75 1.75 1.79 1.79 1.84 1.84 1.89 1.89 1.93 2.30 2.39 2.39 2.48 2.48 2.58 2.58 2.67 2.67 2.76 2.76 2.85 2.85 2.94 2.94 3.04 值 标准 1.70 1.75 1.75 1.80 1.80 1.85 1.85 1.90 1.90 1.95 1.95 2.00 2.00 2.05 2.05 2.10 2.50 2.60 2.60 2.70 2.70 2.80 2.80 2.90 2.90 3.00 3.00 3.10 3.10 3.20 3.20 3.30 tLVDW - - - tLVDDL - - - 符号 条件 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH LVD 稳定等待时间 LVD 检测延迟时间 最大 1.84 1.89 1.89 1.94 1.94 2.00 2.00 2.05 2.05 2.11 2.11 2.16 2.16 2.21 2.21 2.27 2.70 2.81 2.81 2.92 2.92 3.02 3.02 3.13 3.13 3.24 3.24 3.35 3.35 3.46 3.46 3.56 8160× tCYCP* 200 单 位 V V V V V V V V V V V V V V V V V V V V V V V V V V V V V V V V 备注 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 μs μs *: tCYCP 是指 APB1 时钟周期。 Document Number: 002-00202 Rev.*A Page 97 of 109 S6E1B3 系列 11.7.3 低压检测中断 2 参数 (TA=- 40°C~ +105°C) SVH2I=00100 SVH2RLI=00100 SVH2I=00101 SVH2RLI=00101 SVH2I=00110 SVH2RLI=00110 SVH2I=00111 SVH2RLI=00111 SVH2I=01000 SVH2RLI=01000 SVH2I=01001 SVH2RLI=01001 SVH2I=01010 SVH2RLI=01010 SVH2I=01011 SVH2RLI=01011 SVH2I=01100 SVH2RLI=01100 SVH2I=01101 SVH2RLI=01101 SVH2I=01110 SVH2RLI=01110 SVH2I=01111 SVH2RLI=01111 SVH2I=10000 SVH2RLI=10000 SVH2I=10001 SVH2RLI=10001 SVH2I=10010 SVH2RLI=10010 SVH2I=10011 SVH2RLI=10011 最小 1.56 1.61 1.61 1.66 1.66 1.70 1.70 1.75 1.75 1.79 1.79 1.84 1.84 1.89 1.89 1.93 2.30 2.39 2.39 2.48 2.48 2.58 2.58 2.67 2.67 2.76 2.76 2.85 2.85 2.94 2.94 3.04 值 标准 1.70 1.75 1.75 1.80 1.80 1.85 1.85 1.90 1.90 1.95 1.95 2.00 2.00 2.05 2.05 2.10 2.50 2.60 2.60 2.70 2.70 2.80 2.80 2.90 2.90 3.00 3.00 3.10 3.10 3.20 3.20 3.30 tLVDW - - - tLVDDL - - - 符号 条件 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 检测电压 释放电压 VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH VDL VDH LVD 稳定等待时间 LVD 检测延迟时间 *: 最大 1.84 1.89 1.89 1.94 1.94 2.00 2.00 2.05 2.05 2.11 2.11 2.16 2.16 2.21 2.21 2.27 2.70 2.81 2.81 2.92 2.92 3.02 3.02 3.13 3.13 3.24 3.24 3.35 3.35 3.46 3.46 3.56 8160× tCYCP* 200 单 位 V V V V V V V V V V V V V V V V V V V V V V V V V V V V V V V V 备注 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 电压下降时 电压上升时 μs μs tCYCP 是指 APB1 时钟周期。 Document Number: 002-00202 Rev.*A Page 98 of 109 S6E1B3 系列 11.8 闪存写入/擦除特性 (VCC=1.65V ~ 3.6V, TA=- 40°C ~ +105°C) 最小* - 值 标准* 1.1 0.3 最大* 2.7 0.9 半字(16 位)写入时间 - 30 芯片擦除时间 - 11.2 参数 大扇区 小扇区 扇区擦除时间 单位 备注 s 扇区擦除时间包括内部擦除前的写入时间 528 μs 半字(16 位)写入时间不包括系统级开销时 间。 28.8 s 芯片擦除时间包括内部擦除前的写入时间 *: 标准值是装运后的值,最大值是 10,000 次擦除/写入循环时的保证值。 写入/擦除循环和数据保持时间(目标值) 写入/擦除循环 数据保持时间(年) 1,000 20* 10,000 10* 备注 o *: 平均 + 85 C 时 Document Number: 002-00202 Rev.*A Page 99 of 109 S6E1B3 系列 11.9 低功耗模式唤醒时间 11.9.1 唤醒因素:中断/唤醒 低功耗模式的唤醒时间如下。该唤醒时间为从接收唤醒因子到开始程序运行之间的时间。 唤醒计数时间 (VCC=1.65V ~ 3.6V,TA=- 40°C ~ +105°C) 参数 最大 7*HCLK 单 位 μs 12*HCLK 13*HCLK μs 20+12*HCLK 42+13*HCLK μs 20+12*HCLK 42+13*HCLK μs 38 (*2*4) 38+tOSCWT 71 (*2*4) 71+tOSCWT μs 45 80 μs *1 休眠模式 高速 CR 计时器模式 主计时器模式 PLL 计时器模式 低速 CR 计时器模式 副定时器模式 tICNT RTC 模式 停止模式 深度待机 RTC 模式 深度待机停止模式 *1: 最大值取决于环境条件。 值 标准 6*HCLK 符号 (*3) *1 备注 不同时钟模式下的计数时 间不同 *2: tOSCWT: 振荡器稳定时间。 *3: 用于 HCR 模式。 *4: 用于除 HCR 模式外的时钟模式。 低功耗模式的唤醒操作示例(外部中断 *) External interrupt Interrupt factor accept Active tICNT CPU Operation Interrupt factor clear by CPU Start *: 设置外部中断,以检测所有边缘。 Document Number: 002-00202 Rev.*A Page 100 of 109 S6E1B3 系列 低功耗模式的唤醒操作示例(内部资源中断 *) Internal resource interrupt Interrupt factor accept Active tICNT CPU Operation Interrupt factor clear by CPU Start 低功耗模式下的唤醒因素不包括内部资源中断。 注意事项: − − 各低功耗模式下的唤醒因素不同。 请参照 FM0+系列外设手册中“低功耗模式”一章和“待机模式工作”一章。 − − 中断恢复时,CPU 恢复的运行模式取决于低功耗模式过渡前的状态。请参照“FM0+系列外设手册”中“低功耗模式”一章 Document Number: 002-00202 Rev.*A Page 101 of 109 S6E1B3 系列 11.9.2 唤醒因素:复位 低功耗模式的唤醒时间如下。该唤醒时间为从接收唤醒因子到开始程序运行之间的时间。 唤醒计数时间 (VCC=1.65V ~ 3.6V,TA=- 40°C ~ +105°C) 参数 符号 值 单位 备注 70 μs *1 : HCR 开启 (HCR/MOSC/PLL 模式) *2 : HCR 关闭 (LCR/SOS 模式) 20 30 μs 61 114 μs 副定时器模式 61 114 μs RTC/停止模式 38 85 μs 46 95 μs 休眠模式 高速 CR 计时器模式 主计时器模式 PLL 计时器模式 低速 CR 计时器模式 tRCNT 深度待机 RTC 模式 深度待机停止模式 *: 最大值取决于内置 CR 的精确度。 标准* *1 10 *2 40 最大* 低功耗模式的唤醒操作示例(INITX) INITX Internal reset Reset active Release tRCNT CPU Operation Document Number: 002-00202 Rev.*A Start Page 102 of 109 S6E1B3 系列 低功耗模式的唤醒操作示例(内部资源复位 *) Internal resource reset Internal reset Reset active Release tRCNT CPU Operation *: Start 低功耗模式下的唤醒因素不包括内部资源复位。 注意事项: − 各低功耗模式下的唤醒因素不同。 请参照 FM0+系列外设手册中“低功耗模式”一章和“待机模式工作”一章。 − 中断恢复时,CPU 恢复的运行模式取决于低功耗模式过渡前的状态。请参照“FM0+系列外设手册”中“低功耗模式”一章。 − 不包括上电复位/低压检测复位时间。有关上电复位/低压检测复位时间,参见"13. 电气特性 13.4 AC 特性 13.4.7 上电复位时序 " 。 − 从复位唤醒时,CPU 变为高速 CR 运行模式。使用主时钟或 PLL 时钟时,有必要增加主时钟振荡稳定等待时间或主 PLL 时 钟稳定等待时间。 − 内部资源复位指看门狗复位和 CSV 复位。 Document Number: 002-00202 Rev.*A Page 103 of 109 S6E1B3 系列 12. 订购信息 部件编号 片上闪存 片上 SRAM 封装 S6E1B34E0AGV2000A S6E1B36E0AGV2000A S6E1B34F0AGV20000 S6E1B36F0AGV20000 S6E1B34G0AGV20000 S6E1B36G0AGV20000 304 560 304 560 304 560 32 64 32 64 32 64 塑封LQFP(0.50 mm 间距) ,80 引 脚 (LQH080-02) 塑封LQFP(0.50 mm 间距) ,100 引 脚 (LQI100) 塑封LQFP(0.50 mm 间距) ,120 引 脚 (LQM120) Document Number: 002-00202 Rev.*A 包装 货盘 货盘 货盘 Page 104 of 109 S6E1B3 系列 13. 封装尺寸 Document Number: 002-00202 Rev.*A Page 105 of 109 S6E1B3 系列 Document Number: 002-00202 Rev.*A Page 106 of 109 S6E1B3 系列 Document Number: 002-00202 Rev.*A Page 107 of 109 S6E1B3 系列 Document History Document Title: S6E1B3 Series 基于 32 位 ARM® Cortex®-M0+, FM0+ Microcontroller Document Number: 002-00202 Revision ECN Orig. of Change Submission Date Description of Change ** 4897216 TEKA 08/31/2015 本文档版本号为 Rev**,译自英文版 001-99224 Rev **。 *A 5209005 SHNA 04/07/2016 本文档版本号为 Rev*A,译自英文版 001-99224 Rev *A。 Document Number: 002-00202 Rev.*A Page 108 of 109 S6E1B3 系列 Sales, Solutions, and Legal Information Worldwide Sales and Design Support Cypress maintains a worldwide network of offices, solution centers, manufacturer’s representatives, and distributors. To find the office closest to you, visit us at Cypress Locations. Products ® PSoC® Solutions ® ARM Cortex Microcontrollers Automotive Clocks & Buffers Interface Lighting & Power Control Memory PSoC Touch Sensing USB Controllers Wireless/RF cypress.com/arm cypress.com/automotive cypress.com/clocks cypress.com/interface cypress.com/powerpsoc cypress.com/memory cypress.com/psoc PSoC 1 | PSoC 3 | PSoC 4 | PSoC 5LP Cypress Developer Community Community | Forums | Blogs | Video | Training Technical Support cypress.com/support cypress.com/psoc cypress.com/touch cypress.com/usb cypress.com/wireless ARM and Cortex are the registered trademarks of ARM Limited in the EU and other countries. © 赛普拉斯半导体公司,2015-2016 年。本文件是赛普拉斯半导体公司及其子公司,包括 Spansion LLC(“赛普拉斯”)的财产。本文件,包括其包含或引用的任何软件或固件(“软件”),根据全球范 围内的知识产权法律以及美国与其他国家签署条约由赛普拉斯所有。除非在本款中另有明确规定,赛普拉斯保留在该等法律和条约下的所有权利,且未就其专利、版权、商标或其他知识产权授予任何 许可。如果软件并不附随有一份许可协议且贵方未以其他方式与赛普拉斯签署关于使用软件的书面协议,赛普拉斯特此授予贵方属人性质的、非独家且不可转让的如下许可(无再许可权) (1)在赛普 拉斯特软件著作权项下的下列许可权(一)对以源代码形式提供的软件,仅出于在赛普拉斯硬件产品上使用之目的且仅在贵方集团内部修改和复制软件,和(二)仅限于在有关赛普拉斯硬件产品上使 用之目的将软件以二进制代码形式的向外部最终用户提供(无论直接提供或通过经销商和分销商间接提供),和(2)在被软件(由赛普拉斯公司提供,且未经修改)侵犯的赛普拉斯专利的权利主张项 下,仅出于在赛普拉斯硬件产品上使用之目的制造、使用、提供和进口软件的许可。禁止对软件的任何其他使用、复制、修改、翻译或汇编。 在适用法律允许的限度内,赛普拉斯未对本文件或任何软件作出任何明示或暗示的担保,包括但不限于关于适销性和特定用途的默示保证。赛普拉斯保留更改本文件的权利,届时将不另行通知。在适 用法律允许的限度内,赛普拉斯不对因应用或使用本文件所述任何产品或电路引起的任何后果负责。本文件,包括任何样本设计信息或程序代码信息,仅为供参考之目的提供。文件使用人应负责正确 设计、计划和测试信息应用和由此生产的任何产品的功能和安全性。赛普拉斯产品不应被设计为、设定为或授权用作武器操作、武器系统、核设施、生命支持设备或系统、其他医疗设备或系统(包括 急救设备和手术植入物)、污染控制或有害物质管理系统中的关键部件,或产品植入之设备或系统故障可能导致人身伤害、死亡或财产损失其他用途(“非预期用途”)。关键部件指,若该部件发生故障, 经合理预期会导致设备或系统故障或会影响设备或系统安全性和有效性的部件。针对由赛普拉斯产品非预期用途产生或相关的任何主张、费用、损失和其他责任,赛普拉斯不承担全部或部分责任且贵 方不应追究赛普拉斯之责任。贵方应赔偿赛普拉斯因赛普拉斯产品任何非预期用途产生或相关的所有索赔、费用、损失和其他责任,包括因人身伤害或死亡引起的主张,并使之免受损失。 赛普拉斯、赛普拉斯徽标、Spansion、Spansion 徽标,及上述项目的组合,及 PSoC、CapSense、EZ-USB、F-RAM 和 Traveo 应视为赛普拉斯在美国和其他国家的商标或注册商标。请访问 cypress.com 获取赛普拉斯商标的完整列表。其他名称和品牌可能由其各自所有者主张为该方财产。 Document Number: 002-00202 Rev.*A April 7, 2016 Page 109 of 109