SW- 202 中频发射专用集成电路 特点 描述 l 支持双模差分工作模式 l 5.0V 工作电压 SW-202 该 中 频 发 射 专 用 集 成 电 路(ASIC)主 要 由 中 频 l 中频 AGC 有 65dB 的动态范围 AGC 放大器 I/Q 正交解调器和中频锁相环组成 可广泛 l 内置双模前置频率合成器 应用于双模 GSM l 频率合成器的前置分频比 l 集电极开路输出 行放大 l SSOP-28 封装 的中频信号 同时电路还有一个内置的双模前置频率合成 32/33 电路可用于调制正交 I 器 典型应用 双模 GSM CDMA 蜂窝系统和 PCS 无线系统中 Q 信号 然后对调制后的信号进 放大器的动态范围为 65dB 输出信号为带调制 可以产生调制所需的本振信号 CDMA 蜂窝系统 PCS 无线系统 蓝牙系统 信息家电 电路框图 见右图 I+ I- IF+ AGC Q+ Q- IF- 0° ÷4 缓冲 fREF 缓冲 增益控制 90° GC fr R 分频器 CK DA CP 16 位移位寄存器 鉴相器 LE fVCO 缓冲 ÷32/33 ÷64/65 N 分频器 LD fp A 分频器 重庆西南集成电路设计有限公司 http://www.swid.com.cn 1 SW- 202 中频发射专用集成电路 电参数指标 参数名 符号 测 试 条 件 Vcc=5v TA =25 最小值 典型值 最大值 单位 10M Hz fIF =150MHz VI/Q=1.5Vpp fI/Q=100Hz IF 输 出负载 50Ω I/Q 调制器和 AGC 参数 I/Q 输入频率带宽 FLO =150MHz PMOD=-10±1dBm, 10 fI/Q 信号在 10Hz~300kHz 之间均 匀取 10 个频点 I/Q 输入电阻 分别测试 单端输入 I/Q 输入直流参考电 压 ISIG k 5 2.3 2.5 2.7 V Vpp IREF QSIG QREF I/Q 输入幅度范围 1.2 1.5 1.8 IF 输出频率范围 110 150 250 边带抑制 I/Q 同频正交 幅度绝对差值调整 35 MHz 40 dBc 30 dBc 50 dBc 30 dBc 30 dBc 到 20mV I/Q 同频正交 幅度绝对差值调整 到 60mV 载波抑制 I/Q 同频正交 直流电平绝对差值 40 调整到 20mV I/Q 同频正交 直流电平绝对差值 调整到 60mV 输出 IM3 抑制 I/Q 同频同相 IF 输出上下边带 25 信号的互调 AGC 增 益 控 制 电 压 0 5 V 范围 AGC 增 益 控 制 端 输 10 20 k 入电阻 最大输出功率 GSM 调制 Vgc=Max ,ISIG QSIG 峰峰值为 3 5 dBm I/Q 输入参考电压的一半 1.25V @100kHz 最小输出功率 调制 GSM Vgc=Min ,ISIG QSIG 峰峰值 -65 dBm 为 I/Q 输 入 参 考 电 压 的 一 半 1.25V @100kHz 重庆西南集成电路设计有限公司 http://www.swid.com.cn 2 输出噪声功率 I/Q 同频正交 输出功率为 5dBm -110 dBm/Hz -140 dBm/Hz 偏离调制信号 400K I/Q 同 频 正 交 输出功率为 -55dBm 偏离调制信号 400K 输出功率精确度 TA =-20 输出功率为 +85 -3 +3 dBc -2 +2 dBc 500 MHz 0dBm fIF=110 250M 输出功率为 0dBm PLL 参数描述 PLL 频率范围 100 fVCO 端输入电压 200 500 mVpp 范围 fVCO 端输入阻抗 1 fREF 端频率范围 典型值 13MHz fREF 端 输 入 电 压 OSCin K 13 20 MHz 0.2 Vpp 范围 鉴相频率 数字电路的门限 VIH ( 6 0.7Vcc MHz V 数字电路的门限 VIL 高电平输入电流 0.2 0.02 0.3Vcc V VIH=Vcc=5.0V -1.0 1.0 A VIL=0V,Vcc=5.0V -1.0 1.0 A 1.0 A 100 A 100 A (Clock,Data,LE) 低电平输入电流 (Clock,Data) 低电平输入电流 VIL=0V,Vcc=5.0V -100 (LE) 参考频率端 fREF VIH=Vcc=5.0V 输入电流 fREF 端输入电流 VIH=Vcc=5.0V VIL=0V,Vcc=5.0V -100 IDO -sourse,VDO =VCC/2 1.8 2.5 3.2 mA IDO -sink,VDO =VCC/2 -3.2 -2.5 -1.8 mA 电荷泵三态输出 设计保证(幅度太小,实际很难测 -10.0 10.0 nA 电流 试) TCS Data to Clock 建立时间 50 ns TCH Data to Clock 保持时间 10 ns TCWH Clock 高脉冲宽度 50 ns TCWL Clock 低脉冲宽度 50 ns TES Clock to Enable 建立时间 50 ns TEW Enable 脉冲时间 50 ns 电荷泵输出电流 时钟频率 A 5 重庆西南集成电路设计有限公司 http://www.swid.com.cn MHz 3 SW- 202 中频发射专用集成电路 参数名 符号 测 试 条 件 Vcc=5v TA =25 最小值 典型值 最大值 单位 fIF =150MHz VI/Q=1.5Vpp fI/Q=100Hz IF 输 出负载 50Ω 电源电压及功耗 电源电压 4.5 5.0 电流损耗 工作环境温度 5.5 V 100 mA -20 +85 -0.5 7 V LO 输入最大功率 10 dBm I/Q 最大输入电平 3 Vpp 极限工作条件 电源电压 保存温度 -40 +150 寄存器地址和字长 寄存器 功能 芯片地址 寄存器地址 CA1/CA0 RA1/RA0 寄存器字长 1 PLL N-计数器控制字 01 00 16 2 PLL R-计数器控制字 01 01 16 3 PLL A-计数器控制字 01 10 16 4 系统保留 01 11 16 重庆西南集成电路设计有限公司 http://www.swid.com.cn 4 SW- 202 中频发射专用集成电路 PLL N计数器控制字 位 名称 值 功能 LSB CA0 1 1 CA1 0 2 RA0 0 3 RA1 0 4 N0 5 N1 6 N2 7 N3 8 N4 9 N5 10 N6 11 N7 12 N8 13 PRESC 前置分频器分频比 14 PDPOL PLL 鉴频器相位检测极性选择 芯片地址 0 寄存器地址 PLL N 计数器 15 0 系统保留 强制为 0 MSB 待机模式选择 位 值 功能 STANDBY1/2 00 Tx待机状态, PLL 待机状态 01 Tx待机状态, PLL 工作状态 10 Tx工作状态, PLL 待机状态 11 Tx工作状态, PLL 工作状态 重庆西南集成电路设计有限公司 http://www.swid.com.cn 5 SW- 202 中频发射专用集成电路 R 计数器控制字 位 名称 值 MSB 0 CA0 1 1 2 3 CA1 RA0 RA1 0 1 0 4 5 R0 R1 6 7 R2 R3 8 9 R4 R5 10 11 R6 R7 12 13 R8 STANDBY1 14 15 LSB STANDBY2 功能 芯片地址 寄存器地址 PLL R-计数器 待机模式选择 0 待机模式选择 系统保留 强制为 0 前置分频器 双模分频器 的分频比选择 位 值 功能 PRESC 0 1 32/33 64/65 PLL 鉴频器相位检测极性选择 位 值 功能 PDPOL 0 正极性 1 负极性 重庆西南集成电路设计有限公司 http://www.swid.com.cn 6 SW- 202中频发射专用集成电路 A计数器控制字 位 名称 值 LSB CA0 1 1 CA1 0 2 RA0 0 3 RA1 1 4 A0 5 A1 6 A2 7 A3 8 A4 9 A5 功能 芯片地址 0 寄存器地址 A 计数器 10 0 系统保留 强制为 0 11 0 系统保留 强制为 0 12 0 系统保留 强制为 0 13 0 系统保留 强制为 0 14 0 系统保留 强制为 0 15 0 系统保留 强制为 0 MSB N 计数器分频比 分频比 N8 N7 N6 N5 N4 N3 N2 N1 N0 3 0 0 0 0 0 0 0 1 1 4 0 0 0 0 0 0 1 0 0 . . . . . . . . . . 511 1 1 1 1 1 1 1 1 1 分频比为 3~511 分频比不能小于 3 A 计数器分频比 分频比 A5 A4 A3 A2 A1 A0 0 0 0 0 0 0 0 1 0 0 0 0 0 1 . . . . . . . 63 1 1 1 1 1 1 分频比为 0~63 重庆西南集成电路设计有限公司 http://www.swid.com.cn 7 SW- 202中频发射专用集成电路 R 计数器 参考计数器 分频比 分频比 R8 R7 R6 R5 R4 R3 R2 R1 R0 3 4 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0 1 0 . 1 . 1 . 1 . 1 . 1 . 1 . . 511 1 分频比为 3~511 . . 1 1 分频比不能小于 3 PLL 频率综合器的输出频率计算 f VCO = {[(P × N ) + A] / R} × f OSC 式中 [( P × N ) + A ] / R 是 PLL 环路的总分频比 fVCO : 外部压控振荡器 VCO 的输出频率 P 前置分频器的分频比 32 或 64 N N 计数器的分频比 3~511 A A 计数器的分频比 0~63 R R 计数器 参考计数器 的分频比 3~511 fOSC: 外部参考振荡器的输出频率 注 为保证 PLL 正确分频比 A≤ N 电路封装 电路采用SSOP28封装 必须满足 CQ1 CI1 CQ2 CI2 Isig VGC Iref VCC Qsig IFop Qsig IFon comp AGND VDD Rext RFinn DGND RFinp LD EN fref CLK VDDcp DATA Icp fv fr SW-202 管脚排列图 重庆西南集成电路设计有限公司 http://www.swid.com.cn 8 SW- 202中频发射专用集成电路 管脚功能描述 管脚号 符号 1 2 CQ1 描述 Q 输入缓冲器外接电容端 外接电容为无极性电容 推荐值为 1 F CQ2 3 Isig I 通道单端信号输入端 其 DC 偏置电压应与 Iref 端相同 该端与 BB 输出直 接耦合 4 Iref 信号幅度推荐值为 1.5Vpp I 通道直流参考电压输入端 与基带输出参考电压直接连接 推荐值为 2.5V Iref 与 I-sig 完全对称 可互换使用 同时两端也可以构成双端差分信号输入端 口 5 Qref 同管脚 4 Iref 6 Qsig 同管脚 3 I-sig 7 comp 内部基准外接滤波电容 8 VDD 数字电源端 9 RFinn PLL 的 VCO 输出差分信号负端 10 RFinp PLL 的 VCO 输出差分信号正端 11 EN 3wire 总线的使能端 12 CLK 3wire 总线的时钟端 13 DATA 3wire 总线的数据端 14 Fv PLL 的 NA 计数器分频信号 15 Fr PLL 的 R 计数器分频信号 16 Icp PLL 电荷泵电源端 17 VDDcp 18 fref PLL 的频率输入端 19 LD PLL 的锁相指标检测信号输出端 20 DGND 21 Rext 22 AGND 23 IFon 中频双端输出负端 为低阻射极输出 24 IFop 中频双端输出正端 为低阻射极输出 25 Vcc 模拟电源正极 26 VGC AGC 放大器增益控制电压输入端 增益控制电压通过串接一个电阻接入 电 推荐值为>1 F 的高频电容 PLL 的电荷泵输出端 数字电源负端 内部参考电流调节端 对地接 10k 电阻 模拟地端 阻推荐值为 4k 27 CI2 28 CI1 I 输入缓冲器外端电容端 电容选择同管脚 1 2 重庆西南集成电路设计有限公司 http://www.swid.com.cn 9 SW- 202中频发射专用集成电路 封装外形图 参数 英 寸 毫 米 最小 最大 最小 最大 A 0.068 0.078 1.73 1.99 A1 0.002 0.008 0.05 0.21 B 0.010 0.015 0.25 0.38 C 0.004 0.008 0.09 0.20 D 0.397 0.407 10.07 10.33 E 0.205 0.209 5.20 5.38 e 0.0256 BSC 0.65 BSC H 0.301 0.311 7.65 7.90 L 0.025 0.037 0.63 0.95 0 8 0 8 重庆西南集成电路设计有限公司 http://www.swid.com.cn 10 SW- 202中频发射专用集成电路 典型应用电路 西南集成电路设计有限公司 电话 86 23 62803074 86 23 62836154-8588 传真 86 23 62836149 网址 http://www.swid.com.cn 电邮 [email protected] 重庆西南集成电路设计有限公司 http://www.swid.com.cn 11