MS90C386B ——+3.3V 100MHz 的 24bit 平板显示器(FPD)LVDS 信号接收器 功能概述 MS90C386B 芯片能够将 4 通道的低压差分信号(LVDS)转换成 28bit 的 TTL 数据。时钟 通道经过锁相之后与数据通道并行输出。在时钟频率为 85MHz 时,24bit 的 RGB 数据、3bit 的 LCD 时序数据和 1bit 的控制数据以 595Mbps 的速率在每个 LVDS 数据通道中传输。输入时 钟频率为 85MHz 时,数据的传输速率为 297.5Mbytes/sec。此款芯片配合 MS90C385,是解决 高带宽、高速 TTL 信号层面的电磁干扰和电缆长度问题的理想产品。 特点 频率范围:20-100MHz 时钟信号 较少的总线减少了连线尺寸和费用 供电电源 3.3V 低功耗模式 支持 VGA、SVGA、XGA、SXGA 2.38Gbps 数据吞吐量 297.5Megabytes/sec 带宽 减小 LVDS 摆幅来减小电磁干扰(300mV LVDS 摆幅) PLL 不需要外部结构 遵循 TIA/EIA-644 LVDS 标准 TSSOP56 封装 -1版本号:1.0 2012.11.15 共7页 第1页 MS90C386B 管脚定义 MS90C386B 管脚说明 管脚名 管脚序号 管脚类型 描述 RxIN0+,RxIN0- 10, 9 LVDS 输入 LVDS 差分数据输入 RxIN1+, RxIN1- 12, 11 LVDS 输入 RxIN2+, RxIN2- 16, 15 LVDS 输入 RxIN3+, RxIN3- 20, 19 LVDS 输入 RxCLKIN+, RxCLKIN- 18, 17 LVDS 输入 RxOUT0 ~ RxOUT6 27,29,30,32,33, 34,35 输出 RxOUT7 ~ RxOUT13 37,38,39,41,42, 43,45 输出 RxOUT14 ~ RxOUT20 46,47,49,50,51, 53,54 输出 RxOUT21 ~ RxOUT27 55,1,2,3,5,6,7 输出 RxCLKOUT 26 输出 TTL 级时钟输出。 PDN 25 输入 TTL 级输入。高:正常工作 低:低功耗 TTL 级输入电源 LVDS 差分时钟输入 TTL 级数据输出。 包括:8 RED,8 GREEN,8 BLUE,4 个控制信号(HSYNC,VXYNC,DE, CNTL) Vcc 31,40,48,56 电源 GND 28,36,44,52,4 地 TTL 级输入地 LVDS Vcc 13 电源 LVDS 输出电源 LVDS GND 8,14,21 地 PLL Vcc 23 电源 PLL GND 22,24 地 LVDS 输出地 PLL 电源 PLL 地 -2版本号:1.0 2012.11.15 共7页 第2页 MS90C386B 结构框图 推荐工作条件 电源电压(VCC) CMOS/TTL 输入电压 CMOS/TTL 输出电压 LVDS 接收输入电压 结点温度 温度范围 瞬间耐温(焊接,4 秒) 最大功耗(25℃) MS90C386 -0.3V -0.3V -0.3V -0.3V +150℃ -65℃ +260℃ 4.0V (VCC+0.3V) (VCC+0.3V) (VCC+0.3V) 150℃ 1.4W 电学特性 符号 参数 条件 VIH 输入高电平 VIL 输入低电平 VOH 输出高电平 IOH = -0.4mA VOL 输出低电平 IOL = 2mA IIN 输入电流 IOS 输出短路电流 Min Max Units 2.0 VCC V GND 0.8 V 2.7 Typ 3.3 V 0.06 0.3 V 0≤VIN≤VCC ±10 uA VOUT = 0V -50 mA -3- 版本号:1.0 2012.11.15 共7页 第3页 MS90C386B 直流特性 符号 参数 VTH 差分输入高限 VTL 差分输入低限 IIN 输入电流 条件 Min VOC = +1.2V Typ Max Units +100 mV -100 mV VIN = +2.4V/0V,VCC = 3.6V ±10 uA Max Units 电源电流 符号 参数 条件 Typ ICCRG 接收器供电电流 (16 Grayscale) CL = 8pF, f = 85MHz, Vcc = 3.3V 16 Grayscale Pattern 60 mA ICCRW 接收器供电电流 (Worst Case) CL = 8pF, f = 85MHz, Vcc = 3.3V Worst Case Pattern 95 mA ICCRP 接收器供电电流 (Power Down) PDN=0V 10 uA 开关特性 符号 参数 Min Typ Max Units TRCP 输出时钟周期 11.76 T 50 ns TRCH 输出时钟高电平时间 4.5 5.0 7.0 ns TRCL 输出时钟低电平时间 4.0 5.0 6.5 ns TRS 时钟输出建立时间 3.5 ns TRH 时钟输出保持时间 3.5 ns TTLH 输出从低到高时间 3 ns TTHL 输出从高到低时间 3 ns TRCD 时钟输出与差分时钟信号延迟 7.0 ns TRDP5 接收数据位 0 TRDP6 85MHz -0.4 0 +0.4 ns 接收数据位 1 T/7-0.4 T/7 T/7+0.4 ns TRDP0 接收数据位 2 2T/7-0.4 2T/7 2T/7+0.4 ns TRDP1 接收数据位 3 3T/7-0.4 3T/7 3T/7+0.4 ns TRDP2 接收数据位 4 4T/7-0.4 4T/7 4T/7+0.4 ns TRDP3 接收数据位 5 5T/7-0.4 5T/7 5T/7+0.4 ns TRDP4 输出数据位 6 6T/7-0.4 6T/7 6T/7+0.4 ns TTPLLS 锁相环设置时间 - - 10 ms -4版本号:1.0 2012.11.15 共7页 第4页 MS90C386B 交流时序图 图 1.测试模板“Worst Case Pattern” 图 2.测试模板“16 Grayscale Test Pattern” Pin name Signal CLKOUT Dot Clk RX0 R0 RX1 R1 RX2 R2 RX3 R3 RX4 R4 RX5 R7 RX6 R5 RX7 G0 RX8 G1 RX9 G2 RX10 G6 RX11 G7 RX12 G3 RX13 G4 RX14 G5 RX15 B0 RX16 B6 RX17 B7 RX18 B1 RX19 B2 RX20 B3 RX21 B4 RX22 B5 RX23 CNTL RX24 HSYNC RX25 VSHNC RX26 DE RX27 R6 Signal Pattern Signal Frequency f f/16 f/8 f/4 f/2 Steady State Low Steady State Low Steady State Low Steady State Low f/16 f/8 f/4 f/2 Steady State Low Steady State Low Steady State Low Steady State Low f/16 f/8 f/4 f/2 Steady State Low Steady State Low Steady State Low Steady State Low Steady State High Steady State High Steady State High Steady State High 图 3.TTL 输出 -5版本号:1.0 2012.11.15 共7页 第5页 MS90C386B 图 4.锁相环设置时间 图 5.接收器状态 Vdiff=(RxIN+)-(RxIN-),……(RxCLKIN+)-(RxCLKIN-) 图 6.并行 TTL 输出数据与 LVDS 输入数据匹配关系 Previous Cycle Next Cycle RxCLKIN RxIN3 RX5-1 RX27-1 RX23 RX17 RX16 RX11 RX10 RX5 RX27 RX23+1 RxIN2 RX20-1 RX19-1 RX26 RX25 RX24 RX22 RX21 RX20 RX19 RX26+1 RxIN1 RX9-1 RX8-1 RX18 RX15 RX14 RX13 RX12 RX9 RX8 RX18+1 RxIN0 RX1-1 RX0-1 RX7 RX6 RX4 RX3 RX2 RX1 RX0 RX7+1 图 7.上升、下降时间与高电平、低电平保持时间 -6版本号:1.0 2012.11.15 共7页 第6页 MS90C386B 图 8.输入时钟与输出时钟间延迟 封装图 -7版本号:1.0 2012.11.15 共7页 第7页