データシート

[AK7738]
AK7738
5ch ADC+4ch DAC+8ch SRC内蔵Multi DSP
1. 概 要
AK7738はマイクアンプ付きの24bitステレオADC, 入力セレクタ付きの24bitステレオADC、24bitモノラ
ルADC、4chの32bit DAC、サンプリング周波数192kHzまで対応の4系統ステレオSRC、DITに加え、
Audio/HF両用のDual DSPとSub DSPを内蔵したシグナルプロセッサです。Dual DSPとSub DSPは共に
2560step/fs (48kHzサンプリング時)の並列演算能力を持ちます。Dual DSPは同期した異なるサンプリング
周波数で動作可能のため、音響処理と同時に、ハンズフリー(HF)等のボイス処理を行うことも可能です。
RAMベースDSPのため、プログラムを書き換えることで、ユーザの要望に合わせた音響処理や独自開発
の高性能HF機能を実現させることができます。64pin LQFPパッケージに実装されます。
2. 特
長
□ Dual DSP部: (DSP1, DSP2は同じ仕様、メモリエリアは共用)
- データ幅:
28bit (略式浮動小数点対応)
- マシンサイクル: 最速8.1ns (2560fs,fs=48kHz時)
- 乗算器:
24 x 24 → 48bit (倍精度演算可)
- 除算器:
24 / 24 → 24bit (浮動小数正規化機能付き)
- ALU:
52bit算術演算 (with overflow margin 4bit)
- プログラムRAM: 8192word x 36bit
- 係数RAM:
6144word x 24bit
- データRAM:
6144word x 28bit
- 遅延用RAM:
20480word x 28bit
- JX pins (Interrupt)
- Clock Mode Selector for DSP1, DSP2
- 独立したパワーマネージメント機能
□ Sub DSP部:
- データ幅:
28bit (略式浮動小数点対応)
- マシンサイクル: 最速8.1ns (2560fs,fs=48kHz時)
- 乗算器:
24 x 24 → 48bit (倍精度演算可)
- 除算器:
24 / 24 → 24bit (浮動小数正規化機能付き)
- ALU:
52bit算術演算 (with overflow margin 4bit)
- プログラムRAM: 1024word x 36bit
- 係数RAM:
2048word x 24bit
- データRAM:
4096word x 28bit
□ ADC1部: マイクアンプ付き24bitステレオADC
- サンプリング周波数: fs = 8kHz ~ 192kHz
- チャンネル独立マイクアナログゲインアンプ付き (0~18dB(2dB Step), 18~36dB(3dB step))
- 差動入力またはシングルエンド入力選択可能
- アナログ特性
S/N: 102dB (fs=48kHz、差動入力、マイクゲイン=0dB)
- チャンネル独立ディジタルボリューム内蔵(24dB~-103dB, 0.5dB Step, Mute)
- DCオフセットキャンセル用ディジタルHPF
- 低ノイズマイクバイアス電圧出力 x 2系統
- 4種類のディジタルフィルタによる音質選択
015000122-J-00-PB
2015/01
-1-
[AK7738]
□ ADC2部:
入力セレクタ付き24bitステレオADC
- サンプリング周波数: fs = 8kHz ~ 192kHz
- アナログ入力セレクタ: 差動入力1系統 or シングルエンド入力2系統, 疑似差動入力1系統
- アナログ特性
S/N: 102dB (fs=48kHz、差動入力)
- チャンネル独立ディジタルボリューム内蔵(24dB~-103dB, 0.5dB Step, Mute)
- DCオフセットキャンセル用ディジタルHPF
- 4種類のディジタルフィルタによる音質選択
□ ADCM部: 24bitモノラルADC
- サンプリング周波数: fs = 8kHz ~ 192kHz
- 差動入力またはシングルエンド入力選択可能
- アナログ特性
S/N: 102dB (fs=48kHz、差動入力)
- ディジタルボリューム内蔵(24dB~-103dB, 0.5dB Step, Mute)
- DCオフセットキャンセル用ディジタルHPF
- 4種類のディジタルフィルタによる音質選択
□ DAC部: Advanced 32bit DAC
- 2ch x 2系統
- サンプリング周波数: fs = 8kHz ~ 192kHz
- シングルエンド出力
- アナログ特性
S/N: 108dB (fs=48kHz)
- チャンネル独立ディジタルボリューム内蔵(12dB~-115dB, 0.5dB Step, Mute)
- 4種類のディジタルフィルタによる音質選択
□ SRC部:
- 2ch x 4系統
- FSI = 8kHz ~ 192kHz, FSO = 8kHz ~ 192kHz (FSO/FSI = 0.167 ~ 6.0)
□ FSCONV部: モノラル簡易SRC
- 2系統内蔵
- FSI = 44.1kHz ~ 48kHz, FSO = 8kHz ~ 16kHz (FSO/FSI = 0.167 ~ 0.363)
□ DIT部:
- S/PDIF, IEC60958, AES/EBU, EIAJ CP1201民生モード対応
- 24bit 2ch出力
□ Digital Interfaces
- ディジタル入力ポート(max 24ch, TDM使用時)
- ディジタル出力ポート(max 28ch, TDM使用時)
- 独立LRCK/BICK入出力ポート x 5系統
- データフォーマット: 前詰め32, 24bit/後詰め24, 20, 16bit/I2S
- Short / Long Frame対応
- TDM入出力モード対応
□ ディジタルミキサー回路内蔵
□ PLL回路内蔵
□ μPインタフェース: SPI(7MHz max) / I2C(1MHz Fast-Mode plus)
□ 電源電圧:
Analog:
Digital:
I/F
□
□
AVDD: 3.0V ~ 3.6V (typ.3.3V)
LVDD: 3.0V ~ 3.6V (typ.3.3V)
VDD33: 3.0V ~ 3.6V (typ.3.3V)
TVDD1: 1.7V ~ 3.6V (typ.3.3V)
TVDD2: 1.7V ~ 3.6V (typ.3.3V)
動作温度範囲: Ta = -40 ~ 85C
(3.3V → 1.2Vレギュレータ内蔵)
パッケージ: 64pin LQFP (10mm x 10mm, 0.5mm pitch)
015000122-J-00-PB
2015/01
-2-
[AK7738]
3. 目
次
概 要 ............................................................................................................................................................. 1
特 長 ............................................................................................................................................................. 1
目 次 ............................................................................................................................................................. 3
ブロック図と機能説明 ................................................................................................................................. 4
■ デバイスブロック図 ......................................................................................................................................4
■ DSP1部ブロック図 .........................................................................................................................................5
■ DSP2部ブロック図 .........................................................................................................................................6
■ Sub DSP部ブロック図 ....................................................................................................................................7
5.
ピン配置と機能説明 ..................................................................................................................................... 8
■ オーダーリングガイド ..................................................................................................................................8
■ ピン配置図 ......................................................................................................................................................8
■ ピン機能説明 ..................................................................................................................................................9
■ 使用しないピンの処理について ................................................................................................................12
■ プルダウン抵抗付ピンの状態 ....................................................................................................................12
■ パワーダウン時、出力ピンの状態 ............................................................................................................13
■ 各ディジタルピンとディジタル電源の関連.............................................................................................13
6.
絶対最大定格 ............................................................................................................................................... 14
7.
推奨動作条件 ............................................................................................................................................... 14
8.
電気的特性 ................................................................................................................................................... 15
■ アナログ特性 ................................................................................................................................................15
■ 消費電流 ........................................................................................................................................................20
9.
ディジタルフィルタ特性 ........................................................................................................................... 21
10. DC特性 ......................................................................................................................................................... 31
■ DC特性...........................................................................................................................................................31
11. スイッチング特性 ....................................................................................................................................... 32
12. パッケージ ................................................................................................................................................... 40
■ 外形寸法図 ....................................................................................................................................................40
■ 材質・メッキ仕様 ........................................................................................................................................40
■ マーキング ....................................................................................................................................................41
13. 改訂履歴 ....................................................................................................................................................... 41
重要な注意事項 ..................................................................................................................................................... 42
1.
2.
3.
4.
015000122-J-00-PB
2015/01
-3-
[AK7738]
4. ブロック図と機能説明
■
デバイスブロック図
Figure 1. 全体ブロック図
015000122-J-00-PB
2015/01
-4-
[AK7738]
■
DSP1部ブロック図
Pointer
CP0, CP1
DP0, DP1
Coefficient RAM
Data RAM
Delay RAM
6144w x 28Bit max
2048w 単位
6144w×24Bit max
2048w 単位
OFREG
64w x 15Bit
DLP0, DLP1
20480w x 28Bit max
4096w 単位
CBUS(24Bit)
DBUS(28Bit)
Micon I/F
MPX24
MPX24
Control
Serial I/F
Program RAM
X
DEC
Y
Multiply
24×24 → 48Bit
8192w×36Bit max
2048w 単位
PC
Stack : 5 Level(max)
28Bit
48Bit
TMP 12×28Bit
PTMP(LIFO) 6×28Bit
MUL
DBUS
SHIFT
52Bit
48Bit
A
B
2 x 24Bit
2 x 24Bit
2 x 24Bit
2 x 24Bit
2 x 24Bit x fifo12
2 x 24Bit x fifo12
DIN6
DIN5
DIN4
DIN3
DIN2
DIN1
2 x 32Bit
2 x 32Bit
2 x 32Bit
2 x 32Bit
2 x 32Bit x fifo12
2 x 32Bit x fifo12
DOUT6
DOUT5
DOUT4
DOUT3
DOUT2
DOUT1
ALU
52Bit
Overflow Margin: 4Bit
52-Bit
DR0  3
52Bit
Over Flow Data
Generator
28bit x fifo16 DTMP (DSP2 と接続)
28bit x fifo8
Division 2424→24
CTMP (Sub DSP と接続)
Peak Detector
Figure 2. DSP1のブロック図 (Note 1)
Note 1. Coefficient RAM, Data RAM, Delay RAM, Program RAMはDSP1, DSP2共用で、割合はレジスタで
調整可能です。
015000122-J-00-PB
2015/01
-5-
[AK7738]
■
DSP2部ブロック図
Pointer
CP0, CP1
DP0, DP1
Coefficient RAM
Data RAM
Delay RAM
6144w x 28Bit max
2048w 単位
6144w×24Bit max
2048w 単位
OFREG
64w x 15Bit
DLP0, DLP1
20480w x 28Bit max
4096w 単位
CBUS(24Bit)
DBUS(28Bit)
Micon I/F
MPX24
MPX24
Control
Serial I/F
Program RAM
X
DEC
Y
Multiply
24×24 → 48Bit
8192w×36Bit max
2048w 単位
PC
Stack : 5 Level(max)
28Bit
48Bit
TMP 12×28Bit
PTMP(LIFO) 6×28Bit
MUL
DBUS
SHIFT
52Bit
48Bit
A
B
ALU
2 x 24Bit
2 x 24Bit
2 x 24Bit
2 x 24Bit
2 x 24Bit
2 x 24Bit
DIN6
DIN5
DIN4
DIN3
DIN2
DIN1
2 x 32Bit
2 x 32Bit
2 x 32Bit
2 x 32Bit
2 x 32Bit
2 x 32Bit
DOUT6
DOUT5
DOUT4
DOUT3
DOUT2
DOUT1
28bit x fifo16
DTMP (DSP1 と接続)
52Bit
Overflow Margin: 4Bit
52-Bit
DR0  3
52Bit
Over Flow Data
Generator
Division 2424→24
Peak Detector
Figure 3. DSP2のブロック図(Note 1)
015000122-J-00-PB
2015/01
-6-
[AK7738]
■
Sub DSP部ブロック図
Pointer
CP0, CP1
DP0
Coefficient RAM
Data RAM
4096w x 28Bit
2048w×24Bit
CBUS(24Bit)
DBUS(28Bit)
Micon I/F
MPX24
MPX24
Control
Serial I/F
Program RAM
X
DEC
Y
Multiply
24×24 → 48Bit
1024w×36Bit
PC
Stack : 5 Level(max)
28Bit
48Bit
TMP 12×28Bit
PTMP(LIFO) 6×28Bit
MUL
DBUS
SHIFT
52Bit
48Bit
A
28Bit x fifo8
CTMP (DSP1 と接続)
B
ALU
52Bit
Overflow Margin: 4Bit
52-Bit
DR0  3
52Bit
Over Flow Data
Generator
Division 2424→24
Peak Detector
Figure 4. Sub DSPのブロック図
015000122-J-00-PB
2015/01
-7-
[AK7738]
5. ピン配置と機能説明
オーダーリングガイド
-40  +85C
AK7738評価ボード
AK7738VQ
AKD7738
AIN2RP / AIN3R
AIN2RN / AIN4R
AIN5L
GNDIN5
AIN5R
AINMP / AINM
AINMN
DVSS3
LVDD
AVDRV
PDN
SI / I2CFIL
SCLK / SCL
SO / SDA
CSN
STO / RDY / SDOUT4
46
45
44
43
42
41
40
39
38
37
36
35
34
33
SDOUT3 / GPO1
31
DVSS2
51
30
TVDD2
AIN1R / INP2
52
29
BICK4
INN1
53
28
LRCK4
AIN1L / INP1
54
27
BICK3 / JX3
MPREF
55
26
LRCK3 / JX2
MPWR1
56
25
SDIN4
MPWR2
57
24
SDIN3 / JX1
AVDD
58
23
SDIN1
AVSS
59
22
SDOUT1
VCOM
60
21
BICK1
VREFH
61
20
LRCK1
19
SDIN2 / JX0
18
SDOUT2 / GPO0
17
BICK2
15
16
LRCK2
12
XTI
TVDD1
11
XTO
14
10
SDIN6
13
9
SDIN5 / JX0
VDD33
8
DVSS1
7
6
BICK5
CLKO
5
64
4
AOUT1L
TVDD1
VDD33
LRCK5
63
SDOUT5 / GPO2
AOUT1R
TVDD2
64pin LQFP
( Top View )
3
VREFL
62
LVDD
TESTI
INN2
47
32
AVDD
2
50
1
49
AIN2LP / AIN3L
AOUT2L
AIN2LN / AIN4L
48
ピン配置図
AOUT2R
■
64ピン LQFP (0.5mm pitch)
SDOUT6 / DIT / GPO3
■
Input
Output
I/O
Power
*** は、プルダウン抵抗付ピンです。***:ピン名
015000122-J-00-PB
2015/01
-8-
[AK7738]
■
ピン機能説明
No.
Pin Name
I/O
1
AOUT2R
O
2
AOUT2L
O
3
TESTI
I
4
10
LRCK5
SDOUT5
GPO2
BICK5
CLKO
SDOUT6
DIT
GPO3
SDIN5
JX0
SDIN6
11
XTO
O
12
XTI
I
13
14
15
16
17
VDD33
DVSS1
TVDD1
LRCK2
BICK2
SDOUT2
GPO0
SDIN2
JX0
LRCK1
BICK1
SDOUT1
SDIN1
5
6
7
8
9
18
19
20
21
22
23
I/O
O
O
I/O
O
O
O
O
I
I
I
I/O
I/O
O
O
I
I
I/O
I/O
O
I
Function
DAC2 Rch アナログ出力ピン
・パワーダウン時の出力は“Hi-Z”です。
DAC2 Lch アナログ出力ピン
・パワーダウン時の出力は“Hi-Z”です。
テスト入力ピン
・“L”にしてください。
LR チャネル選択 5 ピン
シリアルディジタルデータ出力 5 ピン
プログラマブル出力 2 ピン (DSP2 の GPO0 出力)
シリアルビットクロック 5 ピン
マスタクロック出力ピン
シリアルディジタルデータ出力 6 ピン
ディジタルトランスミットチャネル出力ピン
プログラマブル出力 3 ピン (DSP2 の GPO1 出力)
シリアルディジタルデータ入力 5 ピン
外部条件ジャンプ入力 0 ピン
シリアルディジタルデータ入力 6 ピン
発振回路出力ピン
・水晶振動子を使用する場合、水晶振動子を XTI Pin と XTO Pin に接続して
ください。
・水晶振動子を使用しない場合は、オープンにしてください。
発振回路入力ピン
・水晶振動子を使用する場合、水晶振動子を XTI Pin と XTO Pin に接続して
ください。
・水晶振動子を使用しない場合は、外部クロック又は DVSS1 に接続してく
ださい。
ディジタル IO 用 3.3V 電源ピン 3.0~3.6V (typ.3.3V)
ディジタルグランド 1 ピン 0V (基板電位)
ディジタル IO 電源 1 ピン 1.7~3.6V (typ.3.3V)
LR チャネル選択 2 ピン
シリアルビットクロック 2 ピン
シリアルディジタルデータ出力 2 ピン
プログラマブル出力 0 ピン (DSP1 の GPO0 出力)
シリアルディジタルデータ入力 2 ピン
外部条件ジャンプ入力 0 ピン
LR チャネル選択 1 ピン
シリアルビットクロック 1 ピン
シリアルディジタルデータ出力 1 ピン
シリアルディジタルデータ入力 1 ピン
015000122-J-00-PB
2015/01
-9-
[AK7738]
No.
28
29
30
Pin Name
SDIN3
JX1
SDIN4
LRCK3
JX2
BICK3
JX3
LRCK4
BICK4
TVDD2
31
DVSS2
-
32
SDOUT3
GPO1
O
O
STO
O
RDY
SDOUT4
O
O
24
25
26
27
33
I/O
I
I
I
I/O
I
I/O
I
I/O
I/O
-
I
34
CSN
I
SO
O
35
SDA
I/O
SCLK
SCL
SI
I
I
I
I2CFIL
I
38
PDN
I
39
AVDRV
O
40
41
LVDD
DVSS3
-
36
37
Function
シリアルディジタルデータ入力 3 ピン
外部条件ジャンプ入力 1 ピン
シリアルディジタルデータ入力 4 ピン
LR チャネル選択 3 ピン
外部条件ジャンプ入力 2 ピン
シリアルビットクロック 3 ピン
外部条件ジャンプ入力 3 ピン
LR チャネル選択 4 ピン
シリアルビットクロック 4 ピン
ディジタル IO 電源 2 ピン 1.7~3.6V (typ.3.3V)
ディジタルグランド 2 ピン 0V (基板電位)
シリアルディジタルデータ出力 3 ピン
プログラマブル出力 1 ピン (DSP1 の GPO1 出力)
ステータス信号出力ピン
・パワーダウン時の出力は“L”です。
RDY 信号出力ピン
シリアルディジタルデータ出力 4 ピン
SPI モード
SPI インタフェース用のチップセレクト N ピン
・パワーダウン状態、またはマイコンとのインタフェースを行わない時は
“H”にしてください。
I2C モード
I2C インタフェース用のチップアドレス N ピン
・プルアップ、またはプルダウンで使用してください。
SPI インタフェース用シリアルデータ出力ピン
・パワーダウン時の出力は“Hi-Z”です。
I2C インタフェース用シリアルデータ入出力ピン
・パワーダウン時の出力は“Hi-Z”です。
SPI インタフェース用シリアルデータクロック入力ピン
I2C インタフェース用シリアルデータクロック入力ピン
SPI インタフェース用シリアルデータ入力ピン
I2C インタフェースモード選択入力ピン
・I2CFIL = “L”固定: Fast Mode (400kHz)
・I2CFIL = “H”固定: Fast Mode Plus (1MHz) (TVDD2 固定にしてください。)
パワーダウン N ピン
・AK7738 をパワーダウンするのに使用します。
・電源立ち上げ時は“L”にしてください。
LDO 出力ピン
・2.2uF のセラミックコンデンサを DVSS3 との間に接続してください。
・外部回路には使用しないで下さい。
ディジタルコア電源ピン 3.0~3.6V (typ.3.3V)
ディジタルグランド 3 ピン 0V (基板電位)
015000122-J-00-PB
2015/01
- 10 -
[AK7738]
No.
Pin Name
I/O
42
AINMN
AINMP
AINM
AIN5R
GNDIN5
AIN5L
AIN2RN
AIN4R
AIN2RP
AIN3R
AIN2LN
AIN4L
AIN2LP
AIN3L
INN2
AIN1R
INP2
INN1
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
I
ADCM 差動反転入力ピン
ADCM 差動非反転入力ピン
ADCM シングルエンド入力ピン
ADC2 Rch 疑似差動入力 5 ピン
ADC2 疑似差動グランド入力 5 ピン
ADC2 Lch 疑似差動入力 5 ピン
ADC2 Rch 差動反転入力 2 ピン
ADC2 Rch シングルエンド入力 4 ピン
ADC2 Rch 差動非反転入力 2 ピン
ADC2 Rch シングルエンド入力 3 ピン
ADC2 Lch 差動反転入力 2 ピン
ADC2 Lch シングルエンド入力 4 ピン
ADC2 Lch 差動非反転入力 2 ピン
ADC2 Lch シングルエンド入力 3 ピン
ADC1 Rch 差動反転入力 2 ピン
ADC1 Rch シングルエンド入力 1 ピン
ADC1 Rch 差動非反転入力 2 ピン
ADC1 Lch 差動反転入力 1 ピン
AIN1L
I
ADC1 Lch シングルエンド入力 1 ピン
INP1
I
55
MPREF
O
56
MPWR1
O
57
MPWR2
O
58
59
AVDD
AVSS
-
60
VCOM
O
61
VREFH
I
62
VREFL
I
63
AOUT1R
O
64
AOUT1L
O
ADC1 Lch 差動非反転入力 1 ピン
マイクパワー電源 リップルフィルタピン
・1uF のセラミックコンデンサを AVSS との間に接続してください。
・外部回路には使用しないで下さい。
マイク用電源出力 1 ピン
・パワーダウン時の出力は“Hi-Z”です。
マイク用電源出力 2 ピン
・パワーダウン時の出力は“Hi-Z”です。
アナログ電源ピン 3.0~3.6V (typ.3.3V)
アナロググランドピン 0V (基板電位)
アナログ部コモン電圧出力ピン
・2.2uF のセラミックコンデンサを AVSS との間に接続してください。
・外部回路には使用しないで下さい。
・パワーダウン時の出力は“L”です。
アナログハイレベルリファレンス電圧入力ピン。
・AVDD と接続してください。
アナログローレベルリファレンス電圧入力ピン。
・AVSS と接続してください。
DAC1 Rch アナログ出力ピン
・パワーダウン時の出力は“Hi-Z”です。
DAC1 Lch アナログ出力ピン
・パワーダウン時の出力は“Hi-Z”です。
43
44
45
46
47
48
49
50
51
52
53
54
Function
015000122-J-00-PB
2015/01
- 11 -
[AK7738]
■
使用しないピンの処理について
使用しない入出力ピンは下記の設定を行い、適切に処理してください。
Classification
Analog
Pin Name
Setting
MPREF, MPWR1, MPWR2, AIN1L/INP1, INN1, AIN1R/INP2,
オープン
INN2, AIN2LP/AIN3L, AIN2LN/AIN4L, AIN2RP/AIN3R,
AIN2RN/AIN4R, AIN5L, GNDIN5, AIN5R, AINMP/AINM,
AINMN, AOUT1L, AOUT1R, AOUT2L, AOUT2R
CLKO, XTO, SDOUT1, SDOUT2/GPO0, SDOUT3/GPO1,
オープン
STO/RDY/SDOUT4, SDOUT5/GPO2, SDOUT6/DIT/GPO3
Digital
XTI , SDIN6, SDIN5/JX0, SDIN4, SDIN3/JX1, SDIN2/JX0, SDIN1,
DVSS1 ~ 3に接続
LRCK1, BICK1, LRCK2, BICK2, LRCK3/JX2, BICK3/JX3, LRCK4,
BICK4, LRCK5, BICK5, TESTI
Table 1. 使用しない入力ピンの処理
Note 2. LRCK1, BICK1, LRCK2, BICK2, LRCK3/JX2, BICK3/JX3, LRCK4, BICK4, LRCK5, BICK5 pinを使
用しない場合、DVSS1~3に接続することを薦めますが、プルダウン抵抗付きピンのため、オー
プンにしても問題ありません。
■
プルダウン抵抗付ピンの状態
I/O pinの場合、パワーダウン状態時とパワーダウン状態解除時、プルダウン抵抗の状態が異なります。
No
Pin Name
I/O
3
4
5
6
7
8
16
17
18
20
21
22
26
27
28
29
32
33
39
TESTI
LRCK5
SDOUT5/GPO2
BICK5
CLKO
SDOUT6/DIT/GPO3
LRCK2
BICK2
SDOUT2/GPO0
LRCK1
BICK1
SDOUT1
LRCK3/JX2
BICK3/JX3
LRCK4
BICK4
SDOUT3/GPO1
STO/RDY/SDOUT4
AVDRV
I
I/O
O
I/O
O
O
I/O
I/O
O
I/O
I/O
O
I/O
I/O
I/O
I/O
O
O
O
パワーダウン状態解除
PDN pin = “H”
(I/O pin = Input設定時)
プルダウン(25kΩ)
プルダウン(25kΩ)
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
出力
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
出力
プルダウン(50kΩ)
出力
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
出力
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
出力
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
プルダウン(46kΩ)
プルダウン(50kΩ)
出力
プルダウン(50kΩ)
出力
プルダウン(70Ω)
出力
Table 2. プルダウン抵抗付ピンの状態
パワーダウン状態
PDN pin = “L”
015000122-J-00-PB
パワーダウン状態解除
PDN pin = “H”
(I/O pin = Output設定時)
プルダウン(25kΩ)
出力
出力
出力
出力
出力
出力
出力
出力
出力
出力
出力
出力
出力
出力
出力
出力
出力
出力
2015/01
- 12 -
[AK7738]
■
パワーダウン時、出力ピンの状態
No
Pin Name
I/O
60
55
56
57
64
63
2
1
20
21
16
17
26
27
28
29
4
6
VCOM
MPREF
MPWR1
MPWR2
AOUT1L
AOUT1R
AOUT2L
AOUT2R
LRCK1
BICK1
LRCK2
BICK2
LRCK3/JX2
BICK3/JX3
LRCK4
BICK4
LRCK5
BICK5
O
O
O
O
O
O
O
O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
■
パワーダウン
No
Pin Name
I/O
時の状態
35
SO/SDA
I/O
“L”出力
22
SDOUT1
O
“L”出力
18
SDOUT2/GPO0
O
“Hi-Z”出力
32
SDOUT3/GPO1
O
“Hi-Z”出力
33
STO/RDY/SDOUT4
O
“Hi-Z”出力
5
SDOUT5/GPO2
O
“Hi-Z”出力
8
SDOUT6/DIT/GPO3
O
“Hi-Z”出力
7
CLKO
O
“Hi-Z”出力
Input
11
XTO
O
Input
39
AVDRV
O
Input
Input
Input
Input
Input
Input
Input
Input
Table 3. パワーダウン時、出力ピンの状態
パワーダウン
時の状態
“Hi-Z”出力
“L”出力
“L”出力
“L”出力
“L”出力
“L”出力
“L”出力
“L”出力
“H”出力
“L”出力
各ディジタルピンとディジタル電源の関連
電源ピン
TVDD1
TVDD2
VDD33
ディジタルピン
SDIN1, SDIN2/JX0, SDOUT1, SDOUT2/GPO0, LRCK1, BICK1, LRCK2, BICK2
SDIN3/JX1, SDIN4, SDOUT3/GPO1, STO/RDY/SDOUT4, LRCK3/JX2, BICK3/JX3,
LRCK4, BICK4, PDN, SCLK/SCL, SO/SDA, CSN, SI/I2CFIL
SDIN5/JX0, SDIN6, SDOUT5/GPO2, SDOUT6/DIT/GPO3, LRCK5, BICK5, CLKO,
TESTI, XTO, XTI
Table 4. ディジタルピンとディジタル電源の関連
015000122-J-00-PB
2015/01
- 13 -
[AK7738]
6. 絶対最大定格
(AVSS=DVSS1=DVSS2=DVSS3=0V; Note 3)
Parameter
Symbol
min
max
Unit
電源電圧
AVDD
-0.3
4.3
V
Analog
LVDD
-0.3
4.3
V
Digital1(Core)
TVDD1
-0.3
4.3
V
Digital2(I/F)
TVDD2
-0.3
4.3
V
Digital3(I/F)
VDD33
-0.3
4.3
V
Digital4(I/F)
ΔGND
-0.3
0.3
V
Difference (AVSS, DVSS1 ~ 3)
(Note 3)
mA
IIN
±10
入力電流(除: 電源ピン)
-
V
VINA
-0.3
(AVDD+0.3) or 4.3
アナログ入力電圧
(Note 4)
V
VIND1
-0.3
(TVDD1+0.3) or 4.3
ディジタル入力電圧
(Note 5)
V
VIND2
-0.3
(TVDD2+0.3) or 4.3
ディジタル入力電圧
(Note 6)
V
VIND3
-0.3
(VDD33+0.3)
or
4.3
ディジタル入力電圧
(Note 7)
Ta
-40
85
C
動作周囲温度
Tstg
-65
150
C
保存温度
Note 3. すべての電圧はグランドに対する値です。AVSS, DVSS1 ~ DVSS3は同電位にして下さい。
Note 4. アナログ入力電圧のmax値は、(AVDD+0.3)Vまたは4.3Vのどちらか低い方です。
Note 5. SDIN1, SDIN2/JX0, LRCK1, BICK1, LRCK2, BICK2 pinのディジタル入力電圧のmax値は、
(TVDD1+0.3)Vまたは4.3Vのどちらか低い方です。
Note 6. SDIN3/JX1, SDIN4, LRCK3/JX2, BICK3/JX3, LRCK4, BICK4, PDN, SCLK/SCL, SO/SDA, CSN,
SI/I2CFIL pinのディジタル入力電圧のmax値は、(TVDD2+0.3)Vまたは4.3Vのどちらか低い方で
す。
Note 7. SDIN5/JX0, SDIN6, LRCK5, BICK5, TESTI, XTI pinのディジタル入力電圧のmax値は、
(VDD33+0.3)Vまたは4.3Vのどちらか低い方です。
注意:この値を超えた条件で使用した場合、デバイスを破壊することがあります。また通常の動作は
保証されません。
7. 推奨動作条件
(AVSS=DVSS1=DVSS2=DVSS3=0V; Note 3)
Parameter
Symbol
min
typ
max
Unit
電源電圧
AVDD
3.0
3.3
3.6
V
Analog
LVDD
3.0
3.3
3.6
V
Digital1(Core)
TVDD1
1.7
3.3
3.6
V
Digital2(I/F)
TVDD2
1.7
3.3
3.6
V
Digital3(I/F)
VDD33
3.0
3.3
3.6
V
Digital4(I/F)
Note 8. AVDD, LVDD, TVDD1, TVDD2, VDD33の立ち上げ順の規定はありません。PDN pin = “L”の状
態で各電源を立ち上げ、全ての電源が立ち上がった後、PDN pin = “H”にしてください。
Note 9. 周辺デバイスが電源ONの状態でAK7738の電源をOFFにしないで下さい。また、I2Cインタフ
ェースを使用する場合、SDA, SCL pinのプルアップ抵抗の接続先はTVDD2以下にして下さい。
注意:本データシートに記載されている条件以外のご使用に関しては、当社では責任負いかねますの
で十分ご注意下さい。
015000122-J-00-PB
2015/01
- 14 -
[AK7738]
8. 電気的特性
■
アナログ特性
1. MIC AMPゲイン
(Ta=25C; AVDD=LVDD=TVDD1=TVDD2=VDD33=3.3V; AVSS=DVSS1=DVSS2=DVSS3=0V)
Parameter
min
typ
max
14
20
26
入力インピーダンス
MGNL[3:0]bits=0h, MGNR[3:0]bits=0h
-1
0
1
MGNL[3:0]bits=1h, MGNR[3:0]bits=1h
1
2
3
MGNL[3:0]bits=2h, MGNR[3:0]bits=2h
3
4
5
MGNL[3:0]bits=3h, MGNR[3:0]bits=3h
5
6
7
MGNL[3:0]bits=4h, MGNR[3:0]bits=4h
7
8
9
MGNL[3:0]bits=5h, MGNR[3:0]bits=5h
9
10
11
MIC
MGNL[3:0]bits=6h, MGNR[3:0]bits=6h
11
12
13
AMP
MGNL[3:0]bits=7h, MGNR[3:0]bits=7h
13
14
15
ゲイン
MGNL[3:0]bits=8h, MGNR[3:0]bits=8h
15
16
17
MGNL[3:0]bits=9h, MGNR[3:0]bits=9h
17
18
19
MGNL[3:0]bits=Ah, MGNR[3:0]bits=Ah
20
21
22
MGNL[3:0]bits=Bh, MGNR[3:0]bits=Bh
23
24
25
MGNL[3:0]bits=Ch, MGNR[3:0]bits=Ch
26
27
28
MGNL[3:0]bits=Dh, MGNR[3:0]bits=Dh
29
30
31
MGNL[3:0]bits=Eh, MGNR[3:0]bits=Eh
32
33
34
MGNL[3:0]bits=Fh, MGNR[3:0]bits=Fh
35
36
37
Unit
kΩ
dB
2. MIC Bias出力
(Ta=25C; AVDD=LVDD=TVDD1=TVDD2=VDD33=3.3V; AVSS=DVSS1=DVSS2=DVSS3=0V; 測定帯域
=20Hz ~ 20kHz)
Parameter
min
typ
max
Unit
2.3
2.5
2.7
V
出力電圧
MIC Bias
2
kΩ
負荷抵抗
30
pF
負荷容量
dBV
-114
-108
出力ノイズ(A-weighted)
015000122-J-00-PB
2015/01
- 15 -
[AK7738]
3. MIC AMP + ADC1
(Ta=25C; AVDD=LVDD=TVDD1=TVDD2=VDD33=3.3V; AVSS=DVSS1=DVSS2=DVSS3=0V; 信号周波
数=1kHz; 24bit Data; BICK=64fs; fs=48kHz時、測定周波数=20Hz ~ 20kHz; fs=96kHzとfs=192kHz時、測定
周波数=20Hz ~ 40kHz; 差動入力)
Parameter
分解能
min
typ
max
24
Unit
bit
±2.1
±2.3
±2.5
差動入力
(Note 11)
Vpp
±0.264
±0.290
±0.315
差動入力
(Note 12)
2.1
2.3
2.5
シングルエンド入力 (Note 11)
Vpp
0.264
0.290
0.315
シングルエンド入力 (Note 12)
fs=48kHz
(Note 11)
80
90
fs=48kHz
(Note 12)
82
fs=96kHz
(Note
11)
87
S/(N+D)
dB
(-1dBFS)
fs=96kHz
(Note 12)
79
fs=192kHz
(Note 11, Note 14)
87
fs=192kHz
(Note 12, Note 14)
79
MIC AMP
fs=48kHz (A-weighted) (Note 11)
94
102
+ ADC1
fs=48kHz (A-weighted) (Note 12)
90
(Note 11)
95
Dynamic Range fs=96kHz
dB
(-60dBFS)
fs=96kHz
(Note 12)
87
fs=192kHz
(Note 11)
95
fs=192kHz
(Note 12)
87
fs=48kHz (A-weighted) (Note 11)
94
102
fs=48kHz (A-weighted) (Note 12)
90
fs=96kHz
(Note 11)
95
S/N
dB
fs=96kHz
(Note 12)
87
fs=192kHz
(Note 11)
95
fs=192kHz
(Note 12)
87
90
105
dB
チャネル間アイソレーション
(Note 10)
0.0
0.3
dB
チャネル間ゲインミスマッチ
Note 10. -1dBFSの信号を入力した場合のLch-Rch間のアイソレーションです。
Note 11. MGNL/R[3:0] bits = 0h (0dB)。入力フルスケール電圧はAVDDに比例(0.7×AVDD)します。
Note 12. MGNL/R[3:0] bits = 9h (+18dB)。入力フルスケール電圧はAVDDに比例(0.088×AVDD)します。
Note 13. fs=192kHz、尚且つADC1のディジタルフィルタをSlow Roll-OffフィルタまたはShort Delay
Slow Roll-Offフィルタに設定した場合、-0.7dBFSが出力されます。
Note 14. fs=192kHz、尚且つADC1のディジタルフィルタをSlow Roll-OffフィルタまたはShort Delay
Slow Roll-Offフィルタに設定した場合の-1.6dBFS入力時の特性値です。
入力フルスケ
ール電圧
(Note 13)
015000122-J-00-PB
2015/01
- 16 -
[AK7738]
4. ADC2
(Ta=25C; AVDD=LVDD=TVDD1=TVDD2=VDD33=3.3V; AVSS=DVSS1=DVSS2=DVSS3=0V; 信号周波
数=1kHz; 24bit Data; BICK=64fs; fs=48kHz時、測定周波数=20Hz ~ 20kHz; fs=96kHzとfs=192kHz時、測定
周波数=20Hz ~ 40kHz; 差動入力)
Parameter
min
typ
max
Unit
24
bit
分解能
14
20
26
kΩ
入力インピーダンス
±2.1
±2.3
±2.5
(Note 15)
入力フルスケー 差動入力
2.1
2.3
2.5
Vpp
シングルエンド入力 (Note 16)
ル電圧
(Note 18)
2.1
2.3
2.5
疑似差動入力
(Note 17)
fs=48kHz
80
90
S/(N+D)
fs=96kHz
87
dB
(-1dBFS)
ADC2
fs=192kHz
(Note 19)
87
fs=48kHz (A-weighted)
94
102
Dynamic Range
fs=96kHz
95
dB
(-60dBFS)
fs=192kHz
95
fs=48kHz (A-weighted)
94
102
S/N
fs=96kHz
95
dB
fs=192kHz
95
90
105
dB
チャネル間アイソレーション
(Note 10)
0.0
0.3
dB
チャネル間ゲインミスマッチ
Note 15. 対象となる入力ピンはAIN2LP, AIN2LN, AIN2RP, AIN2RNです。
Note 16. 対象となる入力ピンはAIN3L, AIN3R, AIN4L, AIN4Rです。
Note 17. 対象となる入力ピンはAIN5L, AIN5Rです。
Note 18. fs=192kHz、尚且つADC2のディジタルフィルタをSlow Roll-OffフィルタまたはShort Delay
Slow Roll-Offフィルタに設定した場合、-0.7dBFSが出力されます。
Note 19. fs=192kHz、尚且つADC2のディジタルフィルタをSlow Roll-OffフィルタまたはShort Delay
Slow Roll-Offフィルタに設定した場合の-1.6dBFS入力時の特性値です。
015000122-J-00-PB
2015/01
- 17 -
[AK7738]
5. ADCM
(Ta=25C; AVDD=LVDD=TVDD1=TVDD2=VDD33=3.3V; AVSS=DVSS1=DVSS2=DVSS3=0V; 信号周波
数=1kHz; 24bit Data; BICK=64fs; fs=48kHz時、測定周波数=20Hz ~ 20kHz; fs=96kHzとfs=192kHz時、測定
周波数=20Hz ~ 40kHz; 差動入力)
Parameter
min
typ
max
Unit
24
bit
分解能
14
20
26
kΩ
入力インピーダンス
±2.1
±2.3
±2.5
差動入力
(Note 20)
入力フルスケー
Vpp
ル電圧 (Note 22) シングルエンド入力 (Note 21)
2.1
2.3
2.5
fs=48kHz
80
90
S/(N+D)
fs=96kHz
87
dB
ADCM
(-1dBFS)
fs=192kHz
(Note 23)
87
fs=48kHz (A-weighted)
94
102
Dynamic Range
fs=96kHz
95
dB
(-60dBFS)
fs=192kHz
95
fs=48kHz (A-weighted)
94
102
S/N
fs=96kHz
95
dB
fs=192kHz
95
Note 20. 対象となる入力ピンはAINMP, AINMNです。
Note 21. 対象となる入力ピンはAINMです。
Note 22. fs=192kHz、尚且つADCMのディジタルフィルタをSlow Roll-OffフィルタまたはShort Delay
Slow Roll-Offフィルタに設定した場合、-0.7dBFSが出力されます。
Note 23. fs=192kHz、尚且つADCMのディジタルフィルタをSlow Roll-OffフィルタまたはShort Delay
Slow Roll-Offフィルタに設定した場合の-1.6dBFS入力時の特性値です。
6. DAC
(Ta=25C; AVDD=LVDD=TVDD1=TVDD2=VDD33=3.3V; AVSS=DVSS1=DVSS2=DVSS3=0V; 信号周波
数=1kHz; 32bit Data; BICK=64fs; fs=48kHz時、測定周波数=20Hz ~ 20kHz; fs=96kHzとfs=192kHz時、測定
周波数=20Hz ~ 40kHz)
Parameter
min
typ
max
Unit
32
bit
分解能
2.55
2.83
3.11
Vpp
出力電圧
(Note 24)
fs=48kHz
80
91
S/(N+D)
fs=96kHz
89
dB
(0dBFS)
fs=192kHz
89
fs=48kHz (A-weighted)
100
108
Dynamic Range
fs=96kHz
101
dB
DAC1
(-60dBFS)
fs=192kHz
101
DAC2
fs=48kHz (A-weighted)
100
108
dB
S/N
fs=96kHz
101
fs=192kHz
101
90
110
dB
チャネル間アイソレーション (fin=1kHz) (Note 25)
0.0
0.7
dB
チャネル間ゲインミスマッチ
10
kΩ
負荷抵抗
(Note 26)
30
pF
負荷容量
Note 24. フルスケール出力電圧です。出力電圧はAVDDに比例 (AVDD x 0.86)します。
Note 25. 0dBFSの信号を入力した場合のAOUT1L, AOUT1R間、AOUT2L, AOUT2R間のアイソレーシ
ョンです。
Note 26. AC負荷に対して。
015000122-J-00-PB
2015/01
- 18 -
[AK7738]
7. SRC
(Ta=25C; AVDD=LVDD=TVDD1=TVDD2=VDD33=3.3V; AVSS=DVSS1=DVSS2=DVSS3=0V; 信号周波
数=1kHz; 24bit Data; 測定周波数=20Hz ~ FSO/2)
Parameter
Symbol
min
typ
max
Unit
Resolution
24
bit
Input Sample Rate
FSI
8
192
kHz
(Note 27)
Output Sample Rate
FSO
8
192
kHz
THD+N (Input=1kHz, 0dBFS)
FSO/FSI=192kHz/48kHz
-113
dB
FSO/FSI=192kHz/44.1kHz
-113
dB
FSO/FSI=44.1kHz/48kHz
-112
dB
FSO/FSI=44.1kHz/96kHz
-111
dB
FSO/FSI=48kHz/44.1kHz
-112
-103
dB
FSO/FSI=48kHz/96kHz
-113
dB
FSO/FSI=48kHz/8kHz
-111
dB
FSO/FSI=16kHz/48kHz
-113
dB
FSO/FSI=16kHz/44.1kHz
-100
dB
FSO/FSI=8kHz/48kHz
-113
dB
FSO/FSI=8kHz/44.1kHz
-95
dB
FSO/FSI=48kHz/192kHz
-105
dB
SRC
FSO/FSI=44.1kHz/192kHz
-102
dB
Dynamic Range (Input=1kHz, -60dBFS)
FSO/FSI=192kHz/48kHz
113
dB
FSO/FSI=192kHz/44.1kHz
113
dB
FSO/FSI=44.1kHz/48kHz
113
dB
FSO/FSI=44.1kHz/96kHz
113
dB
FSO/FSI=48kHz/44.1kHz
108
113
dB
FSO/FSI=48kHz/96kHz
113
dB
FSO/FSI=48kHz/8kHz
113
dB
FSO/FSI=16kHz/48kHz
113
dB
FSO/FSI=16kHz/44.1kHz
113
dB
FSO/FSI=8kHz/48kHz
111
dB
FSO/FSI=8kHz/44.1kHz
114
dB
FSO/FSI=48kHz/192kHz
111
dB
FSO/FSI=44.1kHz/192kHz
110
dB
Dynamic Range
(Input=1kHz, -60dBFS, A-weighted)
FSO/FSI=44.1kHz/48kHz
115
dB
Ratio between Input and Output Sample Rate
FSO/FSI
0.167
6
Note 27. SRC1~SRC4のうち、動作するSRCのFSIの周波数の合計が384kHz以下になるように設定して
ください。例えば、FSIの周波数が96kHzの場合、SRCは4個同時に動作できますが、FSIの周
波数が192kHzの場合、同時に2個までしか使えません。
015000122-J-00-PB
2015/01
- 19 -
[AK7738]
8. FSCONV
(Ta=25C; AVDD=LVDD=TVDD1=TVDD2=VDD33=3.3V; AVSS=DVSS1=DVSS2=DVSS3=0V; 信号周波
数=1kHz; 24bit Data; 測定周波数=20Hz ~ FSO/2)
Parameter
Symbol
min
typ
max
Unit
Resolution
24
bit
Input Sample Rate
FSI
44.1
48
kHz
Output Sample Rate
FSO
8
16
kHz
THD+N (Input=1kHz, 0dBFS)
FSO/FSI=16kHz/48kHz
-114
dB
FSO/FSI=16kHz/44.1kHz
-95
dB
FSO/FSI=8kHz/48kHz
-115
dB
FSO/FSI=8kHz/44.1kHz
-97
dB
FSCONV
Dynamic Range (Input=1kHz, -60dBFS)
FSO/FSI=16kHz/48kHz
114
dB
FSO/FSI=16kHz/44.1kHz
114
dB
FSO/FSI=8kHz/48kHz
114
dB
FSO/FSI=8kHz/44.1kHz
114
dB
Dynamic Range
(Input=1kHz, -60dBFS, A-weighted)
FSO/FSI=8kHz/48kHz
117
dB
Ratio between Input and Output Sample Rate
FSO/FSI
0.167
0.363
-
■
消費電流
(Ta=25C; AVDD=3.0~3.6V(typ=3.3V, max=3.6V); LVDD=3.0~3.6V(typ=3.3V, max=3.6V);
TVDD1=1.7~3.6V(typ=3.3V, max=3.6V); TVDD2=1.7~3.6V(typ=3.3V, max=3.6V);
VDD33=3.0~3.6V(typ=3.3V, max=3.6V); AVSS=DVSS1=DVSS2=DVSS3=0V;
fs=192kHz; BICK=64fs; SDOUT1~6/LRCK1~5/BICK1~5=Output; CL=20pF)
Parameter
Symbol
min
typ
max
26
37
AVDD
70
140
LVDD
動作時消費電流 (Note 28)
1.6
2.4
TVDD1
(PDN pin= “H”)
1.6
2.4
TVDD2
4
6
VDD33
0.01
AVDD
0.01
LVDD
パワーダウン時消費電流
0.01
TVDD1
(PDN pin= “L”)
0.01
TVDD2
0.01
VDD33
Note 28. LVDDの消費電流値は使用周波数およびDSPプログラム内容によって変化します。
015000122-J-00-PB
Unit
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
2015/01
- 20 -
[AK7738]
9. ディジタルフィルタ特性
1. ADC部
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V)
1-1 Sharp Roll-Off Filter (ADSD bit = “0”, ADSL bit = “0”)
fs=48kHz
Parameter
SHARP ROLL-OFF
Passband (Note 29)
0dB ~ -0.06dB
-6.0dB
(Note 29)
Stopband
Stopband Attenuation
Group Delay Distortion : 0Hz~20kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
fs=96kHz
Parameter
SHARP ROLL-OFF
Passband (Note 29)
0dB ~ -0.06dB
-6.0dB
(Note 29)
Stopband
Stopband Attenuation
Group Delay Distortion : 0Hz~40kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
fs=192kHz
Parameter
SHARP ROLL-OFF
Passband (Note 29)
0dB ~ -0.04dB
-6.0dB
(Note 29)
Stopband
Stopband Attenuation
Group Delay Distortion : 0Hz~40kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
22.1
0
19
kHz
kHz
kHz
dB
1/fs
1/fs
1.0
Hz
24.4
27.8
85
FR
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
44.2
0
19
kHz
kHz
kHz
dB
1/fs
1/fs
1.9
Hz
48.7
55.6
85
FR
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
83.7
0
15
kHz
kHz
kHz
dB
1/fs
1/fs
3.9
Hz
100.1
122.9
85
FR
015000122-J-00-PB
2015/01
- 21 -
[AK7738]
1-2 Slow Roll-Off Filter (ADSD bit = “0”, ADSL bit = “1”)
fs=48kHz
Parameter
SLOW ROLL-OFF
Passband (Note 29)
0dB ~ -0.074dB
-6.0dB
(Note 29)
Stopband
Stopband Attenuation
Group Delay Distortion : 0Hz~20kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
fs=96kHz
Parameter
SLOW ROLL-OFF
Passband (Note 29)
0dB ~ -0.074dB
-6.0dB
(Note 29)
Stopband
Stopband Attenuation
Group Delay Distortion : 0Hz~40kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
fs=192kHz
Parameter
SLOW ROLL-OFF
Passband (Note 29)
0dB ~ -0.7dB
-6.0dB
(Note 29)
Stopband
Stopband Attenuation
Group Delay Distortion : 0Hz~40kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
12.5
0
7
kHz
kHz
kHz
dB
1/fs
1/fs
1.0
Hz
21.9
36.5
85
FR
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
25
0
7
kHz
kHz
kHz
dB
1/fs
1/fs
1.9
Hz
43.7
73
85
FR
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
49.9
0
8
kHz
kHz
kHz
dB
1/fs
1/fs
3.88
Hz
79.9
146
85
FR
015000122-J-00-PB
2015/01
- 22 -
[AK7738]
1-3 Short Delay Sharp Roll-Off Filter (ADSD bit = “1”, ADSL bit = “0”)
fs=48kHz
Parameter
SHORT DELAY SHARP ROLL-OFF
0dB ~ -0.06dB
Passband (Note 29)
-6.0dB
Stopband
(Note 29)
Stopband Attenuation
Group Delay Distortion : 0Hz~20kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
fs=96kHz
Parameter
SHORT DELAY SHARP ROLL-OFF
0dB ~ -0.06dB
Passband (Note 29)
-6.0dB
Stopband
(Note 29)
Stopband Attenuation
Group Delay Distortion : 0Hz~40kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
fs=192kHz
Parameter
SHORT DELAY SHARP ROLL-OFF
0dB ~ -0.04dB
Passband (Note 29)
-6.0dB
Stopband
(Note 29)
Stopband Attenuation
Group Delay Distortion : 0Hz~40kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
22.1
5
kHz
kHz
kHz
dB
1/fs
1/fs
1.0
Hz
24.4
27.8
85
2.6
FR
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
44.2
5
kHz
kHz
kHz
dB
1/fs
1/fs
1.9
Hz
48.7
55.6
85
2.6
FR
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
83.7
6
kHz
kHz
kHz
dB
1/fs
1/fs
3.88
Hz
100.1
122.9
85
0.2
FR
015000122-J-00-PB
2015/01
- 23 -
[AK7738]
1-4 Short Delay Slow Roll-Off Filter (ADSD bit = “1”, ADSL bit = “1”)
fs=48kHz
Parameter
SHORT DELAY SLOW ROLL-OFF
0dB ~ -0.074dB
Passband (Note 29)
-6.0dB
Stopband
(Note 29)
Stopband Attenuation
Group Delay Distortion : 0Hz~20kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
fs=96kHz
Parameter
SHORT DELAY SLOW ROLL-OFF
0dB ~ -0.074dB
Passband (Note 29)
-6.0dB
Stopband
(Note 29)
Stopband Attenuation
Group Delay Distortion : 0Hz~40kHz
Group Delay
(Note 30)
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
12.5
5
kHz
kHz
kHz
dB
1/fs
1/fs
1.0
Hz
21.9
36.5
85
2.6
FR
Symbol
min
PB
PB
SB
SA
GD
GD
0
typ
max
Units
25
5
kHz
kHz
kHz
dB
1/fs
1/fs
1.9
Hz
43.7
73
85
2.6
FR
fs=192kHz
Parameter
Symbol
min
typ
max
Units
SHORT DELAY SLOW ROLL-OFF
0dB ~ -0.7dB
PB
0
49.9
kHz
Passband (Note 29)
-6.0dB
PB
77.7
kHz
Stopband
(Note 29)
SB
145.9
kHz
Stopband Attenuation
SA
85
dB
Group Delay Distortion : 0Hz~40kHz
GD
0.5
1/fs
Group Delay
(Note 30)
GD
6
1/fs
ADC Digital Filter(HPF)
Frequency Response
-3.0dB
FR
3.88
Hz
Note 29. 各振幅特性の周波数はfs(サンプリングレート)に比例します。ハイパスフィルタの特性は含ま
れていません。
Note 30. ディジタルフィルタによる演算遅延で、ADC部はアナログ信号が入力されてから両チャネル
の24bitデータが出力レジスタにセットされるまでの時間です。
015000122-J-00-PB
2015/01
- 24 -
[AK7738]
2. DAC部
(Ta= 25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V)
2-1 Sharp Roll-Off Filter (DASD bit = “0”, DASL bit = “0”)
fs=48kHz
Parameter
SHARP ROLL-OFF
Passband (Note 31)
-0.08dB~+0.08dB
-6.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  20kHz
fs=96kHz
Parameter
SHARP ROLL-OFF
Passband (Note 31)
-0.08dB~+0.08dB
-6.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  40kHz
fs=192kHz
Parameter
SHARP ROLL-OFF
Passband (Note 31)
-0.08dB~+0.08dB
-6.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  80kHz
Symbol
min
PB
PB
PR
SB
SA
GD
0
typ
max
Units
22.2
kHz
kHz
dB
kHz
dB
1/fs
23.99
-0.08
26.2
69.9
+0.08
26.4
FR
-0.20
Symbol
min
PB
PB
PR
SB
SA
GD
0
typ
0.10
dB
max
Units
44.4
kHz
kHz
dB
kHz
dB
1/fs
48.00
-0.08
52.5
69.8
+0.08
26.4
FR
-0.50
Symbol
min
PB
PB
PR
SB
SA
GD
0
typ
0.10
dB
max
Units
88.8
kHz
kHz
dB
kHz
dB
1/fs
96.00
-0.08
104.9
69.8
+0.08
26.4
FR
-2.00
015000122-J-00-PB
0.00
dB
2015/01
- 25 -
[AK7738]
2-2 Slow Roll-Off Filter (DASD bit = “0”, DASL bit = “1”)
fs=48kHz
Parameter
SLOW ROLL-OFF
Passband (Note 31)
-0.07dB~ +0.021dB
-3.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
(Note 33)
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  20kHz
fs=96kHz
Parameter
SLOW ROLL-OFF
Passband (Note 31)
-0.07dB~+0.023dB
-3.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
(Note 33)
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  40kHz
fs=192kHz
Parameter
SLOW ROLL-OFF
Passband (Note 31)
-0.07dB~+0.023dB
-3.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
(Note 33)
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  80kHz
Symbol
min
PB
PB
PR
SB
SA
GD
0
typ
max
Units
9.0
kHz
kHz
dB
kHz
dB
1/fs
19.75
-0.07
42.6
72.6
+0.021
26.4
FR
-3.75
Symbol
Min
PB
PB
PR
SB
SA
GD
0
typ
-2.75
dB
max
Units
18.1
kHz
kHz
dB
kHz
dB
1/fs
39.6
-0.07
85.1
72.6
+0.023
26.4
FR
-4.25
Symbol
min
PB
PB
PR
SB
SA
GD
0
typ
-2.75
dB
max
Units
36.1
kHz
kHz
dB
kHz
dB
1/fs
79.3
-0.07
170.3
72.6
+0.023
26.4
FR
-5.00
015000122-J-00-PB
-3.00
dB
2015/01
- 26 -
[AK7738]
2-3 Short Delay Sharp Roll-Off Filter (DASD bit = “1”, DASL bit = “0”)
fs=48kHz
Parameter
SHORT DELAY SHARP ROLL-OFF
-0.07dB~+0.07dB
Passband (Note 31)
-6.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  20kHz
fs=96kHz
Parameter
SHORT DELAY SHARP ROLL-OFF
-0.08dB~+0.08dB
Passband (Note 31)
-6.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  40kHz
fs=192kHz
Parameter
SHORT DELAY SHARP ROLL-OFF
-0.08dB~+0.08dB
Passband (Note 31)
-6.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  80kHz
Symbol
min
PB
PB
PR
SB
SA
GD
0
typ
max
Units
22.0
kHz
kHz
dB
kHz
dB
1/fs
24.11
-0.07
26.2
56.6
+0.07
5.9
FR
-0.20
Symbol
min
PB
PB
PR
SB
SA
GD
0
typ
0.10
dB
max
Units
44.3
kHz
kHz
dB
kHz
dB
1/fs
48.25
-0.08
52.5
56.4
+0.08
5.9
FR
-0.50
Symbol
Min
PB
PB
PR
SB
SA
GD
0
typ
0.10
dB
max
Units
88.6
kHz
kHz
dB
kHz
dB
1/fs
96.50
-0.08
104.9
56.4
+0.08
5.9
FR
-2.00
015000122-J-00-PB
0.00
dB
2015/01
- 27 -
[AK7738]
2-4 Short Delay Slow Roll-Off Filter
fs=48kHz
Parameter
SHORT DELAY SLOW ROLL-OFF
-0.07dB~+0.05dB
Passband (Note 31)
-3.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
(Note 33)
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  20kHz
fs=96kHz
Parameter
SHORT DELAY SLOW ROLL-OFF
-0.07dB~+0.05dB
Passband (Note 31)
-3.0dB
Passband Ripple
Stopband
(Note 31)
Stopband Attenuation
(Note 33)
Group Delay
(Note 32)
Digital Filter + SCF
Frequency Response : 0Hz  40kHz
(DASD bit = “1”, DASL bit = “1”)
Symbol
min
PB
PB
PR
SB
SA
GD
0
typ
max
Units
10.1
kHz
kHz
dB
kHz
dB
1/fs
20.24
-0.07
43.0
74.9
+0.05
5.2
FR
-3.50
Symbol
min
PB
PB
PR
SB
SA
GD
0
typ
-2.50
dB
max
Units
20.3
kHz
kHz
dB
kHz
dB
1/fs
40.50
-0.07
86.0
74.9
+0.05
5.2
FR
-4.00
-2.50
dB
fs=192kHz
Parameter
Symbol
min
typ
max
Units
SHORT DELAY SHARP ROLL-OFF
-0.07dB~+0.05dB
PB
0
40.6
kHz
Passband (Note 31)
-3.0dB
PB
81.00
kHz
Passband Ripple
PR
-0.07
+0.05
dB
Stopband
(Note 31)
SB
172.0
kHz
Stopband Attenuation
(Note 33)
SA
74.9
dB
Group Delay
(Note 32)
GD
5.2
1/fs
Digital Filter + SCF
Frequency Response : 0Hz  80kHz
FR
-4.75
-2.75
dB
Note 31. 各振幅特性の周波数はfs(サンプリングレート)に比例します。
Note 32. ディジタルフィルタによる演算遅延で、16/24/32bitのインパルスデータが入力レジスタにセ
ットされてからアナログ信号のピークが出力されるまでの時間です。
Note 33. Stopband Attenuation記載値の帯域はSBからfsまでです。
015000122-J-00-PB
2015/01
- 28 -
[AK7738]
3. SRC部
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V)
Parameter
Symbol
min
typ
max
Unit
-0.01dB 0.980≦FSO/FSI≦6.000
PB
0
0.4583FSI kHz
-0.01dB 0.900≦FSO/FSI<0.990
PB
0
0.4167FSI kHz
-0.01dB 0.533≦FSO/FSI<0.909 (Note 35)
PB
0
0.2182FSI kHz
-0.50dB 0.533≦FSO/FSI<0.909 (Note 36)
PB
0
0.3007FSI kHz
通過域
-0.01dB 0.490≦FSO/FSI<0.539
PB
0
0.2177FSI kHz
-0.01dB 0.450≦FSO/FSI<0.495
PB
0
0.1948FSI kHz
-0.01dB 0.225≦FSO/FSI<0.455
PB
0
0.1312FSI kHz
-0.50dB 0.167≦FSO/FSI<0.227
PB
0
0.0658FSI kHz
SB
0.5417FSI
kHz
0.980≦FSO/FSI≦6.000
SB
0.5021FSI
kHz
0.900≦FSO/FSI<0.990
SB
0.2974FSI
kHz
0.533≦FSO/FSI<0.909 (Note 35)
SB
0.3320FSI
kHz
0.533≦FSO/FSI<0.909 (Note 36)
阻止域
SB
0.2812FSI
kHz
0.490≦FSO/FSI<0.539
SB
0.2604FSI
kHz
0.450≦FSO/FSI<0.495
SB
0.1802FSI
kHz
0.225≦FSO/FSI<0.455
SB
0.0970FSI
kHz
0.167≦FSO/FSI<0.227
PR
±0.01
dB
0.900≦FSO/FSI≦6.000
PR
±0.01
dB
0.533≦FSO/FSI<0.909 (Note 35)
PR
±0.50
dB
通過域リップル 0.533≦FSO/FSI<0.909 (Note 36)
PR
±0.01
dB
0.225≦FSO/FSI≦0.539
PR
±0.50
dB
0.167≦FSO/FSI<0.227
SA
95.2
dB
0.900≦FSO/FSI≦6.000
SA
95.2
dB
0.533≦FSO/FSI<0.909 (Note 35)
SA
90.0
dB
0.533≦FSO/FSI<0.909 (Note 36)
阻止域減衰量
SA
95.2
dB
0.450≦FSO/FSI≦0.539
SA
90.0
dB
0.225≦FSO/FSI<0.455
SA
85.0
dB
0.167≦FSO/FSI<0.227
61
群遅延
GD
(54/FSI+
Ts
(Ts=1/fs)
7/FSO)
(Note 34)
Note 34. SRCブロック単体での値です。入力と出力の位相ずれがない時の、SRCへデータが入力された
後の入力側LRCKの立ち上がりから、データを出力する前の出力側LRCK立ち上がりまでの時間
です。
Note 35. SRCFAUD bit = “1”時のディジタルフィルタ特性です。
Note 36. SRCFAUD bit = “0”時のディジタルフィルタ特性です。
015000122-J-00-PB
2015/01
- 29 -
[AK7738]
4. FSCONV
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V)
Parameter
Symbol
min
typ
max
Unit
-0.01dB
PB
0
0.1814FSI
kHz
通過域
0.167≦FSO/FSI≦0.363
SB
0.8185FSI
kHz
阻止域
0.167≦FSO/FSI≦0.363
PR
±0.005
dB
通過域リップル
0.167≦FSO/FSI≦0.363
SA
94.0
dB
阻止域減衰量
0.167≦FSO/FSI≦0.363
GD
9
Ts
群遅延 (Ts=1/FSI) (Note 37)
Note 37. 入力と出力の位相ずれがない時の、FSCONVへデータが入力された後の入力側LRCKの立ち上
がりから、データを出力する前の出力側LRCK立ち上がりまでの時間です。
015000122-J-00-PB
2015/01
- 30 -
[AK7738]
10. DC特性
■
DC特性
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V)
Parameter
Symbol
min
typ
max
Unit
80%TVDD1
V
VIH1
ハイレベル入力電圧1
(Note 38)
20%TVDD1 V
VIL1
ローレベル入力電圧1
(Note 38)
80%TVDD2
V
VIH2
ハイレベル入力電圧2
(Note 39)
20%TVDD2 V
VIL2
ローレベル入力電圧2
(Note 39)
80%VDD33
V
VIH3
ハイレベル入力電圧3
(Note 40)
20%VDD33
V
VIL3
ローレベル入力電圧3
(Note 40)
70%TVDD2
V
VIH4
SCL, SDAハイレベル入力電圧
30%TVDD2 V
VIL4
SCL, SDAローレベル入力電圧
TVDD1-0.3
V
VOH1
ハイレベル出力電圧Iout= -100A
(Note 38)
0.3
V
VOL1
ローレベル出力電圧Iout=100A
(Note 38)
TVDD2-0.3
V
VOH2
ハイレベル出力電圧Iout= -100A
(Note 39)
0.3
V
VOL2
ローレベル出力電圧Iout=100A
(Note 39)
VDD33-0.3
V
VOH3
ハイレベル出力電圧Iout= -100A
(Note 40)
0.3
V
VOL3
ローレベル出力電圧Iout=100A
(Note 40)
Fast Mode
0.4
V
VOL4
TVDD2≧2.0V (Iout=3mA)
20%TVDD2 V
VOL4
SCL,SDA
TVDD2<2.0V (Iout=3mA)
ローレベル出力電圧 Fast Mode Plus
0.4
V
VOL4
TVDD2≧2.0V (Iout=20mA)
20%TVDD2 V
VOL4
TVDD2<2.0V (Iout=3mA)
Iin
±10
入力リーク電流
(Note 41)
A
入力リーク電流 プルダウン抵抗付きピン
Iid
66
A
パワーダウン時
(Note 42)
入力リーク電流 プルダウン抵抗付きピン
Iid
72
A
パワーダウン解除時
(Note 43)
Iid
132
入力リーク電流 TESTI pin
A
17
lix
入力リーク電流 XTI pin
A
Note 38. SDIN1, SDIN2/JX0, SDOUT1, SDOUT2/GPO0, LRCK1, BICK1, LRCK2, BICK2 pinに対応しま
す。
Note 39. SDIN3/JX1, SDIN4, SDOUT3/GPO1, STO/RDY/SDOUT4, LRCK3/JX2, BICK3/JX3, LRCK4,
BICK4, PDN, SCLK/SCL, SO/SDA, CSN, SI/I2CFIL pinに対応します。SCL, SDA pinは除きます。
Note 40. SDIN5/JX0, SDIN6, SDOUT5/GPO2, SDOUT6/DIT/GPO3, LRCK5, BICK5, CLKO, XTO, XTI,
TESTI pinに対応します。
Note 41. プルダウン抵抗付ピン, XTI pinを除きます。
Note 42. パワーダウン(PDN pin = “L”)時、プルダウン抵抗付ピン(typ.50kΩ@3.3V)はLRCK5,
BICK5, LRCK2, BICK2, LRCK1, BICK1, LRCK3/JX2, BICK3/JX3, LRCK4, BICK4 pinです。
TESTI pinを除きます。
Note 43. パワーダウン解除(PDN pin = “H”)時、プルダウン抵抗付ピン(typ.46kΩ@3.3V)はLRCK5,
BICK5, LRCK2, BICK2, LRCK1, BICK1, LRCK3/JX2, BICK3/JX3, LRCK4, BICK4 pinです。
TESTI pinを除きます。
015000122-J-00-PB
2015/01
- 31 -
[AK7738]
11. スイッチング特性
1. システムクロック
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V; CL=20pF)
Parameter
Symbol
min
typ
max
Unit
XTI Input Timing
a) X’tal Oscillator
Input Frequency
fXTI
11.2896
18.432
MHz
b) XTI Clock Input
Duty Cycle
40
50
60
%
Input Frequency
fXTI
0.256
24.576
MHz
CLKO Output Timing
Output Frequency
fCLKO
2.048
24.576
MHz
Duty Cycle
dCLKO
50
%
LRCK/BICK Input Timing (Slave Mode)
LRCK Input Timing
Frequency
fs
8
192
kHz
BICK Input Timing
Frequency
(Note 44)
fBCLK
0.256
24.576
MHz
Pulse Width Low
tBCLKL
0.4 / fBCLK
ns
Pulse Width High
tBCLKH
0.4 / fBCLK
ns
LRCK/BICK Output Timing (PLL Master Mode)
LRCK Output Timing
Frequency
fs
8
192
kHz
Pulse Width High
PCM Mode
tLRCKH
1/fBCLK
ns
Except PCM Mode
tLRCKH
50
%
BICK Output Timing
Frequency
(Note 44)
fBCLK
0.256
24.576
MHz
Duty
dBCLK
50
%
Note 44. fBCLK ≥ 2 x fs x (入出力データのデータ長)の周波数を満たす必要があります。
015000122-J-00-PB
2015/01
- 32 -
[AK7738]
1/fXTI
1/fXTI
VIH3
XTI
VIL3
1/fs
1/fs
VIH1, 2, 3
LRCK1~5
VIL1, 2, 3
1/fBCLK
1/fBCLK
VIH1, 2, 3
BICK1~5
VIL1, 2, 3
tBCLKH
tBCLKL
Figure 5. システムクロックタイミング波形
2. パワーダウン
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V)
Parameter
Symbol
Min
typ
max
Unit
tRST
600
ns
PDNパルス幅
(Note 45)
Note 45. 電源投入時はPDN pin = “L”にしてください。
PDN
tRST
VIL2
Figure 6. リセットタイミング波形
015000122-J-00-PB
2015/01
- 33 -
[AK7738]
3. シリアルデータインタフェース(SDIN1 ~ SDIN6, SDOUT1 ~ SDOUT6)
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V; CL=20pF)
Parameter
Symbol
min
typ
max
Unit
スレーブモード
tBLRD
10
ns
BICK“↑”からLRCKへの遅延時間
(Note 46)
tLRBD
10
ns
LRCKからBICK“↑”への遅延時間
(Note 46)
tBSIDS
10
ns
シリアルデータ入力 ラッチセットアップ時間
tBSIDH
5
ns
シリアルデータ入力 ラッチホールド時間
tBSOD1
20
ns
BICK“↓”からシリアルデータ出力遅延時間 (Note 47)
BICK“↑”からシリアルデータ出力遅延時間
tBSOD2
5
30
ns
(Note 46, Note 48)
マスタモード
32, 48, 64,
fBCLK
fs
BICK周波数
128, 256
50
%
BICKデューティ比
tMBL
-10
10
ns
BICK“↓”からLRCKへの遅延時間
(Note 47)
tBSIDS
20
ns
シリアルデータ入力 ラッチセットアップ時間
tBSIDH
10
ns
シリアルデータ入力 ラッチホールド時間
BICK“↓”からシリアルデータ出力遅延時間
tBSOD
10
ns
(Note 47, Note 48)
Note 46. レジスタBCKPx bit = “1”でBICKの極性を反転させた場合は、BICKの“↓”からになります。
Note 47. レジスタBCKPx bit = “1”でBICKの極性を反転させた場合は、BICKの“↑”からになります。
Note 48. スレーブモード動作時、サンプリング周波数96kHz且つTDM256モードで出力する場合、
SDOPHx bit = “1”に設定して、BICK“ ↑”基準でデータを出力してください。マスタモード動作
時は、SDOPHx bit = “0”で使用して下さい。
015000122-J-00-PB
2015/01
- 34 -
[AK7738]
3-1. スレーブモード
LRCK(I)
tBLRD
D
D
tLRBD
D
BICK(I)
tBSIDS
SDIN1~6
D
D
tBSIDH
VIH
VIL
VIH
VIL
D
Figure 7. スレーブモード時
VIH
VIL
D
シリアルインタフェース入力タイミング波形
VIH
VIL
LRCK(I)
tBLRD
tLRBD
D
BICK(I)
VIH
VIL
tBSOD1
tBSOD1
D
D
50%TVDD1/2
50%VDD33
SDOUT1~6
Figure 8. スレーブモード時 シリアルインタフェース出力タイミング波形 (SDOPHx bit = “0”)
VIH
VIL
LRCK(I)
tBLRD
tLRBD
D
BICK(I)
VIH
VIL
tBSOD2
D
tBSOD2
D
50%TVDD1/2
50%VDD33
SDOUT1~6
Figure 9. スレーブモード時 シリアルインタフェース出力タイミング波形 (SDOPHx bit = “1”)
015000122-J-00-PB
2015/01
- 35 -
[AK7738]
3-2. マスタモード
50%TVDD1/2
50%VDD33
LRCK(O)
tMBL
tMBL
50%TVDD1/2
50%VDD33
D
BICK(O)
tBSIDS
SDIN1~6
tBSIDH
VIH
VIL
D
Figure 10. マスタモード時 シリアルインタフェース入力タイミング波形
LRCK(O)
50%TVDD1/2
50%VDD33
BICK(O)
50%TVDD1/2
50%VDD33
tBSOD
D
tBSOD
D
50%TVDD1/2
50%VDD33
SDOUT1~6
Figure 11. マスタモード時 シリアルインタフェース出力タイミング波形 (SDOPHx bit = “0”)
015000122-J-00-PB
2015/01
- 36 -
[AK7738]
4. SPIインタフェース
4-1 クロックリセット時(CKRESETN bit = “0”)
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V; CL=20pF)
Parameter
Symbol
min
typ
max
Unit
マイコンインタフェース用信号
fSCLK
3.5
MHz
SCLK 周波数
(Note 51)
tSCLKL
120
ns
SCLK ローレベル幅
tSCLKH
120
ns
SCLK ハイレベル幅
マイコン→AK7738
tWRQH
300
ns
CSNハイレベル幅
tRST
360
ns
CSN “↑” からPDN “↑”
tIRRQ
1
ms
PDN “↑”からCSN “↓”
tWSC
300
ns
CSN “↓”からSCLK “↓”
tSCW
480
ns
SCLK “↑”からCSN “↑”
tSIS
120
ns
SI ラッチセットアップ時間
tSIH
120
ns
SI ラッチホールド時間
AK7738→マイコン
tSOS
120
ns
SCLKの“↓”からSO出力遅延時間
tSOH
120
ns
SCLKの“↑”からSO出力ホールド時間 (Note 49)
Note 49. コマンドコードの24bit (コマンド8bit + アドレス16bit)目入力時は除きます。書き込み準備デ
ータ読み出しコマンド24H、25Hの場合は8bit(コマンド8bit)目になります。
4-2 PLLロック時(CKRESETN bit = “1”かつPLLがロック)
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V; CL=20pF)
Parameter
Symbol
min
typ
max
Unit
マイコンインタフェース用信号
fSCLK
7
MHz
SCLK 周波数
(Note 50) (Note 51)
tSCLKL
60
ns
SCLK ローレベル幅
tSCLKH
60
ns
SCLK ハイレベル幅
マイコン→AK7738
tWRQH
150
ns
CSNハイレベル幅
tRST
180
ns
CSN “↑” からPDN “↑”
tIRRQ
1
ms
PDN “↑”からCSN “↓”
tWSC
150
ns
CSN “↓”からSCLK “↓”
tSCW
240
ns
SCLK “↑”からCSN “↑”
tSIS
60
ns
SI ラッチセットアップ時間
tSIH
60
ns
SI ラッチホールド時間
AK7738→マイコン
tSOS
60
ns
SCLKの“↓”からSO出力遅延時間
tSOH
60
ns
SCLKの“↑”からSO出力ホールド時間 (Note 49)
Note 50. CKRESETN bit = “0”→ “1”設定後、PLLがロックするまでには最大10msかかります。
Note 51. コントロールレジスタへのアクセスは常にmax:7MHzで行えます。コントロールレジスタを除
いたAK7738とのインタフェースはPLLアンロック時max:3.5MHz、PLLロック時max:7MHzで行
えます。また、PLLアンロック時、コントロールレジスタを除いたAK7738とのインタフェース
を行う際、DLRDY bitを“1”に設定する必要があります。
015000122-J-00-PB
2015/01
- 37 -
[AK7738]
VIH2
VIL2
SCLK
tSCLKL
tSCLKH
1/fSCLK
1/fSCLK
VIH2
PDN
VIL2
VIH2
CSN
VIL2
tRST
tIRRQ
Figure 12. SPIインタフェースタイミング波形1
VIH2
VIL2
tWRQH
CSN
VIH2
SI
VIL2
tSIS
tSIH
VIH2
VIL2
SCLK
tWSC
tSCW
tWSC
tSCW
Figure 13. SPIインタフェースタイミング波形2(マイコン→ AK7738)
VIH2
VIL2
SCLK
VIH2
SO
VIL2
tSOS
tSOH
Figure 14. SPIインタフェースタイミング波形3(AK7738 →マイコン)
015000122-J-00-PB
2015/01
- 38 -
[AK7738]
5. I2Cインタフェース
(Ta=25C; AVDD=3.0~3.6V; LVDD=3.0~3.6V; TVDD1=1.7~3.6V; TVDD2=1.7~3.6V; VDD33=3.0~3.6V;
AVSS=DVSS1=DVSS2=DVSS3=0V)
<I2C: Fast Mode>
Parameter
I2C Timing
SCL clock frequency
Bus Free Time Between Transmissions
Start Condition Hold Time (prior to first Clock pulse)
Clock Low Time
Clock High Time
Setup Time for Repeated Start Condition
SDA Hold Time from SCL Falling
SDA Setup Time from SCL Rising
Rise Time of Both SDA and SCL Lines
Fall Time of Both SDA and SCL Lines
Setup Time for Stop Condition
Pulse Width of Spike Noise Suppressed By Input Filter
Capacitive load on bus
Symbol
fSCL
tBUF
tHD:STA
tLOW
tHIGH
tSU:STA
tHD:DAT
tSU:DAT
tR
tF
tSU:STO
tSP
Cb
<I2C: Fast Mode Plus>
Parameter
I2C Timing
SCL clock frequency
Bus Free Time Between Transmissions
Start Condition Hold Time (prior to first Clock pulse)
Clock Low Time
Clock High Time
Setup Time for Repeated Start Condition
SDA Hold Time from SCL Falling
SDA Setup Time from SCL Rising
Rise Time of Both SDA and SCL Lines
Fall Time of Both SDA and SCL Lines
Setup Time for Stop Condition
Pulse Width of Spike Noise Suppressed By Input Filter
Capacitive load on bus
Symbol
fSCL
tBUF
tHD:STA
tLOW
tHIGH
tSU:STA
tHD:DAT
tSU:DAT
tR
tF
tSU:STO
tSP
Cb
min
typ
max
Unit
400
50
400
kHz
s
s
s
s
s
s
s
s
s
s
ns
pF
max
Unit
1
MHz
s
s
s
s
s
s
s
s
s
s
ns
pF
1.3
0.6
1.3
0.6
0.6
0
0.1
0.3
0.3
0.6
0
min
typ
0.5
0.26
0.5
0.26
0.26
0
0.05
0.12
0.12
0.26
0
50
550
VIH2
SDA
VIL2
tBUF
tLOW
tR
tHIGH
tF
tSP
VIH2
SCL
VIL2
tHD:STA
Stop
tHD:DAT
tSU:DAT
tSU:STA
tSU:STO
Start
Stop
Start
Figure 15. I2C BUSインタフェースタイミング波形
015000122-J-00-PB
2015/01
- 39 -
[AK7738]
12. パッケージ
■
外形寸法図
64pin LQFP (Unit: mm)
■
材質・メッキ仕様
パッケージ材質:
リードフレーム材質:
リードフレーム処理:
エポキシ系樹脂
銅
半田(無鉛)メッキ
015000122-J-00-PB
2015/01
- 40 -
[AK7738]
■
マーキング
AKM
AK7738VQ
XXXXXXX
64
1
1) Pin #1 indication
2) Date Code: XXXXXXX(7 digits)
3) Marking Code: AK7738VQ
4) Asahi Kasei Logo
13. 改訂履歴
Date (Y/M/D)
15/01/08
Revision
00
Reason
初版
Page
Contents
015000122-J-00-PB
2015/01
- 41 -
[AK7738]
旭化成エレクトロニクス製品のご検討ありがとうございます。
より詳しい資料を用意しておりますので、お手数ですが弊社営業担
当、あるいは弊社特約店営業担当までお申し付けください。
重要な注意事項
0. 本書に記載された弊社製品(以下、「本製品」といいます。)、および、本製品の仕様につ
きましては、本製品改善のために予告なく変更することがあります。従いまして、ご使用を
検討の際には、本書に掲載した情報が最新のものであることを弊社営業担当、あるいは弊社
特約店営業担当にご確認ください。
1. 本書に記載された情報は、本製品の動作例、応用例を説明するものであり、その使用に際し
て弊社および第三者の知的財産権その他の権利に対する保証または実施権の許諾を行うもの
ではありません。お客様の機器設計において当該情報を使用される場合は、お客様の責任にお
いて行って頂くとともに、当該情報の使用に起因してお客様または第三者に生じた損害に対
し、弊社はその責任を負うものではありません。
2. 本製品は、医療機器、航空宇宙用機器、輸送機器、交通信号機器、燃焼機器、原子力制御用
機器、各種安全装置など、その装置・機器の故障や動作不良が、直接または間接を問わず、
生命、身体、財産等へ重大な損害を及ぼすことが通常予想されるような極めて高い信頼性を
要求される用途に使用されることを意図しておらず、保証もされていません。そのため、別
途弊社より書面で許諾された場合を除き、これらの用途に本製品を使用しないでください。
万が一、これらの用途に本製品を使用された場合、弊社は、当該使用から生ずる損害等の責
任を一切負うものではありません。
3. 弊社は品質、信頼性の向上に努めておりますが、電子製品は一般に誤作動または故障する場
合があります。本製品をご使用頂く場合は、本製品の誤作動や故障により、生命、身体、財産
等が侵害されることのないよう、お客様の責任において、本製品を搭載されるお客様の製品に
必要な安全設計を行うことをお願いします。
4. 本製品および本書記載の技術情報を、大量破壊兵器の開発等の目的、軍事利用の目的、ある
いはその他軍事用途の目的で使用しないでください。本製品および本書記載の技術情報を輸出ま
たは非居住者に提供する場合は、「外国為替及び外国貿易法」その他の適用ある輸出関連法
令を遵守し、必要な手続を行ってください。本製品および本書記載の技術情報を国内外の法
令および規則により製造、使用、販売を禁止されている機器・システムに使用しないでくだ
さい。
5. 本製品の環境適合性等の詳細につきましては、製品個別に必ず弊社営業担当までお問合せく
ださい。本製品のご使用に際しては、特定の物質の含有・使用を規制するRoHS指令等、適用
される環境関連法令を十分調査のうえ、かかる法令に適合するようにご使用ください。お客
様がかかる法令を遵守しないことにより生じた損害に関して、弊社は一切の責任を負いかね
ます。
6. お客様の転売等によりこの注意事項に反して本製品が使用され、その使用から損害等が生じ
た場合はお客様にて当該損害をご負担または補償して頂きますのでご了承ください。
7. 本書の全部または一部を、弊社の事前の書面による承諾なしに、転載または複製することを
禁じます。
015000122-J-00-PB
2015/01
- 42 -