LTC2274 16ビット、105Msps シリアル出力ADC 特長 概要 105Msps 77.7dBFS ■ ■ ■ ■ ■ ■ LTC®2274 JESD204 ■ SFDR 100dB SFDR 250MHz PGA 700MHz 82dB 105Msps 16 PGA 1.5 VP-P 2.25VP-P S/H ■ ■ ■ ■ A/D ADC JEDEC JESD204 1.5VP-P LTC2274 ■ ■ 700MHz 単一3.3V電源 低消費電力:1300mW クロック・デューティ・サイクル・スタビライザ ピン互換ファミリー 105Msps:LTC2274 80Msps:LTC2273 65Msps:LTC2272 40ピン(6mm×6mm)QFNパッケージ 77.7dB SFDR 100dB 80fs RMS AC DC 4.5LSB INL ENC ENC PECL LVDS TTL 1LSB DNL CMOS アプリケーション テレコム 受信機 ■ 携帯電話基地局 ■ スペクトル分析 ■ イメージング・システム ■ ATE ■ 、LT、LTCおよびLTMはリニアテクノロジー社の登録商標です。他の全ての商標はそれ ぞれの所有者に所有権があります。 ■ 標準的応用例 3.3V SENSE 1.25V COMMON MODE BIAS VOLTAGE INTERNAL ADC REFERENCE GENERATOR ANALOG INPUT AIN – SYNC– 8B/10B ENCODER 2.2µF AIN + 16 OVDD ASIC OR FPGA 1.2V TO 3.3V 50Ω 0.1µF 20 50Ω CMLOUT+ + – 16-BIT PIPELINED ADC CORE S/H AMP 128k fIN = 4.93MHz SYNC+ + SERIAL RECEIVER SERIALIZER CORRECTION LOGIC AMPLITUDE (dBFS) VCM FAM – CMLOUT– CLOCK CLOCK/DUTY CYCLE CONTROL ENC+ ENC– PGA DITH MSBINV SHDN SCRAMBLER/ PATTERN GENERATOR VDD 20X PLL PAT1 PAT0 SCRAM SRR1 SRR0 GND 3.3V 0.1µF 0.1µF 2274 TA01 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 0 10 FFT 1dBFS PGA = 0 20 30 40 FREQUENCY (MHz) 50 2274 TA01b 2274fb 1 LTC2274 ピン配置 電源電圧(VDD)....................................................... −0.3V~4V アナログ入力電圧(Note 3)...................... −0.3V~(VDD+0.3V) デジタル入力電圧 .................................... −0.3V~(VDD+0.3V) デジタル出力電圧 ..................................−0.3V~(OVDD+0.3V) 電力損失 ......................................................................2000mW 動作温度範囲 LTC2274C ..............................................................0℃~70℃ LTC2274I ..........................................................−40℃~85℃ 保存温度範囲....................................................−65℃~150℃ デジタル出力電源電圧(OVDD)............................... −0.3V~4V FAM PAT0 PAT1 SCRAM PGA MSBINV GND GND TOP VIEW SENSE OVDD = VDD (Note 1、2) VCM 絶対最大定格 40 39 38 37 36 35 34 33 32 31 VDD 1 30 GND VDD 2 29 SYNC– GND 3 28 SYNC+ AIN+ 4 27 GND AIN– 5 26 GND 41 GND 6 25 OVDD GND 7 24 CMLOUT+ GND 8 23 CMLOUT– ENC+ 9 22 OVDD ENC– 10 21 GND SHDN SHDN SRR1 SRR0 ISMODE DITH GND VDD VDD GND 11 12 13 14 15 16 17 18 19 20 UJ PACKAGE 40-LEAD (6mm × 6mm) PLASTIC QFN TJMAX = 150°C, θJA = 22°C/W EXPOSED PAD (PIN 41) IS GND, MUST BE SOLDERED TO PCB 発注情報 * LTC2274CUJ#PBF LTC2274CUJ#TRPBF LTC2274UJ 40-Lead (6mm × 6mm) Plastic QFN 0°C to 70°C LTC2274IUJ#PBF LTC2274IUJ#TRPBF LTC2274UJ 40-Lead (6mm × 6mm) Plastic QFN –40°C to 85°C * LTC2274CUJ LTC2274CUJ#TR LTC2274UJ 40-Lead (6mm × 6mm) Plastic QFN 0°C to 70°C LTC2274IUJ LTC2274IUJ#TR LTC2274UJ 40-Lead (6mm × 6mm) Plastic QFN –40°C to 85°C より広い動作温度範囲で規定されるデバイスについては、 弊社へお問い合わせください。 *温度等級は出荷時のコンテナのラベルで識別されます。 鉛フリー製品のマーキングの詳細については、 http://www.linear-tech.co.jp/leadfree/ をご覧ください。 テープアンドリールの仕様の詳細については、 http://www.linear-tech.co.jp/tapeandreel/ をご覧ください。 コンバータ特性 TA = 25 ● SYMBOL CONDITIONS Integral Linearity Error Differential Analog Input (Note 5) TA = 25°C Integral Linearity Error Differential Analog Input (Note 5) Differential Linearity Error Offset Error Note 4 MIN TYP MAX ±1.2 ±4 LSB l ±1.5 ±4.5 LSB Differential Analog Input l ±0.3 ±1 LSB (Note 6) l ±1 ±8.5 mV Gain Error External Reference l ±0.2 Full-Scale Drift Internal Reference External Reference Offset Drift Transition Noise ±10 UNITS µV/°C ±1.5 %FS ±30 ±15 ppm/°C ppm/°C 3 LSBRMS 2274fb 2 LTC2274 アナログ入力 TA = 25 ● Note 4 SYMBOL PARAMETER CONDITIONS VIN Analog Input Range (AIN+ – AIN–) MIN 3.135V ≤ VDD ≤ 3.465V l VIN, CM Analog Input Common Mode Differential Input (Note 7) l 1 IIN Analog Input Leakage Current 0V ≤ AIN+, AIN– ≤ VDD (Note 10) l ISENSE SENSE Input Leakage Current 0V ≤ SENSE ≤ VDD (Note 11) CIN Analog Input Capacitance Sample Mode ENC+ < ENC– Hold Mode ENC+ > ENC– tAP TYP MAX 1.5 or 2.25 1.25 UNITS VP-P 1.5 V –1 1 µA –3 3 µA 6.7 1.8 pF pF Sample-and-Hold Acquisition Delay Time 1 ns tJITTER Sample-and-Hold Acquisition Delay Time Jitter 80 fsRMS CMRR Analog Input Common Mode Rejection Ratio 1V < (AIN+ = AIN–) <1.5V 80 dB BW-3dB Full Power Bandwidth RS ≤ 25W 700 MHz ダイナミック精度 ● TA = 25 AIN = 1dBFS SYMBOL PARAMETER CONDITIONS SNR Signal-to-Noise Ratio 5MHz Input (2.25V Range, PGA = 0) 5MHz Input (1.5V Range, PGA = 1) Note 4 MIN UNITS 77.5 77.2 75.3 dBFS dBFS dBFS 77.2 75.1 dBFS dBFS 76.3 74.5 74.2 dBFS dBFS dBFS 170MHz Input (2.25V Range, PGA = 0) 170MHz Input (1.5V Range, PGA = 1) 75.9 74.3 dBFS dBFS 5MHz Input (2.25V Range, PGA = 0) 5MHz Input (1.5V Range, PGA = 1) 100 100 dBc dBc 95 95 100 dBc dBc dBc 86 94 dBc dBc 85 90 89 dBc dBc dBc 80 85 dBc dBc l 76.5 76.2 70MHz Input (2.25V Range, PGA = 0) 70MHz Input (1.5V Range, PGA = 1) 140MHz Input (2.25V Range, PGA = 0) 140MHz Input (1.5V Range, PGA = 1), TA = 25°C 140MHz Input (1.5V Range, PGA = 1) Spurious Free Dynamic Range 2nd or 3rd Harmonic MAX dBFS dBFS 15MHz Input (2.25V Range, PGA = 0), TA = 25°C 15MHz Input (2.25V Range, PGA = 0) 15MHz Input (1.5V Range, PGA = 1) SFDR TYP 77.6 75.4 15MHz Input (2.25V Range, PGA = 0), TA = 25°C 15MHz Input (2.25V Range, PGA = 0) 15MHz Input (1.5V Range, PGA = 1) l l 73.8 73.4 85 84 70MHz Input (2.25V Range, PGA = 0) 70MHz Input (1.5V Range, PGA = 1) 140MHz Input (2.25V Range, PGA = 0) 140MHz Input (1.5V Range, PGA = 1), TA = 25°C 140MHz Input (1.5V Range, PGA = 1) 170MHz Input (2.25V Range, PGA = 0) 170MHz Input (1.5V Range, PGA = 1) l 81 80 2274fb 3 LTC2274 ダイナミック精度 ● TA = 25 SYMBOL PARAMETER CONDITIONS SFDR Spurious Free Dynamic Range 4th 5MHz Input (2.25V Range, PGA = 0) 5MHz Input (1.5V Range, PGA = 1) Harmonic or Higher AIN = 1dBFS Note 4 MIN 100 100 dBc dBc 100 100 dBc dBc 95 100 dBc dBc 90 95 dBc dBc 77.5 75.3 dBFS dBFS 77.4 77 75.2 dBFS dBFS dBFS 76.7 74.2 dBFS dBFS 75.3 74.3 74 dBFS dBFS dBFS 170MHz Input (2.25V Range, PGA = 0) 170MHz Input (1.5V Range, PGA = 1) 73.4 73.4 dBFS dBFS 5MHz Input (2.25V Range, PGA = 0) 5MHz Input (1.5V Range, PGA = 1) 105 105 dBFS dBFS 15MHz Input (2.25V Range, PGA = 0) 15MHz Input (1.5V Range, PGA = 1) 105 105 dBFS dBFS 70MHz Input (2.25V Range, PGA = 0) 70MHz Input (1.5V Range, PGA = 1) 105 105 dBFS dBFS 140MHz Input (2.25V Range, PGA = 0) 140MHz Input (1.5V Range, PGA = 1) 100 100 dBFS dBFS 170MHz Input (2.25V Range, PGA = 0) 170MHz Input (1.5V Range, PGA = 1) 100 100 dBFS dBFS 5MHz Input (2.25V Range, PGA = 0) 5MHz Input (1.5V Range, PGA = 1) 115 115 dBFS dBFS 115 115 dBFS dBFS 70MHz Input (2.25V Range, PGA = 0) 70MHz Input (1.5V Range, PGA = 1) 115 115 dBFS dBFS 140MHz Input (2.25V Range, PGA = 0) 140MHz Input (1.5V Range, PGA = 1) 110 110 dBFS dBFS 170MHz Input (2.25V Range, PGA = 0) 170MHz Input (1.5V Range, PGA = 1) 105 105 dBFS dBFS 140MHz Input (2.25V Range, PGA = 0) 140MHz Input (1.5V Range, PGA = 1) l 90 l 85 170MHz Input (2.25V Range, PGA = 0) 170MHz Input (1.5V Range, PGA = 1) 5MHz Input (2.25V Range, PGA = 0) 5MHz Input (1.5V Range, PGA = 1) 15MHz Input (2.25V Range, PGA = 0), TA = 25°C 15MHz Input (2.25V Range, PGA = 0) 15MHz Input (1.5V Range, PGA = 1) l 76.3 75.9 70MHz Input (2.25V Range, PGA = 0) 70MHz Input (1.5V Range, PGA = 1) 140MHz Input (2.25V Range, PGA = 0), TA = 25°C 140MHz Input (1.5V Range, PGA = 1) 140MHz Input (1.5V Range, PGA = 1) SFDR SFDR Spurious Free Dynamic Range at –25dBFS Dither “OFF” Spurious Free Dynamic Range at –25dBFS Dither “ON” UNITS dBc dBc 70MHz Input (2.25V Range, PGA = 0) 70MHz Input (1.5V Range, PGA = 1) Signal-to-Noise Plus Distortion Ratio MAX 100 100 15MHz Input (2.25V Range, PGA = 0) 15MHz Input (1.5V Range, PGA = 1) S/(N+D) TYP 15MHz Input (2.25V Range, PGA = 0) 15MHz Input (1.5V Range, PGA = 1) l l 73.6 73.2 97 2274fb 4 LTC2274 同相バイアス特性 TA = 25 ● Note 4 PARAMETER CONDITIONS MIN TYP MAX UNITS VCM Output Voltage IOUT = 0 1.15 1.25 1.35 V VCM Output Tempco IOUT = 0 l 40 ppm/°C VCM Line Regulation 3.135V ≤ VDD ≤ 3.465V l 1 mV/V VCM Output Resistance –1mA ≤ | IOUT | ≤ 1mA l 2 Ω デジタル入力とデジタル出力 ● SYMBOL PARAMETER (ENC TA = 25 Note 4 CONDITIONS MIN TYP MAX UNITS ENC ) VID Differential Input Voltage (Note 7) VICM Common Mode Input Voltage Internally Set Externally Set (Note 7) RIN Input Resistance (See Figure 2) CIN Input Capacitance SYNC SYNC VSID SYNC Differential Input Voltage (Note 7) VSICM SYNC Common Mode Input Voltage Internally Set Externally Set (Note 7) RSIN SYNC Input Resistance 16.5 kΩ CSIN SYNC Input Capacitance 3 pF l 0.2 1.4 V 1.6 3.0 V 6 kΩ 3 pF SYNC l 0.2 1.1 V 1.6 2.2 V DITH PGA MSBINV SCRAM FAM SHDN SRR1 SRR0 ISMODE PAT1 PAT0 VIH High Level Input Voltage VDD = 3.3V l VIL Low Level Input Voltage VDD = 3.3V l IIN Input Current VIN = 0V to VDD l CIN Input Capacitance CMLOUT 2 V 0.8 V ±20 µA 1.5 pF CMLOUT VOH Output High Level Directly-Coupled 50Ω to OVDD Directly-Coupled 100Ω Differential AC-Coupled OVDD OVDD – 0.2 OVDD – 0.2 V V V VOL Output Low Level Directly-Coupled 50Ω to OVDD Directly-Coupled 100Ω Differential AC-Coupled OVDD – 0.4 OVDD – 0.6 OVDD – 0.6 V V V VOCM Output Common Mode Voltage Directly-Coupled 50Ω to OVDD Directly-Coupled 100Ω Differential AC-Coupled OVDD – 0.2 OVDD – 0.4 OVDD – 0.4 V V V ROUT Output Resistance Single-Ended Differential l 35 50 100 65 Ω Ω 2274fb 5 LTC2274 電源条件 TA = 25 ● SYMBOL PARAMETER AIN = 1dBFS Note 4 CONDITIONS VDD Analog Supply Voltage PSHDN Shutdown Power SHDN Pins = VDD OVDD Output Supply Range CMLOUT Directly-Coupled 50Ω to OVDD (Note 7) CMLOUT Directly-Coupled 100Ω Differential (Note 7) CMLOUT AC-Coupled (Note 7) l l l IVDD Analog Supply Current DC Input l IOVDD Output Supply Current CMLOUT Directly-Coupled, 50Ω to 0VDD CMLOUT Directly-Coupled 100Ω Differential CMLOUT AC-Coupled PDIS Power Dissipation DC Input l タイミング特性 ● SYMBOL PARAMETER MIN TYP MAX UNITS 3.135 3.3 3.465 V 5 1.2 1.4 1.4 394 VDD VDD VDD V V V 450 mA 8 16 16 1300 l TA = 25 mW mA mA mA 1485 mW Note 4 CONDITIONS (Note 9) MIN TYP UNITS 105 MHz Sampling Frequency tCONV Conversion Period tL ENC Clock Low Time (Note 7) l 3.1 4.762 25 ns tH ENC Clock High Time (Note 7) l 3.1 4.762 25 ns l 20 MAX fS 1/fS s tAP Sample-and-Hold Aperture Delay tBIT, UI Period of a Serial Bit tJIT Total Jitter of CMLOUT± (P-P) tR, tF Differential Rise and Fall Time of CMLOUT± (20% to 80%) RTERM = 50Ω, CL = 2pF (Note 7) l 50 tSU SYNC to ENC Clock Setup Time (Note 7) l 2 ns tHD ENC Clock to SYNC Hold Time (Note 7) l 2.5 ns tCS ENC Clock to SYNC Delay (Note 7) l tHD BER = 1E–12 (Note 7) 0.7 ns tCONV/20 s 0.35 l 110 UI ps tCONV – tSU ns LATP Pipeline Latency 9 Cycles LATSC Latency from SYNC Active to COMMA Out 3 Cycles LATSD Latency from SYNC Release to DATA Out 2 Cycles Note 1 絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可 能性がある。長期にわたって絶対最大定格条件に曝すと、 デバイスの信頼性と寿命に悪影響 を与える可能性がある。 Note 2 全ての電圧値は (注記がない限り)GNDを基準にしている。 Note 3 これらのピンの電圧がGNDより下に引き下げられるか、 VDDより上に引き上げられると、 内部のダイオードによってクランプされる。 この製品は、GNDより低いか、 またはVDDより高い電 圧でラッチアップを生じることなしに100mAを超える入力電流を処理することができる。 Note 4 注記がない限り、V DD = 3.3V、f SAMPLE = 105MHz、差動ENC+/ENC − = 2V P-Pの正弦波 (PGA = 0)。 (1.6Vの同相電圧)、入力範囲 = 差動ドライブで2.25VP-P Note 5 積分非直線性は、 伝達曲線に 「最もよく合致する直線」 からのコードの偏差として定義 Note 6 オフセット誤差は、2の補数出力モードで出力コードが0000 0000 0000 0000と1111 1111 1111 1111の間を行ったり来たりするとき、−1/2 LSBから測定したオフセット電圧である。 Note 7 設計によって保証されているが、 テストされない。 Note 8 VDD = 3.3V、 fSAMPLE = 105MHz、入力範囲 = 差動ドライブで2.25VP-P。 Note 9 推奨動作条件。 Note 10 スイッチト・キャパシタのアナログ入力のダイナミック電流はリーク電流に比べて大き くなることがあり、 サンプル・レートによって変化する。 Note 11 リーク電流の過渡電流は起動時に高くなる。 ドライブ抵抗は1k以下に保つ。 されている。偏差は量子化幅の中心から測定される。 2274fb 6 LTC2274 タイミング図 tAP ANALOG INPUT N+1 N ENC+ N+9 N+2 N + 10 N+8 tCONV tH tL INTERNAL PARALLEL DATA N–6 N–5 N–4 N+3 N+4 INTERNAL 8B/10B DATA N–9 N–8 N–7 N N+1 LATP tBIT CMLOUT+/CMLOUT– N – 10 N–9 N–8 N–1 N 2274 TD01 tCONV ANALOG INPUT N+3 N N–1 N+2 N+1 tHD N+4 N+5 tSU ENC+ tCS(MIN) SYNC+ LATSC tCS(MAX) CMLOUT+/CMLOUT– N – 10 N–9 N–7 N–8 K28.5 (x2) K28.5 (x2) 2274 TD02 SYNC K28.5 tCONV ANALOG INPUT N+2 N+1 tHD ENC N+3 N N–1 N+4 tSU + tCS(MIN) SYNC+ LATSD tCS(MAX) CMLOUT+/CMLOUT– K28.5 (x2) K28.5 (x2) K28.5 (x2) N–7 N–6 2274 TD03 SYNC 2274fb 7 LTC2274 標準的性能特性 VDD = 3.3V OVDD = 1.5V TA = 25 INL DNL 1.0 10000 1.5 0.8 9000 0.6 8000 0.4 7000 0.2 6000 DNL ERROR (LSB) 0.5 0.0 –0.5 –1.0 COUNT 2.0 1.0 0.0 –0.2 –0.6 2000 –1.5 –0.8 1000 –2.0 –1.0 0 16384 32768 49152 OUTPUT CODE 65536 0 16384 32768 49152 OUTPUT CODE 0 10 20 30 40 FREQUENCY (MHz) 50 0 10 20 30 40 FREQUENCY (MHz) SFDR PGA = 0 140 130 130 120 120 110 110 SFDR (dBc AND dBFS) 140 100 90 80 70 60 80 70 60 50 40 2274 G07 10 20 30 40 FREQUENCY (MHz) 2 64k fIN = 14.2MHz 7dBFS PGA = 0 90 40 0 0 30 –80 –70 –60 –50 –40 –30 –20 –10 INPUT LEVEL (dBFS) 0 2274 G08 50 2274 G06 fIN = 15MHz 100 50 30 –80 –70 –60 –50 –40 –30 –20 –10 INPUT LEVEL (dBFS) 50 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 2274 G05 fIN = 15MHz 32807 64k FFT fIN = 14.8MHz 10dBFS PGA = 0 AMPLITUDE (dBFS) 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 2274 G04 SFDR PGA = 0 32787 32797 OUTPUT CODE 2274 G03 64k FFT fIN = 14.8MHz 1dBFS PGA = 0 AMPLITUDE (dBFS) 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 0 32777 65536 2274 G02 128k FFT fIN = 4.93MHz 1dBFS PGA = 0 AMPLITUDE (dBFS) 4000 3000 2274 G01 SFDR (dBc AND dBFS) 5000 –0.4 AMPLITUDE (dBFS) INL ERROR (LSB) FS = 105Msps 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 0 10 FFT 15.8MHz 20 30 40 FREQUENCY (MHz) 50 2274 G09 2274fb 8 LTC2274 標準的性能特性 VDD = 3.3V OVDD = 1.5V TA = 25 0 10 20 30 40 FREQUENCY (MHz) 50 AMPLITUDE (dBFS) 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 0 10 20 30 40 FREQUENCY (MHz) 2274 G10 10 20 30 40 FREQUENCY (MHz) 50 0 10 140 140 130 130 120 120 110 110 SFDR (dBc AND dBFS) SFDR (dBc AND dBFS) SFDR PGA = 1 90 80 70 60 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 0 10 20 30 40 FREQUENCY (MHz) 60 30 –80 –70 –60 –50 –40 –30 –20 –10 INPUT LEVEL (dBFS) 50 64k FFT fIN = 170.2MHz 1dBFS PGA = 1 70 40 50 2274 G15 fIN = 140MHz 80 50 2274 G16 50 90 40 0 20 30 40 FREQUENCY (MHz) 100 50 30 –80 –70 –60 –50 –40 –30 –20 –10 INPUT LEVEL (dBFS) 20 30 40 FREQUENCY (MHz) 2274 G14 fIN = 140MHz 100 10 64k FFT fIN = 140.2MHz 1dBFS PGA = 1 AMPLITUDE (dBFS) AMPLITUDE (dBFS) 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 2274 G13 SFDR PGA = 1 0 2274 G12 128k FFT fIN = 70. MHz 20dBFS PGA = 0 AMPLITUDE (dBFS) 0 50 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 2274 G11 128k FFT fIN = 70. MHz 20dBFS PGA = 0 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 64k FFT fIN = 70.1MHz 1dBFS PGA = 1 AMPLITUDE (dBFS) 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 64k FFT fIN = 70.1MHz 1dBFS PGA = 0 AMPLITUDE (dBFS) AMPLITUDE (dBFS) 64k 2 FFT 15.8MHz fIN = 14.2MHz 15dBFS PGA = 0 FS = 105Msps 0 2274 G17 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 0 10 20 30 40 FREQUENCY (MHz) 50 2274 G18 2274fb 9 LTC2274 標準的性能特性 VDD = 3.3V OVDD = 1.5V TA = 25 SFDR HD2 HD3 SNR 105 78 100 76 95 90 PGA = 1 85 80 PGA = 0 20 30 40 FREQUENCY (MHz) 65 50 0 2274 G19 SNR 100 200 300 400 INPUT FREQUENCY (MHz) 500 SNR SFDR 0 100 200 300 400 INPUT FREQUENCY (MHz) 105 2274 G21 SFDR VDD fIN = 5.2MHz 105 100 95 SNR AND SFDR (dBFS) SFDR LIMIT 90 85 SNR 80 SFDR 100 95 LOWER LIMIT 90 UPPER LIMIT 85 80 SNR 75 75 20 40 60 80 100 SAMPLE RATE (Msps) 70 2.8 120 3.0 3.2 SUPPLY VOLTAGE (V) 3.4 2274 G23 2274 G22 SFDR 5MHz 70MHz IVDD 1dBFS 110 105 5MHz 100 95 90 IVDD (mA) SFDR (dBc) 500 110 110 SNR (dBFS) AND SFDR (dBC) 64 2274 G20 fIN = 5.1MHz 70 PGA = 1 70 66 70 10 72 68 75 0 PGA = 0 74 SNR (dBFS) 0 –10 –20 –30 –40 –50 –60 –70 –80 –90 –100 –110 –120 –130 SFDR (dBc) AMPLITUDE (dBFS) 64k FFT fIN = 250.2MHz 1dBFS PGA = 1 FS = 105Msps 85 80 70MHz 75 70 65 60 0.50 0.75 1.00 1.25 1.50 1.75 2.00 ANALOG INPUT COMMON MODE VOLTAGE (V) 2274 G02 420 410 400 390 380 370 360 350 340 330 320 310 300 290 0 5MHz 1dBFS 40 80 SAMPLE RATE (Msps) 120 2274 G25 2274fb 10 LTC2274 標準的性能特性 VDD = 3.3V OVDD = 1.5V TA = 25 CMLOUT FS = 105Msps CMLOUT BER 1.0E+00 1.0E+00 1.0E–02 1.0E–02 1.0E–04 1.0E–06 1.0E–08 1.0E–10 1.0E–12 1.0E–14 BER 1.2Gbps BIT ERROR RATE (BER) BIT ERROR RATE (BER) 400Mbps 1.0E–04 1.0E–06 1.0E–08 1.0E–10 1.0E–12 0 0.2 0.4 0.6 0.8 UNIT INTERVAL (UI) 1.0 1.0E–14 0 0.2 0.4 0.6 0.8 UNIT INTERVAL (UI) 2274 G26 2274 G27 CMLOUT 400Mbps BER CMLOUT 1.0 2.1Gbps 1.0E+00 BIT ERROR RATE (BER) 1.0E–02 1.0E–04 100mV/DIV 1.0E–06 1.0E–08 1.0E–10 416.7ps/DIV 2274 G29 79.4ps/DIV 2274 G31 1.0E–12 1.0E–14 0 0.2 0.4 0.6 0.8 UNIT INTERVAL (UI) 1.0 2274 G28 CMLOUT 2.1Gbps CMLOUT 1.2Gbps 100mV/DIV 100mV/DIV 138.9ps/DIV 2274 G30 2274fb 11 LTC2274 ピン機能 VDD 1 2 12 13 3.3V GND OV DD 0.1μF 22 25 CML 1.2V CML GND 3 6 7 8 11 14 21 26 27 30 37 40 AIN 4 CMLOUT 23 CML AIN 5 CMLOUT 24 CML ENC AC OVDD 1.4V 0.1μF ADC SYNC 9 28 JESD204 2 L L ENC 6.2kΩ V DD 1.6V ENC SYNC ENC 10 29 2 H ENC 6.2kΩ 0.1μF 1.6V SYNC SYNC 0.1μF FAM DITH ISMODE 15 DITH L DITH H 16 ISMODE K28.5 31 H K28.7 PAT0 32 0 PAT1 PAT1 33 1 PAT0 ISMODE SCRAM 1 D5.6 34 H K28.5 D16.2 ADC 1 x14 x15 8B/10B SRR0 17 0 PGA SRR1 35 L 1 2.25V P-P H SRR1 18 1.5 1.5VP-P 1 SRR0 MSBINV 36 MSB H MSB 2 SHDN 19 20 H 2274fb 12 LTC2274 ピン機能 SENSE 38 VCM 2.5V SENSE VDD 2.25V 39 1.25V 2.2μF 2.5V 1.25V ADC PGA GND =0 41 ADC ブロック図 FAM PIPELINED ADC STAGES + AIN+ S/H AND PGA – AIN– FIRST STAGE SECOND STAGE THIRD STAGE FOURTH STAGE SYNC+ 8B/10B ENCODER FIFTH STAGE SYNC– 16 DITHER SIGNAL GENERATOR 20 CORRECTION LOGIC OVDD REFERENCE CONTROL SERIALIZER CMLOUT– ADC REFERENCE SENSE 0.5x VCM CMLOUT+ 20X CLK 1x OR 2x 2.5V REFERENCE CLOCK DRIVER WITH DUTY CYCLE CONTROL ENC+ ENC– SCRAMBLER/ PATTERN GENERATOR CONTROL LOGIC PGA DITH MSBINV SHDN PAT1 PAT0 VDD PLL SCRAM SRR1 SRR0 GND 22743 BD 1 2274fb 13 LTC2274 定義 SFDR dBc S/(N D) RMS RMS dBFS ADC RMS SFDR RMS DC 3dB SNR RMS 5 RMS ENC ENC RMS DC THD SNRJITTER = −20log (2π • fIN • tJITTER) √ THD = –20Log ( (V22+V32+V42+...VN2)/V1) V1 RMS V2 VN 2 AC SNR N 8B/10B 8 ADC ADC IMD THD IMD fa fb 2 ADC 1 2 3 fb fa 2fb RMS 10 ADC mfa 3 IMD 3 2 1) 2) nfb m n 0 2fa fb fa 2fb 2fa IMD 3 IMD RMS DC AC 256 IEEE Std 802.3-2002 256 Dx.y 7 10 3 36-1 x 0 36-2 31 y 0 12 2274fb 14 LTC2274 定義 D K IEEE Std 802.3-2002 8B/10B Clause 36.2 3 CML 1 x 14 x15 CML 1 n ADC CML 1 CML 1 16mA 2 ADC 25Ω 800mVP-P 400mVP-P FAM 8B/10B 10 10 8B/10B K28.7 0011111 1100000 K28.7 8B/10B ISMODE K28.1 K28.5 K28.5 3 K28.7 3 7 IEEE Std 802.3-2002 Clause 36.2.4.12 D5.6 D16.2 1 3 K28.5 DC AC DC 1 0 DC 8B/10B DC 2274fb 15 LTC2274 定義 K28.5 D16.2 D5.6 2 1 6 2 4 0 0 1 1 1 0 JESD204 K28.5 DC 2 IEEE Std 802.3-2002 3 Clause 36.2.4.4 PRBS 8B/10B 8 8 8B/10B 1 xm PRBS xn 2n 1 n PRBS RLL m 1 0 DC 2 8B/10B DC 2 2274fb 16 LTC2274 アプリケーション情報 LTC2274 LTC2274 ENC /ENC 2 CMOS PGA 1 5 ENC ENC ENC ENC H ADC ENC ENC L 9 AIN ADC ENC AIN L 1 S/H PGA ENC ENC ENC ENC H S/H 1 1 ADC DAC ENC ENC 2 S/H H ADC S/H ADC DAC ADC ADC 2274fb 17 LTC2274 アプリケーション情報 / ADC / LTC2274 CMOS 2 LTC2274 3 2 NMOS SFDR ENC C SAMPLE 4.9pF CPARASITIC ENC ENC L NMOS 1/(2FENCODE) ENC ENC SFDR H ADC ENC L H 100Ω 2 LTC2274 VDD AIN+ 2.25V 0.5625V = 0 1.25V PGA = 1 0.375V PGA 1.5V RPARASITIC 3Ω AIN– RON 20Ω CSAMPLE 4.9pF CPARASITIC 1.8pF VDD V CM 39 VCM CSAMPLE 4.9pF CPARASITIC 1.8pF VDD ADC RON 20Ω RPARASITIC 3Ω DC 1.6V 6k VCM ADC 2.2μF ENC+ ENC– 6k 1.6V 2274 F02 2 2274fb 18 LTC2274 アプリケーション情報 50Ω RF ADC 1 RC 1MHz 2 ADC S/H 2 LTC2274 S/H DC DC 700MHz 1 2 RC 4a 3 4a 4b 3 RC 3 1 2 1.25V LTC2274 4b VCM 2.2µF 2 LTC2274 DC 0.1µF RF 2 3 V CM ADC 3 DC 1 1 0.1µF ADC T1 1:1 25Ω 0.1µF 25Ω 10Ω T1 = MA/COM ETC1-1-13 RESISTORS, CAPACITORS ARE 0402 PACKAGE SIZE EXCEPT 2.2µF VCM 4a 100MHz 2.2µF 50Ω LTC2274 4.7pF 4.7pF 5Ω AIN– 4.7pF 2274 F04a 250MHz 5Ω AIN+ 10Ω T1 8.2pF 35Ω VCM LTC2274 2.2µF 8.2pF 0.1µF 0.1µF 35Ω 10Ω T1 = MA/COM ETC1-1T RESISTORS, CAPACITORS ARE 0402 PACKAGE SIZE EXCEPT 2.2µF 3 5MHz 5Ω AIN+ 10Ω ANALOG INPUT 150MHz 5Ω ANALOG INPUT 5Ω AIN– 25Ω 8.2pF 2274 F03 0.1µF T1 1:1 0.1µF 25Ω T1 = MA/COM ETC1-1-13 RESISTORS, CAPACITORS ARE 0402 PACKAGE SIZE EXCEPT 2.2µF 4b 250MHz AIN+ LTC2274 2.2pF 5Ω 2.2pF AIN– 2274 F04b 500MHz 2274fb 19 LTC2274 アプリケーション情報 2.2μF 5 ADC ADC SFDR SENSE ADC SNR 1.25V SENSE SENSE 2.5V LTC2274 6 2.5V 5% ADC LTC2274 VDD 1μF 3 1.25V 2.5V SENSE VDD 1.25V SENSE 2.5V PGA = 0 1.25V 2.5V SENSE 1.25V PGA PGA ADC 2 PGA = 0 2.25VP-P = 1 1.5VP-P SNR 2.25VP-P VCM PGA 2.25V 100MHz V CM SNR 2.4dB LTC2274 VCM HIGH SPEED DIFFERENTIAL AMPLIFIER + ANALOG INPUT CM – 2.2µF AIN+ 25Ω – LTC2274 12pF + AIN– 25Ω 12pF AMPLIFIER = LTC6600-20, LTC1993, ETC. TIE TO VDD TO USE INTERNAL 2.5V REFERENCE OR INPUT FOR EXTERNAL 2.5V REFERENCE OR INPUT FOR EXTERNAL 1.25V REFERENCE DC INTERNAL ADC REFERENCE SENSE 1x OR 2x 2.5V BANDGAP REFERENCE 2274 F05 VCM 5 RANGE SELECT AND GAIN CONTROL BUFFER 1.25V 2.2µF 2274 F06 6 2274fb 20 LTC2274 アプリケーション情報 LTC2274 VDD 6k ENC+ 2.2µF 2, 3 LTC6652-2.5 1µF 6 4, 5, 7, 8 TO INTERNAL ADC CLOCK DRIVERS 1.6V VCM 1.25V 3.3V VDD LTC2274 SENSE VDD 1.6V 6k 2.2µF ENC– 2274 F07 2274 F08a 7 2.25V 0.1µF 2.5V 8a ADC ENC+ T1 50Ω 8.2pF 0.1µF 100Ω LTC2274 ENC+ VTHRESHOLD = 1.6V 50Ω 1.6V ENC– 0.1µF ENC– LTC2274 0.1µF 2274 F09 2274 F08b T1 = MA/COM ETC1-1-13 RESISTORS AND CAPACITORS ARE 0402 PACKAGE SIZE 8b 9 ENC 3.3V MC100LVELT22 3.3V 130Ω Q0 D0 130Ω ENC+ ENC– Q0 83Ω LTC2274 83Ω 2274 F10 10 CMOS PECL ENC 2274fb 21 LTC2274 アプリケーション情報 ADC CLK 50% LTC2274 50% ENC 6k 1.6V DC MSBINV L -FS H 32768 FS ADC 65535 2 0 MSBINV FS 32767 FS ADC RMS SHDN H ADC 1. LTC2274 2. 3. 16 ADC ADC ADC ADC SFDR 4. 11 1.2V DAC V DD VDD DAC DAC ADC LTC2274 LTC2274 105Msps 20Msps PLL DAC ADC DAC ADC 0.5dB 2274fb 22 LTC2274 アプリケーション情報 LTC2274 AIN+ ANALOG INPUT 16-BIT PIPELINED ADC CORE S/H AMP AIN– CLOCK/DUTY CYCLE CONTROL DIGITAL SUMMATION CMLOUT+ 8b10b ENCODER SERIALIZER CMLOUT– MULTIBIT DEEP PSEUDO-RANDOM NUMBER GENERATOR PRECISION DAC 2274 F11 ENC + ENC – DITH DITHER ENABLE HIGH = DITHER ON LOW = DITHER OFF 11 1 ADC DC 8B/10B ADC 8 8 8B/10B 2 PLL 8B/10B 8B/10B ADC 12 2 1 8 8B/10B 10 10 0 8B/10B IEEE Std 802.3-2002 3 MSB LSB ADC BIT 15 BIT 14 BIT 13 BIT 12 BIT 11 BIT 10 BIT 9 BIT 8 BIT 7 BIT 6 BIT 5 BIT 4 BIT 3 BIT 2 BIT 1 BIT 0 H G F E D C B A H G F E D C B A BIT 7 BIT 6 BIT 5 BIT 4 BIT 3 BIT 2 BIT 1 BIT 0 BIT 7 BIT 6 BIT 5 BIT 4 BIT 3 BIT 2 BIT 1 BIT 0 H G F E D C B A H G F E D C B A BIT 7 BIT 6 BIT 5 BIT 4 BIT 3 BIT 2 BIT 1 BIT 0 BIT 7 BIT 6 BIT 5 BIT 4 BIT 3 BIT 2 BIT 1 BIT 0 1 2 2 1 8B/10B a b c d e i f g h j a b c d e i f g h j BIT 0 BIT 1 BIT 2 BIT 3 BIT 4 BIT 5 BIT 6 BIT 7 BIT 8 BIT 9 BIT 0 BIT 1 BIT 2 BIT 3 BIT 4 BIT 5 BIT 6 BIT 7 BIT 8 BIT 9 8B/10B 8B/10B 1 2 1 1 0 2274 F12 12 1 IEEE Std 802.3-2002 3 36-3 2274fb 23 LTC2274 アプリケーション情報 tAP ANALOG INPUT N+1 N ENC+ N+2 N+9 N + 10 N+8 tCONV tH tL INTERNAL PARALLEL DATA N–6 N–5 N–4 N+3 N+4 INTERNAL 8B/10B DATA N–9 N–8 N–7 N N+1 LATP tBIT SERIAL DATA OUT N – 10 N–9 N–8 N–1 N 2274 F13 13 • 14 • 15 • • • 1ENC LTC2274 L K28.5 • ISMODE JESD204 ISMODE LTC2274 • ADC H 36.2.4.12 D5.6 LTC2274 IEEE Std 802.3-2002 1 K28.5 D16.2 3 Clause 2274fb 24 LTC2274 アプリケーション情報 tCONV ANALOG INPUT N+3 N N–1 N+2 N+1 tHD N+4 N+5 tSU ENC+ tCS(MIN) SYNC+ LATSC tCS(MAX) SERIAL DATA OUT N – 10 N–9 N–7 N–8 K28.5 (x2) K28.5 (x2) 2274 F14a 14a SYNC L ISMODE L tCONV ANALOG INPUT N+3 N N–1 N+2 N+1 tHD N+4 tSU ENC+ tCS(MIN) SYNC+ LATSD tCS(MAX) SERIAL DATA OUT K28.5 (x2) K28.5 (x2) K28.5 (x2) N–7 N–6 2274 F14b 14b SYNC H ISMODE L 2274fb 25 LTC2274 アプリケーション情報 NO YES ISMODE NO YES 18 NO 1 YES K28.5 2 K28.5 ( OK ) ( 1 1 K28.5 K28.5 ( ) ( ( ) ) 2 2 D5.6 OK) D16.2 ( ) 2274 F15 15 2 ADC 8B/10B 8B/10B 8B/10B SCRAM H 17 1 x14 x 15 2 15 1 LTC2274 16 16 1 x 14 x 15 ADC 2274fb 26 LTC2274 アプリケーション情報 SAMPLE_CLK D0 SS0 Q D FF C Q D FF C D1 D2 Q FF D3 2 Q FF D4 Q FF D5 Q FF D6 D C D C D FF C Q D FF C D8 Q FF D9 Q FF D10 Q D11 1 D C Q D7 ADC D C FF D C D C D C Q D FF C Q D FF C Q D FF C Q D FF C D12 D13 D13 SS1 SS2 SS3 2 SS4 SS5 SS6 SS7 8B/10B SF0 SF1 SF2 SF3 1 SF4 SF5 SF6 D15 MSB SF7 MSB 2274 F16 16 LTC2274 16 14 1 x 15 x 2274fb 27 LTC2274 アプリケーション情報 FRAME_CLK LSB D0 SS0 D Q FF C D1 SS1 D Q FF C D2 SS2 2 D Q FF C D3 SS3 D Q FF C D4 SS4 D Q FF C D5 SS5 D Q FF C D6 SS6 D Q FF C SS7 8B/10B D Q FF C ADC D8 SF0 D Q FF C D9 SF1 D Q FF C D10 SF2 1 D7 D Q FF C D11 SF3 D Q FF C D12 SF4 D Q FF C D13 SF5 D Q FF C D14 SF6 D Q FF C D15 MSB SF7 MSB 2274 F17 17 16 14 1 x 15 x 2274fb 28 LTC2274 アプリケーション情報 LTC2274 2 K28.7 K28.7 • K28.7 FAM H 2 K28.7 K28.7 2 FAM • 1 2 FAM H SCRAM H 2 LTC2274 D28.7 K28.7 1 D28.7 • K28.7 18 2 1 FAM FAM 1 FAM • H SCRAM K28.7 K28.7 L 2 2 2 1 SCRAM PIN DDSYNC PIN FAM Mode 1 Low High FAM Mode 2 High High 2番目のコード・グループは、 それがD28.7に等し ければ、K28.7と置き換えられる X Low K28.7の置換えは行われない FAM OFF 2番目のコード・グループは、 それが前のフレーム の2番目のコード・グループに等しければ、K28.7 で置き換えられる 2274fb 29 LTC2274 アプリケーション情報 SCRAM ADC 8B/10B 1 2 NO YES FAM 1 1 NO SCRAM YES 2 2 NO 2 2 NO YES 2 YES D28.7 2 2 K28.7 NO K28.7 YES 2 2 K28.7 END 2274 F18 18 PLL PLL PAT0 SRR0 SRR1 PAT1 3 PLL 3 2 2 SYNC / K28.5 SYNC 4 3 SRR1 SRR0 PAT1 PAT0 0 x 20Msps < FS ≤ 35Msps 0 0 ADCデータ 1 0 30Msps < FS ≤ 65Msps 0 1 1 60Msps < FS ≤ 105Msps 1010101010パターン (8B/10Bコード・グループD21.5) 1 1 0 1+x9+x11疑似ランダム・パターン 1 1 1+x14+x15疑似ランダム・パターン 2274fb 30 LTC2274 アプリケーション情報 CML CML OV DD LTC2274 CML LTC2274 CML 1V 1.2V 3.3V 19a CML 50Ω ADC OV DD OVDD 200mV VDD VCM OVDD 19b OV DD 400mV 1.4V 3.3V OVDD LTC2274 DC 8B/10B DC 19c AC LTC2274 1nF 10nF OV DD 400mV 3.3V PC AC OV DD 1.4V 2274fb 31 LTC2274 アプリケーション情報 CML CML OVDD 50Ω 50Ω CMLOUT+ 1.2V TO 3.3V 50Ω TRANSMISSION LINE 50Ω 50Ω CMLOUT– DATA+ 50Ω TRANSMISSION LINE DATA– 16mA GND 2274 F19a 19a CML CML CML OVDD 50Ω 50Ω CMLOUT+ 1.4V TO 3.3V 50Ω TRANSMISSION LINE 100Ω CMLOUT– DATA+ 50Ω TRANSMISSION LINE DATA– 16mA GND 2274 F19b 19b CML 2274fb 32 LTC2274 アプリケーション情報 CML CML OVDD 50Ω 50Ω CMLOUT+ 1.4V TO 3.3V VTERM 50Ω TRANSMISSION LINE 50Ω 50Ω 0.01µF CMLOUT– DATA+ 0.01µF 50Ω TRANSMISSION LINE DATA– 16mA GND 2274 F19c 19c CML AC 2274fb 33 LTC2274 標準的応用例 2274fb 34 LTC2274 標準的応用例 2 3 2274fb 35 LTC2274 標準的応用例 4 5 2274fb 36 LTC2274 標準的応用例 2274fb 37 J5 ENCODE J2 SIG IN 5 6 J8 CLKOUT C3* R19* C5 0.1µF L1* R36 10k ASSEMBLY TYPE DC1151A-C DC1151A-D DC1151A-E DC1151A-F DC1151A-G DC1151A-H U1 LTC2274CU LTC2274CU LTC2273CU LTC2273CU LTC2272CU LTC2272CU 4 3 •3 4• R56 0Ω GND SENSE VDD 5 4 C6 0.1µF •3 4• R52 68.1Ω 1 2 5 1 2 3 3.3V R8 4.99Ω R7 4.99Ω ADC SAMPLE RATE 105Msps 105Msps 80Msps 80Msps 65Msps 65Msps R35 49.9Ω C30 0.1µF C11 0.1µF 1 3 2 R6 100Ω R17 10Ω R16 10Ω C1* R1 10Ω OVDD 4 L1 56nH 18nH 56nH 18nH 56nH 18nH PGA R2 10Ω 5 4 39 ENC– ENC + SENSE VCM 3 R5, R19 86.6Ω 43.2Ω 86.6Ω 43.2Ω 86.6Ω 43.2Ω R14 33.2Ω C8 8.2pF 10 9 38 PGA AIN– AIN + 1 C12 3.3V 0.1µF 35 R15 OPTIONAL VCM C2, C3 8.2pF 3.9pF 8.2pF 3.9pF 8.2pF 3.9pF 2 R10 4.99Ω 82pF R9 4.99Ω C16 202µF R4 68.1Ω C18 10µF 0805 R11 100Ω OVDD R3 68.1Ω R31 4.32k R22 1000Ω C1 4.7pF 1.8pF 4.7pF 1.8pF 4.7pF 1.8pF R33 10k R32 10k 2.5V C19 0.01µF ADC 3.3V T1 MABAES0060 T2 MABA-007159-000000 C20 0.01µF 13 BYP 6 5 3 2 3.3V CML DATA RATE 1.5GHz TO 2.5GHz 1.5GHz TO 2.5GHz 1.5GHz TO 2.5GHz 1.5GHz TO 2.5GHz 0.6GHz TO 1.5GHz 0.6GHz TO 1.5GHz TP4 GND TP3 EXT REF C9 0.1µF C10 0.1µF R51 68.1Ω 1 2 T3* 7 5 NC NC NC NC SENSE OUT OUT 13 LT1763CDE SHDN IN IN R34 34Ω 12 9 4 1 8 11 10 U3 TLK2501 TLK2501 TLK2501 TLK2501 TLK1501 TLK1501 C4 0.1µF R55 OPTIONAL 2 PORT2 1 NC SBTC-2-10L+ PORT1 C2* R5* R18 1000Ω SUM *VERSION TABLE TP2 GND C17 4.7µF 0805 L3 FERRITE BEAD BLM1866470SN1D GND TP1 EX_3.3V GND GP GP • EX_3.3V GND GND 7 • NC GND 12 2 12 13 7 8 T3 MABA-007159 WBC1-1LB MABA-007159 WBC1-1LB MABA-007159 WBC1-1LB 6 11 C15 0.01µF U1 LTC2274CUJ C13 0.1µF C26 0.1µF L4 FERRITE BEAD BLM1866470SN1D VDD GND 6 VDD GND BYP VDD GND NC VDD GND 9 37 40 22 25 OVDD 3.3V 21 26 INPUT FREQUENCY 1MHz TO 70MHz 70MHz TO 140MHz 1MHz TO 70MHz 70MHz TO 140MHz 1MHz TO 70MHz 70MHz TO 140MHz 14 GND C34 0.01µF GND NC GND NC OVDD OGND 4 OVDD OGND 1 27 FAMON SCRAM MSBINV PAT1 PAT0 DITH ISMODE PLL0 PLL1 PDADC PDSER SYNC+ SYNC– CMLOUT– CMLOUT+ C14 0.01µF OGND 5 30 OGND SENSE 41 GND SHDN 31 34 36 33 32 15 16 17 18 19 20 28 29 23 24 FAM SCRAM MSBINV PAT1 PAT0 DITH ISMODE PLL0 PLL1 PDADC PDSER 8 1 OFF C27B 1nF DITH 8 S2 2 7 ISMODE R11 10k 3 6 4 5 C27A 1nF 1 3 6 DITH 4 5 C21 0.01µF 3 R44 1k C22 0.01µF S4 2 7 GND 5 3 6 4 5 61 60 59 58 57 56 55 54 53 52 3.3V C36 0.01µF PGA PAT1 PAT0 SCRAM FAM PDSER 51 50 R23C 33Ω R23D 33Ω GNDA DOUTTXP DOUTTXN GNDA VDDA RREF VDDA DINRXP DINRXN 4 5 3 Y VCC C 2 A 4 B GND C25 0.01µF NC7SP17P5X R32 10Ω 3.3V 6 C23 0.01µF 2 4 3 2 1 R24B 33Ω R24C 33Ω NC7SZ332PSX 1 C28 0.01µF 63 64 INT_SYNC 62 R53 1k 49 48 47 46 R24A 33Ω INT_SYNC PDADC GNDA R23B 33Ω SW1 MAIN SYNC EVQPPDA25 VCC NC7SVU04P5X 1 OFF 8 14 12 10 8 6 4 2 HEADER OPTIONAL 13 11 9 7 5 3 1 L2 FERRITE BEAD BLM1866470SN1D R12 49.9k R21 825Ω MSBINV SYNC OPTIONAL S3 2 7 PLL0 PLL1 ISMODE 2.5V R20 200Ω R13 49.9k 8 OFF C26A 1nF J7 CMLOUT+ C32 0.01µF C26B 1nF SYNC R54 OPTIONAL J6 CMLOUT– PLL0 2.5V PLL1 C33 10µF 0805 PDADC 3 PDSER 2 FAM OUT MSBINV PBUS0 RXD0 TXD0 PBUS2 RXD2 VDD 20 P7 3 NC OUT SCRAM VDD TXD3 PBUS1 RXD1 TXD1 PBUS3 RXD3 TXD4 8 5 R43 10k 6 17 13 7 PLL1 14 PLL0 12 18 R25B 33Ω R25C 33Ω 43 42 41 8 *U3 9 C25 0.01µF 10 11 ISMODE PFC8574TS 16 R25A 33Ω R24D 33Ω 19 45 44 PBUS5 RXD5 GND LT1763CDE-2.5 PAT0 TXD2 PBUS4 RXD4 TXD5 P6 NC RXD6 TXD6 RX_ER P5 NC GND GTX_CLK PBUS6 P4 NC TXD7 P3 15 5 3.3V A0 A1 A2 SCL SDA INT 6 7 9 2 4 1 R26B 33Ω R26C 33Ω 40 39 38 37 36 R26A 33Ω R25D 33Ω 10 DITH P0 PBUS9 11 RXD9 12 TXD10 IN PAT1 VDD 13 GND PBUS7 RXD7 VDD VDD 14 15 TXD11 P1 VSS PBUS8 RXD8 TXD9 PBUS10 RXD10 16 R27C 33Ω R26D 33Ω 3.3V SCL SDA PBUS15 17 18 30 20 21 22 23 24 25 26 27 28 29 24LC32A-I/ST 19 TX_EN LOOPEN TX_ER VDD ENABLE LCKREFN PRBSEN TESTEN GND RX_ER/PRBS_PASS RX_DV/LOS 19 17 8 4 A0 A1 A2 WP SDA SCL 3 1 2 R46 10k 2.5V 18 1 2 3 7 5 6 JP2 RUN SHDN C37 0.01µF 13 14 12 PFC8574TS 16 8 20 3 R27D 33Ω 35 34 33 32 31 PBUS12 RXD12 TXD14 PBUS11 RXD11 TXD12 PBUS13 RXD13 GND P2 RX_CLK TXD8 GND TXD15 PAT0 P7 NC IN PGA TXD13 PBUS14 RXD14 PAT1 P6 NC VCC RXD15 PGA P5 NC PDADC P3 MSBINV P4 NC VSS WP SDA SCL C24 0.01µF R47 OPTIONAL R45 10k A0 A1 A2 SCL SDA INT 24LC025-I/ST D1 SYNC ERR R28 825Ω 15 2.5V 5 3.3V 11 10 P1 PDSER P2 FAM P0 SCRAM VDD VSS 11 RX_ER 8 4 3.3V SCL SDA A0 A1 A2 WP SDA SCL 1 2 3 7 5 6 85 87 89 91 93 95 97 99 90 92 94 96 98 100 C35 0.01µF R40 4750Ω OE2 2A OE1 1A 2274 TA02 R50 OPTIONAL 3 5 7 1 4 NC7WB66K8X 2B 6 SDA 83 88 R38 4750Ω 81 86 R37 4750Ω 2 SCL 8 79 84 1B R48 OPTIONAL 3.3V 77 82 R39 1000Ω 75 80 2.5V 73 78 53 71 51 76 49 54 69 47 52 74 45 50 67 43 48 72 41 46 65 39 44 70 37 42 63 35 40 68 33 38 61 31 36 66 29 34 59 27 32 64 25 30 57 23 28 62 21 26 55 19 24 60 17 22 58 15 20 56 13 18 9 10 11 7 8 16 5 6 14 3 4 12 1 2 SCL SDA WP PBUS8 PBUS9 PBUS10 PBUS11 PBUS12 PBUS13 PBUS14 PBUS15 PBUS0 PBUS1 PBUS2 PBUS3 PBUS4 PBUS5 PBUS6 PBUS7 D2 DATA GOOD R29 825Ω 6 7 9 2 4 1 VCC VCC 38 VSS 3.3V R49 OPTIONAL 標準的応用例 GND 10 LTC2274 2274fb LTC2274 パッケージ UJ QFN (6mm 6mm) (Reference LTC DWG # 05-08-1728 Rev Ø) 40 0.70 ±0.05 6.50 ±0.05 5.10 ±0.05 4.42 ±0.05 4.50 ±0.05 (4 SIDES) 4.42 ±0.05 0.25 ±0.05 0.50 BSC 0.75 ± 0.05 6.00 ± 0.10 (4 SIDES) R = 0.10 TYP R = 0.115 TYP 39 40 0.40 ± 0.10 1 1 NOTE 6 2 1 R = 0.45 0.3545 4.50 REF (4-SIDES) 4.42 ±0.10 4.42 ±0.10 (UJ40) QFN REV Ø 0406 0.200 REF 0.00 – 0.05 NOTE 1. 2. 3. 4. JEDEC 0.25 ± 0.05 0.50 BSC WJJD-2 0.20mm 5. 6. 1 2274fb 39 LTC2274 関連製品 LTC1993-2 BW 800MHz LTC1994 / 70dBc70MHz 6dB 94dBc 1MHz LTC2215 16 65Msps ADC 700mW SNR 81.5dB SFDR 100dB 64 QFN LTC2216 16 80Msps ADC 970mW SNR 81.3dB SFDR 100dB 64 QFN LTC2217 16 105Msps LTC2202 16 10Msps 3.3V ADC 140mW SNR 81.6dB SFDR 100dB 48 LTC2203 16 25Msps 3.3V ADC 220mW SNR 81.6dB SFDR 100dB 48 LTC2204 16 40Msps 3.3V ADC 480mW SNR 79dB SFDR 100dB 48 QFN LTC2205 16 65Msps 3.3V ADC 590mW SNR 79dB SFDR 100dB 48 QFN LTC2206 16 80Msps 3.3V ADC 725mW SNR 77.9dB SFDR 100dB 48 QFN LTC2207 16 105Msps 3.3V ADC 900mW SNR 77.9dB SFDR 100dB 48 QFN LTC2208 16 130Msps 3.3V ADC LVDS 1250mW SNR 77.7dB SFDR 100dB 64 LTC2209 16 160Msps ADC LVDS 1.45W SNR 77.1dB SFDR 100dB 64 LTC2220 12 170Msps ADC 890mW SNR 67.5dB 9mm9mm QFN LTC2220-1 12 185Msps 3.3V ADC LVDS 910mW SNR 67.7dB SFDR 80dB 64 QFN QFN ADC 1190mW SNR 81.2dB SFDR 100dB 64 QFN QFN QFN QFN QFN LTC2224 12 135Msps 3.3V ADC IF 630mW SNR 67.6dB SFDR 84dB 48 LTC2249 14 80Msps ADC 230mW SNR 73dB 5mm5mm QFN LTC2250 10 105Msps ADC 320mW SNR 61.6dB 5mm5mm QFN LTC2251 10 125Msps ADC 395mW SNR 61.6dB 5mm5mm QF N LTC2252 12 105Msps ADC 320mW SNR 70.2dB 5mm5mm QFN LTC2253 12 125Msps ADC 395mW SNR 70.2dB 5mm5mm QFN LTC2254 14 105Msps ADC 320mW SNR 72.5dB 5mm5mm QFN LTC2255 14 125Msps 3V ADC 395mW SNR 72.5dB SFDR 88dB 32 QFN LTC2284 14 540mW SNR 72.4dB SFDR 88dB 64 QFN LTC2299 105Msps 3V ADC 14 80Msps ADC 230mW SNR 71.6dB 5mm5mm QFN DC3GHz IIP3 21dBm LO LTC5512 DC3GHz LTC5515 1.5 GHz2.5GHz IIP3 1.9GHz 20dBm LTC5516 800MHz1.5GHz IIP3 900MHz 21.5dBm LTC5517 40MHz900MHz LTC5522 600MHz2.7GHz 4.5V5.25V NF = 12.5dB 50Ω LTC5527 400MHz3.7GHz IIP3 1900MHz 23.5dBm 4.5V5.25V ICC = 78mA = 2dB LTC5579 1.5GHz3.8GHz 3.3V OIP3 2.14GHz 27.3dBm = 2.14GHz 2.6dB LTC6400-20 300MHz IF ADC IIP3 800MHz 21dBm 1.8GHz 10V/V 3mm3mm QFN-16 LO LO LO IIP3 900MHz 25dBm RF LO 2.1nVHz 2274fb 40 LT 0609 REV B • PRINTED IN JAPAN 〒102-0094 東京都千代田区紀尾井町3-6紀尾井町パークビル8F TEL 03-5226-7291 FAX 03-5226-0268 www.linear-tech.co.jp ● ● LINEAR TECHNOLOGY CORPORATION 2008