LT1469-2 - 200MHz、30V/μs、16ビット精度、AV

LT1469-2
200MHz、30V/µs、
16ビット精度、AV ≥ 2、
デュアル・オペアンプ
特長
概要
利得 AV ≥ 2(AV = –1)
で安定動作
n 利得帯域幅積:200MHz
n スルーレート:30V/µs
n セトリング時間:800ns(150µV、10Vステップ)
n
5V および 15V 電源で仕様を規定
n 最大入力オフセット電圧:125µV
n 低歪み:100kHz、10VP-P で–96.5dB
n 最大入力オフセット電圧ドリフト:3µV/°C
n 最大反転入力バイアス電流:10nA
n 最小 DC 利得:300V/mV
n 最小出力振幅、2k:±12.8V
n 入力ノイズ電圧:5nV/ √Hz
n 入力ノイズ電流:0.6pA/ √Hz
n 1kΩ < RS < 20kΩに最適化された総入力ノイズ
n 8ピン・プラスチックSO パッケージと12ピン
(4mm×4mm)DFN パッケージ
LT®1469-2は、2 以上の利得で安定する、非補償、16ビット精
度の高精度、高速デュアル・オペアンプです。高精度と優れた
AC 特性を両立させたLT1468-2は、DACの電流−電圧変換
や ADC バッファなどの高精度アプリケーションに最適です。
入力オフセット電圧と反転入力バイアス電流の、初期精度と
ドリフト特性は、反転アプリケーション用に調整されています。
n
200MHzの利得帯域幅は、歪みを低減するために周波数動作
で高い開ループ利得を保証します。ADC バッファなどの非反
転アプリケーションでは、低歪みと高 DC 精度により、完全な
16ビットのACおよび DC 特性を実現できます。LT1468-2はス
ルーレートが高いので、他の高精度オペアンプに比べて、アク
ティブ・フィルタや計装アンプなどのアプリケーションにおける
大信号性能が向上しています。
LT1468-2は 5Vおよび 15Vの電源電圧と–40 C ∼ 85 Cの
温度範囲で規定されています。8ピンのSOIC パッケージと省
スペース4mm 4mmリードレス・ パッケージで供給されます。
同じDC 特性を備えたユニティゲイン安定オペアンプについて
は、LT1469のデータシートをご覧ください。
アプリケーション
n
n
n
n
n
n
高精度計測器
高精度データ収集システム
16ビットDACの電流-電圧変換
ADC バッファ
低歪みのアクティブ・フィルタ
フォトダイオード・アンプ
L、LT、LTCおよび LTMはリニアテクノロジー社の登録商標です。他の全ての商標はそれぞれ
の所有者に所有権があります。
標準的応用例
16ビットDAC の電流−電圧変換
大信号過渡、AV = –1
DAC
INPUTS
16
6k
LTC®1597
–
1/2
LT1469-2
+
VS = ±15V
AV = –1
RF = RG = 2k
CF = 22pF
10V
20pF
2k
VOUT
2V/DIV
50pF
0V
OPTIONAL NOISE FILTER
OFFSET: VOS + IB (6kΩ) < 1LSB
SETTLING TIME TO 150µV = 1.6µs
SETTLING LIMITED BY 6k AND 20pF TO COMPENSATE DAC OUTPUT CAPACITANCE
14692 TA01a
200ns/DIV
14692 TA02
14692f
1
LT1469-2
絶対最大定格 (Note 1)
全電源電圧:
(V+ ~ V–)............................................................ 36V
入力電流(Note 2)...............................................................±10mA
出力短絡時間(Note 3)........................................................無期限
動作温度範囲(Note 4).............................................–40°C ~ 85°C
規定温度範囲(Note 5).............................................–40°C ~ 85°C
最大接合部温度.................................................................... 150°C
保存温度範囲..........................................................–65°C ~ 150°C
ピン配置
TOP VIEW
TOP VIEW
12 V+
OUT A
1
–IN A
2
+IN A
3
V–
4
N/C
5
8 N/C
N/C
6
7 N/C
A
13
B
11 OUT B
OUT A 1
10 –IN B
–IN A 2
9 +IN B
+IN A 3
V–
A
4
B
8
V+
7
OUT B
6
–IN B
5
+IN B
S8 PACKAGE
8-LEAD PLASTIC SO
TJMAX = 150°C, θJA = 190°C/W
DF PACKAGE
12-LEAD (4mm × 4mm) PLASTIC DFN
TJMAX = 150°C, θJA = 37°C/W
EXPOSED PAD (PIN 13) IS GND, MUST BE CONNECTED TO V–
発注情報
鉛フリー仕様
テープアンドリール
製品マーキング*
パッケージ
温度範囲
LT1469CS8-2#PBF
LT1469CS8-2#TRPBF
14692
8-Lead Plastic Small Outline
0°C to 70°C
LT1469IS8-2#PBF
LT1469IS8-2#TRPBF
14692
8-Lead Plastic Small Outline
–40°C to 85°C
LT1469ACDF-2#PBF
LT1469ACDF-2#TRPBF
14692
12-Lead (4mm × 4mm) Plastic DFN
0°C to 70°C
LT1469AIDF-2#PBF
LT1469AIDF-2#TRPBF
14692
12-Lead (4mm × 4mm) Plastic DFN
–40°C to 85°C
LT1469CDF-2#PBF
LT1469CDF-2#TRPBF
14692
12-Lead (4mm × 4mm) Plastic DFN
0°C to 70°C
LT1469IDF-2#PBF
LT1469IDF-2#TRPBF
14692
12-Lead (4mm × 4mm) Plastic DFN
–40°C to 85°C
さらに広い動作温度範囲で規定されるデバイスについては、弊社または弊社代理店にお問い合わせください。* 温度グレードは出荷時のコンテナのラベルで識別されます。
鉛フリー仕様の製品マーキングの詳細については、http://www.linear-tech.co.jp/leadfree/をご覧ください。
テープアンドリールの仕様の詳細については、http://www.linear-tech.co.jp/tapeandreel/をご覧ください。
電気的特性
l は全動作温度範囲での規格値を意味する。
それ以外は TA = 25 Cでの値。注記がない限り、VCM = 0V。
SYMBOL
PARAMETER
CONDITIONS
VOS
Input Offset Voltage
S8 Package
LT1469A, DF Package
LT1469, DF Package
IOS
Input Offset Current
VSUPPLY
±15V
±5V
±15V
±5V
±15V
±5V
±5V to ±15V
MIN
TYP
MAX
UNITS
50
50
125
200
µV
µV
50
50
125
200
µV
µV
100
150
225
300
µV
µV
13
±50
nA
14692f
2
LT1469-2
電気的特性
l は全動作温度範囲での規格値を意味する。
それ以外は TA = 25 Cでの値。注記がない限り、VCM = 0V。
SYMBOL
PARAMETER
IB–
Inverting Input Bias Current
IB+
Noninverting Input Bias Current
CONDITIONS
MIN
±5V to ±15V
±5V to ±15V
Input Noise Voltage
0.1Hz to 10Hz
en
Input Noise Voltage Density
f = 10kHz
in
Input Noise Current Density
f = 10kHz
RIN
Input Resistance
Common Mode, VCM = ±12.5V
Differential
CIN
Input Capacitance
VCM
Input Voltage Range (Positive)
Guaranteed by CMRR
Input Voltage Range (Negative)
Guaranteed by CMRR
Common Mode Rejection Ratio
VCM = ±12.5V
VCM = ±2.5V
Minimum Supply Voltage
Guaranteed by PSRR
PSRR
Power Supply Rejection Ratio
VS = ±4.5V to ±15V
AVOL
Large-Signal Voltage Gain
VOUT = ±12.5V, RL = 10k
VOUT = ±12.5V, RL = 2k
VOUT = ±2.5V, RL = 10k
VOUT = ±2.5V, RL = 2k
VOUT
Maximum Output Swing
RL = 10k, 1mV Overdrive
RL = 2k, 1mV Overdrive
RL = 10k, 1mV Overdrive
RL = 2k, 1mV Overdrive
IOUT
Maximum Output Current
VOUT = ±12.5V, 1mV Overdrive
VOUT = ±2.5V, 1mV Overdrive
ISC
Output Short-Circuit Current
VOUT = 0V, 0.2V Overdrive (Note 3)
SR
Slew Rate
RL = 2k (Note 6)
FPBW
Full-Power Bandwidth
10V Peak, (Note 7)
3V Peak, (Note 7)
GBW
Gain Bandwidth Product
f = 100kHz, RL = 2k
tS
Settling Time
10V Step, 0.01%, AV = –1
10V Step, 150µV, AV = –1
ROUT
Output Resistance
AV = –1, f = 100kHz
CMRR
VSUPPLY
VOUT = ±12.5V, RL = 2k
VOUT = ±2.5V, RL = 2k
IS
Supply Current
Per Amplifier
∆VOS
Input Offset Voltage Match
∆IB–
Inverting Input Bias Current Match
∆IB+
Noninverting Input Bias Current Match
∆CMRR
Common Mode Rejection Match
∆PSRR
Power Supply Rejection Match
3
±10
nA
±40
nA
0.3
5
nV/√Hz
±5V to ±15V
0.6
pA/√Hz
240
150
MΩ
kΩ
4
pF
13.5
3.6
V
V
±5V to ±15V
±15V
±15V
100
50
±15V
±5V
12.5
2.5
±15V
±5V
±15V
±5V
±15V
±15V
±5V
±5V
±15V
±15V
±5V
±5V
±15V
±5V
±15V
±15V
±5V
-14.3
-4.4
96
96
dB
dB
±4.5
V
112
dB
2000
2000
8000
8000
V/mV
V/mV
V/mV
V/mV
±13.0
±12.8
±3.0
±2.8
±13.6
±13.5
±3.7
±3.6
V
V
V
V
±15
±15
±25
20
15
140
130
±15V
100
100
±15V
±5V
±5V to ±15V
±15V
±5V
V
V
300
300
200
200
±15V
±15V
±15V
±5V
-12.5
-2.5
100
±15V
±5V
±15V
±5V
µVP-P
110
112
±2.5
±5V to ±15V
VS = ±4.5V to ±15V (Note 9)
UNITS
±5V to ±15V
±15V
±5V
VCM = ±12.5V (Note 9)
VCM = ±2.5V (Note 9)
MAX
-10
±15V
Channel Separation
TYP
±22
±22
mA
mA
±40
mA
30
22
V/µs
V/µs
475
1160
kHz
kHz
200
190
MHz
MHz
650
800
ns
ns
0.02
Ω
130
130
dB
dB
4.1
3.8
5.2
5
mA
mA
30
50
225
350
µV
µV
2
18
nA
5
78
nA
93
93
113
115
dB
dB
97
115
dB
14692f
3
LT1469-2
電気的特性
l は全動作温度範囲 0 C ≤ TA ≤ 70 Cでの規格値を意味する。
注記がない限り、VCM = 0V。
SYMBOL
PARAMETER
CONDITIONS
VOS
Input Offset Voltage
S8 Package
LT1469A, DF Package
LT1469, DF Package
∆VOS/∆T
Input Offset Voltage Drift
IOS
Input Offset Current
∆IOS/∆T
Input Offset Current Drift
IB–
Inverting Input Bias Current
∆IB–/∆T
Inverting Input Bias Current Drift
IB+
Noninverting Input Bias Current
VCM
Input Voltage Range (Positive)
Guaranteed by CMRR
Input Voltage Range (Negative)
Guaranteed by CMRR
Common Mode Rejection Ratio
VCM = ±12.5V
CMRR
(Note 8)
VSUPPLY
±15V
±5V
±15V
±5V
±15V
±5V
±15V
±5V
±5V to ±15V
(Note 8)
±5V to ±15V
±5V to ±15V
(Note 8)
±5V to ±15V
±5V to ±15V
VCM = ±2.5V
±15V
±5V
±15V
±5V
±15V
±5V
MAX
UNITS
●
●
MIN
TYP
350
350
µV
µV
●
●
225
275
µV
µV
●
●
450
450
µV
µV
1
1
●
●
±80
●
60
●
40
●
12.5
2.5
-12.5
-2.5
94
●
94
nA
nA
V
V
●
●
●
nA
pA/°C
±60
●
µV/°C
µV/°C
pA/°C
±20
●
●
●
5
3
V
V
dB
dB
±4.5
Minimum Supply Voltage
Guaranteed by PSRR
●
PSRR
Power Supply Rejection Ratio
VS = ±4.5V to ±15V
●
95
dB
AVOL
Large-Signal Voltage Gain
VOUT = ±12.5V, RL = 10k
VOUT = ±12.5V, RL = 2k
VOUT = ±2.5V, RL = 10k
VOUT = ±2.5V, RL = 2k
●
●
●
●
100
100
100
100
V/mV
V/mV
V/mV
V/mV
VOUT
Maximum Output Swing
RL = 10k, 1mV Overdrive
RL = 2k, 1mV Overdrive
RL = 10k, 1mV Overdrive
RL = 2k, 1mV Overdrive
●
●
●
●
IOUT
Maximum Output Current
VOUT = ±12.5V, 1mV Overdrive
VOUT = ±2.5V, 1mV Overdrive
±12.9
±12.7
±2.9
±2.7
ISC
Output Short-Circuit Current
VOUT = 0V, 0.2V Overdrive (Note 3)
SR
Slew Rate
RL = 2k (Note 6)
GBW
Gain Bandwidth Product
f = 100kHz, RL = 2k
Channel Separation
VOUT = ±12.5V, RL = 2k
VOUT = ±2.5V, RL = 2k
Supply Current
Per Amplifier
IS
∆VOS
Input Offset Voltage Match
∆IB–
Inverting Input Bias Current Match
∆IB+
Noninverting Input Bias Current Match
∆CMRR
Common Mode Rejection Match
∆PSRR
Power Supply Rejection Match
±15V
±15V
±5V
±5V
±15V
±15V
±5V
±5V
±15V
±5V
±15V
±15V
±5V
±15V
±5V
±15V
±5V
±15V
±5V
±15V
±5V
±5V to ±15V
VCM = ±12.5V (Note 9)
VCM = ±2.5V (Note 9)
VS = ±4.5V to ±15V (Note 9)
±5V to ±15V
±15V
±5V
●
●
V
V
V
V
V
±12.5
±12.5
mA
mA
●
±17
mA
●
●
18
13
V/µs
V/µs
●
●
130
120
●
●
98
98
200
190
MHz
MHz
dB
dB
●
6.5
6.3
mA
mA
●
●
600
600
µV
µV
●
38
nA
●
118
nA
●
●
●
91
91
dB
dB
●
92
dB
14692f
4
LT1469-2
電気的特性
l は全動作温度範囲 –40 C ≤ TA ≤ 85 Cでの規格値を意味する。
注記がない限り、VCM = 0V。
(Note 5)
SYMBOL
PARAMETER
CONDITIONS
VOS
Input Offset Voltage
S8 Package
LT1469A, DF Package
LT1469, DF Package
∆VOS/∆T
Input Offset Voltage Drift
IOS
Input Offset Current
∆IOS/∆T
Input Offset Current Drift
IB–
Inverting Input Bias Current
∆IB–/∆T
Inverting Input Bias Current Drift
IB+
Noninverting Input Bias Current
VCM
Input Voltage Range (Positive)
Guaranteed by CMRR
Input Voltage Range (Negative)
Guaranteed by CMRR
Common Mode Rejection Ratio
VCM = ±12.5V
VCM = ±2.5V
Minimum Supply Voltage
Guaranteed by PSRR
PSRR
Power Supply Rejection Ratio
VS = ±4.5V to ±15V
AVOL
Large-Signal Voltage Gain
VOUT = ±12,5V, RL = 10k
VOUT = ±12.5V, RL = 2k
VOUT = ±2.5V, RL = 10k
VOUT = ±2.5V, RL = 2k
VOUT
Maximum Output Swing
RL = 10k, 1mV Overdrive
RL = 2k, 1mV Overdrive
RL = 10k, 1mV Overdrive
RL = 2k, 1mV Overdrive
IOUT
Maximum Output Current
VOUT = ±12.5V, 1mV Overdrive
VOUT = ±2.5V, 1mV Overdrive
ISC
Output Short-Circuit Current
VOUT = 0V, 0.2V Overdrive (Note 3)
SR
Slew Rate
RL = 2k (Note 6)
GBW
Gain Bandwidth Product
f = 100kHz, RL = 2k
Channel Separation
VOUT = ±12.5V, RL = 2k
VOUT = ±2.5V, RL = 2k
IS
Supply Current
Per Amplifier
∆VOS
Input Offset Voltage Match
∆IB–
Inverting Input Bias Current Match
∆IB+
Noninverting Input Bias Current
Match
∆CMRR
Common Mode Rejection Match
∆PSRR
Power Supply Rejection Match
CMRR
(Note 8)
VSUPPLY
±15V
±5V
±15V
±5V
±15V
±5V
±15V
±5V
±5V to ±15V
(Note 8)
±5V to ±15V
±5V to ±15V
(Note 8)
±5V to ±15V
±5V to ±15V
±15V
±5V
±15V
±5V
±15V
±5V
±15V
±15V
±5V
±5V
±15V
±15V
±5V
±5V
±15V
±5V
±15V
±15V
±5V
±15V
±5V
±15V
±5V
±15V
±5V
TYP
UNITS
500
500
µV
µV
●
●
300
350
µV
µV
●
●
600
600
µV
µV
1
1
●
●
±120
●
120
●
80
●
12.5
2.5
nA
nA
V
V
●
●
●
●
nA
pA/°C
±80
●
µV/°C
µV/°C
pA/°C
±40
●
●
●
6
5
92
92
-12.5
-2.5
V
V
±4.5
dB
dB
V
●
93
dB
●
●
●
●
75
75
75
75
V/mV
V/mV
V/mV
V/mV
●
●
●
●
±12.8
±12.6
±2.8
±2.6
●
●
V
V
V
V
±7
±7
mA
mA
●
±12
mA
●
●
15
11
V/µs
V/µs
●
●
110
100
●
●
96
96
200
190
MHz
MHz
dB
dB
●
●
7
6.8
mA
mA
●
●
800
800
µV
µV
●
78
nA
±5V to ±15V
●
158
nA
±15V
±5V
●
●
89
89
dB
dB
●
90
dB
±5V to ±15V
VS = ±4.5V to ±15V (Note 9)
MIN
●
±15V
±5V
VCM = ±12.5V (Note 9)
VCM = ±2.5V (Note 9)
MAX
●
●
14692f
5
LT1469-2
電気的特性
Note 1: 絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可
能性がある。長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響
を与える可能性がある。
Note 2:入力は、
バック・トゥ・バック・ダイオードと2 本の100Ω 直列抵抗によって保護されて
いる。差動入力電圧が 0.7Vを超える場合、入力電流を10mA 未満に制限する必要がある。電
源電圧を超える入力電圧は ESD 保護デバイスによってクランプされるが、同様に入力電流を
10mAに制限する必要がある。
Note 5: LT1469C-2 は 0°C ~ 70°C の温度範囲で性能仕様に適合することが保証されている。
また–40°C~85°Cの温度範囲で性能仕様に適合するように設計され、特性が評価されており、
性能仕様に適合すると予想されるが、これらの温度ではテストされないし、QAのサンプリング
も行われない。LT1469I-2は、–40°C ~ 85°Cの温度範囲で性能仕様に適合することが保証され
ている。
Note 6: スルーレートは、±15V 電源では ±12V 振幅の出力において±8V の範囲で測定され、
±5V 電源では±3V 振幅の出力において±2Vの範囲で測定される。AV = –10でテストされる。
Note 3: 出力が無制限に短絡されるときは、接合部温度を絶対最大定格以下に抑えるため
に、
ヒートシンクが必要な場合がある。
Note 7:フルパワー帯域幅はスルーレート測定から計算される。FPBW = SR/2πVP.
Note 4: LT1469C-2とLT1469I-2は–40°C ~ 85°Cの動作温度範囲で動作することが保証されて
いる。
Note 9:∆CMRRおよび ∆PSRRは次のように定義されている。1)各アンプにおいて、CMRRおよ
び PSRRをµV/Vで測定する。2)差分をµV/Vで計算する。3)結果をdBに換算する。
Note 8:このパラメータに対しては全数テストは実施されない。
標準的性能特性
入力オフセット電圧の分布
反転入力バイアス電流の分布
30
20
10
0
75 125
–175 –125 –75 –25 25
INPUT OFFSET VOLTAGE (µV)
85°C
5
30
SUPPLY CURRENT (mA)
PERCENTAGE OF UNITS (%)
PERCENTAGE OF UNITS (%)
6
VS = ±15V
TA = 25°C
VS = ±15V
TA = 25°C
40
20
10
0
–10 –7.5 –5 –2.5 0 2.5 5 7.5
INVERTING INPUT BIAS CURRENT (nA)
175
1
10
100
1k
FREQUENCY (Hz)
10k
0.01
100k
VS = ±15V
TA = 25°C
TOTAL NOISE VOLTAGE (nV/√Hz)
0.1
5
10
15
SUPPLY VOLTAGE (±V)
0
20
全ノイズと不整合ソース抵抗
VS = ±15V
TA = 25°C
f = 10kHz
TOTAL
NOISE
10
RESISTOR
NOISE ONLY
1
RS
+
–
0.1
TIME (1s/DIV)
14692 G05
14692 G04
–40°C
14692 G03
100
VOLTAGE NOISE (100nV/DIV)
INPUT VOLTAGE NOISE (nV/√Hz)
1
en
10
10
INPUT CURRENT NOISE (pA/√Hz)
in
100
1
10
0.1Hz ∼ 10Hz 電圧ノイズ
VS = ±15V
TA = 25°C
AV = 101
RS = 100k FOR in
3
14692 G02
入力ノイズのスペクトル密度
1000
25°C
4
2
14692 G01
1
消費電流と電源電圧および温度
40
50
10
100
1k
10k
SOURCE RESISTANCE, RS (Ω)
100k
14692 G06
14692f
6
LT1469-2
標準的性能特性
VS = ±15V
INPUT BIAS CURRENT (nA)
INPUT BIAS CURRENT (nA)
10
IB–
–10
+
IB
–20
20
IB–
0
IB+
–20
–40
–60
–40
–50 –25
–80
–15
100
125
出力電圧振幅と電源電圧
OUTPUT VOLTAGE SWING (V)
–10
–5
5
10
0
INPUT COMMON MODE VOLTAGE (V)
–2
–3
–4
4
3
2
RL = 2k
1
RL = 10k
V–
TA = 25°C
5
10
15
SUPPLY VOLTAGE (±V)
0
VS = ±15V
–40°C
–1.5
–2.0
–2.5
2.5
–40°C
2.0
1.5
85°C
25°C
V– 0.5
–20 –15 –10 –5 0
10
5
OUTPUT CURRENT (mA)
160
TA = 25°C
VS = ±15V
120
115
100
1k
LOAD RESISTANCE (Ω)
10k
14692 G13
50
SOURCE
45
SINK
40
35
30
25
20
15
–25
50
25
0
75
TEMPERATURE (°C)
100
ウォームアップ・ドリフトと時間
10
0
140
130
VS = ±15V
110
90
–50 –25
125
14692 G12
RL = 2k
120
18
15
VS = ±15V
VIN = ±0.2V
55
開ループ利得と温度
100
10
9
12
6
SUPPLY VOLTAGE (±V)
出力短絡電流と温度
10
–50
20
VS = ±5V
OPEN-LOOP GAIN (dB)
OPEN-LOOP GAIN (dB)
125
110
15
150
135
130
3
0
14692 G11
開ループ利得と抵抗性負荷
VS = ±5V
1.5
1.0
60
85°C
25°C
14692 G10
140
2.0
14692 G09
出力電圧振幅と負荷電流
1.0
20
–1.5
–2.0
V–
15
OFFSET VOLTAGE DRIFT (µV)
OUTPUT VOLTAGE SWING (V)
–1.0
RL = 2k
–1.0
14692 G08
V+ –0.5
RL = 10k
–1
TA = 25°C
ΔVOS < 100µV
0.5
14692 G07
V+
入力同相範囲と電源電圧
–0.5
40
–30
50
25
75
0
TEMPERATURE (°C)
V+
VS = ±15V
TA = 25°C
60
20
0
入力バイアス電流と入力同相電圧
80
COMMON MODE RANGE (V)
入力バイアス電流と温度
OUTPUT SHORT-CIRCUIT CURRENT (mA)
30
S0-8 ±5V
–10
–20
–30
–40
–50
–60
S0-8 ±15V
–70
50
25
75
0
TEMPERATURE (°C)
100
125
14692 G14
–80
0
20
40
60
80 100 120
TIME AFTER POWER UP (s)
140
14692 G15
14692f
7
LT1469-2
標準的性能特性
PHASE
60
GAIN
30
20
0
20
TA = 25°C
10 AV = –1
RF = RG = 5.1k
0 CF = 5pF
RL = 2k
–10
100k
10k
1M
10M
FREQUENCY (Hz)
PHASE (DEG)
40
40
–20
TA = 25°C
5 AV = –1
4 RF = RG = 2k
CF = 6.8pF
3 RL = 500Ω
2
NO CL
–1
–2
–3
–40
–5
100k
AV = 100
1
10
10
100
FREQUENCY (kHz)
1000
14692 G19
AV = 10
0.1
AV = –1
0.01
1M
10M
FREQUENCY (Hz)
100M
0.001
10k
14692 G17
OUTPUT VOLTAGE SWING (VP-P)
AV = –1
15
1M
10M
FREQUENCY (Hz)
9
8
8
6
7
4
AV = –1
5
4
3
VS = ±5V
TA = 25°C
1 RL = 2k
THD<1%
0
1
10
100
FREQUENCY (kHz)
2
150µV
0.01%
0.1%
0
–4
–8
1000 2000
VS = ±15V
TA = 25°C
RF = RG = 2.5k
RL = 2.5k
INTO DIODES
CF = 8pF
–2
–6
2
–10
0.1%
150µV
0.01%
0 100 200 300 400 500 600 700 800 900 1000
SETTLING TIME (ns)
14692 G21
14692 G20
大信号過渡、AV = –1
小信号過渡、AV = –1
10
VS = ±15V
8
VS = ±15V
AV = –1
RF = RG = 2k
CL = 22pF
10V
0.01%
6
4
2V/DIV
20mV/DIV
2
100M
セトリング時間と出力ステップ、
AV = –1
10
6
100k
14692 G18
10
セトリング時間と出力ステップ、
AV = 2
OUTPUT STEP (V)
10
無歪み出力振幅
と周波数、VS = 5V
20
VS = ±15V
TA = 25°C
–4
–60
100M
30
OUTPUT VOLTAGE SWING (VP-P)
CL = 22pF
0
無歪み出力振幅
と周波数、VS = 15V
VS = ±15V
5 TA = 25°C
RL = 2k
THD<1%
0
1
CL = 47pF
1
14692 G16
25
CL = 100pF
OUTPUT STEP (V)
50
出力インピーダンスと周波数
100
6
80
60
GAIN (dB)
利得と周波数、AV = –1
100
OUTPUT IMPEDANCE (Ω)
開ループ利得および位相と周波数
GAIN (dB)
70
0
–2
–4
–6
–8
–10
0.01%
VS = ±15V
TA = 25°C
RF = RG = 1k
RL = 2.5k INTO DIODES
CF = 22pF
RS = 511Ω//30pF
0V
200ns/DIV
50ns/DIV
14692 G23
14692 G24
0 100 200 300 400 500 600 700 800 900 1000
SETTLING TIME (ns)
14692 G22
14692f
8
LT1469-2
アプリケーション情報
利得 2で安定動作
LT1469-2 はLT1469 の非補償バージョンです。高精度の DC
性能は同じですが、安定させるにはオペアンプの利得を2 以
上にする必要があるところまで内部の補償コンデンサを減ら
しました。
一般に、オペアンプの周りの利得が 2 以上のアプリケーション
では、非補償バージョンを使用すると最高のAC 特性が得ら
れます。利得が 2 未満のアプリケーションには、ユニティゲイン
安定バージョンを使用します。
「利得」は、それに関連するすべての寄生素子を含め、出力か
ら差動入力への帰還比の逆数として定義するのが適当です。
なお、
あらゆる帰還ループと同様に、
ループの安定性は全ルー
プ利得がユニティゲインと交差する周波数での帰還率の値に
依存します。
したがって、DCでの利得が高周波での利得より
も低い回路が可能で、これらの回路は非ユニティゲイン安定
オペアンプを使用しても安定動作することができます。一例と
して、多くの電流出力DAC バッファ・アプリケーションが挙げ
られます。
レイアウトと受動部品
LT1469のDC 特性とAC 特性を最大限に高めるには、
ボード・
レイアウトの詳細に注意する必要があります。最高のAC 特性
(たとえば、高速セトリング時間)
を得るには、グランド・プレー
ン、短いリード長、低 ESRのバイパス・コンデンサ
(1µF ∼ 10µF
タンタル)
と並列にRF 品質のバイパス・コンデンサ
(0.01µF ∼
0.1µF)を使用してください。最良のDC 特性を得るには、星状
接地法を使用し、入力トレース長を等しくし、リークを最小限
に抑えてください(たとえば、1.5GΩの入力と15Vの電源の間
のリークは、最大 IB– 仕様に等しい10nAになります)。
入力回路を入力に近い電位で動作している保護リングで囲む
ことにより、ボードのリーク電流を最小限に抑えることができ
ます。反転構成の場合はリングをグランドに接続し、非反転接
続ではリングを反転入力に接続します(入力容量が増加し、
後述する補償コンデンサが必要になる場合があることに注意
してください)。
また外部回路ではマイクロボルト・レベルの誤差電圧が生じる
可能性があります。入力に接触している異種金属間の温度勾
配に起因する熱電対効果により、アンプ固有のドリフトが大き
くなる可能性があります。
デバイスのピン周辺の気流を最小限
に抑え、 パッケージ・ピンもできるだけ短くします。
また、2つの
入力リードはできるだけ近づけて同じ温度に維持する必要が
あります。
反転入力に並列に接続した帰還抵抗と利得設定抵抗は入力
容量と結合してポールを形成し、ピーキングや発振を引き起こ
すことがあります。CF = RG • CIN/RF の値の帰還コンデンサを
用いて、入力のポールをキャンセルし、最適なダイナミック特性
が得られるようにすることができます。DCノイズの利得が1で、
大きな帰還抵抗を使用したアプリケーションでは、CF をCIN
の1/2 以下の値にします。1 つの例はこのデータシートの最初
のページに示すDAC 用電流−電圧コンバータで、DACに数
十 pFもの出力容量をもたせることができます。
V+
CF
+IN
R1
Q2 100Ω
R1
100Ω Q1
–IN
RF
RG
–
CIN 1/2 LT1469-2
VIN
VOUT
+
14692 F01
図 1.入力容量のゼロ調整
V–
14692 F02
図 2.入力段保護
14692f
9
LT1469-2
アプリケーション情報
入力に関する検討事項
LT1469の各入力は、100Ωの直列抵抗と入力デバイスのベー
ス間のバック・トゥ・バック・ダイオードで保護されています。入
力電圧が大きく異なる可能性があるときは、外付け直列抵抗
で入力電流を10mA 未満に制限する必要があります。各入力
には、2 個のESDクランプ・ダイオード(各電源に1 個ずつ)も
あります。電源より高い電圧に入力をドライブする場合は、外
付け抵抗によって電流を10mA 未満に制限します。
LT1469は入力でバイアス電流のキャンセルを行っています。
反転入力電流はゼロ同相電圧で調整され、電流 - 電圧コン
バータなどの反転アプリケーションでの誤差が最小限に抑え
られます。非反転入力電流は調整されず、偏差がより広くなる
ので、最大値はより大きくなります。入力オフセット電流がいず
れの入力電流よりも大きくなる可能性があるので、バランス用
のソース抵抗の使用は推奨できません。実際にDC 精度が低
下するだけでなく、
ノイズも増加します。
入力バイアス電流は同相電圧に応じて変化します。
セトリング
時間が悪影響を受けることになるので、キャンセル回路はこの
同相電圧に追従するように設計されていません。
LT1469の入力は、位相反転を生じることなく負電源および正
電源より0.5V 以内の値までドライブすることができます。入力
が正電源に0.5Vより近づくと、
出力の位相が反転します。
全入力ノイズ
LT1469 の全入力ノイズは1k ∼ 20k のソース抵抗に最適化さ
れています。
この範囲内では、全入力ノイズはソース抵抗自体
のノイズによって支配されます。
ソース抵抗が 1k 未満のとき
には、アンプの電圧ノイズが支配的になります。
ソース抵抗が
20kを超えると、入力ノイズ電流が支配的なります。
簡略回路図
V+
I1
I5
I2
Q10
Q8
+IN
Q1
Q2
–IN Q5
Q9
Q6
Q7
Q3
I3
V–
I4
OUT
Q4
BIAS
Q11
C
I6
14692 SS
14692f
10
LT1469-2
パッケージ
S8 パッケージ
8ピン・プラスチック・スモール・アウトライン
(細型 0.150)
(Reference LTC DWG # 05-08-1610)
.189 – .197
(4.801 – 5.004)
NOTE 3
.045 .005
.050 BSC
8
.245
MIN
.160 .005
6
5
.150 – .157
(3.810 – 3.988)
NOTE 3
.228 – .244
(5.791 – 6.197)
.030 .005
TYP
1
推奨する半田パッド・レイアウト
.010 – .020
¥ 45°
(0.254 – 0.508)
.008 – .010
(0.203 – 0.254)
7
2
3
4
.053 – .069
(1.346 – 1.752)
.004 – .010
(0.101 – 0.254)
0– 8 TYP
.016 – .050
(0.406 – 1.270)
.050
(1.270)
BSC
.014 – .019
(0.355 – 0.483)
TYP
NOTE:
1. 寸法は
インチ
(ミリメートル)
2. 図は実寸とは異なる
3. これらの寸法にはモールドのバリまたは突出部を含まない
モールドのバリまたは突出部は0.006インチ(0.15mm)
を超えないこと
SO8 0303
DF パッケージ
12ピン・プラスチックDFN(4mm 4mm)
(Reference LTC DWG # 05-08-1773 Rev Ø)
4.00 ± 0.10
(4 SIDES)
2.50 REF
2.50 REF
7
12
0.70 ±0.05
0.40 ± 0.10
3.38 ±0.10
3.38 ±0.05
4.50 ± 0.05
3.10 ± 0.05
2.65 ± 0.10
2.65 ± 0.05
パッケージ
の外形
0.25 ±0.05
0.50 BSC
0.200 REF
推奨する半田パッドのピッチと寸法
半田付けされない領域には半田マスクを使用する
ピン1のノッチ
R = 0.20(標準)
または0.35×45°
の面取り
ピン1の
トップ・
マーキング
(NOTE 6)
6
R = 0.115
TYP
0.75 ± 0.05
1
(DF12) DFN 0806 REV Ø
0.25 ± 0.05
0.50 BSC
底面図−露出パッド
0.00 – 0.05
NOTE:
1. 図はJEDECのパッケージ外形MO-220のバリエーション(WGGD-X)
に含めるよう提案されている
(承認待ち)
2. 図は実寸とは異なる
3. すべての寸法はミリメートル
4. パッケージ底面の露出パッドの寸法にはモールドのバリを含まない
モールドのバリは(もしあれば)各サイドで0.15mmを超えないこと
5. 露出パッドは半田メッキとする
6. 網掛けの部分はパッケージの上面と底面のピン1の位置の参考に過ぎない
14692f
リニアテクノロジー・コーポレーションがここで提供する情報は正確かつ信頼できるものと考えておりますが、その使用に関する責務は
一切負いません。また、ここに記載された回路結線と既存特許とのいかなる関連についても一切関知いたしません。なお、日本語の資料は
あくまでも参考資料です。訂正、変更、改版に追従していない場合があります。最終的な確認は必ず最新の英語版データシートでお願いいたします。
11
LT1469-2
関連製品
製品番号
説明
LT1167
高精度計装アンプ
注釈
LT1468
シングル90MHz、22V/µs、16ビット高精度オペアンプ
VOS:最大75µV、LT1469のシングル・バージョン
LTC1595/
LTC1596
16ビット、
シリアル乗算型 IOUT DAC
INL/DNL:最大 1LSB、低グリッチ、DAC8043の16ビット・アップグレード
LTC1597
16ビット、パラレル乗算型IOUT DAC
INL/DNL:最大 1LSB、低グリッチ、バイポーラ抵抗を内蔵
LTC1604
16ビット、333kspsサンプリングADC
LTC1605
シングル5V、16ビット、100kspsサンプリングADC
1本の抵抗による利得設定、利得誤差0.04%(最大)、非直線性10ppm(最大)
2.5V入力、SINAD = 90dB、THD = –100dB
低消費電力、 10V入力、パラレル/バイト・インタフェース
14692f
12
リニアテクノロジー株式会社
〒102-0094 東京都千代田区紀尾井町3-6紀尾井町パークビル8F
TEL 03- 5226-7291 ● FAX 03-5226-0268 ● www.linear-tech.co.jp
LT 0808 REV C • PRINTED IN JAPAN
 LINEAR TECHNOLOGY CORPORATION 2008