MB88346B - Spansion

本ドキュメントはCypress (サイプレス) 製品に関する情報が記載されております。
富士通マイクロエレクトロニクス
DS04–13501–3a
DATA SHEET
汎用リニア IC 汎用コンバータ
CMOS
デジタルチューニング用 D/A コンバータ
(12 チャネル . 8 ビット , OP アンプ付き )
MB88346B
■ 概 要
MB88346B は , 12 チャネルの出力アンプを内蔵した 8 ビットデジタルチューニング用の D/A コンバータです。
アンプ搭
載のため , 大電流駆動が可能です。
データはシリアル入力のため , 3 本の制御線で済み , また , MB88340 シリーズとカスケード接続することもできます。
電子ボリューム , 調節用半固定抵抗の代替部品として最適です。
■ 特 長
・ 低消費電力
・ 小型パッケージ
・ R-2R 方式の 8 ビット D/A コンバータを 12 チャネル内蔵
・ アナログ出力アンプ内蔵(シンク電流最大 1.0 mA・ソース電流最大 1.0 mA)
・ アナログ出力範囲 0 ~ VCC
・ MCU インタフェースおよび OP アンプ用電源と D/A コンバータ用電源 とを分離し , D/A 変換範囲を独立して設定可能
・ 3V 系 MCU から直接コントロール可能(入力電圧 “H” = 0.5 V CC, “L” = 0.2 V CC)
・ シリアルデータ入力 , 2.5 MHz 動作
・ CMOS プロセス
・ パッケージは DIP-20 ピン , SOP-20 ピン , SSOP-20 ピンをラインアップ
■ パッケージ
プラスチック・DIP, 20 ピン
プラスチック・SOP, 20 ピン
プラスチック・ SSOP, 20 ピン
(DIP-20P-M02)
(FPT-20P-M01)
(FPT-20P-M03)
Copyright©2005-2008 FUJITSU MICROELECTRONICS LIMITED All rights reserved
2005.3
MB88346B
■ 端子配列図
(TOP VIEW)
(TOP VIEW)
VSS
1
20
GND
VSS
1
20
GND
AO3
2
19
AO2
AO3
2
19
AO2
AO4
3
18
AO1
AO4
3
18
AO1
AO5
4
17
DI
AO5
4
17
DI
AO6
5
16
CLK
AO6
5
16
CLK
AO7
6
15
LD
AO7
6
15
LD
AO8
7
14
DO
AO8
7
14
DO
AO9
8
13
AO12
AO9
8
13
AO12
AO10
9
12
AO11
AO10
9
12
AO11
10
11
VCC
VDD
10
11
VCC
VDD
(DIP-20P-M02)
(FPT-20P-M01)
(FPT-20P-M03)
■ 端子機能説明
端子番号
端子記号
I/O
端子名称
機 能 説 明
17
DI*
I
データ入力端子
12 ビットのシリアルデータを入力します。
14
DO
O
データ出力端子
12 ビットシフトレジスタの MSB のビットデータを出力し
ます。
16
CLK*
I
シフトクロック入力端子
DI 端子からの入力信号がシフトクロックの立上りで
12 ビットシフトレジスタに入力されます。
15
LD*
I
ロード信号入力端子
“H” レベルを LD 端子に入力すると , 12 ビットシフトレジス
タのデータが , デコーダおよび D/A 出力用レジスタにロー
ドされます。
18,
19,
2,
3,
4,
5,
6,
7,
8,
9,
12,
13
AO1,
AO2,
AO3,
AO4,
AO5,
AO6,
AO7,
AO8,
AO9,
AO10,
AO11,
AO12
O
D/A 出力端子
OP アンプ付き 8 ビット D/A コンバータのアナログデータ
を出力します。
11
VCC

電源端子
MCU インタフェース , OP アンプの電源端子です。
20
GND

GND 端子
MCU インタフェース , OP アンプの接地端子です。
10
VDD

電源端子
D/A コンバータの電源端子です。
1
VSS

GND 端子
D/A コンバータの接地端子です。
*:DI 端子,CLK 端子および LD 端子を 3 V 系 MCU と接続する場合には , 非転送時 “L” レベル固定としてください。
2
MB88346B
■ ブロックダイヤグラム
VCC
GND
12 ビットシフトレジスタ
DI
CLK
D0
D1
D2
D3
D4
D5
D6
D7
D8
D9
DO
D10 D11
アドレスデコーダ
LD
8
12
D0
1
8 ビットラッチ
12
D7
D0
D7
8 ビット
R-2R
D/A コンバータ
VCC GND
1 2 3 4
12
8 ビットラッチ
8 ビット
R-2R
D/A コンバータ
+
+
_
−
AO1
AO12 VDD VSS
3
MB88346B
■ チップコントロール用データ
1. シフトレジスタ用データ
・ チップコントロールは , シフトレジスタに 12 ビットのデータを入力して行います。
・ シフトレジスタの入力データは , 4 ビットのアドレス選択信号と 8 ビットの D/A コンバータ制御信号の , 合計 12 ビッ
トのデータで構成されています。
・ シフトレジスタへのデータ入力は , DI 端子に D11
(MSB)~ D0
(LSB)の順序で入力します。
Last (LSB)
D0
First (MSB)
D1
D2
D3
D4
D5
D6
D7
D8
D9
D/A コンバータ制御信号
D10
D11
アドレス選択信号
2. D/A コンバータ制御信号
入力データ信号
D/A コンバータ出力電圧
D0
D1
D2
D3
D4
D5
D6
D7
0
0
0
0
0
0
0
0
≅ VSS
1
0
0
0
0
0
0
0
≅ VREF / 255 × 1 + VSS
0
1
0
0
0
0
0
0
≅ VREF / 255 × 2 + VSS
1
1
0
0
0
0
0
0
≅ VREF / 255 × 3 + VSS
0
1
1
1
1
1
1
1
≅ VREF / 255 × 254 + VSS
1
1
1
1
1
1
1
1
≅ VDD
VREF = VDD - VSS
3. アドレス選択信号
入力データ信号
4
アドレス選択結果
D8
D9
D10
D11
0
0
0
0
Don't Care
0
0
0
1
AO1 選択
0
0
1
0
AO2 選択
0
0
1
1
AO3 選択
0
1
0
0
AO4 選択
0
1
0
1
AO5 選択
0
1
1
0
AO6 選択
0
1
1
1
AO7 選択
1
0
0
0
AO8 選択
1
0
0
1
AO9 選択
1
0
1
0
AO10 選択
1
0
1
1
AO11 選択
1
1
0
0
AO12 選択
1
1
0
1
Don't Care
1
1
1
0
Don't Care
1
1
1
1
Don't Care
MB88346B
■ データ設定時のタイミングチャート
MSB
DI
D11
LSB
D10
D9
D8
D2
D1
D0
CLK
LD
D/A 出力
(AO1 ~ AO12)
■ アナログ出力電圧範囲
R-2R ラダー出力
VDD
OP アンプ出力
VCC
VAOH (VCC)
D/A 出力範囲
( リニア領域 )
VAOL (GND)
VSS
GND
( 注意 ) VCC = VDD, GND = VSS
5
MB88346B
■ 絶対最大定格
項 目
記 号
定 格 値
条 件
VCC
電源電圧
VDD
GND を基準にし
た場合。
Ta =+ 25 °C
単位
最小
最大
- 0.3
+ 7.0
V
- 0.3
+ 7.0
V
- 0.3
VCC + 0.3
V
- 0.3
VCC + 0.3
V
入力電圧
VIN
出力電圧
VOUT
消費電力
PD


250
mW
動作温度
Ta

- 40
+ 85
°C
保存温度
Tstg

- 55
+ 150
°C
備 考
VCC ≥ VDD であること。
<注意事項> 絶対最大定格を超えるストレス ( 電圧 , 電流 , 温度など ) の印加は , 半導体デバイスを破壊する可能性があ
ります。
したがって , 定格を一項目でも超えることのないようご注意ください。
■ 推奨動作条件
項 目
記 号
規 格 値
単位
最小
最大
VCC
4.5
5.5
V
GND

0
V
アナログ出力ソース電流
Isource

1.0
mA
アナログ出力シンク電流
Isink

1.0
mA
発振限界出力容量
COL

1.0
µF
動作温度
Ta
- 40
+ 85
°C
電源電圧
<注意事項> 推奨動作条件は , 半導体デバイスの正常な動作を保証する条件です。
電気的特性の規格値は , すべてこの条
件の範囲内で保証されます。
常に推奨動作条件下で使用してください。
この条件を超えて使用すると , 信頼
性に悪影響を及ぼすことがあります。
データシートに記載されていない項目 , 使用条件 , 論理の組合せでの使用は , 保証していません。
記載され
ている以外の条件での使用をお考えの場合は , 必ず事前に当社営業担当部門までご相談ください。
6
MB88346B
■ 電気的特性
1. 直流特性
(1) デジタル部
(VDD, VCC =+ 5 V ± 10% (VCC ≥ VDD) , GND, VSS = 0 V, Ta =- 40 °C ~+ 85 °C)
項 目
記 号 端子記号
電源電圧
VCC
電源電流
ICC
入力リーク電流
IILK
“L” レベル入力電圧
VIL
“H” レベル入力電圧
VIH
“L” レベル出力電圧
VOL
“H” レベル出力電圧
VOH
条 件
CLK
DI
LD
DO
単位
最 小
標 準
最 大
4.5
5.0
5.5
V

2.5
4.5
mA
- 10

10
µA



0.2 VCC
V

0.5 VCC


V


0.4
V
VCC - 0.4


V

VCC
規 格 値
CLK = 1 MHz 動作時
(無負荷時)
VIN = 0 ~ VCC
IOL = 2.5 mA
IOH =- 400 µA
(注意事項)IOL, IOH は出力負荷電流です。
(2) アナログ部
(VDD, VCC =+ 5 V ± 10% (VCC ≥ VDD) , GND, VSS = 0 V, Ta =- 40 °C ~+ 85 °C)
項 目
消費電流
アナログ電源電圧
記 号 端子記号
IDD
VDD
VDD
VDD
VSS
VSS
条 件
規 格 値
単位
最 小
標 準
最 大

0.2
0.5
mA
2.0

VCC
V
GND

VCC - 2.0
V

8

bit
無負荷 VDD ≤ VCC - 0.1 V
VSS ≥ 0.1 V
- 1.5
0
1.5
LSB
無負荷
VDD - VSS ≥ 2.0 V
単調性増加
分解能
Res
非直線性誤差
LE
微分直線性誤差
D LE
無負荷 VDD ≤ VCC - 0.1 V
VSS ≥ 0.1 V
- 1.0

1.0
LSB
出力最小電圧 1
VAOL1
無負荷 , VSS = 0 V
デジタル設定 #00 のとき
VSS

VSS + 0.1
V
出力最小電圧 2
VAOL2
Isource = 500 µA
デジタル設定 #00 のとき
VSS - 2.0
VSS
VSS + 0.2
V
出力最小電圧 3
VAOL3
Isink = 500 µA
デジタル設定 #00 のとき
VSS

VSS + 0.2
V
VAOL4
VDD = VCC = 5.0 V
VSS = GND = 0.0 V
Isource = 1.0 mA
デジタル設定 #00 のとき
VSS - 0.3
VSS
V SS + 0.3
V
VSS

V SS + 0.3
V
出力最小電圧 4
AO1 ~
AO12
AO 1 ~
AO 12
出力最小電圧 5
VAOL5
VDD = VCC = 5.0 V
VSS = GND = 0.0 V
Isink = 1.0 mA
デジタル設定 #00 のとき
出力最大電圧 1
VAOH1
無負荷 , VDD = VCC
デジタル設定 #FF のとき
VDD - 0.1

V DD
V
出力最大電圧 2
VAOH2
Isource = 500 µA
デジタル設定 #FF のとき
VDD - 0.2

V DD
V
出力最大電圧 3
VAOH3
Isink = 500 µA
デジタル設定 #FF のとき
VDD - 0.2
V DD
V DD + 0.2
V
(続く)
7
MB88346B
(続き)
(VDD, VCC =+ 5 V ± 10% (VCC ≥ VDD) , GND, VSS = 0 V, Ta =- 40 °C ~+ 85 °C)
項 目
出力最大電圧 4
記 号 端子記号
VAOH4
AO 1 ~
AO 12
出力最大電圧 5
VAOH5
規 格 値
条 件
標 準
最 大
VDD = VCC = 5.0 V
VSS = GND = 0.0 V
Isource = 1.0 mA
デジタル設定 #FF のとき
VDD - 0.3

V DD
V
VDD = VCC = 5.0 V
VSS = GND = 0.0 V
Isink = 1.0 mA
デジタル設定 #FF のとき
VDD - 0.3
V DD
V DD + 0.3
V
非直線性誤差:“00” 時の出力電圧と “FF” 時の出力電圧を結ぶ理想直線に対する , 入出力曲線の誤差。
微分直線性誤差:デジタル値を 1 ビット増加させたときの理想の増加量に対する誤差。
アナログ出力
理想直線
VAOH
非直線性誤差
VAOL
#00
#FF
デジタル設定
( 注意 ) VAOH と VDD, VAOL と VSS は , 必ずしも一致しません。
8
単位
最 小
MB88346B
2. 交流特性
(VDD, VCC =+ 5 V ± 10% (VCC ≥ VDD) , GND, VSS = 0 V, Ta =- 40 °C ~+ 85 °C)
項 目
記 号
条 件
“L” レベルクロックパルス幅
tCKL
“H” レベルクロックパルス幅
規 格 値
最 小
最 大

200

tCKH

200

tCr
tCf


200
データセットアップ時間
tDCH

30

データホールド時間
tCHD

60

ロードセットアップ時間
tCHL

200

ロードホールド時間
tLDC

100

“H” レベルロードパルス幅
tLDH

100

データ出力ディレイ時間
tDO
「負荷条件(1)
」参照
70
350
D/A 出力セトリング時間
tLDD
「負荷条件(2)
」参照

20
クロック立上り時間
クロック立下り時間
単位
ns
µs
・負荷条件
(1)
測定点
測定点
(2)
DO
D/A 出力
(AO1 ~ AO12)
CL (20 pF ≤ CL ≤ 100 pF)
RAL = 10 kΩ
CAL = 50 pF
・入出力タイミング
tCKH
tCr
tCf
CLK
tCKL
tLDC
DI
tDCH
tCHD
tLDH
tCHL
LD
tLDD
D/A 出力
(AO1 ~ AO12)
tDO
DO
( 注意事項 )D/A 出力の判定レベルは VCC の 90%, 10%とします。その他の判定レベルは VCC の 80%, 20%とします。
9
MB88346B
■ 特性例
アナログ出力電圧-シンク / ソース電流特性
(V)
+0.3
+0.2
+0.1
VDD
アナログ出力電圧
−0.1
−0.2
−0.3
+0.3
+0.2
+0.1
VSS
−0.1
−0.2
−0.3
−0.1
−0.5
シンク電流 ISINK ←
10
0
0.5
→ソース電流 ISOURCE
1.0
(mA)
MB88346B
■ オーダ型格
型 格
パッケージ
MB88346BP
プラスチック・DIP, 20 ピン
(DIP-20P-M02)
MB88346BPF
プラスチック・SOP, 20 ピン
(FPT-20P-M01)
MB88346BPFV
プラスチック・SSOP, 20 ピン
(FPT-20P-M03)
備 考
11
MB88346B
■ 外形寸法図
プラスチック・DIP, 20 ピン
(DIP-20P-M02)
+0.20
24.64 –0.30
+.008
.970 –.012
INDEX-1
6.20±0.25
(.244±.010)
INDEX-2
0.51(.020)MIN
4.36(.172)MAX
0.25±0.05
(.010±.002)
3.00(.118)MIN
0.46±0.08
(.018±.003)
+0.30
0.86 –0
.034
+.012
–0
1.27(.050)
MAX
C
+0.30
1.27 –0
+.012
–0
.050
2.54(.100)
TYP
7.62(.300)
TYP
15˚MAX
1994 FUJITSU LIMITED D20003S-3C-4
単位 : mm (inches)
注意:括弧内の値は参考値です。
(続く)
12
MB88346B
注 1) *1 印寸法はレジン残りを含む。
注 2) *2 印寸法はレジン残りを含まず。
注 3) 端子幅および端子厚さはメッキ厚を含む。
注 4) 端子幅はタイバ切断残りを含まず。
プラスチック・SOP, 20 ピン
(FPT-20P-M01)
+0.25
+.010
+0.03
*112.70 –0.20 .500 –.008
0.17 –0.04
+.001
20
.007 –.002
11
*2 5.30±0.30
7.80±0.40
(.209±.012) (.307±.016)
INDEX
Details of "A" part
+0.25
2.00 –0.15
+.010
.079 –.006
1
"A"
10
1.27(.050)
0.47±0.08
(.019±.003)
0.13(.005)
(Mounting height)
0.25(.010)
0~8˚
M
0.50±0.20
(.020±.008)
0.60±0.15
(.024±.006)
+0.10
0.10 –0.05
+.004
.004 –.002
(Stand off)
0.10(.004)
C
2002 FUJITSU LIMITED F20003S-c-7-7
単位:mm (nches)
注意:括弧内の値は参考値です。
(続く)
13
MB88346B
(続き)
注 1) *1 印寸法のレジン残りは片側 +0.15 (.006 )MAX
注 2) *2 印寸法はレジン残りを含まず。
注 3) 端子幅および端子厚さはメッキ厚を含む。
注 4) 端子幅はタイバ切断残りを含まず。
プラスチック・SSOP, 20 ピン
(FPT-20P-M03)
*1 6.50±0.10(.256±.004)
0.17±0.03
(.007±.001)
11
20
*24.40±0.10 6.40±0.20
(.173±.004) (.252±.008)
INDEX
Details of "A" part
+0.20
1.25 –0.10
+.008
.049 –.004
LEAD No.
1
10
0.65(.026)
"A"
0.24±0.08
(.009±.003)
0.10(.004)
C
(Mounting height)
0.13(.005)
M
0~8˚
0.50±0.20
(.020±.008)
0.60±0.15
(.024±.006)
0.10±0.10
(Stand off)
(.004±.004)
0.25(.010)
2003 FUJITSU LIMITED F20012S-c-4-6
単位:mm (nches)
注意:括弧内の値は参考値です。
14
MB88346B
MEMO
15
富士通マイクロエレクトロニクス株式会社
〒 163-0722 東京都新宿区西新宿 2-7-1 新宿第一生命ビル
http://jp.fujitsu.com/fml/
お問い合わせ先
富士通エレクトロニクス株式会社
〒 163-0731 東京都新宿区西新宿 2-7-1 新宿第一生命ビル
http://jp.fujitsu.com/fei/
電子デバイス製品に関するお問い合わせは , こちらまで ,
0120-198-610
受付時間 : 平日 9 時~ 17 時 ( 土・日・祝日 , 年末年始を除きます )
携帯電話・PHS からもお問い合わせができます。
※電話番号はお間違えのないよう , お確かめのうえおかけください。
本資料の記載内容は , 予告なしに変更することがありますので , ご用命の際は営業部門にご確認ください。
本資料に記載された動作概要や応用回路例は , 半導体デバイスの標準的な動作や使い方を示したもので , 実際に使用する機器での動作を保証するも
のではありません。従いまして , これらを使用するにあたってはお客様の責任において機器の設計を行ってください。これらの使用に起因する損害な
どについては , 当社はその責任を負いません。
本資料に記載された動作概要・回路図を含む技術情報は , 当社もしくは第三者の特許権 , 著作権等の知的財産権やその他の権利の使用権または実施
権の許諾を意味するものではありません。また , これらの使用について , 第三者の知的財産権やその他の権利の実施ができることの保証を行うもので
はありません。したがって , これらの使用に起因する第三者の知的財産権やその他の権利の侵害について , 当社はその責任を負いません。
本資料に記載された製品は , 通常の産業用 , 一般事務用 , パーソナル用 , 家庭用などの一般的用途に使用されることを意図して設計・製造されてい
ます。極めて高度な安全性が要求され , 仮に当該安全性が確保されない場合 , 社会的に重大な影響を与えかつ直接生命・身体に対する重大な危険性を
伴う用途(原子力施設における核反応制御 , 航空機自動飛行制御 , 航空交通管制 , 大量輸送システムにおける運行制御 , 生命維持のための医療機器 , 兵
器システムにおけるミサイル発射制御をいう), ならびに極めて高い信頼性が要求される用途(海底中継器 , 宇宙衛星をいう)に使用されるよう設計・
製造されたものではありません。したがって , これらの用途にご使用をお考えのお客様は , 必ず事前に営業部門までご相談ください。ご相談なく使用
されたことにより発生した損害などについては , 責任を負いかねますのでご了承ください。
半導体デバイスはある確率で故障が発生します。当社半導体デバイスが故障しても , 結果的に人身事故 , 火災事故 , 社会的な損害を生じさせないよ
う , お客様は , 装置の冗長設計 , 延焼対策設計 , 過電流防止対策設計 , 誤動作防止設計などの安全設計をお願いします。
本資料に記載された製品を輸出または提供する場合は , 外国為替及び外国貿易法および米国輸出管理関連法規等の規制をご確認の上 , 必要な手続き
をおとりください。
本書に記載されている社名および製品名などの固有名詞は , 各社の商標または登録商標です。
編集 販売戦略部