[AKD4621-B] AKD4621-B AK4621評価用ボード Rev.2 概 要 AKD4621-Bは、24ビットA/D & D/Aコンバータ、AK4621の評価用ボードです。A/D → D/Aのループバッ クモードに加えて、A/Dのみ、D/Aのみの評価も可能です。ディジタルインタフェースに対応しており、 光コネクタを介してディジタルオーディオ機器とインタフェース可能です。 ! オーダリングガイド AKD4621-B --- AK4621評価用ボード (IBM-AT互換機のプリンタポートとの接続用ケーブル とコントロールソフトを同梱。尚、Windows NT上では コントロールソフトは動作しません。) 機 能 • ディジタルインタフェースを装備 - DIT(AK4114):光またはBNC - DIR(AK4114):光またはBNC • シリアルコントロール用10ピンヘッダー -15V +15V Regulator AGND DGND BNC LIN R IN Input Buffer AK4114 (DIR&DIT) AK4621 Opt In Opt Out BNC LOUT ROUT Output Buffer 10pin Header Control Data Figure 1. AKD4621-B Block Diagram * 回路図は文末に添付。 <KM100802> 2010/12 -1- [AKD4621-B] 評価ボードマニュアル 操作手順 1) 電源の配線 配線は電源の根本から分けます。 ジャック ジャッ の名称 クの色 +15V 緑 Typ 電圧 +15V -15V 青 -15V GND 黒 0V 用途 Defaultの設定 OPAmpのプラス電源 +15Vに接続 Regulator: T1: +15V→+5Vの電源 (必ず接続) (AK4621の AVDDと VREFの 電 源 , OPAmpのBias電源, および Regulator: T2: +5V→+3.3Vの電源 (AK4621のDVDDとTVDDの電源)) Regulator: T3: +15V→+3.3Vの電源 (AK4114のAVDD, DVDD, TVDDの 電源, ロジック用電源) OPAmpのマイナス電源 -15Vに接続 (必ず接続) アナロググランド GNDに接続 ディジタルグランド (必ず接続) Table 1. 電源の配線 2) 評価モード、ジャンパピン、DIPスイッチの設定(以下参照) 3) 電源投入 電源投入後、必ず一度リセットを行って下さい。 リセットの方法はSW2(PDN)を一度“L”側に倒して、AK4621のパワーダウンを行って から “H”側に戻してパワーダウンを解除して下さい。 <KM100802> 2010/12 -2- [AKD4621-B] 評価モード 対応可能な評価モード 1) A/D-D/Aループバックの評価 (Default) 2) DIR(光コネクタ)を使用したD/A部の評価 3) DIT(光コネクタ)を使用したA/D部の評価 1) A/D-D/Aループバックの評価 (Default) 1-1) サンプリングスピード&MCLK周波数の設定 a)パラレルモード(Default) SW1-1 (P/S) SW1-4 (DFS0) SW1-6 (CKS1) SW1-7 (CKS0) SW3-4 (OCKS1) SW3-5 (OCKS0) ON OFF OFF ON ON OFF ON ON OFF ON OFF OFF Sampling Speed of AK4621 Normal Speed Double Speed MCLK Frequency of AK4621 512fs (Default) 256fs Table 2. Sampling Speed & Master clock Frequency in parallel mode 注) パラレルモード設定時、4倍速の設定はできません。 b) シリアルモード SW1 (P/S) DFS1 bit DFS0 bit CMODE bit CKS1 bit CKS0 bit SW3-4 (OCKS1) SW3-5 (OCKS0) OFF 0 0 0 0 1 ON OFF OFF 0 1 0 0 1 OFF OFF OFF 1 0 0 0 1 ON ON Sampling Speed of AK4621 Normal Speed Double Speed Quad Speed MCLK Frequency of AK4621 512fs 256fs 128fs Table 3. Sampling Speed & Master clock Frequency in serial mode 注) シリアルモード設定時、SW1-4 (DFS0), SW1-6 (CKS1), SW1-7 (CKS0)をOFFにしてください。 AK4621のレジスタ設定はプリントポート(PORT3)を通して行ってください。 <KM100802> 2010/12 -3- [AKD4621-B] 1-2) AK4114のマスタクロック動作モード&リファレンス水晶周波数設定 Mode 1 SW3-6 (CM1) OFF SW3-7 (CM0) ON PLL X'tal Clock source SDTO OFF ON X'tal DAUX (Default) Table 4. AK4114’s Clock Operation Mode SW3-1 (XTL1) ON SW3-2 (XTL0) OFF X’tal Frequency 24.576MHz (Default) Table 5. Reference X’tal frequency 1-3) ディジタルフィルタの設定 a) パラレルモード(Default) SW1-2 (SDFIL) OFF ON ディジタルフィルタ Short Delay Sharp Roll-off (Default) Table 6. Digital Filter Selection in parallel mode b) シリアルモード SW1-2 (SDFIL) OFF OFF SDAD bit 0 1 ディジタルフィルタ Sharp Roll-off Short Delay Table 7. Digital Filter Selection in serial mode <KM100802> 2010/12 -4- [AKD4621-B] 2) DIR(光コネクタ)を使用したD/A部の評価 光入力コネクタ(PORT1)で受信したデータからDIRによりMCLK,BICK,LRCK,SDATAを生成します。 CDテストディスク等を用いての評価が可能です。以下にジャンパの設定を示します。 ・ 音質評価時はBNCコネクタを推奨します。 2-1) DIR入力インタフェースの設定 (Default: JP2 (RX3)="OPT") ジャンパ JP2 (RX3) Normal Speed & Double Speed OPT (Default) or BNC Quad Speed BNC Table 8. DIR Input Interface 2-2) サンプリングスピード&MCLK周波数の設定 a) パラレルモード(Default) SW1-1 (P/S) SW1-4 (DFS0) SW1-6 (CKS1) SW1-7 (CKS0) SW3-4 (OCKS1) SW3-5 (OCKS0) ON OFF OFF OFF OFF OFF ON OFF OFF ON ON OFF ON ON OFF ON OFF OFF Sampling Speed of AK4621 Normal Speed Normal Speed Double Speed MCLK Frequency of AK4621 256fs 512fs (Default) 256fs Table 9. Sampling Speed & Master clock Frequency in parallel mode 注) パラレルモード設定時、4倍速の設定はできません。 b) シリアルモード SW1-1 (P/S) DFS1 bit DFS0 bit CMODE bit CKS1 bit CKS0 bit SW3-4 (OCKS1) SW3-5 (OCKS0) OFF 0 0 0 0 0 OFF OFF OFF 0 0 0 0 1 ON OFF OFF 0 1 0 0 1 OFF OFF OFF 1 0 0 0 1 ON ON Sampling Speed of AK4621 Normal Speed Normal Speed Double Speed Quad Speed MCLK Frequency of AK4621 256fs 512fs 256fs 128fs Table 10. Sampling Speed & Master clock Frequency in serial mode * シリアルモード設定時、SW1-4 (DFS0), SW1-6 (CKS1), SW1-7 (CKS0) をOFFにしてください。 AK4621のレジスタ設定はプリントポート(PORT3)を通して行ってください。 <KM100802> 2010/12 -5- [AKD4621-B] 2-3) AK4114のマスタクロック動作モード&リファレンス水晶周波数設定 Mode 0 SW3-6 (CM1) OFF SW3-7 (CM0) OFF PLL X'tal Clock source SDTO ON OFF PLL RX Table 11. Clock Operation Mode SW3-1 (XTL1) ON SW3-2 (XTL0) ON X’tal Frequency OFF Table 12. Reference X’tal frequency 2-4) ディジタルフィルタの設定 a) パラレルモード(Default) SW1-2 (SDFIL) OFF ON ディジタルフィルタ Minimum Delay Sharp Roll-off Table 13. Digital Filter Selection in parallel mode b) シリアルモード AK4621のレジスタ設定はプリンタポート(PORT3)を通して行って下さい。 SW1-2 (SDFIL) OFF OFF OFF SDAD bit 0 0 1 SLOW bit 0 1 0 ディジタルフィルタ Sharp Roll-off Slow Roll-off Minimum Delay Table 14. Digital Filter Selection in serial mode <KM100802> 2010/12 -6- [AKD4621-B] 3) DIT(光コネクタ)を使用したA/D部の評価 光コネクタ(PORT2)からA/D変換データを送信できます。 当社D/Aコンバータ評価用ボードやディジタルアンプ等と接続できます。 3-1) DIT出力インタフェースの設定 (Default: JP7 (TX) ="OPT") ジャンパ JP7(TX) Normal Speed & Double Speed OPT (Default) or BNC Quad Speed BNC Table 15. DIT Output Interface 3-2)サンプリングスピード&MCLK周波数の設定 a) パラレルモード (Default) SW1-1 (P/S) SW1-4 (DFS0) SW1-6 (CKS1) SW1-7 (CKS0) SW3-4 (OCKS1) SW3-5 (OCKS0) ON OFF OFF OFF OFF OFF ON OFF OFF ON ON OFF ON ON OFF ON OFF OFF Sampling Speed of AK4621 Normal Speed Normal Speed Double Speed MCLK Frequency of AK4621 256fs 512fs (Default) 256fs Table 16. Sampling Speed & Master clock Frequency in parallel mode 注) パラレルモード設定時、4倍速の設定はできません。 <KM100802> 2010/12 -7- [AKD4621-B] b) シリアルモード SW1-1 (P/S) DFS1 bit DFS0 bit CMODE bit CKS1 bit CKS0 bit SW3-4 (OCKS1) SW3-5 (OCKS0) OFF 0 0 0 0 0 OFF OFF OFF 0 0 0 0 1 ON OFF OFF 0 1 0 0 1 OFF OFF OFF 1 0 0 0 1 ON ON Sampling Speed of AK4621 Normal Speed Normal Speed Double Speed Quad Speed MCLK Frequency of AK4621 256fs 512fs 256fs 128fs Table 17. Sampling Speed & Master clock Frequency in serial mode * シリアルモード設定時、SW1-4 (DFS0), SW1-6 (CKS1), SW1-7 (CKS0) をOFFにしてください。 AK4621のレジスタ設定はプリントポート(PORT3)を通して行ってください。 3-3) AK4114のマスタクロック動作モード&リファレンス水晶周波数設定 3-3-1) PLLを使用する場合 PORT1(光)またはJ6(BNC)を用い、同期信号を必ずDIRに入れてください。 Mode 0 SW3-6 (CM1) OFF SW3-7 PLL X'tal Clock source (CM0) OFF ON OFF PLL Table 18. Clock Operation Mode (PLL) SW3-1 (XTL1) ON SW3-2 (XTL0) ON SDTO RX X’tal Frequency OFF Table 19. Reference X’tal frequency (PLL) 3-3-2) X’talを使用する場合 (Default) Mode 1 SW3-6 (CM1) OFF SW3-7 (CM0) ON PLL X'tal Clock source SDTO OFF ON X’tal DAUX (Default) Table 20. Clock Operation Mode (X’tal) SW3-1 (XTL1) ON SW3-2 (XTL0) OFF X’tal Frequency 24.576MHz (Default) Table 21. Reference X’tal frequency (X’tal) <KM100802> 2010/12 -8- [AKD4621-B] 3-4) ディジタルフィルタの設定 a) パラレルモード(Default) SW1-2 (SDFIL) OFF ON ディジタルフィルタ Short Delay Sharp Roll-off (Default) Table 22. Digital Filter Selection in parallel mode b) シリアルモード SW1-2 (SDFIL) OFF OFF SDAD bit 0 1 ディジタルフィルタ Sharp Roll-off Short Delay Table 23. Digital Filter Selection in serial mode <KM100802> 2010/12 -9- [AKD4621-B] DIPスイッチ: SW1, SW3の設定 1) SW1の設定(AK4621のモード設定) 1-1) パラレルモード時オーディオデータフォーマットの設定 Mode 2 3 DIF (SW1-5) OFF ON SDTO SDTI LRCK BICK 24bit MSB Justified I2S Compatible 24bit MSB Justified I2S Compatible H/L L/H ≥48fs ≥48fs (Default) Table 24. Audio data format (Parallel mode) 1-2) パラレルモード時ディエンファシスフィルタの設定 DEM0 pin (SW1-3) OFF ON MODE ON (44.1KHz) OFF (Default) Table 25. De-emphasis control (Parallel mode) 1-3) パラレルモード/シリアルモードの設定 P/S pin (SW1-1) OFF ON MODE Serial Parallel (Default) Table 26. Set up P/S pin 2)SW3の設定(AK4114のモード設定。詳細はAK4114のデータシートを参照してください。) 2-1) オーディオ データフォーマットの設定 Mode 4 5 DIF0 (SW3-3) OFF ON SDTO SDTI LRCK BICK 24bit MSB Justified I2S Compatible 24bit MSB Justified I2S Compatible H/L L/H ≥48fs ≥48fs (Default) Table 27. Audio data format 注) ボード上は、DIF1=L, DIF2=H は固定となっています。 他のジャンパの設定 JP3, JP4, JP5, JP6: A/Dコンバータ入力モード DIFF: アナログ差動入力 <Default> SINGLE: 本ボードでは選べません。 JP2, JP7: デジタル入出力は光またBNCの選択 OPT: デジタル入出力は光コネクタを選択します。 BNC: デジタル入出力はBNCコネクタでを選択します。<Default> <KM100802> 2010/12 - 10 - [AKD4621-B] トグルスイッチ: SW2 SW2:AK4621とAK4114のリセット。動作中は“H”側へ倒します。 電源投入後、必ず一度“L”を入力して下さい。 シリアルコントロール AKD4621-BはIBM-AT互換機のプリンタポート(パラレルポート)を通してコントロール可能です。同梱 の10線フラットケーブルでPORT3(CR-I/F)とPCを接続して下さい。 コネクタの向きに注意して下さい。コネクタの1ピンには印が付いています。 Connect PC 10 wire flat cable 10pin Connector CSN CCLK CDTI AKD4621-B CDTO 10pin Header Figure 2. Connect of 10 wire flat cable <KM100802> 2010/12 - 11 - [AKD4621-B] アナログ入力回路 AGNDからAVDDまでの電圧を入力することができます。入力レンジは 2.82Vpp (typ. VREF=5V)になります。 図3は入力バッファ回路例です。反転・反転回路によるゲイン−10dBの差動入力回路です。 AINL+/−(AINR+/−)間の10nFは、変調器のクロックフィードスルーを取るためのコンデンサです。また、22Ωとあ わせて約360kHzのカットオフを持つLPFになっています。前段アンプは約370kHzのカットオフを持つLPFにな っています。 910 4.7k 4.7k 470p VP+ Analog In 47μ 3k 22 2.82Vpp AIN+ VP9.3Vpp Bias NJM5532 910 AVDD 10k 47μ 22 AIN- 0.1μ 10μ Bias 10k 3k AK4621 10n 470p AVDD = 5V VP+ = 15V VP- = -15V Bias 2.82Vpp Figure 3. Input buffer circuit <KM100802> 2010/12 - 12 - [AKD4621-B] アナログ出力回路 ボード上には、AK4621の差動出力を非反転バッファ(2次LPF, fc=182k, Q=0.637, G=+3.9dB)を通して出力する差動 出力回路とその出力を加算するLPF(1次LPF, fc=284k, G=-0.84dB)を実装しています。オペアンプには低雑音高耐圧 のNJM5534Dを使用しています。BNCコネクタから約2.8Vrms(Typ@VREF=5.0V)で出力されます。 +15 3.3n + AOUTL- + 10k 330 180 7 3 2 + 4 3.9n -15 10u 0.1u 6 NJM5534D + 10u 0.1u 620 620 3.3n + 100u 180 330 3 + 2 - 3.9n 2 - 4 + 3 7 Lch 1.0n NJM5534D 10u 6 NJM5534D 680 100 6 0.1u 7 4 1.2k 10k AOUTL+ + +10u 1.0n 1.2k 680 0.1u 560 560 100u + 0.1u 10u + 10u 0.1u Figure 4. Output buffer circuit ∗ 当社では回路例の使用によるトラブルについて一切の責任は負いません。 <KM100802> 2010/12 - 13 - [AKD4621-B] コントロールソフトマニュアル ■ 評価ボードとコントロールソフトの設定 1. 評価ボードを適宜、設定して下さい。 2. IBM-AT互換機と評価ボードを同梱の10線フラットケーブルで接続して下さい。10ピンヘッダーの向きに 注意して下さい。(Windows 2000/XP上でコントロールソフトを動作させる場合、同梱のドライバをイン ストールして下さい。インストール方法については“AKMデバイスコントロールソフトウェア ドライバ ーインストールマニュアル”を見て下さい。Windows95/98/ME上で動作させる場合はドライバのインスト ールは不要です。尚、Windows NT上ではコントロールソフトは動作しません。) 3. 後は下記を参照して評価して下さい。 ■ 操作画面 1. 上記に従って、コントロールプログラムを立ち上げて下さい。 後は適宜、ダイアログを立ち上げ、データを入力して評価して下さい。 Figure 5. Window of [ FUNCTION] <KM100802> 2010/12 - 14 - [AKD4621-B] 操作説明 コントロールソフトでは、レジスタマップ操作、テストツールの操作を行えます。 これらは、上部のタブで切り替えます。 頻繁に使用するレジスタ初期設定ボタン等は、切り替え画面の外側に配置されています。 各ボタンから呼び出されるダイアログの詳細は「各ダイアログ機能の説明」を参照してください。 1. 2. 3. 4. 5. 6. [Port Reset] [Write Default] [All Write] [Save] [Load] [Data R/W] : USB I/Fボード(AKDUSBIF-A)接続時に使用します。 : レジスタを初期設定にします。 : 現在表示されているレジスタ値を全て書き込みます。 : 現在のレジスタ設定値をファイルに保存します。 : ファイルに保存してあるデータの書き込みを実行します。 : [Data R/W] ダイアログを立ち上げます。 各タブ機能の説明 [Data R/W] : [Data R/W] ダイアログ メイン画面で[Data R/W]ボタンを押すと下記のようなダイアログが開きます。 キーボード操作により指定アドレスに対してデータ書き込みを実施します。 Figure 6. Window of [ Data R/W ] [ Address ] ボックス : エディットボックス内にデータを書き込むアドレスを16進数2桁で入力します。 [ Data ] ボックス : エディットボックス内にデータを16進数2桁で入力します。 [ Mask ] ボックス : エディットボックス内にマスクデータを16進数2桁で入力します。 [ Data ]入力に対してAND処理を実施したものが書込みデータとなります。 [ Write ] ボタン : [ Address] ボックスで指定されたアドレスのレジスタに対して [ Data ] 入力と[ Mask ] 入力より生成したデータを書込みます。 [ Close ] ボタン : 処理を終了します。 特にデータ書込みを実施しない場合はこちらで画面を閉じることで キャンセルを行うことが出来ます。 ※[ Write ] ボタンの操作後はレジスタマップの表示が更新されます。 <KM100802> 2010/12 - 15 - [AKD4621-B] 1. [ REG ] タブ : レジスタマップ レジスタ書込み、レジスタ読み込みを実施する画面です。 レジスタマップの各ビットは押しボタンとなっています。 マウスにより操作することでレジスタの更新を実施します。 “H”または “1”はボタンDown状態、赤字 (Read Onlyでは濃い赤) 表示、 “L”または “0”はボタンUp状態、青字(Read Onlyではグレー)表示が行われます。 ReadOnly のレジスタに関してはグレーアウト状態となりマウスによる操作は不可となります。 表示は “H”または “1”は赤字=濃い赤、“L”または“0”は青字=グレーで表示されます。 データシートで定義されていない部分は“---”で表示されます。 Figure 7. Window of [ REG] <KM100802> 2010/12 - 16 - [AKD4621-B] [Write] :データ書き込みダイアログ レジスタマップの各レジスタに対応した[Write]ボタンをクリックし、ダイアログを立ち上げます。 チェックボックスをチェック(9点がチェックした印です)すると、データは“H”または“1”になり、 チェックしなければデータは“L”または“0”になります。 各レジスタに対応したダイアログがあります。 入力した値をレジスタに書き込む場合は[OK]ボタンを、書き込まない場合は[Cancel]ボタンを押して下 さい。 Figure 8. Window of [ Register Set ] <KM100802> 2010/12 - 17 - [AKD4621-B] 2. [ Tool ] タブ : テストツール 評価テスト用のテストツール画面 各機能ボタンを押下するとテストツールの呼び出しを呼び出します。 ※チップ毎にテストツール内容が異なります。 Figure 9. Window of [ Tool] <KM100802> 2010/12 - 18 - [AKD4621-B] [Repeat Test] : テストツール Repeat Test ダイアログ テストツール画面で[Repeat Test]ボタンを押すと下記のようなテスト用ダイアログが開きます。 ※チップにより機能が異なります。下記に画面の一例を示します。 Figure 10. Window of [ Repeat Test] <KM100802> 2010/12 - 19 - [AKD4621-B] [Loop Setting] : テストツール Loop Setting ダイアログ テストツール画面で[Loop Setting]ボタンを押すと下記のようなテスト用ダイアログが開きます。 ※チップにより機能が異なります。下記に画面の一例を示します。 Figure 11. Window of [ Loop] <KM100802> 2010/12 - 20 - [AKD4621-B] Measurement Results [Measurement condition] • Measurement unit • MCLK • BICK • fs • Bit • Power Supply • Interface • Temperature : Audio Precision System two Cascade (AP2) : 512fs (fs = 48kHz), 256fs (fs = 96kHz), 128fs (fs = 192kHz) : 64fs : 48kHz, 96kHz, 192kHz : 24bit : AVDD=5V, DVDD=TVDD=3.3V : DIT or DIR : Room 1. ADC (Differencial) fs=48kHz Results Parameter Input signal Measurement filter S/(N+D) S/(N+D) DR S/N 1kHz, -1dB 1kHz, -60dB 1kHz, -60dB “0” data 20kHzLPF 20kHzLPF 20kHzLPF, A-weighted 20kHzLPF, A-weighted Parameter Input signal Measurement filter S/(N+D) S(N+D) DR S/N 1kHz, -1dB 1kHz, -60dB 1kHz, -60dB “0” data 40kHzLPF 40kHzLPF 40kHzLPF, A-weighted 40kHzLPF, A-weighted Parameter Input signal Measurement filter S/(N+D) S(N+D) DR S/N 1kHz, -1dB 1kHz, -60dB 1kHz, -60dB “0” data 40kHzLPF 40kHzLPF 40kHzLPF, A-weighted 40kHzLPF, A-weighted L ch R ch 104.0 53.7 116.1 116.1 104.0 53.8 116.1 116.1 fs=96kHz Results L ch R ch 102.8 49.5 115.1 115.2 102.8 49.6 115.2 115.4 fs=192kHz <KM100802> Results L ch R ch 102.7 49.9 115.3 115.5 102.8 50.1 115.6 115.6 2010/12 - 21 - [AKD4621-B] 2. DAC fs=48kHz Parameter Input signal Measurement filter S/(N+D) S/(N+D) DR S/N 1kHz, -1dB 1kHz, -60dB 1kHz, -60dB “0” data 20kHzLPF 20kHzLPF 22kHzLPF, A-weighted 22kHzLPF, A-weighted Parameter Input signal Measurement filter S/(N+D) S/(N+D) DR S/N 1kHz, -1dB 1kHz, -60dB 1kHz, -60dB “0” data 40kLPF 40kLPF 40kHzLPF, A-weighted 40kHzLPF, A-weighted Parameter Input signal Measurement filter S/(N+D) S/(N+D) DR S/N 1kHz, -1dB 1kHz, -60dB 1kHz, -60dB “0” data 40kHzLPF 40kHzLPF 40kHzLPF, A-weighted 40kHzLPF, A-weighted Results L ch R ch 99.8 52.7 114.8 115 100.2 52.7 114.8 114.9 fs=96kHz Results L ch R ch 99.2 50.0 114.9 115.0 99.4 50.0 114.9 115.0 fs=192kHz <KM100802> Results L ch R ch 99.2 49.7 114.8 115.1 99.4 49.8 114.7 115.1 2010/12 - 22 - [AKD4621-B] 3. PLOT DATA 3.1 ADC (fs=48kHz) +0 -10 -20 -30 -40 -50 -60 -70 d B F S -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k 5k 10k 20k 5k 10k 20k Hz Figure 12. FFT (fin=1kHz, Input Level=-1dBFS) +0 -10 -20 -30 -40 -50 -60 -70 d B F S -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k Hz Figure 13. FFT (fin=1kHz, Input Level=-60dBFS) <KM100802> 2010/12 - 23 - [AKD4621-B] +0 -10 -20 -30 -40 -50 -60 -70 d B F S -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k 5k 10k 20k Hz Figure 14. FFT (Noise Floor) -80 -82 -84 -86 -88 -90 -92 -94 -96 d B F S -98 -100 -102 -104 -106 -108 -110 -112 -114 -116 -118 -120 -140 -120 -100 -80 -60 -40 -20 dBr Figure 15. THD+N vs. Input level (fin=1kHz) <KM100802> 2010/12 - 24 - [AKD4621-B] -80 -82 -84 -86 -88 -90 -92 -94 -96 d B F S -98 -100 -102 -104 -106 -108 -110 -112 -114 -116 -118 -120 20 50 100 200 500 1k 2k 5k 10k 20k Hz Figure 16. THD +N vs. Input Frequency (Input level=-1dBFS) +0 -10 -20 -30 -40 -50 -60 d B F S -70 -80 -90 -100 -110 -120 -130 -140 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBr Figure 17. Linearity (fin=1kHz) <KM100802> 2010/12 - 25 - [AKD4621-B] +0 -0.1 -0.2 -0.3 -0.4 -0.5 -0.6 -0.7 -0.8 d B F S -0.9 -1 -1.1 -1.2 -1.3 -1.4 -1.5 -1.6 -1.7 -1.8 -1.9 -2 20 50 100 200 500 1k 2k 5k 10k 20k 5k 10k 20k Hz Figure 18. Frequency Response(Input level=-1dBFS) -80 -82.5 -85 -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 d B -110 -112.5 -115 -117.5 -120 -122.5 -125 -127.5 -130 -132.5 -135 -137.5 -140 20 50 100 200 500 1k 2k Hz Figure 19. Crosstalk <KM100802> 2010/12 - 26 - [AKD4621-B] 3.2 ADC (fs=96kHz) +0 -10 -20 -30 -40 -50 -60 -70 d B F S -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k 10k 20k 40k 10k 20k 40k Hz Figure 20. FFT (fin=1kHz, Input Level=-1dBFS) +0 -10 -20 -30 -40 -50 -60 -70 d B F S -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k Hz Figure 21. FFT (fin=1kHz, Input Level=-60dBFS) <KM100802> 2010/12 - 27 - [AKD4621-B] +0 -10 -20 -30 -40 -50 -60 -70 d B F S -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k 10k 20k 40k Hz Figure 22. FFT (Noise Floor) -80 -82 -84 -86 -88 -90 -92 -94 -96 d B F S -98 -100 -102 -104 -106 -108 -110 -112 -114 -116 -118 -120 -140 -120 -100 -80 -60 -40 -20 dBr Figure 23. THD +N vs. Input level (fin=1kHz) <KM100802> 2010/12 - 28 - [AKD4621-B] -80 -82 -84 -86 -88 -90 -92 -94 -96 d B F S -98 -100 -102 -104 -106 -108 -110 -112 -114 -116 -118 -120 40 50 100 200 500 1k 2k 5k 10k 20k 40k Hz Figure 24. THD +N vs. Input Frequency (Input level=-1dBFS) +0 -10 -20 -30 -40 -50 -60 d B F S -70 -80 -90 -100 -110 -120 -130 -140 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBr Figure 25. Linearity (fin=1kHz) <KM100802> 2010/12 - 29 - [AKD4621-B] +0 -0.1 -0.2 -0.3 -0.4 -0.5 -0.6 -0.7 -0.8 d B F S -0.9 -1 -1.1 -1.2 -1.3 -1.4 -1.5 -1.6 -1.7 -1.8 -1.9 -2 40 50 100 200 500 1k 2k 5k 10k 20k 40k 10k 20k 40k Hz Figure 26. Frequency Response(Input level=-1dBFS) -80 -82.5 -85 -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 d B -110 -112.5 -115 -117.5 -120 -122.5 -125 -127.5 -130 -132.5 -135 -137.5 -140 40 50 100 200 500 1k 2k 5k Hz Figure 27. Crosstalk <KM100802> 2010/12 - 30 - [AKD4621-B] 3.3 ADC (fs=192kHz) +0 -10 -20 -30 -40 -50 -60 -70 d B F S -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k 20k 50k 80k 20k 50k 80k Hz Figure 28. FFT (fin=1kHz, Input Level=-1dBFS) +0 -10 -20 -30 -40 -50 -60 -70 d B F S -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k Hz Figure 29. FFT (fin=1kHz, Input Level=-60dBFS) <KM100802> 2010/12 - 31 - [AKD4621-B] +0 -10 -20 -30 -40 -50 -60 -70 d B F S -80 -90 -100 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k 20k 50k 80k Hz Figure 30. FFT (Noise Floor) -80 -82 -84 -86 -88 -90 -92 -94 -96 d B F S -98 -100 -102 -104 -106 -108 -110 -112 -114 -116 -118 -120 -140 -120 -100 -80 -60 -40 -20 dBr Figure 31. THD+N vs. Input level (fin=1kHz) <KM100802> 2010/12 - 32 - [AKD4621-B] -80 -82 -84 -86 -88 -90 -92 -94 -96 d B F S -98 -100 -102 -104 -106 -108 -110 -112 -114 -116 -118 -120 90 200 500 1k 2k 5k 10k 20k 50k 80k -10 +0 Hz Figure 32. THD+N vs. Input Frequency (Input level=-1dBFS) +0 -10 -20 -30 -40 -50 -60 d B F S -70 -80 -90 -100 -110 -120 -130 -140 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 dBr Figure 33. Linearity (fin=1kHz) <KM100802> 2010/12 - 33 - [AKD4621-B] +0 -0.1 -0.2 -0.3 -0.4 -0.5 -0.6 -0.7 -0.8 d B F S -0.9 -1 -1.1 -1.2 -1.3 -1.4 -1.5 -1.6 -1.7 -1.8 -1.9 -2 90 200 500 1k 2k 5k 10k 20k 50k 80k 20k 50k 80k Hz Figure 34. Frequency Response(Input level=-1dBFS) -80 -82.5 -85 -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 d B -110 -112.5 -115 -117.5 -120 -122.5 -125 -127.5 -130 -132.5 -135 -137.5 -140 90 200 500 1k 2k 5k 10k Hz Figure 35. Crosstalk <KM100802> 2010/12 - 34 - [AKD4621-B] 3.4 DAC (fs=48kHz) +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k 5k 10k 20k 5k 10k 20k Hz Figure 36. FFT (fin=1kHz, Input Level=-1dBFS) +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k Hz Figure 37. FFT (fin=1kHz, Input Level=-60dBFS) <KM100802> 2010/12 - 35 - [AKD4621-B] +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k 5k 10k 20k Hz Figure 38. FFT (Noise Floor) -60 -62.5 -65 -67.5 -70 -72.5 -75 -77.5 -80 -82.5 -85 d B r A -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 -110 -112.5 -115 -117.5 -120 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 39. THD+N vs. Input level (fin=1kHz) <KM100802> 2010/12 - 36 - [AKD4621-B] -60 -62.5 -65 -67.5 -70 -72.5 -75 -77.5 -80 -82.5 -85 d B r A -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 -110 -112.5 -115 -117.5 -120 20 50 100 200 500 1k 2k 5k 10k 20k Hz Figure 40. THD +N vs. Input Frequency (Input level=-1dBFS) +0 -10 -20 -30 -40 -50 d B r A -60 -70 -80 -90 -100 -110 -120 -130 -140 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 41. Linearity (fin=1kHz) <KM100802> 2010/12 - 37 - [AKD4621-B] +0 -0.2 -0.4 -0.6 -0.8 -1 -1.2 d B r -1.4 -1.6 A -1.8 -2 -2.2 -2.4 -2.6 -2.8 -3 20 50 100 200 500 1k 2k 5k 10k 20k 5k 10k 20k Hz Figure 42. Frequency Response (Input level=-1dBFS) -80 -82.5 -85 -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 d B -110 -112.5 -115 -117.5 -120 -122.5 -125 -127.5 -130 -132.5 -135 -137.5 -140 20 50 100 200 500 1k 2k Hz Figure 43. Crosstalk <KM100802> 2010/12 - 38 - [AKD4621-B] +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 20 50 100 200 500 1k 2k 5k 10k 20k 50k 100k Hz Figure 44. Out-of-band Noise <KM100802> 2010/12 - 39 - [AKD4621-B] 3.5 DAC (fs=96kHz) +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k 10k 20k 40k 10k 20k 40k Hz Figure 45. FFT (fin=1kHz, Input Level=-1dBFS) +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k Hz Figure 46. FFT (fin=1kHz, Input Level=-60dBFS) <KM100802> 2010/12 - 40 - [AKD4621-B] +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 40 50 100 200 500 1k 2k 5k 10k 20k 40k Hz Figure 47. FFT (Noise Floor) -60 -62.5 -65 -67.5 -70 -72.5 -75 -77.5 -80 -82.5 -85 d B r A -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 -110 -112.5 -115 -117.5 -120 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 48. THD +N vs. Input level (fin=1kHz) <KM100802> 2010/12 - 41 - [AKD4621-B] -60 -62.5 -65 -67.5 -70 -72.5 -75 -77.5 -80 -82.5 -85 d B r A -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 -110 -112.5 -115 -117.5 -120 40 50 100 200 500 1k 2k 5k 10k 20k 40k Hz Figure 49. THD +N vs. Input Frequency (Input level=-1dBFS) +0 -10 -20 -30 -40 -50 d B r A -60 -70 -80 -90 -100 -110 -120 -130 -140 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 50. Linearity (fin=1kHz) <KM100802> 2010/12 - 42 - [AKD4621-B] +0 -0.2 -0.4 -0.6 -0.8 -1 -1.2 d B r -1.4 -1.6 A -1.8 -2 -2.2 -2.4 -2.6 -2.8 -3 40 50 100 200 500 1k 2k 5k 10k 20k 40k 10k 20k 40k Hz Figure 51. Frequency Response (Input level=-1dBFS) -80 -82.5 -85 -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 d B -110 -112.5 -115 -117.5 -120 -122.5 -125 -127.5 -130 -132.5 -135 -137.5 -140 40 50 100 200 500 1k 2k 5k Hz Figure 52. Crosstalk <KM100802> 2010/12 - 43 - [AKD4621-B] 3.6 DAC (fs=192kHz) +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k 20k 50k 80k 20k 50k 80k Hz Figure 53. FFT (fin=1kHz, Input Level=-1dBFS) +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k Hz Figure 54. FFT (fin=1kHz, Input Level=-60dBFS) <KM100802> 2010/12 - 44 - [AKD4621-B] +0 -10 -20 -30 -40 -50 -60 -70 d B r -80 A -100 -90 -110 -120 -130 -140 -150 -160 -170 -180 90 200 500 1k 2k 5k 10k 20k 50k 80k Hz Figure 55. FFT (Noise Floor) -60 -62.5 -65 -67.5 -70 -72.5 -75 -77.5 -80 -82.5 -85 d B r A -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 -110 -112.5 -115 -117.5 -120 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 -10 +0 dBFS Figure 56. THD+N vs. Input level (fin=1kHz) <KM100802> 2010/12 - 45 - [AKD4621-B] -60 -62.5 -65 -67.5 -70 -72.5 -75 -77.5 -80 -82.5 -85 d B r A -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 -110 -112.5 -115 -117.5 -120 90 200 500 1k 2k 5k 10k 20k 50k 80k -10 +0 Hz Figure 57. THD+N vs. Input Frequency (Input level=-1dBFS) +0 -10 -20 -30 -40 -50 d B r A -60 -70 -80 -90 -100 -110 -120 -130 -140 -140 -130 -120 -110 -100 -90 -80 -70 -60 -50 -40 -30 -20 dBFS Figure 58. Linearity (fin=1kHz) <KM100802> 2010/12 - 46 - [AKD4621-B] +0 -0.2 -0.4 -0.6 -0.8 -1 -1.2 d B r -1.4 -1.6 A -1.8 -2 -2.2 -2.4 -2.6 -2.8 -3 90 200 500 1k 2k 5k 10k 20k 50k 80k 20k 50k 80k Hz Figure 59. Frequency Response (Input level=-1dBFS) -80 -82.5 -85 -87.5 -90 -92.5 -95 -97.5 -100 -102.5 -105 -107.5 d B -110 -112.5 -115 -117.5 -120 -122.5 -125 -127.5 -130 -132.5 -135 -137.5 -140 90 200 500 1k 2k 5k 10k Hz Figure 60. Crosstalk <KM100802> 2010/12 - 47 - [AKD4621-B] 改訂履歴 Date (yy/mm/dd) 2010/03/12 Manual Revision KM100800 Board Revision 0 Reason Page 2010/03/12 KM100801 1 2010/12/06 KM100802 2 ボードRev. 変更 変更 21~47 変更 49 Contents 初版 デバイスRev.変更 AK4621: Rev.A → Rev.B デバイスREV変更:Rev.B →Rev.C 測定結果とプロットデータ更新 回路図変更: 重要な注意事項 • 本書に記載された製品、及び、製品の仕様につきましては、製品改善のために予告なく変更するこ とがあります。従いまして、ご使用を検討の際には、本書に掲載した情報が最新のものであることを 弊社営業担当、あるいは弊社特約店営業担当にご確認下さい。 • 本書に掲載された情報・図面の使用に起因した第三者の所有する特許権、工業所有権、その他の権 利に対する侵害につきましては、当社はその責任を負うものではありませんので、ご了承下さい。 • 本書記載製品が、外国為替及び、外国貿易管理法に定める戦略物資(役務を含む)に該当する場合、 輸出する際に同法に基づく輸出許可が必要です。 • 医療機器、安全装置、航空宇宙用機器、原子力制御用機器など、その装置・機器の故障や動作不良 が、直接または間接を問わず、生命、身体、財産等へ重大な損害を及ぼすことが通常予想されるよう な極めて高い信頼性を要求される用途に弊社製品を使用される場合は、必ず事前に弊社代表取締役の 書面による同意をお取り下さい。 • この同意書を得ずにこうした用途に弊社製品を使用された場合、弊社は、その使用から生ずる損害 等の責任を一切負うものではありませんのでご了承下さい。 • お客様の転売等によりこの注意事項の存在を知らずに上記用途に弊社製品が使用され、その使用から 損害等が生じた場合は全てお客様にてご負担または補償して頂きますのでご了承下さい <KM100802> 2010/12 - 48 - 5 4 3 2 1 T1 OUT 0.1u 3 VOP+ VREF C2 2 C1 C3 + 0.1u 10 47u IN C4 0.1u AVDD 1 GND IN (short) 3 GND 1 VOP+ R501 OUT CODEC_3.3V C6 + C5 2 R77 AVDD VREF T2 LP2950A NJM78M05FA 0.1u C12 + 10u 47u + C13 C14 0.1u 470u C15 0.1u AGND D AGND D Bias T3 TA48M33F for 74HC14/74LVC157 IN 10 C16 2 1 GND OUT (short) 1 2 BNC 18k C23 C20 0.47u 10u 48 47 46 45 44 43 42 41 40 39 38 37 C26 5p DIF0/RX5 2 XTI X1 C27 1 XTO 24.576MHz XTL0 XTL1 IPS0/RX4 AVSS DIF0/RX5 TEST2 DIF1/RX6 AVSS DIF2/RX7 IPS1/IIC P/SN XTL0 XTL1 VIN PORT2 U2 AK4114 C28 +3.3V 0.1u OPT B C29 10u JP7 R7 51 XTO VCOM AOUTR+ AINR+ AOUTRAINR-/NC AOUTL+ AINL+ AOUTLAINL-/NC VSS2 VREF DVDD VSS1 TVDD AK4621 AVDD SDFIL P/S DEM0 MCLK PDN LRCK/DSDR DFS0 BICK/DCLK CSN/DIF SDTO CCLK/CKS1 SDTI/DSDL CDTI/CKS0 OVFR/DZFR OVFL/DZFL 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 AOUTR+ AOUTRAOUTL+ AOUTLC24 10u SDFIL DEM0 PDN DFS0 CSN/DIF CCLK/CKS1 CDTI/CKS0 C25 51 C130 C131 C132 C133 (open) 10p AGND 0.1u CODEC_3.3V OVFR/DZFR OVFL/DZFL (open)(open) 1 2 3 4 5 6 7 C32 10u RP2 5.1 7 6 5 4 3 2 1 C33 74HC14_0 3 4 1 2 3 4 5 PDN 74HC14_0 0.1u PORT3 10 9 8 7 6 CR-I/F PDN XTL1 XTL0 DIF0/RX5 OCKS1 OCKS0 CM1 CM0 14 13 12 11 10 9 8 R12 10k CSN CCLK CDTI 10k RP1 XTL1 XTL0 DIF0/RX5 OCKS1 OCKS0 CM1 CM0 7 6 5 4 3 2 1 P/S SDFIL DEM0 DFS0 DIF CKS1 CKS0 P/S SDFIL DEM0 DFS0 DIF CKS1 CKS0 47K R14 U4 R16 R15 470 470 470 DIF CKS1 P/S - 49 - 2 3 5 6 11 10 14 13 1A 1B 2A 2B 3A 3B 4A 4B 1 15 A/B G 1Y 4 CSN/DIF 2Y 7 CCLK/CKS1 3Y 9 CDTI/CKS0 4Y 12 A Title 74LVC157 Size A3 Date: 4 B R13 CKS0 5 14 13 12 11 10 9 8 AK4621 Mode_setting 47K 10k U3B 2 +3.3V SW3 1 2 3 4 5 6 7 +3.3V SW1 AK4114 Mode_setting TEST1 0.1u R10 10k C 51 R11 1 L AVDD P/S R6 51 150 U3A A R5 51 +3.3V D1 VREF AGND XTI C31 C30 +3.3V SW2 R4 OCKS0 OCKS1 CM1 CM0 PDN BNC 240 R184 1:1 H AINL- R8 R78 TX R183 TX 1S1588 AINL+ + 0.1u T4 DA02 BNC_TX 36 35 34 33 32 31 30 29 28 27 26 25 +3.3V TOTX141 J6 INT0 OCKS0/CSN OCKS1/CCLK CM1/CDTI CM0/CDTO PDN XTI XTO DAUX MCKO2 BICK SDTO + GND 1 U1 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 13 14 15 16 17 18 19 20 21 22 23 24 3 2 INT1 TVDD DVSS TX0 TX1 BOUT COUT UOUT VOUT DVDD DVSS MCKO1 LRCK DIF2-0="100"; MSB justified; Master Mode IN VCC 0.1u AINR+ AINR- RX3 AVSS RX2 TEST1 RX1 AVSS RX0 AVSS VCOM R AVDD INT1 1 2 3 4 5 6 7 8 9 10 11 12 +3.3V 5p 4114_AVDD C21 0.1u 75 0.1u R2 + C 0.1u 0.1u JP2 C22 R3 47u C11 C19 RX3 RX 0.1u C10 10u + 470 BNC_RX 0.1u C9 C18 R1 10u OPT J1 C8 4114_AVDD C17 + 0.1u TORX141 +3.3V + C7 + 3 VCC +3.3V OUT + L5 PORT1 GND R500 3 2 Document Number AKD4621-B Sheet 1 Rev 1 AK4621 Monday, December 06, 2010 1 of 2 5 4 3 2 1 C34 SINGLE JP3 LIN LIN + J2 (open) R19 DIFF R17 R18 4.7k 47k 910 VOP_ADC- VOP_ADCC35 C36 (open) C37 3.3n + 7 AOUTL+ DIFF C44 100p U5A R25 10k NJM5532 8 8 AINL+ 1 R24 180 VOP_ADC+ 3 + 2 - C45 3.9n VOP_ADC+ + C42 0.1u 6 C46 0.1u R27 680 10n C51 100p + C49 VOP_ADC- C50 C47 10u C48 1n R29 620 R30 (short) R31 1.2k C52 100p 470p C53 (open) R34 (short) C54 (open) 2 R40 8 0.1u 10u R102 0 C62 100u R41 330 R42 180 AOUTLC63 100p VOP_ADC+ R43 R44 10k 10k 3 + 2 - C66 3.9n C71 100p C73 SINGLE JP5 RIN RIN DIFF 910 4.7k C74 3.3n VOP_ADCVOP_ADC- C75 C69 0.1u C VOP_DAC+ VOP_DAC- R50 330 R51 180 R54 7 2 U10B 3 + JP6 AINR C82 100p 22 R55 10k AINR+ 1 + 2 - C84 3.9n DIFF C78 0.1u U11 C80 0.1u 6 C81 10u R56 560 U12A NJM5532 + 8 NJM5532 SINGLE 3 C76 10u 4 3k 4 4 R53 47u - 8 C83 + 5 C68 10u C70 10u NJM5534D 7 C79 100u + R103 0 AOUTR+ 6 + C67 0.1u + 470p 4.7k C56 (open) NJM5534D 6 C77 (open) R52 R36 (open) U7 R48 R49 47k C61 1n C72 100p (open) R47 R39 560 R46 1.2k + J4 C60 10u J3 LOUT U9 R45 680 C + VOP_ADC+ C85 0.1u R57 680 VOP_ADC+ + C65 AINL- U5B NJM5532 7 + + C64 C59 0.1u 4 - 5 R33 620 NJM5534D 22 7 + 6 7 C57 3.3n 4 3k + R38 47u 10k R32 100 + C58 + R37 C55 (short) 6 3 Bias D C43 10u R26 560 R28 910 C39 10u U6 + 3 22 R23 330 4 2 JP4 AINL C41 100u 4 1 U8A NJM5532 SINGLE R101 0 + 4 4 3k R22 + - 3 NJM5534D C38 0.1u 47u + 2 R21 + D C40 - 4.7k - R20 + 470p C86 10u C87 1n R58 620 R59 (short) R61 C89 100p C91 (open) R64 (short) C92 (open) 2 6 3 5 22 C106 C107 0.1u 10u + R70 330 R71 180 C102 100p R73 10k NJM5532 VOP_ADC+ R74 7 C101 100u AOUTR- AINR- U12B 8 B R104 0 R72 7 3 + 2 - + C98 10u 7 R66 560 C99 1n C103 3.9n J5 ROUT R65 (open) U13 C95 (open) NJM5534D U14 6 4 6 + 3k + R69 47u 10k - C100 + R68 4 C97 0.1u Bias R63 620 NJM5534D C104 0.1u 10k C108 0.1u + 470p R62 100 + C96 3.3n C93 (short) + R60 1.2k 10n 4 C88 100p C90 VOP_ADCC94 - 910 + B C105 10u C109 10u R75 680 C110 100p for NJM5532 4 4 2 - 3 + 7 U8B NJM5532 8 + 8 + 5 + 6 + VOP_ADC- + VOP_ADC- R76 1.2k C111 100p VOP_ADC- C113 C114 C115 C116 C117 C118 C119 C120 10u 0.1u 10u 0.1u 10u 0.1u 10u 0.1u 1 U10A for NJM5532 NJM5532 VOP_ADC+ VOP_ADC+ VOP_ADC+ + + + + C122 C123 C124 C125 C126 C127 C128 C129 10u 0.1u 10u 0.1u 10u 0.1u 10u 0.1u R503 R505 VOP_ADCA VOP_ADC+ 10 R504 VOP_DACL6 1 VOP_DAC+ +15V 10 (short) + 47u 10 L7 2 1 C112 A 10 R502 -15V C121 + 2 VOP+ (short) - 50 - 47u Title Size A2 Date: 5 4 3 2 Document Number AKD4621-B Rev Analog_I/O Monday, December 06, 2010 Sheet 1 2 1 of 2