AK4552VT

ASAHI KASEI
[AKD4552-A]
AKD4552-A
AK4552評価用ボードRev.0
概
要
AKD4552-Aは、ディジタルオーディオ機器用低電圧 24ビット、96kHz対応A/D & D/Aコンバータ、AK4552
の評価用ボードです。A/D → D/Aのループバックモードに加えて、A/Dのみ、D/Aのみの評価も可能です。
A/Dのみの評価には当社D/Aコンバータ評価用ボードとダイレクトにインタフェース可能です。D/Aのみ
の評価には、当社A/Dコンバータの評価用ボードとのインタフェースを装備しており、手軽に評価可能
です。更にディジタルインタフェースにも対応しており、光コネクタを介してディジタルオーディオ機
器とインタフェース可能です。
„ オーダリングガイド
AKD4552-A
---
AK4552評価用ボード
機
能
• DIT, DIRにより、光入出力が可能
• 外部クロック用BNCコネクタ
2.4 ~ 4.0V
GND
LIN
RIN
AK4112B
(DIR)
Opt In
AK4103A
(DIT)
Opt Out
AK4552
LOUT
ROUT
A/D, D/A Data
Clock
Generator
10pin Header
図1. AKD4552-A ブロック図
* 回路図、パターン図は文末に添付。
<KM080600>
2005/10
-1-
ASAHI KASEI
[AKD4552-A]
„ 入力回路
外部のアナログ信号はBNCから入力され、560Ωの抵抗で終端されています。抵抗値は信号源の出力インピーダンス
に合わせて適当な値に変更して下さい。
J4(J2)
LIN(RIN)
C4(C2)
10u
+
LIN(RIN)pin
R6(R4)
560
図2. ボード上の入力回路
∗ 当社では回路例の使用によるトラブルについて一切の責任は負いません。
„ 外部アナログフィルタ
AK4552は、スイッチトキャパシタフィルタ(SCF)及びシングルエンド出力のアナログフィルタ(CTF)を内蔵しているため、
外部のフィルタは特に必要ありません。
„ 操作手順
1) 電源の配線
[VA]
[D2V]
[VCC]
[AGND]
[DGND]
(オレンジ)
(オレンジ)
(赤)
(黒)
(黒)
= 2.4 ∼ 4.0V (typ. 3.0V, VAピン)
= 2.4 ∼ 4.0V (typ. 3.0V, 74LVC541用)
= 3.6 ∼ 5.0V (typ. 5.0V, ディジタル部電源)
= 0V
= 0V
配線は電源の根元から分けて下さい。
D2VはVAと同じ電圧にして下さい。
2) 評価モード、ジャンパピン、DIPスイッチの設定(以下参照)
3) 電源投入
電源投入後、必ず一度リセットを行って下さい。
リセットの方法はSW1(トグルスイッチ)を一度“L”側に倒して、AK4552のパワーダウンを行ってから“H”側に
戻してパワーダウンを解除して下さい。
„ 評価モード
対応可能な評価モード
(1) DIT(光コネクタ)を使用したA/D部の評価
(2) DIR(光コネクタ)を使用したD/A部の評価
(3) ループバックモードの評価 <出荷時>
(4) 当社A/Dボード上の10ピンコネクタを使用したD/A部の評価
(5) 当社D/Aボード上の10ピンコネクタを使用したA/D部の評価
(6) マスタクロックを含む全インタフェース信号を外部から供給する場合の評価
<KM080600>
2005/10
-2-
ASAHI KASEI
[AKD4552-A]
(1) DIT(光コネクタ)を使用したA/D部の評価モード設定
PORT2(DIT)とX2(X’tal)を使用します。光コネクタ(TOTX176)からA/D変換データを送信できます。当社
D/Aコンバータ評価用ボードやディジタルアンプ等と接続できます。PORT1(DIR), PORT3(ROM)には何も
接続しないで下さい。外部クロックをBNCから入力する場合は、JP11(CLK)を “EXT”にしてJP8(XTE)をショ
ートし、JP13(EXT)をオープンにして下さい。U4(AK4112B)はパワーダウンして下さい。
JP3
JP4
JP6
JP8
LRCK
BCLK
SDTI
XTE
ADC
DIR
ADC
DIR
ADC
JP13
EXT
DIR
・クロックの設定例
1-1) ADCの標準速 (MCLK=256fsの時)
X2のマスタクロック周波数例 : X2 = 8.192MHz, 11.2896MHz, 12.288MHz
JP2
JP7
JP9
JP10
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
X2
M2
DIR
X1
X2
X1
EXT
X4
X1
X1
X4
XTL
1-2) ADCの標準速 (MCLK=512fsの時)
X2のマスタクロック周波数例 : X2 = 16.384MHz, 22.5792MHz, 24.576MHz
JP2
JP7
JP9
JP10
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
X2
M2
DIR
X1
X2
X1
EXT
X4
X1
X1
X4
XTL
1-3) ADCの2倍速 (MCLK=256fsの時)
X2のマスタクロック周波数例 : X2 = 16.384MHz, 22.5792MHz, 24.576MHz
JP2
JP7
JP9
JP10
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
M2
X2
DIR
X1
X2
X1
X1
X4
EXT
X1
X4
XTL
<KM080600>
2005/10
-3-
ASAHI KASEI
[AKD4552-A]
(2) DIR(光コネクタ)を使用したD/A部の評価モード設定
PORT1(DIR)を使用します。光コネクタ(TORX176)で受信したデータからDIR(AK4112B)により、MCLK,
BCLK, LRCK, SDATAを再生します。CDテストディスクを使用した評価等で使われます。PORT3(ROM)に
は何も接続しないで下さい。SW2-5(CM0)は“L”(AK4112B:PLL mode)に設定して下さい。
JP3
JP4
JP6
JP8
LRCK
BCLK
SDTI
XTE
ADC
DIR
ADC
DIR
ADC
JP13
EXT
DIR
・クロックの設定例
2-1) DACの標準速 (MCLK=256fsの時)
PORT1に入力されるfs例 : fs = 32kHz, 44.1kHz, 48kHz
JP11
JP12
CLK
LRFS
X4
M1
X2
M2
SW2
MODE
DIR
X1
X2
X1
X4
EXT
X1
X1
X4
1 2
H
3
4
5
L
L
L
L
DEM0
XTL
CM0
JP10
BCFS
OCKS1
JP9
MCLK
OCKS0
JP7
SPEED
DEM1
JP2
MCKO
2-2) DACの標準速 (MCLK=512fsの時)
PORT1に入力されるfs例 : fs = 32kHz, 44.1kHz, 48kHz
JP11
JP12
CLK
LRFS
X4
M1
X2
M2
SW2
MODE
DIR
X1
X2
X1
X4
EXT
X1
X1
X4
1 2
H
3
L
L
DEM0
XTL
4
5
H
L
CM0
JP10
BCFS
OCKS1
JP9
MCLK
OCKS0
JP7
SPEED
DEM1
JP2
MCKO
2-3) DACの2倍速 (MCLK=256fsの時)
PORT1に入力されるfs例 : fs = 64kHz, 88.2kHz, 96kHz
JP11
JP12
CLK
LRFS
X4
M1
M2
X2
SW2
MODE
DIR
X1
X2
X1
X4
X1
EXT
X1
X4
1 2
H
3
4
5
L
L
L
L
DEM0
XTL
<KM080600>
CM0
JP10
BCFS
OCKS1
JP9
MCLK
OCKS0
JP7
SPEED
DEM1
JP2
MCKO
2005/10
-4-
ASAHI KASEI
[AKD4552-A]
2-4) DACの1/2間引き (MCLK=128fsの時)
PORT1に入力されるfs例 : fs = 64kHz, 88.2kHz, 96kHz
JP9
JP10
JP11
JP12
MCLK
BCFS
CLK
LRFS
X2
M2
X1
X2
X1
X4
EXT
X1
X1
X4
1 2
H
3
L
DEM0
XTL
4
5
L
L
H
OCKS0
M1
DIR
DEM1
X4
SW2
MODE
CM0
JP7
SPEED
OCKS1
JP2
MCKO
(3) アナログループバックの評価モード設定 <出荷時>
U4(AK4112B)とX1(X’tal)を使用します。PORT1(DIR), PORT3(ROM)には何も接続しないで下さい。
SW2-5(CM0)を “H”(AK4112B:X’tal mode)に設定して下さい。
JP3
JP4
JP6
JP8
LRCK
BCLK
SDTI
XTE
ADC
DIR
ADC
DIR
ADC
JP13
EXT
DIR
・クロックの設定例
3-1) アナログループバックの標準速 (MCLK=256fsの時)
X1のマスタクロック周波数例 : X1 = 8.192MHz, 11.2896MHz, 12.288MHz
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
X2
M2
SW2
MODE
DIR
X1
X2
X1
X4
EXT
X1
X1
X4
1 2
H
3
L
L
DEM0
XTL
4
5
H
L
CM0
JP10
OCKS1
JP9
OCKS0
JP7
DEM1
JP2
3-2) アナログループバックの標準速 (MCLK=512fsの時)
X1のマスタクロック周波数例 : X1 = 16.384MHz, 22.5792MHz, 24.576MHz
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
M2
X2
SW2
MODE
DIR
X1
X2
X1
X4
X1
EXT
X1
X4
1 2
H
3
L
L
DEM0
XTL
<KM080600>
4
5
H H
CM0
JP10
OCKS1
JP9
OCKS0
JP7
DEM1
JP2
2005/10
-5-
ASAHI KASEI
[AKD4552-A]
3-3) アナログループバックの2倍速 (MCLK=256fsの時)
X1のマスタクロック周波数例 : X1 = 16.384MHz, 22.5792MHz, 24.576MHz
JP11
JP12
CLK
LRFS
X4
M1
X2
M2
SW2
MODE
DIR
X1
X2
X1
X4
EXT
X1
X1
X4
1 2
H
3
L
L
DEM0
XTL
4
5
H
L
CM0
JP10
BCFS
OCKS1
JP9
MCLK
OCKS0
JP7
SPEED
DEM1
JP2
MCKO
(4) 当社A/Dボード上の10ピンコネクタを使用したD/A部の評価モード設定
当社A/Dコンバータ評価用ボードをPORT3(ROM)に接続して評価できます。MCLK, BCLK, LRCKは
AKD4552-AからA/Dボードに供給され、A/D変換されたデータがAKD4552-Aに送られます。PORT1(DIR)
には何も接続しないで下さい。外部クロックをBNCから入力する場合は、JP11(CLK)を “EXT”にして
JP8(XTE)をショートし、JP13(EXT)をオープンにして下さい。但し、このモードは標準速のみに対応します。
JP3
JP4
JP6
JP8
LRCK
BCLK
SDTI
XTE
ADC
DIR
ADC
DIR
ADC
JP13
EXT
DIR
・クロックの設定例
4-1) DACの標準速 (MCLK=256fsの時)
X2のマスタクロック周波数例 : X2 = 8.192MHz, 11.2896MHz, 12.288MHz
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
X2
M2
SW2
MODE
DIR
X1
X2
X1
X4
EXT
X1
X1
X4
1 2
H
3
4
5
L
L
L
L
DEM0
XTL
CM0
JP10
OCKS1
JP9
OCKS0
JP7
DEM1
JP2
4-2) DACの標準速 (MCLK=512fsの時)
X2のマスタクロック周波数例 : X2 = 16.384MHz, 22.5792MHz, 24.576MHz
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
M2
X2
SW2
MODE
DIR
X1
X2
X1
X4
X1
EXT
X1
X4
1 2
H
3
4
5
L
L
L
L
DEM0
XTL
<KM080600>
CM0
JP10
OCKS1
JP9
OCKS0
JP7
DEM1
JP2
2005/10
-6-
ASAHI KASEI
[AKD4552-A]
(5) 当社D/Aボード上の10ピンコネクタを使用したA/D部の評価モード設定
当社D/Aコンバータ評価用ボードをPORT3(ROM)に接続して評価できます。MCLK, BCLK, LRCKはD/A
ボードからAKD4552-Aに供給されます。PORT1(DIR)には何も接続しないで下さい。但し、このモードは標
準速のみに対応します。
JP3
JP4
JP6
JP8
LRCK
BCLK
SDTI
XTE
ADC
DIR
ADC
DIR
ADC
JP13
EXT
DIR
・クロックの設定例
5-1) ADCの標準速 (MCLK=256fsの時)
X2は使用しません。
JP2
JP7
JP9
JP10
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
X2
M2
DIR
X1
X2
X1
X4
EXT
X1
X1
X4
XTL
5-2) ADCの標準速 (MCLK=512fsの時)
X2は使用しません。
JP2
JP7
JP9
JP10
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
M2
X2
DIR
X1
X2
X1
X1
X4
EXT
X1
X4
XTL
<KM080600>
2005/10
-7-
ASAHI KASEI
[AKD4552-A]
(6) マスタクロックを含む全インタフェース信号を外部から供給する場合の評価モード設定
AK4552に必要な信号を全て外部からPORT3(ROM)を通して供給する場合には以下の設定にして下さ
い。外部ソースをD/A部に接続する場合はJP6(SDTI)をオープン、A/Dデータを外部に出力する場合は
JP6(SDTI)をADCに設定にして下さい。JP6(SDTI)をオープンにした場合、JP5(SDTO)をショートすると
PORT3(ROM)からA/Dデータを同時に出力できます。
JP3
JP4
JP6
JP8
LRCK
BCLK
SDTI
XTE
ADC
DIR
ADC
DIR
ADC
JP13
EXT
DIR
・クロックの設定例
6-1) ADC, DACの標準速、2倍速、4倍速
X2は使用しません。
JP11
JP12
MCKO
SPEED
MCLK
BCFS
CLK
LRFS
X4
M1
M2
X2
SW2
MODE
DIR
X1
X2
X1
X4
X1
EXT
X1
X4
1 2
H
3
4
5
L
L
L
L
DEM0
XTL
<KM080600>
CM0
JP10
OCKS1
JP9
OCKS0
JP7
DEM1
JP2
2005/10
-8-
ASAHI KASEI
[AKD4552-A]
„ DIPスイッチの設定
上方が “H”、下方が “L”です。各モードの設定は評価モードの項を参照して下さい。
[SW2] (MODE) : AK4552のディエンファシスフィルタの設定とU4(AK4112B)のクロックモードの設定です。
No.
1
2
3
4
5
Pin Name
DEM0
DEM1
OCKS0
OCKS1
CM0
DEM1
L
L
H
H
No.
0
1
OCKS1
L
H
Mode
表2参照
表3参照
L : X’tal mode, H : PLL mode
表1. SW2の設定
DEM0
Mode
L
44.1kHz
H
OFF
L
48kHz
H
32kHz
表2. AK4552 DEM0/1の設定
default
OCKS0
MCKO1
MCKO2
L
256fs
256fs
L
512fs
128fs
表3. AK4112B OCKS0/1の設定
fs (kHz)
32, 44.1, 48, 96
32, 44.1, 48
„ その他のジャンパ設定
[JP1] (GND): アナロググランドとディジタルグランド
オープン: アナロググランドとディジタルグランドを別々にします
ショート: アナロググランドとディジタルグランドを共通にします。 <出荷時>
[JP5] (SDTO): AK4552のSDTO
常にオープンに設定して下さい。評価モード(6)の時のみショート可能です。
„ トグルスイッチの動作
上方が “H”、下方が “L”です。
[SW1] (PDN): AK4552のパワーダウン。動作中は “H”側に倒します。
[SW3] (DIR): AK4112Bのパワーダウン。動作中は “H”側に倒します。
[SW4] (DIT): AK4103Aのパワーダウン。動作中は “H”側に倒します。
„ LEDの表示
[LED1] (ERF): AK4112BのERFピンの出力です。AK4112Bでエラーが起こると点灯します。
<KM080600>
2005/10
-9-
ASAHI KASEI
[AKD4552-A]
測定結果
[Measurement condition 1]
• Measurement unit : Audio Precision, System two, Cascade
• MCLK
: 256fs
• BCLK
: 64fs
• fs
: 32kHz, 44.1kHz, 48kHz, 96kHz
• Bit
: 24bit
• Power Supply
: VA=VD=3.0V
• Band width
: ADC : 10Hz ∼ 20kHz (Normal Speed), 10Hz ∼ 48kHz (Double Speed)
• Measurement Filter : DAC : 10Hz ∼ 20kHz (Normal Speed), 10Hz ∼ 40kHz (Double Speed)
• Interface
: DIT/DIR
• Temperature
: Room
パラメータ
ADCアナログ入力特性
S/(N+D) (-0.5dB Input)
D-Range (-60dB Input)
S/N
チャネル間アイソレーション
DACアナログ出力特性
S/(N+D) (0dB Output)
D-Range (-60dB Output)
S/N
測定値 (Lch / Rch)
fs=32kHz
fs=44.1kHz
fs=48kHz
fs=96kHz
fs=32kHz, A-weighted
fs=44.1kHz, A-weighted
fs=48kHz, A-weighted
fs=96kHz
fs=32kHz, A-weighted
fs=44.1kHz, A-weighted
fs=48kHz, A-weighted
fs=96kHz
87.8
88.5
89.2
89.5
96.1
97.1
97.5
93.3
96.1
97.1
97.6
93.3
118.5
87.9
88.5
89.2
89.4
96.1
97.1
97.5
93.3
96.1
97.1
97.6
93.3
118.7
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
fs=32kHz
fs=44.1kHz
fs=48kHz
fs=96kHz
fs=32kHz, A-weighted
fs=44.1kHz, A-weighted
fs=48kHz, A-weighted
fs=96kHz
fs=32kHz, A-weighted
fs=44.1kHz, A-weighted
fs=48kHz, A-weighted
fs=96kHz
88.3 / 89.2
88.1 / 88.8
88.3 / 89.2
85.6 / 86.3
100.0 / 100.0
100.4 / 100.4
100.6 / 100.6
95.6 / 95.6
100.9 / 100.9
101.6 / 101.6
101.6 / 101.6
96.0 / 96.0
116.2 / 116.4
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
チャネル間アイソレーション
<KM080600>
/
/
/
/
/
/
/
/
/
/
/
/
/
単位
2005/10
- 10 -
ASAHI KASEI
[AKD4552-A]
1. ADC (Normal Speed)
AKM
AK4552 ADC THD+N vs. Input Level
VA=VD=3.0V, fs=44.1kHz, fin=1kHz
-80
-82
-84
-86
-88
d
B
F
S
-90
-92
-94
-96
-98
-100
-120
-110
-100
-90
-80
-70
-60
-50
-40
-30
-20
-10
dB r
Figure 1. THD+N vs. Input Level
AKM
AK4552 ADC THD+N vs. Input Frequency
VA=VD=3.0V, fs=44.1kHz, Input=-0.5dBr
-80
-82
-84
-86
-88
d
B
F
S
-90
-92
-94
-96
-98
-100
20
50
100
200
500
1k
2k
5k
10k
20k
Hz
Figure 2. THD+N vs. Input Frequency
<KM080600>
2005/10
- 11 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 ADC Linearity
VA=VD=3.0V, fs=44.1kHz, fin=1kHz
+0
-10
-20
-30
-40
-50
d
B
F
S
-60
-70
-80
-90
-100
-110
-120
-120
-110
-100
-90
-80
-70
-60
-50
-40
-30
-20
-10
+0
dB r
Figure 3. Linearity
AKM
AK4552 ADC Frequency Response
VA=VD=3.0V, fs=44.1kHz, Input=-0.5dBr
+0
-0.2
-0.4
-0.6
-0.8
d
B
F
S
-1
-1.2
-1.4
-1.6
-1.8
-2
20
50
100
200
500
1k
2k
5k
10k
20k
Hz
Figure 4. Frequency Response
<KM080600>
2005/10
- 12 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 ADC Crosstalk
VA=VD=3.0V, fs=44.1kHz, Input=-0.5dBr
-80
-85
-90
-95
-100
-105
d
B
-110
-115
-120
-125
-130
-135
-140
20
50
100
200
500
1k
2k
5k
10k
20k
5k
10k
20k
Hz
Figure 5. Crosstalk
AKM
AK4552 ADC FFT Plot
VA=VD=3.0V, fs=44.1kHz, Input=-0.5dBr, fin=1kHz
+0
-10
-20
-30
-40
-50
-60
-70
d
B
F
S
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
Hz
Figure 6. FFT Plot
<KM080600>
2005/10
- 13 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 ADC FFT Plot
VA=VD=3.0V, fs=44.1kHz, Input=-60dBr, fin=1kHz
+0
-10
-20
-30
-40
-50
-60
-70
d
B
F
S
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
5k
10k
20k
5k
10k
20k
Hz
Figure 7. FFT Plot
AKM
AK4552 ADC FFT Plot
VA=VD=3.0V, fs=44.1kHz, fin=None
+0
-10
-20
-30
-40
-50
-60
-70
d
B
F
S
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
Hz
Figure 8. FFT Plot
<KM080600>
2005/10
- 14 -
ASAHI KASEI
[AKD4552-A]
2. DAC (Normal Speed)
AKM
AK4552 DAC THD+N vs. Input Level
VA=VD=3.0V, fs=44.1kHz, fin=1kHz
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
-120
-110
-100
-90
-80
-70
-60
-50
-40
-30
-20
-10
+0
dB FS
Figure 1. THD+N vs. Input Level
AKM
AK4552 DAC THD+N vs. Input Frequency
VA=VD=3.0V, fs=44.1kHz, Input=0dBFS
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
20
50
100
200
500
1k
2k
5k
10k
20k
Hz
Figure 2. THD+N vs. Input Frequency
<KM080600>
2005/10
- 15 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 DAC Linearity
VA=VD=3.0V, fs=44.1kHz, fin=1kHz
+0
-10
-20
-30
-40
d
B
r
A
-50
-60
-70
-80
-90
-100
-110
-120
-120
-110
-100
-90
-80
-70
-60
-50
-40
-30
-20
-10
+0
dB FS
Figure 3. Linearity
AKM
AK4552 DAC Frequency Response
VA=VD=3.0V, fs=44.1kHz, Input=0dBFS
+0.5
+0.4
+0.3
+0.2
+0.1
d
B
r
+0
A
-0.1
-0.2
-0.3
-0.4
-0.5
2k
4k
6k
8k
10k
12k
14k
16k
18k
20k
Hz
Figure 4. Frequency Response
<KM080600>
2005/10
- 16 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 DAC Crosstalk
VA=VD=3.0V, fs=44.1kHz, Input=0dBFS
-80
-85
-90
-95
-100
d
B
-105
-110
-115
-120
-125
-130
20
50
100
200
500
1k
2k
5k
10k
20k
5k
10k
20k
Hz
Figure 5. Crosstalk
AKM
AK4552 DAC FFT Plot
VA=VD=3.0V, fs=44.1kHz, Input=0dBFS, fin=1kHz
+0
-10
-20
-30
-40
-50
-60
-70
d
B
r
A
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
Hz
Figure 6. FFT Plot
<KM080600>
2005/10
- 17 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 DAC FFT Plot
VA=VD=3.0V, fs=44.1kHz, Input=-60dBFS, fin=1kHz
+0
-10
-20
-30
-40
-50
-60
-70
d
B
r
A
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
5k
10k
20k
5k
10k
20k
Hz
Figure 7. FFT Plot
AKM
AK4552 DAC FFT Plot
VA=VD=3.0V, fs=44.1kHz, fin=None
+0
-10
-20
-30
-40
-50
-60
-70
d
B
r
A
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
Hz
Figure 8. FFT Plot
<KM080600>
2005/10
- 18 -
ASAHI KASEI
[AKD4552-A]
3. ADC (Double Speed)
AKM
AK4552 ADC THD+N vs. Input Level
VA=VD=3.0V, fs=96kHz, fin=1kHz
-80
-82
-84
-86
-88
d
B
F
S
-90
-92
-94
-96
-98
-100
-120
-110
-100
-90
-80
-70
-60
-50
-40
-30
-20
-10
dB r
Figure 1. THD+N vs. Input Level
AKM
AK4552 ADC THD+N vs. Input Frequency
VA=VD=3.0V, fs=96kHz, Input=-0.5dBr
-80
-82
-84
-86
-88
d
B
F
S
-90
-92
-94
-96
-98
-100
20
50
100
200
500
1k
2k
5k
10k
20k
40k
Hz
Figure 2. THD+N vs. Input Frequency
<KM080600>
2005/10
- 19 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 ADC Linearity
VA=VD=3.0V, fs=96kHz, fin=1kHz
+0
-10
-20
-30
-40
-50
d
B
F
S
-60
-70
-80
-90
-100
-110
-120
-120
-110
-100
-90
-80
-70
-60
-50
-40
-30
-20
-10
+0
dB r
Figure 3. Linearity
AKM
AK4552 ADC Frequency Response
VA=VD=3.0V, fs=96kHz, Input=-0.5dBr
+0
-0.2
-0.4
-0.6
-0.8
d
B
F
S
-1
-1.2
-1.4
-1.6
-1.8
-2
20
50
100
200
500
1k
2k
5k
10k
20k
40k
Hz
Figure 4. Frequency Response
<KM080600>
2005/10
- 20 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 ADC Crosstalk
VA=VD=3.0V, fs=96kHz, Input=-0.5dBr
-90
-92.5
-95
-97.5
-100
-102.5
-105
-107.5
d
B
-110
-112.5
-115
-117.5
-120
-122.5
-125
-127.5
-130
20
50
100
200
500
1k
2k
5k
10k
20k
40k
10k
20k
40k
Hz
Figure 5. Crosstalk
AKM
AK4552 ADC FFT Plot
VA=VD=3.0V, fs=96kHz, Input=-0.5dBr, fin=1kHz
+0
-10
-20
-30
-40
-50
-60
-70
d
B
F
S
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
5k
Hz
Figure 6. FFT Plot
<KM080600>
2005/10
- 21 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 ADC FFT Plot
VA=VD=3.0V, fs=96kHz, Input=-60dBr, fin=1kHz
+0
-10
-20
-30
-40
-50
-60
-70
d
B
F
S
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
5k
10k
20k
40k
5k
10k
20k
40k
Hz
Figure 7. FFT Plot
AKM
AK4552 ADC FFT Plot
VA=VD=3.0V, fs=96kHz, fin=None
+0
-10
-20
-30
-40
-50
-60
-70
d
B
F
S
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
Hz
Figure 8. FFT Plot
<KM080600>
2005/10
- 22 -
ASAHI KASEI
[AKD4552-A]
4. DAC (Double Speed)
AKM
AK4552 DAC THD+N vs. Input Level
VA=VD=3.0V, fs=96kHz, fin=1kHz
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
-120
-110
-100
-90
-80
-70
-60
-50
-40
-30
-20
-10
+0
dB FS
Figure 1. THD+N vs. Input Level
AKM
AK4552 DAC THD+N vs. Input Frequency
VA=VD=3.0V, fs=96kHz, Input=0dBFS
-60
-65
-70
-75
-80
d
B
r
A
-85
-90
-95
-100
-105
-110
-115
-120
20
50
100
200
500
1k
2k
5k
10k
20k
40k
Hz
Figure 2. THD+N vs. Input Frequency
<KM080600>
2005/10
- 23 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 DAC Linearity
VA=VD=3.0V, fs=96kHz, fin=1kHz
+0
-10
-20
-30
-40
d
B
r
A
-50
-60
-70
-80
-90
-100
-110
-120
-120
-110
-100
-90
-80
-70
-60
-50
-40
-30
-20
-10
+0
dB FS
Figure 3. Linearity
AKM
AK4552 DAC Frequency Response
VA=VD=3.0V, fs=96kHz, Input=0dBFS
+0.5
+0.4
+0.3
+0.2
+0.1
d
B
r
+0
A
-0.1
-0.2
-0.3
-0.4
-0.5
2.5k
5k
7.5k
10k
12.5k
15k
17.5k
20k
22.5k
25k
27.5k
30k
32.5k
35k
37.5k
40k
Hz
Figure 4. Frequency Response
<KM080600>
2005/10
- 24 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 DAC Crosstalk
VA=VD=3.0V, fs=96kHz, Input=0dBFS
-80
-85
-90
-95
-100
d
B
-105
-110
-115
-120
-125
-130
20
50
100
200
500
1k
2k
5k
10k
20k
40k
10k
20k
40k
Hz
Figure 5. Crosstalk
AKM
AK4552 DAC FFT Plot
VA=VD=3.0V, fs=96kHz, Input=0dBFS, fin=1kHz
+0
-10
-20
-30
-40
-50
-60
-70
d
B
r
A
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
5k
Hz
Figure 6. FFT Plot
<KM080600>
2005/10
- 25 -
ASAHI KASEI
[AKD4552-A]
AKM
AK4552 DAC FFT Plot
VA=VD=3.0V, fs=96kHz, Input=-60dBFS, fin=1kHz
+0
-10
-20
-30
-40
-50
-60
-70
d
B
r
A
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
5k
10k
20k
40k
5k
10k
20k
40k
Hz
Figure 7. FFT Plot
AKM
AK4552 DAC FFT Plot
VA=VD=3.0V, fs=96kHz, fin=None
+0
-10
-20
-30
-40
-50
-60
-70
d
B
r
A
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
20
50
100
200
500
1k
2k
Hz
Figure 8. FFT Plot
<KM080600>
2005/10
- 26 -
ASAHI KASEI
[AKD4552-A]
改訂履歴
Date
(yy/mm/dd)
05/10/18
Manual
Revision
KM080600
Board
Revision
0
Reason
Contents
初版
重要な注意事項
• 本書に記載された製品、及び、製品の仕様につきましては、製品改善のために予告なく変更するこ
とがあります。従いまして、ご使用を検討の際には、本書に掲載した情報が最新のものであること
を弊社営業担当、あるいは弊社特約店営業担当にご確認下さい。
• 本書に掲載された情報・図面の使用に起因した第三者の所有する特許権、工業所有権、その他の権
利に対する侵害につきましては、当社はその責任を負うものではありませんので、ご了承下さい。
• 本書記載製品が、外国為替及び、外国貿易管理法に定める戦略物資(役務を含む)に該当する場合、
輸出する際に同法に基づく輸出許可が必要です。
• 医療機器、安全装置、航空宇宙用機器、原子力制御用機器など、その装置・機器の故障や動作不良
が、直接または間接を問わず、生命、身体、財産等へ重大な損害を及ぼすことが通常予想されるよ
うな極めて高い信頼性を要求される用途に弊社製品を使用される場合は、必ず事前に弊社代表取締
役の書面による同意をお取り下さい。
• この同意書を得ずにこうした用途に弊社製品を使用された場合、弊社は、その使用から生ずる損害
等の責任を一切負うものではありませんのでご了承下さい。
• お客様の転売等によりこの注意事項の存在を知らずに上記用途に弊社製品が使用され、その使用か
ら損害等が生じた場合は全てお客様にてご負担または補償して頂きますのでご了承下さい。
<KM080600>
2005/10
- 27 -
A
B
C
D
+
E
C1
22u
JP1
GND
DGND
C2
10u
R1
220
J1
ROUT
R3
220
J3
LOUT
E
R2
10k
AGND
+
J2
RIN
E
+
R4
560
D
C3
22u
J4
LIN
C4
10u
CN1
U1
D
R5
10k
CN2
U2
+
1
RIN
ROUT
16
2
2
LIN
LOUT
15
C5
0.1u
3
C7
10u
L1
1
C9
47u
+
2
C8
0.1u
+
VA
+
C
1
C11
0.1u
4
C10
10u
(short)
3
VSS
4
VA
5
5
VD
6
6
Y8
A8
9
PDN
15
12
Y7
A7
8
BCLK
C6
1u
C
14
14
13
Y6
A6
7
MCLK
PDN
13
13
14
Y5
A5
6
LRCK
12
15
Y4
A4
5
SDTI
BCLK
DEM0
11
VCOM
MCLK
R8
51
R9
51
12
R7
10
DM0
16
+
R6
560
11
11
DM1
16
Y3
A3
4
DEM1
10
DM0
17
Y2
A2
3
DEM0
18
Y1
A1
2
10
GND
G2
19
20
VCC
G1
1
R10 51
DM1
7
7
DEM1
LRCK
10
R11 51
SDTO
R12 51
8
8
SDTO
SDTI
9
9
B
B
AK4552
C12
47u
+
VCC
1
C13
0.1u
2
L2
10u
1
2
D2V
D1
1S1588
U3A
1
U3B
2
74HC14
3
4
PDN
74HC14
1
H
3
L
74LVC541
R13
10k
A
A
C14
0.1u
2
SW1
PDN
Title
Size
A3
Date:
A
B
C
D
AKD4552-A
Document Number
Rev
AK4552
Monday , September 26 , 2005 Sheet
E
0
1
of
3
A
B
C
D
E
E
E
1
2
3
4
5
10
9
8
7
6
L3
10u
1
C16
0.1u
C17
0.1u
C18
0.1u
C19
0.1u
VCC
T1
2
2
+ C15
47u
C20
0.1u
VIN
C21
0.1u
TO92
GND
for 74HCU04, 74HC14,
74HC4040, 74HCT04,
74AC74
SW2
VOUT
3
D3V
C22
0.1u
1
VCC
MODE
RP1
5
4
3
2
1
DEM0
DEM1
OCKS0
OCKS1
CM0
DEM0
DEM1
OCKS0
OCKS1
CM0
D
D
U4
47k
C23
10u
VCC
C25
10u
+
+
D3V
1
DVDD
CM0/CDTO
28
2
DVSS
CM1/CDTI
27
3
TVDD
OCKS1/CCLK
26
OCKS1
4
V/TX
OCKS0/CSN
25
OCKS0
5
XTI
MCKO1
24
6
XTO
MCKO2
23
7
PDN
DAUX
22
CM0
C24
0.1u
C26
0.1u
VCC
C27
5p
1
2
C
R14
10k
D2
1S1588
U3C
5
74HC14
DAUX
8
74HC14
SW3
DIR
C29
0.1u
2
C30
10u
VCC
8
R
DIR
DIR_BCLK
9
AVDD
SDTO
20
DIR_SDTI
10
AVSS
LRCK
19
1
SDTO
74HCT04
+
C31
0.1u
DIR_LRCK
U5C
RX1
ERF
18
5
R17
6
74HCT04
12
RX2/DIF0
FS96
17
13
RX3/DIF1
P/S
16
14
RX4/DIF2
AUTO
15
LED1
2
1k
VCC
1
B
ERF
2
PORT1
5
21
470
L4
47u
5
BICK
R16
1
B
GND
VCC
GND
OUT
2
74HCT04
11
6
U5A
3
18k
D3V
6
U5B
4
R15
1
H
3
L
9
C
DIR_MCLK
M2
C28
5p
U3D
6
JP2
MCKO
M1
X1
22.5792MHz
4
3
2
1
C32
0.1u
+ C33
10u
AK4112B
A
A
Title
Size
A3
Date:
A
B
C
D
AKD4552-A
Document Number
Rev
DIR
Monday, September 26, 2005
0
Sheet
E
2
of
3
A
B
C
D
E
2
VCC
E
1
U6
R18
10k
D3
1S1588
E
U3F
13
12
11
74HC14
1
V1
U1
24
2
TRANS
DIF2
23
3
RESETN
DIF1
22
4
MCLK
DIF0
21
5
SDTI
TXP
20
6
BICK
TXN
19
10
74HC14
1
H
3
L
U3E
C34
0.1u
VCC
2
SW4
DIT
128FS
PORT2
X_LRCK
ADC
DIR_LRCK
DIR
X_BCLK
ADC
DIR_BCLK
DIR
LRCK
JP3
LRCK
C35
0.1u
7
LRCK
DVSS
18
8
FS0/CSN
DVDD
17
9
FS1/CDTI
CKS1
16
10
FS2/CCLK
CKS0
15
11
FS3/CDTO
BLS
14
12
C1
ANS
13
C36
0.1u
JP4
BCLK
BCLK
MCLK
BCLK
LRCK
SDTI
ROM
MCLK
SDTI
PORT3
1
2
3
4
5
10
9
8
7
6
JP5
SDTO
SDTO
+
D
4
3
2
1
C37
10u
R19
1k
IN
VCC
IF
GND
5
5
6
6
D
DIT
VCC
ROM
C
C
VCC
R20
JP6
SDTI
ADC
10k
DIR
AK4103A
DAUX
DIR_SDTI
128FS
X2
11.2896MHz
B
R21
U7B
C38
5p
U9A
74AC74
4
4
3
74HCU04
C39
5p
XTL
EXT
DIR
2
D
3
CLK
Q
5
Q
6
x2
1
DIR_MCLK
J5
EXT
U7C
74HCU04
5
x1
JP9
MCLK
B
U8
10
JP11
CLK
PR
2
74HCU04
CL
U7A
1
MCLK
VCC
1M
JP8
XTE
JP7
SPEED
x1
x2
x4
11
CLK
RST
Q1
Q2
Q3
Q4
Q5
Q6
Q7
Q8
Q9
Q10
Q11
Q12
9
7
6
5
3
2
4
13
12
14
15
1
JP10
BCFS
x4
X_BCLK
x1
x4
X_LRCK
x1
JP12
LRFS
74HC4040
6
A
A
JP13
EXT
Title
Size
A3
Date:
A
B
C
D
AKD4552-A
Document Number
Rev
DIT
Monday, September 26, 2005
0
Sheet
E
3
of
3