Si2166-D60 DVB-S/S2/S2X 数字电视解调器 说明 Si2166D 将符合第一代和第二代卫星 DVB 标准(DVB-S/S2 和 S2X)的数字解调器集成于一个高级的 CMOS 芯片中。Si2166D 利用成熟的 Silicon Labs 数字解调体系结构,具有卓越的卫星接收 性能,同时最大限度地降低了前端设计的复杂性、成本和功耗。将 Si2166D 连接至一个卫星硅调谐器,即可获得成本优化的高性能电 视或 STB 接收前端。 卫 星 接 收 支 持 解 调 广 泛 应 用 的 DVB-S、DIRECTV™ (DSS)、 DVB-S2、DIRECTV™ (AMC) 旧标准,以及 DVB-S2 (S2X) 卫星广 播的新增第二部分标准。零 IF 接口(差分接口)可以无缝连接到 已获市场认可的卫星硅调谐器。Si2166D 内嵌用于卫星天线控制的 DiSEqC™ 2.0 LNB 接口和用于提供从天线到卫星调谐器输入之间 的长线馈送回波补偿的均衡器。 Si2166D 提供了适用于 DVB-S/S2/S2X 标准的片上盲扫算法以及 盲锁功能。Si2166D 可编程传输流输出接口提供灵活多样的输出模 式,且完全兼容所有 MPEG 解码器或条件接收模块,能够支持所 有客户应用。 功能 - 引脚对引脚兼容所有 Si216x/8x 单解调器产品系列 - API 兼容所有单解调器和所有双解调器系列产品 - DVB-S2(ETSI EN 302 307-1 V1.4.1) - QPSK/8PSK 解调器 - DVB-S2X (ETSI EN302 307-2 V1.1.1) - 支持规范的广播服务 - QPSK/8PSK、8/16/32APSK 解调器 - 滚降系数为 0.05 到 0.35 - 支持 VCM - 支持 ISSY 和 NPD - 支持 MIS - 输出模式:支持 TS、GPCS 和 GSE-HEM - 支持 DVB-S 和 DSS - QPSK 解调器和增强型 FEC 解码器 - 1 至 45 MSymbol/s,符合所有卫星标准 - (32APSK 时 <40 MSps) 符合 DVB-S2/S2X 标准的 LDPC 和 BCH FEC 解码 I2C 串行总线接口(主模块和主机) 固件控制(嵌入式 ROM/NVM) 可通过 I2C 或快速 SPI 来下载补丁进行升级 灵活的 TS 输出接口(串行、并行和从属) DiSEqC™ 2.0 接口和 Unicable™ 支持 快速锁定时间 低功耗 两个电源:1.2 和 3.3 V 7x7 mm,QFN-48 引脚封装,符合无铅/RoHS 要求 应用 DiSEqCTM 2.0 DSP & SYNCHRO CTRL GPIO_0 GPIO TS_ERR/ GPIO_1 ADC (I) ADC (Q) FRONT END AGCs x(A)PSK DEMOD VITERBI RS LDPC BCH EQUALIZER TS_SYNC TS_VAL TS_CLK TS_DATA 8 DVB-S/S2/S2X FEC MODULE Ext. Clk or Xtal OSC & PLL Si2166D HDTV MPEG S.o.C. MP_x RESETB MPEG TS Satellite ZIF Tuner S_ADC_IP S_ADC_IN S_ADC_QP S_ADC_QN 1.2, 3.3V INTERFACE QPSK/8PSK/xAPSK Full-NIM iDTV(集成数字电视) 数字卫星 STB PC-TV 配件 PVR、DVD 和蓝光光盘刻录机 DISEQC_OUT DISEQC_IN - CLK_IN_OUT TUN_SDA TUN_SCL 数字解调器 I2C SWITCH 版权所有 © 2015 Silicon Laboratories I2C I/F HOST_SDA HOST_SCL 2015.10.14 Si2166-D60 DVB-S/S2/S2X 数字电视解调器 所选电气规格 (TA = –10 至 75°C) Parameter Test Condition Min Typ Max Unit Input clock reference 4 — 30 MHz Supported XTAL frequency 16 — 30 MHz DVB-S21 — 421 — mW DVB-S2 — 230 — mW 2 layer PCB — 35 — °C/W 4 layer PCB — 23 — °C/W VDD_VCORE 1.14 1.20 1.30 V VDD_VANA 3.00 3.30 3.60 V VDD_VIO 3.00 3.30 3.60 V General Total power consumption Thermal resistance Power Supplies Notes: 1. Test conditions: 32 Mbaud, CR = 3/5, 8PSK, pilots On, parallel TS, C/N at picture failure. 2. Test conditions: 30 Mbaud, CR = 7/8, parallel TS, at QEF: BER = 2 x 10–4. 30 29 28 TS_DATA[7] 31 GND/JTAG_TDO 32 TS_ERR/GPIO_1 XTAL_O 33 VDD_VCORE XTAL_I/CLK_IN 34 MP_C ADDR 35 RESETB GND 36 MP_D VDD_VANA 引脚分配 27 26 25 S_ADC_IP 37 24 TS_DATA[6] S_ADC_IN 38 23 TS_DATA[5] S_ADC_QP 39 22 VDD_VIO S_ADC_QN 40 NC 41 NC 42 Si2166D 21 GND/JTAG_TDI (GND_PAD) 19 TS_DATA[4] NC 43 20 VDD_VCORE 18 TS_DATA[3] QFN-48 7x7mm CLK_IN_OUT 44 SDA_MAST 45 17 TS_DATA[2] 16 TS_DATA[1] SCL_MAST 46 15 TS_DATA[0]/TS_SER GND/JTAG_TRSTB 47 14 TS_CLK VDD_VCORE 48 2 3 4 5 6 7 8 9 10 11 12 MP_A MP_B GPIO_0/JTAG_TMS DISEQC_CMD DISEQC_IN DISEQC_OUT VDD_VCORE GND/JTAG_TCLK VDD_VIO SCL_HOST SDA_HOST TS_VAL 13 TS_SYNC 1 选择指南 Part Number Description Si2166-D60-GM DVB-S/S2/S2X Digital TV Demodulator, 7x7 mm QFN-48 数字解调器 版权所有 © 2015 Silicon Laboratories Silicon Laboratories 和 Silicon Labs 均为 Silicon Laboratories Inc. 的商标。 本文中其他产品或品牌名称是各自所有者的商标或注册商标 2015.10.14