隔离式精密半桥驱动器, 提供4 A输出 ADuM3224/ADuM4224 产品特性 VIA 1 ADuM3224/ ADuM4224 16 VDDA 15 VOA VDD1 3 14 GNDA GND1 4 13 NC DISABLE 5 12 NC NC 6 11 VDDB 10 VOB VIB 2 NC 7 ENCODE DECODE ENCODE DECODE VDD1 8 9 NC = NO CONNECT GNDB 11791-001 功能框图 峰值输出电流:4 A 工作电压 高端或低端相对于输入:565 V峰值 高工作频率:1 MHz(最大值) 3.3 V至5 V CMOS输入逻辑 4.5 V至18 V输出驱动 次级UVLO ADuM3224A/ADuM4224A UVLO:4.1 V VDDA/VDDB ADuM3224B/ADuM4224B UVLO:6.9 V VDDA/VDDB ADuM3224C/ADuM4224C UVLO:10.5 V VDDA/VDDB 精密时序特性 隔离器和驱动器传播延迟:59 ns(最大值) 通道间匹配:5 ns(最大值) CMOS输入逻辑电平 高共模瞬变抗扰度:>25 kV/µs 增强的系统级ESD保护性能,符合IEC 61000-4-x标准 工作结温高达:125°C 默认低电平输出 安全和法规认证(申请中) ADuM3224:窄体16引脚SOIC封装 UL 1577 3000 V均方根值输入至输出耐受电压 ADuM4224:宽体16引脚SOIC封装 UL 1577 5000 V均方根值输入至输出耐受电压 通过汽车应用认证 图1. 应用 开关电源 隔离式IGBT/MOSFET栅极驱动器 工业逆变器 概述 ADuM3224/ADuM42241是4 A隔离式半桥栅极驱动器,采用 ADI公司的iCoupler®技术,提供独立且隔离的高端和低端 输出。ADuM3224提供3000 V rms隔离,采用窄体16引脚SOIC 封装,ADuM4224则提供5000 V rms隔离,采用宽体16引脚 SOIC封装。这些隔离器件将高速CMOS与单芯片变压器技 术融为一体,具有优于脉冲变压器和栅极驱动器组合等替 代器件的出色性能特征。 统兼容。与采用高压电平转换方法的栅极驱动器相比, ADuM3224/ADuM4224的输入与各输出之间具有真电流隔 离优势。相对于输入,各路输出的持续工作电压最高可达 560 V峰值,因而支持低端切换至负电压。高端与低端之间 的差分电压最高可达800 V峰值。 因此,ADuM3224/ADuM4224可以在很宽的正或负切换电 压范围内,可靠地控制IGBT/MOSFET配置的开关特性。 ADuM3224/ADuM4224隔离器均提供两个独立的隔离通 道。这些器件采用3.0 V至5.5 V电源电压工作,可与低压系 1 受美国专利第5,952,849号、6,873,065号和7,075,239号保护,其它专利正在申请中。 Rev. 0 Document Feedback Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Trademarks and registered trademarks are the property of their respective owners. One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 ©2013 Analog Devices, Inc. All rights reserved. Technical Support www.analog.com ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。 ADuM3224/ADuM4224 目录 产品特性 ......................................................................................... 1 应用.................................................................................................. 1 功能框图 ......................................................................................... 1 概述.................................................................................................. 1 修订历史 ......................................................................................... 2 技术规格 ......................................................................................... 3 电气特性——5 V电源............................................................. 3 电气特性——3.3 V电源.......................................................... 4 封装特性.................................................................................... 5 隔离和安全相关特性.............................................................. 5 法规信息.................................................................................... 6 DIN V VDE V 0884-10 (VDE V 0884-10)隔离特性........... 7 建议工作条件 ........................................................................... 8 绝对最大额定值............................................................................ 9 ESD警告..................................................................................... 9 引脚配置和功能描述 ................................................................. 10 典型性能参数 .............................................................................. 11 应用信息 ....................................................................................... 14 印刷电路板布局布线............................................................ 14 欠压闭锁.................................................................................. 14 传播延迟相关参数 ................................................................ 14 热限制和开关负载特性 ....................................................... 14 输出负载特性 ......................................................................... 14 自举半桥操作 ......................................................................... 15 直流正确性和磁场抗扰度 ................................................... 15 功耗 .......................................................................................... 17 隔离寿命.................................................................................. 17 外形尺寸 ....................................................................................... 18 订购指南.................................................................................. 19 汽车应用产品 ......................................................................... 19 修订历史 2013年12月—修订版0:初始版 Rev. 0 | Page 2 of 20 ADuM3224/ADuM4224 技术规格 电气特性——5 V电源 所有电压均参照其各自的地。除非另有说明,4.5 V ≤ VDD1 ≤ 5.5 V,4.5 V ≤ VDDA ≤ 18 V,4.5 V ≤ VDDB ≤ 18 V。所有最小值/最 大值规格适用于TJ = −40°C至+125°C。所有典型值规格在TJ = 25°C、VDD1 = 5 V、VDDA = VDDB = 12 V下测得。开关规格的测试 条件为CMOS信号电平。 表1. 参数 直流规格 输入电源电流,静态 每个通道的输出电源电流,静态 1 MHz时的电源电流 VDD1电源电流 VDDA/VDDB电源电流 输入电流 逻辑高电平输入阈值 逻辑低电平输入阈值 逻辑高电平输出电压 逻辑低电平输出电压 欠压闭锁,VDDA/VDDB供电 A级 趋正阈值 趋负阈值 迟滞 B级 趋正阈值 趋负阈值 迟滞 C级 趋正阈值 趋负阈值 迟滞 输出短路脉冲电流1 输出脉冲源电阻 输出脉冲灌电阻 开关规格 脉冲宽度2 最大数据速率3 传播延迟4 ADuM3224A/ADuM4224A 传播延迟偏斜5 通道间匹配6 输出上升/下降时间(10%至90%) 每个通道的动态输入电源电流 每个通道的动态输出电源电流 刷新速率 符号 最小值 典型值 最大值 单位 IDDI(Q) IDDO(Q) 1.4 2.3 2.4 3.2 mA mA IDD1(Q) IDDA(Q)/IDDB(Q) IIA, IIB VIH VIL VOAH, VOBH 1.6 5.6 +0.01 2.5 8.0 +1 mA mA µA V V V 最高1 MHz,空载 最高1 MHz,空载 0 V ≤ VIA, VIB ≤ VDD1 0.15 V IOx = +20 mA, VIx = VIxL −1 0.7 × VDD1 0.3 × VDD1 VDDA/ VDDB − 0.1 VOAL, VOBL VDDA/ VDDB 0.0 VDDAUV+, VDDBUV+ VDDAUV−, VDDBUV− VDDAUVH, VDDBUVH 4.1 3.6 0.5 4.4 3.2 V V V VDDAUV+, VDDBUV+ VDDAUV−, VDDBUV− VDDAUVH, VDDBUVH 6.9 6.2 0.7 7.4 5.7 V V V 10.5 9.6 0.9 4.0 1.1 0.6 11.1 V V V A Ω Ω VDDAUV+, VDDBUV+ VDDAUV−, VDDBUV− VDDAUVH, VDDBUVH IOA(SC), IOB(SC) ROA, ROB ROA, ROB PW tDHL, tDLH tDHL, tDLH tPSK tPSKCD tPSKCD tR/tF IDDI(D) IDDO(D) fr 8.9 2.0 0.3 0.3 50 1 31 35 6 43 47 1 1 12 0.05 1.65 1.2 1 3.0 3.0 54 59 12 5 7 18 ns MHz ns ns ns ns ns ns mA/Mbps mA/Mbps Mbps 测试条件/注释 IOx = −20 mA, VIx = VIxH VDDA/VDDB = 12 V VDDA/VDDB = 12 V VDDA/VDDB = 12 V CL = 2 nF, VDDA/VDDB = 12 V CL = 2 nF, VDDA/VDDB = 12 V CL = 2 nF, VDDA/VDDB = 12 V;见图20 CL = 2 nF, VDDA/VDDB= 4.5 V;见图20 CL = 2 nF, VDDA/VDDB = 12 V;见图20 CL = 2 nF, VDDA/VDDB = 12 V;见图20 CL = 2 nF, VDDA/VDDB = 4.5 V;见图20 CL = 2 nF, VDDA/VDDB = 12 V;见图20 VDDA/VDDB = 12 V VDDA/VDDB = 12 V 短路持续时间小于1 µs。平均功率必须符合“绝对最大额定值”部分所示的限值。 最小脉冲宽度指保证额定时序参数的最短脉冲宽度。 3 最大数据速率指保证额定时序参数的最快数据速率。 4 tDLH传播延迟根据输入上升逻辑高电平阈值VIH到VOx信号的输出上升10%水平的时间测得。传播延迟根据输入下降逻辑低电平阈值VIL到VOx信号的输出下降90%阈 值测得。有关传播延迟参数的波形,参见图20。 5 tPSK指器件在建议工作条件范围内的相同工作温度、电源电压和输出负载下工作时测得的tDLH和/或tDHL的最差情况偏差。有关传播延迟参数的波形,参见图20。 6 通道间匹配指两个通道间传播延迟之差的绝对值。 2 Rev. 0 | Page 3 of 20 ADuM3224/ADuM4224 电气特性——3.3 V电源 所有电压均参照其各自的地。除非另有说明,3.0 V ≤ VDD1 ≤ 3.6 V,4.5 V ≤ VDDA ≤ 18 V,4.5 V ≤ VDDB ≤ 18 V。所有最小值/最 大值规格适用于TJ = −40°C至+125°C。所有典型值规格在TJ = 25°C、VDD1 = 3.3 V、VDDA = VDDB = 12 V下测得。开关规格的测试 条件为CMOS信号电平。 表2. 参数 直流规格 输入电源电流,静态 每个通道的输出电源电流,静态 1 MHz时的电源电流 VDD1电源电流 VDDA/VDDB电源电流 输入电流 逻辑高电平输入阈值 逻辑低电平输入阈值 逻辑高电平输出电压 逻辑低电平输出电压 欠压闭锁,VDDA/VDDB供电 A级 趋正阈值 趋负阈值 迟滞 B级 趋正阈值 趋负阈值 迟滞 C级 趋正阈值 趋负阈值 迟滞 输出短路脉冲电流1 输出脉冲源电阻 输出脉冲灌电阻 开关规格 脉冲宽度2 最大数据速率3 传播延迟4 ADuM3224A/ADuM4224A 传播延迟偏斜5 通道间匹配6 输出上升/下降时间(10%至90%) 每个通道的动态输入电源电流 每个通道的动态输出电源电流 刷新速率 符号 最小值 典型值 最大值 单位 IDDI(Q) IDDO(Q) 0.87 2.3 1.4 3.2 mA mA IDD1(Q) IDDA(Q)/IDDB(Q) IIA, IIB VIH VIL VOAH, VOBH 1.1 5.6 +0.01 1.5 8.0 +10 mA mA µA V V V IOx = −20 mA, VIx = VIxH 0.15 V IOx = +20 mA, VIx = VIxL −10 0.7 × VDD1 0.3 × VDD1 VDDA/ VDDB − 0.1 VOAL, VOBL VDDA/ VDDB 0.0 VDDAUV+, VDDBUV+ VDDAUV−, VDDBUV− VDDAUVH, VDDBUVH 4.1 3.6 0.5 4.4 3.2 V V V VDDAUV+, VDDBUV+ VDDAUV−, VDDBUV− VDDAUVH, VDDBUVH 6.9 6.2 0.7 7.4 5.7 V V V 10.5 9.6 0.9 4.0 1.1 0.6 11.1 V V V A Ω Ω VDDAUV+, VDDBUV+ VDDAUV−, VDDBUV− VDDAUVH, VDDBUVH IOA(SC), IOB(SC) ROA, ROB ROA, ROB PW tDHL, tDLH tDHL, tDLH tPSK tPSKCD tPSKCD tR/tF IDDI(D) IDDO(D) fr 8.9 2.0 0.3 0.3 50 1 35 37 6 47 51 1 1 12 0.05 1.65 1.1 1 3.0 3.0 59 65 12 5 7 22 ns MHz ns ns ns ns ns ns mA/Mbps mA/Mbps Mbps 测试条件/注释 最高1 MHz,空载 最高1 MHz,空载 0 V ≤ VIA, VIB ≤ VDD1 VDDA/VDDB = 12 V VDDA/VDDB = 12 V VDDA/VDDB = 12 V CL = 2 nF, VDDA/VDDB = 12 V CL = 2 nF, VDDA/VDDB = 12 V CL = 2 nF, VDDA/VDDB = 12 V;见图20 CL = 2 nF, VDDA/VDDB = 4.5 V;见图20 CL = 2 nF, VDDA/VDDB = 12 V;见图20 CL = 2 nF, VDDA/VDDB = 12 V;见图20 CL = 2 nF, VDDA/VDDB = 4.5 V;见图20 CL = 2 nF, VDDA/VDDB = 12 V;见图20 VDDA/VDDB = 12 V VDDA/VDDB = 12 V 短路持续时间小于1 µs。平均功率必须符合“绝对最大额定值”部分所示的限值。 最小脉冲宽度指保证额定时序参数的最短脉冲宽度。 3 最大数据速率指保证额定时序参数的最快数据速率。 4 tDLH传播延迟根据输入上升逻辑高电平阈值VIH到VOx信号的输出上升10%水平的时间测得。传播延迟根据输入下降逻辑低电平阈值VIL到VOx信号的输出下降90% 阈值测得。有关传播延迟参数的波形,参见图20。 5 tPSK指器件在建议工作条件范围内的相同工作温度、电源电压和输出负载下工作时测得的tDLH和/或tDHL的最差情况偏差。有关传播延迟参数的波形,参见图20。 6 通道间匹配指两个通道间传播延迟之差的绝对值。 2 Rev. 0 | Page 4 of 20 ADuM3224/ADuM4224 封装特性 表3. 参数 电阻(输入至输出) 电容(输入至输出) 输入电容 IC结至环境热阻 ADuM3224 ADuM4224 IC结至外壳热阻 ADuM3224 ADuM4224 符号 RI-O CI-O CI 最小值 典型值 最大值 单位 1012 Ω 2.0 pF 4.0 pF θJA θJA 76 45 °C/W °C/W θJC θJC 42 29 °C/W °C/W 测试条件/注释 f = 1 MHz 隔离和安全相关特性 ADuM3224规格 表4. 参数 额定电介质隔离电压 最小外部气隙(间隙) 最小外部爬电距离 最小内部间隙 漏电阻抗(相对漏电指数) 隔离组 符号 L(I01) L(I02) CTI 数值 3000 4.0 min 4.0 min 0.017 min >400 II 单位 V rms mm mm mm V 测试条件/注释 持续1分钟 测量输入端至输出端,隔空最短距离 测量输入端至输出端,沿壳体最短距离 隔离距离 DIN IEC 112/VDE 0303第1部分 材料组(DIN VDE 0110,1/89,表1) 数值 5000 8.0 min 7.6 min 0.017 min >400 II 单位 V rms mm mm mm V 测试条件/注释 持续1分钟 测量输入端至输出端,隔空最短距离 测量输入端至输出端,沿壳体最短距离 隔离距离 DIN IEC 112/VDE 0303第1部分 材料组(DIN VDE 0110,1/89,表1) ADuM4224规格 表5. 参数 额定电介质隔离电压 最小外部气隙(间隙) 最小外部爬电距离 最小内部间隙 漏电阻抗(相对漏电指数) 隔离组 符号 L(I01) L(I02) CTI Rev. 0 | Page 5 of 20 ADuM3224/ADuM4224 法规信息 ADuM3224正在接受表6所列机构的认证。 表6. UL(申请中) UL 1577器件认可程序认可1 CSA(申请中) CSA元件验收通知5A批准 单一保护3,000 V均方根值 隔离电压 文件E214100 基本绝缘符合CSA 60950-1-07和IEC 60950-1标准, 400 V rms (565 V峰值)最大工作电压 文件205078 1 2 VDE(申请中) 进行DIN V VDE V 0884-10(VDE V 0884-10) 认证: 2006-122 加强绝缘,560 V峰值 文件2471900-4880-0001 依据UL 1577,每个ADuM3224都经过1秒钟绝缘测试电压≥ 3,600 V rms的验证测试(漏电流检测限值为6 μA)。 依据DIN V VDE V 0884-10,每个ADuM3224器件都经过1秒钟绝缘测试电压≥1050 V峰值的验证测试(局部放电检测限值为5 pC)。器件标识中的星号(*)表示通过 DIN V VDE V 0884-10认证。 ADuM4224正在接受表7所列机构的认证。 表7. UL(申请中) UL 1577器件认可程序认可1 CSA(申请中) CSA元件验收通知5A批准 单一保护5000 V均方根值 隔离电压 加强绝缘符合CSA 60950-1-07和IEC 60950-1标准,400 V rms (565 V峰值)最大工作电压;基本绝缘符合CSA 60950-1-07 和IEC 60950-1标准,800 V rms(1131 V峰值)最大工作电压 文件205078 文件E214100 1 2 VDE(申请中) 进行DIN V VDE V 0884-10(VDE V 0884-10) 认证: 2006-122 加强绝缘,849 V峰值 文件2471900-4880-0001 依据UL 1577,每个ADuM4224都经过1秒钟绝缘测试电压≥ 6000 V rms的验证测试(漏电流检测限值为10 μA)。 依据DIN V VDE V 0884-10,每个ADuM4224器件都经过1秒钟绝缘测试电压≥1,590 V峰值的验证测试(局部放电检测限值为5 pC)。器件标识中的星号(*)表示通过 DIN V VDE V 0884-10认证。 Rev. 0 | Page 6 of 20 ADuM3224/ADuM4224 DIN V VDE V 0884-10 (VDE V 0884-10)隔离特性 这些隔离器仅适合安全限制数据范围内的加强隔离。通过保护电路保持安全数据。封装上的星号(*)标志表示通过560 V峰值 工作电压的DIN V VDE V 0884-10认证。 表8. ADuM3224 VDE特性(申请中) 说明 DIN VDE 0110装置分类 额定电源电压≤ 150 V rms 额定电源电压≤ 300 V rms 额定电源电压≤ 400 V rms 环境分类 污染度(DIN VDE 0110,表1) 最大工作绝缘电压 输入至输出测试电压,方法B1 输入至输出测试电压,方法A 跟随环境测试,子类1 跟随输入和/或安全测试,子类2和子类3 最高允许过压 浪涌隔离电压 安全限值 最高结温 总安全功耗 TS上的绝缘电阻 测试条件/注释 VIORM x 1.875 = Vpd(m),100%生产测试, tini = tm = 1秒,局部放电 < 5 pC VIORM x 1.5 = Vpd(m),tini = 60秒,tm = 10秒, 局部放电 < 5 pC VIORM x 1.2 = Vpd(m),tini = 60秒,tm = 10秒, 局部放电 < 5 pC 符号 VIORM Vpd(m) 特性 单位 I至IV I至III I至II 40/105/21 2 560 1050 V峰值 V峰值 896 672 V峰值 V峰值 4000 6000 V峰值 V峰值 150 1.64 >109 °C W Ω Vpd(m) Vpd(m) VIOTM VPEAK = 10 kV,1.2 µs上升时间,50 µs,50%下降时间 VIOSM 出现故障时允许的最大值(见图2) TS PS VIO = 500 V RS 表9. ADuM4224 VDE特性(申请中) 说明 DIN VDE 0110装置分类 额定电源电压≤ 150 V rms 额定电源电压≤ 300 V rms 额定电源电压≤ 400 V rms 环境分类 污染度(DIN VDE 0110,表1) 最大工作绝缘电压 输入至输出测试电压,方法B1 输入至输出测试电压,方法A 跟随环境测试,子类1 跟随输入和/或安全测试,子类2和子类3 最高允许过压 浪涌隔离电压 安全限值 最高结温 总安全功耗 TS上的绝缘电阻 测试条件/注释 VIORM x 1.875 = Vpd(m),100%生产测试, tini = tm = 1秒,局部放电 < 5 pC VIORM x 1.5 = Vpd(m),tini = 60秒,tm = 10秒, 局部放电 < 5 pC VIORM x 1.2 = Vpd(m),tini = 60秒,tm = 10秒, 局部放电 < 5 pC 符号 VIORM Vpd(m) 单位 I至IV I至III I至II 40/105/21 2 849 1592 V峰值 V峰值 1273 1018 V峰值 V峰值 6000 6000 V峰值 V峰值 150 2.77 >109 °C W Ω Vpd(m) Vpd(m) VIOTM VPEAK = 10 kV,1.2 µs上升时间,50 µs,50%下降时间 VIOSM 出现故障时允许的最大值(见图3) TS PS VIO = 500 V RS Rev. 0 | Page 7 of 20 特性 1.8 建议工作条件 1.6 表10. 1.4 参数 工作结温 电源电压1 1.2 1.0 0.8 0.6 0.4 0.2 0 0 50 100 150 200 AMBIENT TEMPERATURE (°C) 11791-102 SAFE OPERATING PV DD1 , PV DDA OR PV DDB POWER (W) ADuM3224/ADuM4224 1 图2. ADuM3224热减额曲线,依据DIN V VDE V 0884-10获得的 安全限值与壳温的关系 2 3.0 3 2.5 2.0 1.5 1.0 0.5 0 0 50 100 150 200 AMBIENT TEMPERATURE (°C) 额定值 −40°C至+125°C VDD1 VDDA, VDDB tVDD1 tVDDA, tVDDB tVIA, tVIB 3.0 V至5.5 V 4.5 V至18 V 1 V/µs 10 V/µs 1 ms −50 kV/µs至+50 kV/µs −25 kV/µs至+25 kV/µs 所有电压均参照各自的地。有关外部磁场抗扰度的信息,参见“应用信 息”部分。 静态共模瞬变抗扰度定义为GND1和GNDA/GNDB之间的最高dv/dt值,其 输入保持高电平或低电平,从而使输出电压保持在0.8 x VDDA/VDDB以上 (如果VIA/VIB = 高电平),或0.8 V(如果VIA/VIB = 低电平)。以超出建议水平 的瞬态电压工作可能会导致暂时性的数据扰乱。 动态共模瞬变抗扰度定义为GND1和GNDA/GNDB之间的最高dv/dt值,其 开关边沿与瞬变测试脉冲重合。以超出建议水平的瞬态电压工作可能会 导致暂时性的数据扰乱。 11791-103 SAFE OPERATING PVDD1 , PV OR PV POWER (W) DDA DDB VDD1上升时间 VDDA、VDDB上升时间 输入信号最大上升和 下降时间 共模瞬变,静态2 共模瞬变抗扰度,动态3 符号 TJ 图3. ADuM4224热减额曲线,依据DIN V VDE V 0884-10获得的 安全限值与壳温的关系 Rev. 0 | Page 8 of 20 ADuM3224/ADuM4224 绝对最大额定值 除非另有说明,环境温度 = 25°C。 注意,超出上述绝对最大额定值可能会导致器件永久性 损坏。这只是额定最值,并不能以这些条件或者在任何其 他超出本技术规范操作章节中所示规格的条件下,推断器 件能否正常工作。长期在绝对最大额定值条件下工作会影 响器件的可靠性。 表11. 参数 存储温度(TST) 工作结温(TJ) 电源电压1 VDD1 VDDA, VDDB 输入电压(VIA、VIB、DISABLE)1 输出电压1 VOA VOB 每个引脚的平均输出电流(IO)2 共模瞬变(CMH、CML)3 1 2 3 额定值 −55°C至+150°C −40°C至+150°C −0.5 V至+7.0 V −0.5 V至+20 V −0.5 V至VDD1 + 0.5 V ESD警告 ESD(静电放电)敏感器件。 带电器件和电路板可能会在没有察觉的情况下放电。尽 管本产品具有专利或专有保护电路,但在遇到高能量 ESD时,器件可能会损坏。因此,应当采取适当的ESD 防范措施,以避免器件性能下降或功能丧失。 −0.5 V至VDDA + 0.5 V −0.5 V至VDDB + 0.5 V −35 mA至+35 mA −100 kV/µs至+100 kV/µs 所有电压均参照各自的地。 不同温度下的最大容许电流参见图2和图3。 指隔离栅上的共模瞬变。超过绝对最大额定值的共模瞬变可能导致闩锁 或永久损坏。 表12. 最大连续工作电压1 参数 交流电压,双极性波形 交流电压,单极性波形 直流电压 1 最大值 565 1131 1131 单位 V峰值 V峰值 V峰值 约束条件 最少50年寿命 最少50年寿命 最少50年寿命 指隔离栅上的连续电压幅度。详见“隔离寿命”部分。 表13. ADuM3224/ADuM4224(正逻辑)真值表1 禁用 L VIA 输入 L VIB 输入 L VDD1状态 有电 VDDA/VDDB状态 有电 VOA输出 L VOB输出 L L L H 有电 有电 L H L H L 有电 有电 H L L H H 有电 有电 H H H X X 有电 有电 L L L L L 无电 有电 L L X X X 有电 无电 L L 1 X = 无关,L = 低电平,H = 高电平。 Rev. 0 | Page 9 of 20 注释 输出在DISABLE = L置位后的1 µs内恢 复到输入状态。 输出在DISABLE = L置位后的1 µs内恢 复到输入状态。 输出在DISABLE = L置位后的1 µs内恢 复到输入状态。 输出在DISABLE = L置位后的1 µs内恢 复到输入状态。 输出在DISABLE = H置位后的3 µs内处 于默认低电平状态。 输出在VDD1电源恢复后的1 µs内返回到 输入状态。 输出在VDDA/VDDB电源恢复后的50 μs内 恢复到输入状态。 ADuM3224/ADuM4224 引脚配置和功能描述 16 VDDA VIB 2 VDD1 3 GND1 4 DISABLE 5 ADuM3224/ ADuM4224 TOP VIEW (Not to Scale) 15 VOA 14 GNDA 13 NC 12 NC NC 6 11 VDDB NC 7 10 VOB VDD1 8 9 GNDB NOTES 1. NC = NO CONNECT. NOT INTERNALLY CONNECTED. 11791-003 VIA 1 图4. 引脚配置 表14. ADuM3224/ADuM4224引脚功能描述 引脚编号1 1 2 3, 8 4 5 引脚名称 VIA VIB VDD1 GND1 DISABLE 6, 7, 12, 13 9 10 11 14 15 16 NC GNDB VOB VDDB GNDA VOA VDDA 1 说明 逻辑输入A。 逻辑输入B。 输入电源电压。 输入逻辑信号的接地参考。 输入禁用。禁用隔离器输入,刷新电路。输出在DISABLE = 高电平置位后的3 µs内处于默认低电平状态。 输出在DISABLE = 低电平置位后的1 µs内恢复到输入状态。 不连接。这些引脚不在内部连接。 输出B的接地参考。 输出B。 输出B电源电压。 输出A的接地参考。 输出A。 输出A电源电压。 引脚3和引脚8内部互连,并且建议将二者均连接至VDD1。 Rev. 0 | Page 10 of 20 ADuM3224/ADuM4224 典型性能参数 1000 CH2 = VOx (5V/DIV) GATE CHARGE (nC) 800 2 CH1 = VIx (5V/DIV) VDDA /VDDB = 5V 600 VDDA /VDDB = 8V 400 VDDA /VDDB = 10V 200 1 CH1 5.00V Ω M40.0ns 2.50GSPS 100k POINTS A CH1 2.70V 11791-105 CH1 5.00V b a b –820ps 10.5ns Δ11.3ns 200 400 600 800 1000 SWITCHING FREQUENCY (kHz) 图8. 典型ADuM4224最大负载与开关频率的关系(RG = 1 Ω) 图5. 2 nF负载的输出波形(12 V输出电源) a 0 11791-108 VDDA /VDDB = 15V 0 3.0 1.40V 11.4V Δ10.0V 2.5 IDD1 SUPPLY CURRENT (mA) CH2 = VOB (5V/DIV) 2 CH1 = VOA (5V/DIV) 2.0 VDD1 = 5V 1.5 VDD1 = 3.3V 1.0 0.5 CH2 5.00V Ω M20.0ns 2.50GSPS 100k POINTS A CH1 2.70V 0 11791-106 CH1 5.00V 0 0.50 0.75 1.00 FREQUENCY (MHz) 图9. 典型IDD1 电源电流与频率的关系 图6. 2 nF负载的输出匹配和上升时间波形(12 V输出电源) 500 IDDA , IDDB SUPPLY CURRENT (mA) 50 400 VDDA /VDDB = 5V 300 VDDA /VDDB = 8V 200 VDDA /VDDB = 10V 100 VDDA /VDDB = 15V VDDA /VDDB = 10V VDDA /VDDB = 5V 40 30 20 10 0 200 400 600 800 1000 SWITCHING FREQUENCY (kHz) 图7. 典型ADuM3224最大负载与开关频率的关系(RG = 1 Ω) 0 0 0.25 0.50 0.75 FREQUENCY (MHz) 图10. 典型IDDA 、IDDB 电源电流与频率的关系(2 nF负载) Rev. 0 | Page 11 of 20 1.00 11791-110 VDDA /VDDB = 15V 0 11791-107 GATE CHARGE (nC) 0.25 11791-109 1 ADuM3224/ADuM4224 60 30 25 tDHL 40 RISE/FALL TIME (ns) tDLH 30 20 20 15 10 10 20 40 60 80 100 120 140 0 7 9 11 13 15 17 OUTPUT SUPPLY VOLTAGE (V) 图11. 典型传播延迟与结温的关系 图14. 典型上升/下降时间变化与输出电源电压的关系 5 50 tDHL 40 tDLH 30 20 0 3.0 3.5 4.0 4.5 5.0 5.5 INPUT SUPPLY VOLTAGE (V) 3 2 PD MATCH tDLH 1 0 11791-112 10 4 5 7 9 11 PD MATCH tDHL 13 15 11791-115 PROPAGATION DELAY CHANNEL-TO-CHANNEL MATCHING (ns) 60 PROPAGATION DELAY (ns) 5 11791-114 0 11791-111 –20 JUNCTION TEMPERATURE (°C) 17 OUTPUT SUPPLY VOLTAGE (V) 图12. 典型传播延迟与输入电源电压的关系(VDDA 、VDDB = 12 V) 图15. 典型传播延迟(PD)通道间匹配与输出电源电压的关系 5 PROPAGATION DELAY CHANNEL-TO-CHANNEL MATCHING (ns) 60 50 tDHL 40 tDLH 30 20 10 5 7 9 11 13 15 17 OUTPUT SUPPLY VOLTAGE (V) 图13. 典型传播延迟与输出电源电压的关系(VDD1 = 5 V) 4 3 2 PD MATCH tDLH 1 0 –40 11791-113 PROPAGATION DELAY (ns) RISE TIME 5 0 –40 0 FALL TIME PD MATCH tDHL –20 0 20 40 60 80 100 JUNCTION TEMPERATURE (°C) 120 140 11791-116 PROPAGATION DELAY (ns) 50 图16. 典型传播延迟(PD)通道间匹配与温度的关系(VDDA 、VDDB = 12 V) Rev. 0 | Page 12 of 20 ADuM3224/ADuM4224 8 1.4 7 VOUT SOURCE RESISTANCE 0.8 VOUT SINK RESISTANCE 0.6 0.4 0.2 0 4 6 8 10 12 14 16 OUTPUT SUPPLY VOLTAGE (V) 18 11791-117 ROUT (Ω) 1.0 图17. 典型输出电阻(ROUT )与输出电源电压的关系 SINK IOUT 6 5 4 SOURCE IOUT 3 2 1 0 4 6 8 10 12 14 16 OUTPUT SUPPLY VOLTAGE (V) 图18. 典型源/吸输出电流与输出电源电压的关系 Rev. 0 | Page 13 of 20 18 11791-118 1.2 SOURCE/SINK OUTPUT CURRENT (A) 1.6 ADuM3224/ADuM4224 应用信息 印刷电路板布局布线 90% ADuM3224/ADuM4224数字隔离器不需要外部接口电路作 为逻辑接口。输入和输出供电引脚需要电源旁路,如图19 所示。使用电容值在0.01 μF到0.1 μF之间的小型陶瓷电容, 以提供良好的高频旁路。在输出电源引脚VDDA或VDDB上, 建议再增加一个10 µF电容,以提供驱动ADuM3224/ADuM4224 输出端栅极电容所需的电荷。在输出电源引脚上,应避免 在旁路电容上使用过孔,或者应该使用多个过孔来降低旁 路电感值。较小的电容两端到输入或输出电源引脚的走线 总长不得超过5 mm。关于特定布局原则,请参考AN-1109 应用笔记:iCoupler器件的辐射控制建议。 VIA VOA VDD1 GND1 NC NC NC VOB VDD1 GNDB VIH VIL tR tF 11791-005 tDHL tDLH 图20. 传播延迟参数 热限制和开关负载特性 VDDB 11791-119 NC INPUT 传 播 延 迟 偏 斜 指 在 相 同 条 件 下 工 作 的 多 个 ADuM3224/ ADuM4224器件的传播延迟之间的最大差异。 GNDA DISABLE 10% 通道间匹配指单个ADuM3224/ADuM4224器件内各通道的 传播延迟之间的最大差异。 VDDA VIB OUTPUT 图19. 推荐的PCB布局 欠压闭锁 为使ADuM3224/ADuM4224一个通道的输出有效,VDD1和 VDDA(或VDDB)电源均必须高于趋正欠压闭锁(UVLO)阈值。 工作期间,若电源电压降至趋负UVLO阈值以下,输出将 变为低电平以免开关欠驱。VDD1阈值通常在2.5 V左右。次级 电源阈值有三个选项,可通过器件等级来选择(参见“订购 指南”)。各输出通道的UVLO独立工作,不过如果是VDD1发 生UVLO,两个通道均会变为低电平。 传播延迟相关参数 传播延迟是衡量逻辑信号穿过器件所需时间的参数。到逻 辑低电平输出的传播延迟可能不同于到逻辑高电平输出的 传播延迟。ADuM3224/ADuM4224指定tDLH(见图20)作为上 升输入高电平逻辑阈值VIH到输出上升10%阈值之间的时间。 同样,下降传播延迟tDHL定义为输入下降逻辑低电平阈值 VIL到输出下降到90%阈值之间的时间。上升和下降时间取 决于负载条件,并且不包含在传播延迟中,这是栅极驱动 器的工业标准。 对于隔离式栅极驱动器,在输入和输出电路之间进行必要 的隔离需要避免在部件下方使用单一散热焊盘。因此主要 通过封装引脚来散热。 对于不同输出电压值使用1 Ω串联栅极电阻能够驱动的最大 负载电容,封装散热限制了输出负载与开关频率之间的性 能 表 现 , 如 图 7和 图 8所 示 。 例 如 , 图 7显 示 典 型 的 ADuM3224器件可以驱动140 nC栅极电荷、8 V输出(相当于 17 nF负载)、最高频率约300 kHz的大型MOSFET。 不要让ADuM3224/ADuM4224的内部结温超过最高结温 150°C。 在 超 过 此 值 的 结 温 下 工 作 时 , 器 件 会 受 损 。 ADuM3224/ADuM4224没有内置热关断保护功能。如需热 关断功能,请参见ADuM3223/ADuM4223数据手册。 输出负载特性 ADuM3224/ADuM4224输出信号取决于输出负载(通常是N 沟道MOSFET)的特性。驱动器输出对于N沟道MOSFET负 载的响应可以模拟为开关输出电阻(RSW)、印刷电路板走线 的电感(LTRACE)、串联栅极电阻(RGATE)和源电容栅极(CGS), 如图21所示。 Rev. 0 | Page 14 of 20 ADuM3224/ADuM4224 ADuM3224/ ADuM4224 VOA RSW RGATE LTRACE 输出端产生毛刺的可能性。对于ADuM3224/ADuM4224, 建议将dv/dt保持在10 V/µs以下。这可以通过在CA的充电路径 上引入一个串联电阻RBOOT来控制。例如,假定VAUX为12 V, CA总电容为10 µF,自举二极管的正向压降为1 V。 VO CGS 11791-006 VIA 图21. N通道MOSFET栅极的RLC模型 RSW为内部ADuM3224/ADuM4224驱动器输出的开关电阻, 约等于1.1 Ω。RGATE为MOSFET的固有栅极电阻加任意外 部串联电阻。需要4 A栅极驱动器的MOSFET,其典型固有 栅极电阻约为1 Ω,栅极-源极电容CGS介于2 nF到10 nF之间。 LTRACE为印刷电路板走线的电感,其典型值为5 nH,或者 当采用从ADuM3224/ADuM4224输出端到MOSFET栅极具 有短而宽的连接的精心布局,这个值会更小。 以下公式定义了电阻/电感/电容(RLC)电路的Q因数,表示 ADuM3224/ADuM4224输出端如何响应阶跃变化。对于高 阻尼输出而言,Q小于1。添加串联栅极电阻会抑制输出 响应。 Q= (R SW L 1 × TRACE + RGATE ) C GS 在图5中,12 V输出的ADuM3224/ADuM4224输出波形显示 对应2 nF的CGS。请注意图5中的少量输出响铃振荡,CGS为 2 nF,RSW为1.1 Ω,RGATE为0 Ω,计算得出的Q因数为0.75,对 于高阻尼应用应小于1。 通过添加串联栅极电阻可以减少输出响铃振荡,从而抑制 响应。对于负载低于1 nF的应用,建议添加一个数值约为2 Ω 至5 Ω的串联栅极电阻。 VBOOT = VAUX − VD BOOT 12 V − 1 V = 0.11Ω dv 10 μF × 10 V/ μs CA × dt MAX 直流正确性和磁场抗扰度 在隔离器输入端的正负逻辑电平转换会使一个很窄的(约1 ns) 脉冲通过变压器被送到解码器。解码器是双稳态的,因此, 可以被这个脉冲置位或复位,表示输入逻辑的转换。当输 入端超过1 µs没有逻辑转换时,会发送一组用以表示正确输入 状态的周期性刷新脉冲,以确保输出的直流正确性。 如果解码器在超过大约3 µs没有接收到内部脉冲,则认为输 入侧没有供电或者无效,在这种情况下,隔离器的输出被 看门狗计时电路强制设置为默认低电平状态。此外,当电 源电压小于UVLO阈值时,输出端处于低电平默认值状态。 ADuM3224/ADuM4224具有抗扰性能,不易受外部磁场的 影响。ADuM3224/ADuM4224磁场抗扰度的限制是由变压 器接收线圈中的感应电压的状态决定的,电压足够大就会 错误地置位或复位解码器。下面的分析说明此情况发生的 条件。检测ADuM3224/ADuM4224的3 V工作电压是因为它 在此条件下工作时最易受到干扰。变压器输出端的脉冲幅 度大于1.0 V。解码器的检测阈值大约是0.5 V,因此感应电 压可承受的噪声容限为0.5 V。接收线圈上的感应电压由以 下公式计算: V = (−dβ/dt) ∑π rn2, n = 1, 2, …, N 自举半桥操作 ADuM3224/ADuM4224非常适合用于两个输出栅极信号参 考不同接地的操作,比如半桥配置。减少电源数是有好处 的,因为隔离辅助电源通常十分昂贵。实现该配置的一种 方法是为ADuM3224/ADuM4224的高端电源采用自举配置。 在该拓扑中,去耦电容CA用来存储高端电源的电能,并且 只要关闭低端开关,就会对其填充电能,将GND A 变为 GNDB。在CA充电期间,必须控制VDDA电压的dv/dt,减少 其中: β是磁通密度(高斯)。 rn是接收线圈第n圈的半径(cm)。 N是接收线圈匝数。 Rev. 0 | Page 15 of 20 ADuM3224/ADuM4224 VIA VIB VPRIM VPRIM VDD1 CDD1 1 GND1 DISABLE NC VPRIM NC VDD1 ADuM3224/ ADuM4224 1 ENCODE 2 16 DECODE 15 3 14 4 13 5 12 6 11 ENCODE 7 DECODE 10 9 8 VDDA RBOOT VOA REXT_A VDBOOT VBUS DBOOT CA GNDA NC NC VDDB VAUX REXT_B VOB CB GNDB 2 1GND IS CONNECTED TO THE PRIMARY SIDE GROUND, ISOLATED FROM THE SECONDARY GROUND. 1 2GND IS CONNECTED TO THE SECONDARY SIDE GROUND, ISOLATED FROM THE PRIMARY GROUND. B 11791-222 NC = NO CONNECT 图22. 自举半桥操作电路图 给定ADuM3224/ADuM4224接收线圈几何形状及感应电压, 解码器最多能够有0.5 V余量的50%,允许的最大磁场见图23 所示计算。 10 1k 0.1 0.001 1k 10k 100k 1M 10M MAGNETIC FIELD FREQUENCY (Hz) 100M 11791-122 0.01 图23. 最大允许外部磁通密度 例如,在1 MHz的磁场频率下,最大允许0.08 K高斯的磁场 在接收线圈可以感应出0.25 V的电压。这大约是检测阈值的 50%并且不会引起输出转换错误。同样,如果这样的情况 在发送脉冲时发生(最差的极性),这会使接收到的脉冲从 大于1.0 V下降到0.75 V,仍然高于解码器检测阈值0.5 V。 Rev. 0 | Page 16 of 20 DISTANCE = 1m 100 10 DISTANCE = 100mm 1 DISTANCE = 5mm 0.1 0.01 1k 10k 100k 1M 10M MAGNETIC FIELD FREQUENCY (Hz) 100M 11791-123 1 MAXIMUM ALLOWABLE CURRENT (kA) MAXIMUM ALLOWABLE MAGNETIC FLUX DENSITY (kgauss) 100 先前的磁通密度值对应于与ADuM3224/ADuM4224变压器 给定距离的额定电流幅度。图24表明这些允许的电流幅度 是 频 率 与 所 选 距 离 的 函 数 。 如 图 24所 示 , ADuM3224/ ADuM4224只有在离器件很近的高频大电流下才会受影 响。以频率为1 MHz的应用为例,0.2 kA电流必须在距离 ADuM3224/ADuM4224 5mm以外的时候才不会影响器件工作。 图24. 不同电流至ADuM3224/ADuM4224距离下的最大允许电流 ADuM3224/ADuM4224 ADuM3224/ADuM4224隔离器给定通道的电源电流是电源 电压、通道数据速率和通道输出负载的函数。 对于每个输入通道,电源电流按照下式计算: IDDI = IDDI(Q) f ≤ 0.5fr IDDI = IDDI(D) × (2f – fr) + IDDI(Q) f > 0.5fr 对于每个输出通道,电源电流按照下式计算: IDDO = IDDO(Q) f ≤ 0.5fr IDDO = (IDDO(D) + (0.5) × CLVDDO) × (2f – fr) + IDDO(Q) f > 0.5fr 其中: I DDI(D) 、 I DD O(D) 是 每 个 通 道 的 输 入 和 输 出 动 态 电 源 电 流 (mA/Mbps)。 CL是输出负载电容(pF)。 VDDO是输出电源电压(V)。 f是输入逻辑信号频率(MHz,输入数据速率的一半,NRZ 信令)。 fr是输入级刷新速率(Mbps)。 IDDI(Q)、IDDO(Q)是额定输入和输出静态电源电流(mA)。 表12中显示的值总结了双极性交流工作条件下50年工作寿 命的峰值电压以及CSA/VDE认可的最大工作电压。许多情 况下,认可工作电压高于50年工作寿命电压。某些情况 下,在这些高工作电压下工作会导致隔离寿命缩短。 ADuM3224/ADuM4224的隔离寿命由施加在隔离栅上的电 压波形决定。iCoupler结构的隔离度以不同速率衰减,这 由波形是否为双极性交流、单极性交流或直流决定。图25、 图26和图27显示这些不同隔离电压的波形。 双极性交流电压环境对于iCoupler产品而言是最差的情 况,在这种情况下,ADI公司推荐的最大工作电压对应的 工作寿命为50年。在单极性交流或者直流电压的情况下, 隔离应力显然低得多。此工作模式在能够获得50年工作时 间的前提下,允许更高的工作电压。任何与图26或图27不 一致的横跨隔离的电压波形都应被认为是双极性交流波 形,其峰值电压应限制在表12中列出的50年工作寿命电压 以下。 请注意,图26所示的正弦电压波形仅作为示例提供,它代 表任何在0 V与某一限值之间变化的电压波形。该限值可以 为正值或负值,但电压不能穿过0 V。 为了计算总电源电流,必须计算与IDD1、IDDA和IDDB相对应 的各输入和输出通道的电源电流并求和。 图9提供了两个输入通道的总输入IDD1电源电流与数据速率 的函数关系。图10提供了两个2 nF电容负载输出端的总IDDA 或IDDB电源电流与数据速率的函数关系。 RATED PEAK VOLTAGE 11791-009 功耗 0V 图25. 双极性交流波形 RATED PEAK VOLTAGE ADI公司使用超过额定连续工作电压的电压执行加速寿命 测试。确定多种工作条件下的加速系数,利用这些系数可 以计算实际工作电压下的失效时间。 Rev. 0 | Page 17 of 20 0V 图26. 单极性交流波形 RATED PEAK VOLTAGE 11791-011 所有的隔离结构在长时间的电压作用下,最终会被破坏。 隔离衰减率由施加在隔离层上的电压波形特性决定。除了 由监管机构进行测试,ADI公司也进行一系列广泛的评估 来确定ADuM3224/ADuM4224内部隔离架构的寿命。 11791-010 隔离寿命 0V 图27. 直流波形 ADuM3224/ADuM4224 外形尺寸 10.00 (0.3937) 9.80 (0.3858) 9 16 4.00 (0.1575) 3.80 (0.1496) 1 8 1.27 (0.0500) BSC 0.50 (0.0197) 0.25 (0.0098) 1.75 (0.0689) 1.35 (0.0531) 0.25 (0.0098) 0.10 (0.0039) COPLANARITY 0.10 6.20 (0.2441) 5.80 (0.2283) SEATING PLANE 0.51 (0.0201) 0.31 (0.0122) 45° 8° 0° 0.25 (0.0098) 0.17 (0.0067) 1.27 (0.0500) 0.40 (0.0157) COMPLIANT TO JEDEC STANDARDS MS-012-AC 060606-A CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS (IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN. 图28. 16引脚标准小型封装[SOIC_N] 窄体 (R-16) 图示尺寸单位:mm和(inch) 10.50 (0.4134) 10.10 (0.3976) 9 16 7.60 (0.2992) 7.40 (0.2913) 8 1.27 (0.0500) BSC 0.30 (0.0118) 0.10 (0.0039) COPLANARITY 0.10 0.51 (0.0201) 0.31 (0.0122) 10.65 (0.4193) 10.00 (0.3937) 0.75 (0.0295) 45° 0.25 (0.0098) 2.65 (0.1043) 2.35 (0.0925) SEATING PLANE 8° 0° 0.33 (0.0130) 0.20 (0.0079) COMPLIANT TO JEDEC STANDARDS MS-013-AA CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS (IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN. 图29. 16引脚标准小型封装[SOIC_W] 宽体 (RW-16) 图示尺寸单位:mm和(inch) Rev. 0 | Page 18 of 20 1.27 (0.0500) 0.40 (0.0157) 03-27-2007-B 1 ADuM3224/ADuM4224 订购指南 型号1, 2 ADuM3224WARZ ADuM3224WARZ-RL7 ADuM3224WBRZ ADuM3224WBRZ-RL7 ADuM3224WCRZ ADuM3224WCRZ-RL7 ADuM4224WARWZ ADuM4224WARWZ-RL ADuM4224WBRWZ ADuM4224WBRWZ-RL ADuM4224WCRWZ ADuM4224WCRWZ-RL 1 2 通道数 2 2 2 2 2 2 2 2 2 2 2 2 输出峰值电流 (A) 4 4 4 4 4 4 4 4 4 4 4 4 最小输出 电压(V) 4.5 4.5 7.5 7.5 11.5 11.5 4.5 4.5 7.5 7.5 11.5 11.5 温度范围 −40°C至+125°C −40°C至+125°C −40°C至+125°C −40°C至+125°C −40°C至+125°C −40°C至+125°C −40°C至+125°C −40°C至+125°C −40°C至+125°C −40°C至+125°C −40°C至+125°C −40°C至+125°C 封装描述 16引脚 SOIC_N 16引脚 SOIC_N,7"卷带和卷盘 16引脚 SOIC_N 16引脚 SOIC_N,7"卷带和卷盘 16引脚 SOIC_N 16引脚 SOIC_N,7"卷带和卷盘 16引脚 SOIC_N 16引脚 SOIC_N,7"卷带和卷盘 16引脚 SOIC_N 16引脚 SOIC_N,7"卷带和卷盘 16引脚 SOIC_N 16引脚 SOIC_N,7"卷带和卷盘 封装选项 R-16 R-16 R-16 R-16 R-16 R-16 RW-16 RW-16 RW-16 RW-16 RW-16 RW-16 订购数量 1,000 1,000 1,000 1,000 1,000 1,000 Z = 符合RoHS标准的器件。 W = 通过汽车应用认证。 汽车应用产品 ADuM3224W和ADuM4224W生产工艺受到严格控制,以提供满足汽车应用的质量和可靠性要求。请注意,车用型号的技术 规格可能不同于商用型号;因此,设计人员应仔细阅读本数据手册的技术规格部分。只有显示为汽车应用级的产品才能用 于汽车应用。欲了解特定产品的订购信息并获得这些型号的汽车可靠性报告,请联系当地ADI客户代表。 Rev. 0 | Page 19 of 20 ADuM3224/ADuM4224 注释 ©2013 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D11791sc-0-12/13(0) Rev. 0 | Page 20 of 20