日本語データシート(参考) 最新英語データシートはこちらをご覧ください。 低消費電力、165 MHz HDMIレシーバ ADV7610 データシート FIELD/DE 36 COMPONENT PROCESSOR LLC DATA HDMI1 TMDS DDC DEEP COLOR HDMI Rx 4 I2S S/PDIF MCLK SCLK LRCLK HS VS/FIELD DE LLC 24-BIT YCbCr/RGB LRCLK I2S MCLK SCLK ADV7610 10775-001 HS/VS HDCP KEYS OUTPUT MUX 機能ブロック図 高品位マルチメディア・インターフェース(HDMI®) すべての必須 mandatry 3D ビデオ・フォーマットはもちろん、 additional 3D フォーマットにも対応 sYCC601、Adobe RGB、Adobe YCC 601、xvYCC extended gamut color を対応 CEC 1.4 互換 HDMI レシーバ 最大 165MHz の TMDS クロック周波数 24 ビット出力ピクセル・バス HDCP 1.4 に対応、HDCP キー内蔵 HDCP リピータ(最大 127 KSV)に対応 CEC コントローラ内蔵 プログラマブル HDMI イコライザ HDMI ポートの 5 V 検出機能と Hot Plug™ アサート・ピン オーディオ対応 S/PDIF(IEC 60958 互換)デジタル・オーディオ HDMI オーディオ抽出に対応 高度なオーディオ・ミュート機能 I2S、8 チャンネル(4 ストリーム) 一般的な機能 2 つの割込み出力を備えた割込みコントローラ 標準識別(STDI)回路 柔軟性の高い 24 ビット・ピクセル出力インターフェース 拡張ディスプレイ識別データ(EDID)RAM を内蔵 Any to any(3 x 3)カラー・スペース変換(CSC)マトリックス 2 層プリント基板ボード(PCB)の設計に対応 76 ピン、6 mm x 6 mm、チップスケール・パッケージ BGA OUTPUT MUX 特長 図 1. アプリケーション 携帯型アプリケーション ピコ・プロジェクタ デジタル・ビデオ・カメラ アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいは利用に よって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利 の使用を明示的または暗示的に許諾するものでもありません。仕様は、予告なく変更される場合があります。本紙記載の商標および登録商標 は、それぞれの所有者の財産です。※日本語版資料は REVISION が古い場合があります。最新の内容については、英語版をご参照ください。 ©2012 Analog Devices, Inc. All rights reserved. 本 社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル 電話 03(5402)8200 大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪トラストタワー 電話 06(6350)6868 ADV7610 データシート 目次 特長 ...................................................................................................... 1 電源シーケンス ................................................................................ 10 アプリケーション .............................................................................. 1 パワーアップ・シーケンス ........................................................ 10 機能ブロック図 .................................................................................. 1 パワーダウン・シーケンス ........................................................ 10 改訂履歴 .............................................................................................. 2 機能の概要 ........................................................................................ 11 概要 ...................................................................................................... 3 HDMI レシーバ ............................................................................ 11 詳細な機能ブロック図 .................................................................. 3 コンポーネント・プロセッサ(CP) ....................................... 11 仕様 ...................................................................................................... 4 その他の特長................................................................................ 11 電気的特性 ...................................................................................... 4 ピクセル入力/出力フォーマット ................................................ 12 データおよび I2C タイミング特性 ............................................... 5 ピクセル・データ出力モードの特長 ........................................ 12 絶対最大定格 ...................................................................................... 7 外形寸法............................................................................................ 14 パッケージの熱性能 ...................................................................... 7 オーダー・ガイド ........................................................................ 14 ESD に関する注意.......................................................................... 7 ピン配置と機能の説明 ...................................................................... 8 改訂履歴 12/12 — Revision 0: Initial Version - 2/ - ADV7610 データシート 概要 ADV7610 には、業務用(HDCP 非対応)や工業用の各製品があ り、動作温度範囲は-40~+85°C です。 HDMI ポートには、専用の 5V 検出機能と Hot Plug アサート・ピ ンがあります。また、HDMI レシーバは、長いケーブルでも確 実なインターフェース動作を保証するイコライザも備えていま す。 ADV7610 は HDMI 対応の高品質シングル入力レシーバで、HDMI 仕様で規定された必須の 3D TV に完全対応する HDMI 対応レ シーバを採用しています。ADV7610 は、UXGA 60Hz 8 ビットま でのフォーマットに対応します。 ADV7610 は、HDMI レシーバからのビデオ信号を処理するメイ ン・コンポーネント・プロセッサ(CP)を 1 個内蔵しています。 コントラスト調整、輝度調整、飽和度調整、STDI 検出ブロック、 フリー・ラン、同期アライメント制御などの機能を提供します。 また、CDC(Capability Discovery and Control)機能をサポートし た CEC コントローラを内蔵しています。 最新の CMOS プロセスで製造された ADV7610 は、RoHS に準拠 した 6 mm×6 mm の 76 ピン CSP_BGA パッケージを採用してお り、-40~+85°C の温度範囲で仕様が規定されています。 ADV7610 は、HDMI ストリームから抽出したオーディオ・デー タ用の 4 チャンネルのステレオ・オーディオ出力ポートを内蔵し ています。この HDMI レシーバは、オーディオ出力に外部への 可聴ノイズが混入するのを防ぐ高度なミュート・コントローラを 備えています。 次のオーディオ・フォーマットに対応しております。 詳細な機能ブロック図 DPLL SCL SDA CEC RXA_5V HPA_A/INT2* DDCA_SDA DDCA_SCL RXA_C± RXA_0± RXA_1± RXA_2± CEC CONTROLLER CONTROL INTERFACE I2C CONTROL AND DATA 5V DETECT AND HPD CONTROLLER COMPONENT PROCESSOR HDCP EEPROM PLL SAMPLER HDCP ENGINE A B C DATA PREPROCESOR AND COLORSPACE CONVERSION PACKET/ INFOFRAME MEMORY PACKET PROCESSOR MUTE AUDIO PROCESSOR INT1 INT2* 4 ADV7610 *INT2 CAN BE OUTPUT ON ONE OF THE FOLLOWING PINS ONLY: SCLK/INT2, MCLK/INT2, OR HPA_A/INT2. 図 2. 詳細な機能ブロック図 - 3/ - P0 TO P7 P8 TO P15 P16 TO P23 LLC HS VS/FIELD/ALSB DE INTERRUPT CONTROLLER (INT1, INT2) HDMI PROCESSOR EDID REPEATER CONTROLLER EQUALIZER BACKEND COLORSPACE CONVERSION 12 12 12 I2S0 TO I2S3 LRCLK SCLK/INT2* MCLK/INT2* 10775-002 XTALP XTALN OUTPUT FORMATTER I2S シリアライザからの 4 ストリーム(8 チャンネル) S/PDIF シリアライザからのストリーム(非圧縮 2 チャンネ ルまたは AC3 などの圧縮 N チャンネル) DST ストリーム AUDIO OUTPUT FORMATTER ADV7610 データシート 仕様 特に指定のない限り、DVDD = 1.71~1.89 V、DVDDIO = 3.14~3.46 V、PVDD = 1.71~1.89 V、TVDD = 3.14~3.46 V、CVDD = 1.71~1.89 V、 TMIN~TMAX = −40°C~+85°C。 電気的特性 表 1. Parameter Symbol Test Conditions/Comments Min VIH VIH VIL VIL IIN XTALN and XTALP Other digital inputs XTALN and XTALP Other digital inputs RESET pin 1.2 2 Typ Max Unit 0.4 0.8 ±60 V V V V µA 10 µA pF 0.8 +82 V V µA DIGITAL INPUTS Input High Voltage Input Low Voltage Input Current ±45 Other digital inputs Input Capacitance ±10 CIN DIGITAL INPUTS (5 V TOLERANT) Input High Voltage Input Low Voltage Input Current DIGITAL OUTPUTS1 Output High Voltage Output Low Voltage High Impedance Leakage Current Output Capacitance VIH VIL IIN 2.6 VOH VOL ILEAK 2.4 −82 VS/FIELD/ALSB pin HPA_A/INT2 pin Other 20 V V µA µA µA pF 1.8 3.3 1.8 3.3 1.8 95.7 12.9 30.7 50.9 95.8 1.89 3.46 1.89 3.46 1.89 188.1 178.5 36.9 57.6 114.4 V V V V V mA mA mA mA mA 0.2 1.3 1.5 0.1 1.3 25 0.5 1.7 1.8 0.3 1.7 mA mA mA mA mA ms ±35 0.4 ±60 ±82 10 COUT POWER REQUIREMENTS Digital Core Power Supply Digital I/O Power Supply PLL Power Supply Terminator Power Supply Comparator Power Supply Digital Core Supply Current Digital I/O Supply Current PLL Supply Current Terminator Supply Current Comparator Supply Current DVDD DVDDIO PVDD TVDD CVDD IDVDD IDVDDIO IPVDD ITVDD ICVDD 1.71 3.14 1.71 3.14 1.71 UXGA 60 Hz at eight bits UXGA 60 Hz at eight bits UXGA 60 Hz at eight bits UXGA 60 Hz at eight bits UXGA 60 Hz at eight bits POWER-DOWN CURRENTS Digital Core Supply Current Digital I/O Supply Current PLL Supply Current Terminator Supply Current Comparator Supply Current Power-Up Time 1 2 3 4 IDVDD_PD IDVDDIO_PD IPVDD_PD ITVDD_PD ICVDD_PD tPWRUP Power-Down Mode 1 Power-Down Mode 1 Power-Down Mode 1 Power-Down Mode 1 Power-Down Mode 1 データは特性評価により保証しています。 5V トレラント・ピン:DDCA_SCL、DDCA_SDA、RXA_5V 最大消費電流は、最大定格電源電圧レベル、モアレ X ビデオ・パターン、最大定格温度によるものです。 パワーダウン・モード 0(I/O マップ、レジスタ 0x0C = 0x62)、リング発振器パワーダウン(HDMI マップ、レジスタ 0x48 = 0x01)、DDC パッド・オフ(HDMI マッ プ、レジスタ 0x73 = 0x01)。 - 4/ - ADV7610 データシート データおよび I2C タイミング特性 表 2. Parameter Symbol Test Conditions/Comments Min CLOCK AND CRYSTAL Crystal Frequency, XTALP Crystal Frequency Stability Typ Max Unit ±50 165 MHz ppm MHz 28.63636 13.5 LLC Frequency Range 2 I C PORTS SCL Frequency SCL Minimum Pulse Width High t1 600 400 kHz ns SCL Minimum Pulse Width Low t2 1.3 µs Start Condition Hold Time t3 600 ns Start Condition Setup Time t4 600 ns SDA Setup Time t5 100 ns SCL and SDA Rise Time t6 300 ns SCL and SDA Fall Time t7 300 ns Stop Condition Setup Time t8 0.6 µs 5 ms RESET FEATURE RESET Pulse Width CLOCK OUTPUTS t9:t10 LLC Mark:Space Ratio 45:55 55:45 % duty cycle DATA AND CONTROL OUTPUTS Data Output Transition Time , t11 End of valid data to negative clock edge 1.0 2.2 ns t12 Negative clock edge to start of valid data 0.0 0.3 ns I2S PORT, MASTER MODE 1 2 3 4 SCLK Mark:Space Ratio t15:t16 55:45 % duty cycle LRCLK Data Transition Time t17 End of valid data to negative SCLK edge 45:55 10 ns LRCLK Data Transition Time t18 Negative SCLK edge to start of valid data 10 ns I2S Data Transition Time t19 End of valid data to negative SCLK edge 5 ns I2S Data Transition Time t20 Negative SCLK edge to start of valid data 5 ns 最大 LLC 周波数は、UXGA 60 Hz (8 ビット)のクロック周波数により制限されます。 データは特性評価により保証されています。 出力クロック・パス上で DLL ブロックをバイパス。 クロック・パス上で DLL をバイパス。 - 5/ - ADV7610 データシート タイミング図 t3 t5 t3 SDA t6 t1 t2 t7 t4 10775-003 SCL t8 図 3. I2C タイミング t9 t10 LLC t11 10775-004 t12 P0 TO P23, HS, VS/FIELD/ALSB, DE 図 4. ピクセル・ポートとコントロール SDR の出力タイミング t15 SCLK t16 t17 LRCLK t18 t19 LEFT-JUSTIFIED MODE MSB – 1 MSB t20 I2S I2S MODE I2S RIGHT-JUSTIFIED MODE t19 MSB – 1 MSB t20 t19 MSB LSB t20 図 5. I2S タイミング - 6/ - 10775-005 I2S ADV7610 データシート 絶対最大定格 表 3. パッケージの熱性能 Parameter Rating DVDD to GND PVDD to GND DVDDIO to GND CVDD to GND TVDD to GND Digital Inputs Voltage to GND 5 V Tolerant Digital Inputs to GND1 Digital Outputs Voltage to GND XTALP, XTALN SCL/SDA Data Pins to DVDDIO 2.2 V 2.2 V 4.0 V 2.2 V 4.0 V GND − 0.3 V to DVDDIO + 0.3 V 5.3 V Maximum Junction Temperature (TJ MAX) Storage Temperature Range Infrared Reflow Soldering (20 sec) 1 ADV7610 の使用時に消費電力を低減するには、デバイスの使用 していない部分の電源をオフにしてください。 PC ボードの金属の違いにより基板の熱伝導率が異なるため、θJA の値は基板によって異なります。 最も効率的な測定方法は、パッケージの表面温度を使用してダイ の温度を評価する方法です。こうすれば、θJA 値による違いをな くすことができます。 最大ジャンクション温度(TJ MAX)の 125°C を超えないようにし てください。次の式で、測定したパッケージ表面温度からジャン クション温度を求めることができます。この式は、ヒート・シン クを使用していない被試験デバイス(DUT)の場合にのみ有効で す。 GND − 0.3 V to DVDDIO + 0.3 V GND − 0.3 V to PVDD + 0.3 V DVDDIO − 0.3 V to DVDDIO + 3.6 V 125°C TJ = TS + (ΨJT × WTOTAL) ここで、 TS はパッケージ表面温度(°C)です。 ΨJT = 0.4°C/W(76 ピン CSP_BGA の場合) −60°C to +150°C 260°C 3.3 V 入力、 5 V トレラント:DDCA_SCL、DDCA_SDA、RXA_5V WTOTAL = ((PVDD × IPVDD) + (0.05 × TVDD × ITVDD) + (CVDD × ICVDD) + (DVDD × IDVDD) + (DVDDIO × IDVDDIO)) 上記の絶対最大定格を超えるストレスを加えると、デバイスに恒 久的な損傷を与えることがあります。この規定はストレス定格の みを指定するものであり、この仕様の動作セクションに記載する 規定値以上でのデバイス動作を定めたものではありません。デバ イスを長時間絶対最大定格状態に置くと、デバイスの信頼性に影 響を与えることがあります。 ここで、0.05 はデバイス自体で消費する TVDD 電力の 5%です。 ESD に関する注意 ESD(静電放電)の影響を受けやすいデバイスです。 電荷を帯びたデバイスや回路ボードは、検知されな いまま放電することがあります。本製品は当社独自 の特許技術である ESD 保護回路を内蔵してはいます が、デバイスが高エネルギーの静電放電を被った場 合、損傷を生じる可能性があります。したがって、 性能劣化や機能低下を防止するため、ESD に対する 適切な予防措置を講じることをお勧めします。 - 7/ - ADV7610 データシート ピン配置と機能の説明 1 2 3 4 5 6 7 8 9 10 A HPA_A/ INT2 RXA_5V DDCA_SCL PVDD XTALN XTALP INT1 MCLK/ INT2 SCLK/ INT2 DVDD B TVDD TVDD DDCA_SDA CEC CS RESET SDA SCL LRCLK DVDD C RXA_C+ RXA_C– I2S3 I2S1 D RXA_0+ RXA_0– GND DVDD I2S2 I2S0 E RXA_1+ RXA_1– GND DVDD VS/ FIELD/ ALSB DE F RXA_2+ RXA_2– GND DVDDIO HS P0 G CVDD CVDD GND DVDDIO P1 P2 H P23 P22 P3 P4 J P21 P18 P16 P15 P13 P11 P9 P7 P5 DVDDIO K P20 P19 P17 LLC P14 P12 P10 P8 P6 DVDDIO GND GND 10775-006 GND GND 図 6. ピン配置 表 4. ピン機能の説明 ピン番号 記号 タイプ 説明 D4, D5, D6, E4, F4, G4, G5, G6 GND グラウンド グラウンド A1 HPA_A/INT2 その他のデジタル Hot Plug アサート信号(HDMI ポート A を使用)または割込み 2 信号の出力に設 定できるデュアル・ファンクション・ピン G1, G2 CVDD 電源 HDMI アナログ・ブロック電源電圧(1.8 V) B1, B2 TVDD 電源 ターミネータ電源電圧(3.3 V) F7, G7, J10, K10 DVDDIO 電源 デジタル I/O 電源電圧(3.3 V) A10, B10, D7, E7 DVDD 電源 デジタル・コア電源電圧(1.8 V) A4 PVDD 電源 PLL 電源電圧(1.8 V) C2 RXA_C− HDM 入力 HDMI インターフェースのポート A の相補デジタル入力クロック C1 RXA_C+ HDMI 入力 HDMI インターフェースのポート A の真のデジタル入力クロック D2 RXA_0− HDMI 入力 HDMI インターフェースのポート A の相補デジタル入力チャンネル 0 D1 RXA_0+ HDMI 入力 HDMI インターフェースのポート A の真のデジタル入力チャンネル 0 E2 RXA_1− HDMI 入力 HDMI インターフェースのポート A の相補デジタル入力チャンネル 1 E1 RXA_1+ HDMI 入力 HDMI インターフェースのポート A の真のデジタル入力チャンネル 1 F2 RXA_2− HDMI 入力 HDMI インターフェースのポート A の相補デジタル入力チャンネル 2 F1 RXA_2+ HDMI 入力 HDMI インターフェースのポート A の真のデジタル入力チャンネル 2 H1 P23 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート H2 P22 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート - 8/ - ADV7610 データシート ピン番号 記号 タイプ 説明 J1 P21 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート K1 P20 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート K2 P19 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート J2 P18 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート K3 P17 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート J3 P16 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート K4 LLC デジタル・ビデオ出力 J4 P15 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート K5 P14 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート J5 P13 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート K6 P12 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート J6 P11 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート K7 P10 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート J7 P9 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート K8 P8 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート J8 P7 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート K9 P6 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート J9 P5 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート H10 P4 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート H9 P3 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート G10 P2 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート G9 P1 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート F10 P0 デジタル・ビデオ出力 ビデオ・ピクセル出力ポート E10 DE その他のデジタル データ・イネーブル。DE はアクティブ・ピクセル・データを示す信号です。 F9 HS デジタル・ビデオ出力 水平同期出力信号 E9 VS/FIELD/ALSB デジタル入力/出力 垂直同期出力信号 ピクセル・データ用のライン・ロック出力クロック (周波数範囲:13.5 MHz~162.5 MHz) すべてのインターレース・ビデオ・モードのフィールド同期出力信号 VS または FIELD はこのピンで設定できます。 ALSB で I2C アドレスを選択できます。 D10, C10, D9, C9 I2S0 to I2S3 その他のデジタル オーディオ出力ピン。これらのピンは、S/PDIF デジタル・オーディオ(S/PDIF) または I2S の出力に設定できます。 A9 SCLK/INT2 その他のデジタル オーディオ・シリアル・クロックまたは割込み 2 信号の出力に設定できるデュア ル・ファンクション・ピン。 B9 LRCLK その他のデジタル オーディオ左/右クロック A8 MCLK/INT2 その他のデジタル オーディオ・マスタ・クロックまたは割込み 2 信号の出力に設定できるデュアル・ ファンクション・ピン。 B8 SCL その他のデジタル I2C ポート・シリアル・クロック入力。SCL は制御ポートのクロック・ラインです。 B7 SDA その他のデジタル I2C ポート・シリアル・データ入力/出力ピン。SDA は制御ポートのデータ・ライ ンです。 A7 INT1 その他のデジタル 割込み 1。このピンはアクティブ・ローまたはアクティブ・ハイになります。ス テータス・ビットが変わると、このピンがトリガされます。割込みをトリガする イベントはユーザの設定に従います。 B6 RESET その他のデジタル システム・リセット入力。アクティブ・ロー。ADV7610 回路をリセットするには、 最小幅 5 ms のローレベル・パルスを入力する必要があります。 A6 XTALP その他のアナログ ADV7610 をクロック駆動するための 28.63636 MHz 水晶発振器または外付けの 1.8 V、28.63636 MHz クロック発振器用の入力ピン A5 XTALN その他のアナログ 水晶発振器入力。28.63636 MHz 水晶発振器の入力ピン B4 CEC デジタル入力/出力 民生電子機器制御チャンネル B5 CS その他のデジタル チップ・セレクト(バー)。このラインをハイレベルにすると、I2C テート・マシ ンは I2C 送信を無視します。 A3 DDCA_SCL HDMI 入力 HDCP スレーブ・シリアル・クロック・ポート A。DDCA_SCL は 5 V トレラント の 3.3 V 入力です。 B3 DDCA_SDA HDMI 入力 HDCP スレーブ・シリアル・データ・ポート A。DDCA_SDA は 5 V トレラントの 3.3 V 入力です。 A2 RXA_5V HDMI 入力 HDMI インターフェースのポート A の 5 V 検出ピン - 9/ - ADV7610 データシート 電源シーケンス パワーアップ・シーケンス POWER SUPPLY (V) ADV7610 は、最初に 3.3 V 電源、その後に 1.8 V 電源という順番 でパワーアップすることを推奨します。電源パワーアップ時には リセットをローレベルにしておく必要があります。 全電源を同時にアサートして ADV7610 をパワーアップすること もできます。この場合は、電源が安定するまで注意する必要があ り、低い定格電源が高い定格電源レベルを超えていないか確認す る必要があります。 3.3V 3.3V SUPPLIES 1.8V 1.8V SUPPLIES 高い定格電源が低い定格電源を下回らない限り、ADV7610 の各 電源は同時に解除できます。 3.3V SUPPLIES POWER-UP 1.8V SUPPLIES POWER-UP 図 7. 推奨のパワーアップ・シーケンス - 10/ - 10775-007 パワーダウン・シーケンス ADV7610 データシート 機能の概要 HDMI レシーバ レシーバは、すべての Mandatry3D フォーマットと多くのオプ ション 3D フォーマットに対応します。UXGA 8 ビットまでの HDTV フォーマットを対応します。 コンポーネント・プロセッサ(CP) ADV7610 の HDMI 互換レシーバは、HDMI データ信号のプログ ラマブル・イコライゼーション機能を提供します。この機能は、 HDMI および DVI ケーブル配線 (特にケーブルが長い場合や高周 波信号の場合)に固有の高周波損を補償します。最大 30 メート ルのケーブルのイコライズが可能で、堅牢なレシーバ性能を実現 できます。 HDCP 内蔵のため、ディスプレイは暗号化されたコンテンツを受 信することができます。ADV7610 の HDMI インターフェースに よって、HDCP 1.4 プロトコルの規定に従ってビデオ・レシーバ の認証やレシーバでの符号化データの解読、伝送認証の Renewability が可能です。 ADV7610 は同期再生ブロックを備えているため、表示されている ビデオ・フォーマットの測定に基づいて DE を再生でき、水平/ 垂直同期信号をフィルタしてグリッチを防ぐことができます。 HDMI レシーバには、ケーブル切断後に壊れた HDMI パケットを 検出するための TERC4 エラー検出機能もサポートしています。 HDMI レシーバはオーディオ・ミュート・コントローラを内蔵し ています。このコントローラで、オーディオ出力に混入する外部 への可聴ノイズの原因となるさまざまな条件を検出することが できます。これらの条件を検出したら、オーディオ信号の変化を 滑らかにしてオーディオ・クリック/ポップを防ぐことができま す。オーディオは LPCM および IEC 61937 のフォーマットで出力 します。 HDMI レシーバの特長: 162.5 MHz(8 ビットで UXGA)の最大 TMDS クロック周波 数 HDMI 仕様で規定された 3D フォーマットに対応 内蔵イコライザで最大 30 メートルのケーブルに対応 HDCP 1.4 内部 HDCP キー PCM オーディオ・パケットに対応 TDM I2S オーディオ・パケットに対応 リピータに対応 内部 EDID RAM HDMI ポート用の Hot Plug アサート・ピン - 11/ CEC コントローラ ADV7610 は Any to any の 3 × 3 CSC マトリックスを備えています。 CSC ブロックはコンポーネント・プロセッサの出力部にあり、 YPrPb から RGB への変換または RGB から YCrCb への変換が可 能です。ほかにも多くの色空間の標準をカラー・スペース・コン バータを使って実装できます。 CP の特長: 525i、625i、525p、625p、720p、1080i、1080p、その他のフォー マット ゲイン(コントラスト)、オフセット(輝度)、色相、彩度 などのマニュアル調整 ビデオ入力がないときに安定したタイミングを提供できる フリー・ラン出力モード 162.5 MHz の処理速度 コントラスト、輝度、色相、彩度の制御 STDI ブロックで実現する標準規格識別 ビデオのバックエンド IC インターフェース用に RGB を YCrCb の色空間に変換してから 4:2:2 フォーマットに変換 HDMI/DVI トランスミッタに直接接続するための DE 出力 その他の特長 ADV7610 は、位置、極性、幅を設定できる HS、VS、FIELD、 DE 出力信号を提供します。 ADV7610 には、INT1、INT2 などのプログラマブルな割込み要求 出 力ピン があ ります ( INT2 は 、 MCLK/INT2 、 SCLK/INT2 、 HPA_A/INT2 ピンのどれか 1 つをから出力できます)。このデバ イスは低消費電力のパワーダウン・モードも提供します。メイ ン・マップの I2C アドレスはリセット後に 0x98 となります。プ ルアップが VS/FIELD/ALSB ピンに接続されていて I2C コマンド SAMPLE_ALSB があると、リセット後に 0x9A に変更することが できます。 ADV7610 は、6 mm × 6 mm、RoHS 準拠の BGA パッケージを採 用しており、−40~+85°C の温度範囲で仕様が規定されています。 ADV7610 の製品の詳細については、当社販売店までお問い合わ せください。 - ADV7610 データシート ピクセル入力/出力フォーマット ADV7610 の出力部は非常に柔軟です。ピクセル出力バスは最大 24 ビットの 4:4:4 YCrCb に対応します。ピクセル・データは、シ ングル・データレート(SDR)モードとダブル・データレート (DDR)モードの両方に対応しています。SDR モードでは、16/24 ビット 4:2:2 または 24 ビット 4:4:4 出力が可能です。DDR モード では、ピクセル出力ポートを 8/12 ビット 4:2:2 YCrCb または 24 ビット 4:4:4 RGB に設定できます。 本製品はバス・ローテーションが可能です。表 5 と - 12/ - ADV7610 データシート 表 6 に、対応している各種出力フォーマットを示します。出力 モードはすべて I2C 経由で制御できます。 ピクセル・データ出力モードの特長 埋込みタイム・コードおよび/または HS、VS、FIELD 出力 信号の 8/12 ビット ITU-R BT.656 4:2:2 YCrCb 埋込みタイム・コードおよび/または HS、VS/FIELD ピン・ タイミングの 16/24 ビット YCrCb 埋込みタイム・コードおよび/または HS、VS/FIELD ピン・ タイミングの 24 ビット YCrCb/RGB DDR 8/12 ビット 4:2:2 YCrCb DDR 24 ビット 4:4:4 RGB 出力ピクセル・ポートの特長: 表 5. SDR 4:2:2 および 4:4:4 出力モード SDR 4:2:2 OP_FORMAT_SEL[7:0] Pixel Output P23 P22 P21 P20 P19 P18 P17 P16 P15 P14 P13 P12 P11 P10 P9 P8 P7 P6 P5 P4 P3 P2 P1 P0 SDR 4:4:4 0x0 0x0A 0x80 0x8A 0x40 8-Bit SDR ITU-R BT.656 Mode 0 12-Bit SDR ITU-R BT.656 Mode 2 16-Bit SDR ITU-R BT.656 4:2:2 Mode 0 24-Bit SDR ITU-R BT.656 4:2:2 Mode 2 24-Bit SDR 4:4:4 Mode 0 High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z Y7, Cb7, Cr7 Y6, Cb6, Cr6 Y5, Cb5, Cr5 Y4, Cb4, Cr4 Y3, Cb3, Cr3 Y2, Cb2, Cr2 Y1, Cb1, Cr1 Y0, Cb0, Cr0 High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z Y3, Cb3, Cr3 Y2, Cb2, Cr2 Y1, Cb1, Cr1 Y0, Cb0, Cr0 High-Z High-Z High-Z High-Z Y11, Cb11, Cr11 Y10, Cb10, Cr10 Y9, Cb9, Cr9 Y8, Cb8, Cr8 Y7, Cb7, Cr7 Y6, Cb6, Cr6 Y5, Cb5, Cr5 Y4, Cb4, Cr4 High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 Cb7, Cr7 Cb6, Cr6 Cb5, Cr5 Cb4, Cr4 Cb3, Cr3 Cb2, Cr2 Cb1, Cr1 Cb0, Cr0 Y3 Y2 Y1 Y0 Cb3, Cr3 Cb2, Cr2 Cb1, Cr1 Cb0, Cr0 Y11 Y10 Y9 Y8 Y7 Y6 Y5 Y4 Cb11, Cr11 Cb10, Cr10 Cb9, Cr9 Cb8, Cr8 Cb7, Cr7 Cb6, Cr6 Cb5, Cr5 Cb4, Cr4 R7 R6 R5 R4 R3 R2 R1 R0 G7 G6 G5 G4 G3 G2 G1 G0 B7 B6 B5 B4 B3 B2 B1 B0 - 13/ - ADV7610 表 6. データシート DDR 4:2:2 および 4:4:4 出力モード DDR 4:2:2 Mode (Clock/2) OP_FORMAT_SEL[7:0] DDR 4:2:2 Mode (Clock/2) DDR 4:4:4 Mode (Clock/2)1, 2 0x20 0x2A 0x60 8-Bit DDR ITU-656 (Clock/2 Output) 4:2:2 Mode 0 12-Bit DDR ITU-656 (Clock/2 Output) 4:2:2 Mode 2 24-Bit DDR RGB (Clock/2 Output) Pixel Output Clock Rise Clock Fall Clock Rise Clock Fall Clock Rise Clock Fall P23 P22 P21 P20 P19 P18 P17 P16 P15 P14 P13 P12 P11 P10 P9 P8 P7 P6 P5 P4 P3 P2 P1 P0 High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z Cb7, Cr7 Cb6, Cr6 Cb5, Cr5 Cb4, Cr4 Cb3, Cr3 Cb2, Cr2 Cb1, Cr1 Cb0, Cr0 High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0 High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z Cb3, Cr3 Cb2, Cr2 Cb1, Cr1 Cb0, Cr0 High-Z High-Z High-Z High-Z Cb11, Cr11 Cb12, Cr12 Cb9, Cr9 Cb8, Cr8 Cb7, Cr7 Cb6, Cr6 Cb5, Cr5 Cb4, Cr4 High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z Y3 Y2 Y1 Y0 High-Z High-Z High-Z High-Z Y11 Y12 Y9 Y8 Y7 Y6 Y5 Y4 High-Z High-Z High-Z High-Z High-Z High-Z High-Z High-Z R7-0 R6-0 R5-0 R4-0 R3-0 R2-0 R1-0 R0-0 G7-0 G6-0 G5-0 G4-0 G3-0 G2-0 G1-0 G0-0 B7-0 B6-0 B5-0 B4-0 B3-0 B2-0 B1-0 B0-0 R7-1 R6-1 R5-1 R4-1 R3-1 R2-1 R1-1 R0-1 G7-1 G6-1 G5-1 G4-1 G3-1 G2-1 G1-1 G0-1 B7-1 B6-1 B5-1 B4-1 B3-1 B2-1 B1-1 B0-1 1 2 -0 = 偶数サンプル -1 = 奇数サンプル - 14/ - ADV7610 データシート 外形寸法 A1 CORNER INDEX AREA 6.10 6.00 SQ 5.90 10 9 8 7 6 5 4 3 2 1 A B BALL A1 PAD CORNER TOP VIEW C 4.50 BSC SQ D E 0.50 BSC F G H J K 0.75 REF DETAIL A *1.40 MAX BOTTOM VIEW DETAIL A 0.65 MIN 0.15 MIN COPLANARITY 0.08 MAX *COMPLIANT TO JEDEC STANDARDS MO-225 WITH THE EXCEPTION TO PACKAGE HEIGHT. 図 8. 010807-A 0.35 SEATING 0.30 PLANE 0.25 BALL DIAMETER 76 ピン・チップスケール・パッケージ・ボール・グリッド・アレイ[CSP_BGA] (BC-76-1) 寸法単位:mm オーダー・ガイド Model1 Temperature Range Package Description Package Option ADV7610BBCZ ADV7610BBCZ-RL ADV7610BBCZ-P ADV7610BBCZ-P-RL −40°C to +85°C −40°C to +85°C −40°C to +85°C −40°C to +85°C 76-Ball Chip Scale Package Ball Grid Array [CSP_BGA] 76-Ball Chip Scale Package Ball Grid Array [CSP_BGA], 13” Tape and Reel 76-Ball Chip Scale Package Ball Grid Array [CSP_BGA], NonHDCP Version 76-Ball Chip Scale Package Ball Grid Array [CSP_BGA], 13” Tape and Reel, NonHDCP Version BC-76-1 BC-76-1 BC-76-1 BC-76-1 1 Z = RoHS 準拠製品 HDMI、HDMI High-Definition Multimedia Interface、および HDMI ロゴは、HDMI Licensing LLC の米国およびその他の国における商標または登録商標です。 - 15/ -