中文数据手册

小型、3.75 kV RMS、
四通道数字隔离器
ADuM3480/ADuM3481/ADuM3482
产品特性
功能框图
ENCODE
DECODE
18 VOA
VIB 4
ENCODE
DECODE
17 VOB
VIC 5
ENCODE
DECODE
16 VOC
VID 6
ENCODE
DECODE
15 VOD
NC 7
VDD1 8
14 CTRL2
REG
REG
13 VDD2
VDDC1 9
12 VDDC2
GND1 10
11 GND2
GND1 2
ADuM3481
20
VDDL2
19
GND2
VIA 3
ENCODE
DECODE
18
VOA
VIB 4
ENCODE
DECODE
17
VOB
VIC 5
ENCODE
DECODE
16
VOC
VOD 6
DECODE
ENCODE
15
VID
CTRL1 7
VDD1 8
REG
REG
14
CTRL2
13
VDD2
VDDC1 9
12
VDDC2
GND1 10
11
GND2
20
VDDL2
10459-002
图1. ADuM3480
通用多通道隔离
SPI接口/数据转换器隔离
工业现场总线隔离
ADuM3480/ADuM3481/ADuM3482的4个通道支持多种通
道配置和两种数据速率,最高达25 Mbps(请参考“订购指南”
部分)。全部模块均采用独立内核和I/O电源供电。内核采
用3.0 V至5.5 V供电,而I/O电源可提供1.8 V至5.5 V电压范
围。若需要在内核工作范围内供电,可将两个电源连在一
起以便实现单电源供电。当I/O需要与不同于内核电源电
压的逻辑电平对接,则I/O电源可在更宽范围内独立于内
核电源工作。I/O电源电压的最小值为1.8 V,与低电压逻辑
兼容。正常工作时,需要内核和I/O电源同时供电。
19 GND2
VIA 3
VDDL1 1
ADuM3480/ADuM3481/ADuM34821是采用ADI公司iCoupler®技
术的四通道数字隔离器。这些隔离器件将高速CMOS与单
芯片空芯变压器技术融为一体,具有优于光耦合器件和其
它集成式耦合器等替代器件的出色性能特征。典型传播延
迟降至25 ns,脉冲宽度失真也随之减半。
20 VDDL2
GND1 2
应用
概述
ADuM3480
10459-001
VDDL1 1
图2. ADuM3481
VDDL1 1
ADuM3482
GND1 2
19
GND2
VIA 3
ENCODE
DECODE
18
VOA
VIB 4
ENCODE
DECODE
17
VOB
VOC 5
DECODE
ENCODE
16
VIC
VOD 6
DECODE
ENCODE
15
VID
14
CTRL2
CTRL1 7
13
VDD2
VDDC1 9
VDD1 8
12
VDDC2
GND1 10
11
GND2
REG
REG
10459-003
数据速率最高可达25 Mbps (NRZ)
低传播延迟:25 ns(典型值)
低动态功耗
1.8 V至5 V电平转换
工作温度最高可达:125°C
高共模瞬变抗扰度:>25 kV/µs
输出默认选择
20引脚SSOP封装,符合RoHS标准
安全和法规认证:
UL认证:依据UL 1577,1分钟3,750 V rms
CSA元件验收通知#5A
VDE合格证书
DIN V VDE V 0884-10 (VDE V 0884-10):2006-12
VIORM = 560 V峰值
图3. ADuM3482
1
受美国专利第5,952,849号、6,873,065号、6,903,578号和7,075,329号保护,其他专利正在申请中。
Rev. A
Document Feedback
Information furnished by Analog Devices is believed to be accurate and reliable. However, no
responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other
rights of third parties that may result from its use. Specifications subject to change without notice. No
license is granted by implication or otherwise under any patent or patent rights of Analog Devices.
Trademarks and registered trademarks are the property of their respective owners.
One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A.
Tel: 781.329.4700 ©2012–2014 Analog Devices, Inc. All rights reserved.
Technical Support
www.analog.com
ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供
的最新英文版数据手册。
ADuM3480/ADuM3481/ADuM3482
目录
特性....................................................................................................1
应用....................................................................................................1
概述....................................................................................................1
功能框图 ...........................................................................................1
修订历史 ...........................................................................................2
技术规格 ...........................................................................................3
电气特性—5V电源供电 ...........................................................3
电气特性—3 V电源供电 ..........................................................5
电气特性—1.8 V电源供电.......................................................7
封装特性......................................................................................9
法规信息......................................................................................9
法规认证......................................................................................9
隔离和安全相关特性................................................................9
DIN V VDE V 0884-10 (VDE V 0884-10)隔离特性...........10
建议工作条件 ...........................................................................10
绝对最大额定值............................................................................11
ESD警告.....................................................................................11
引脚配置和功能描述 ...................................................................12
典型性能参数 ................................................................................15
应用信息 .........................................................................................17
电源电压....................................................................................17
印刷电路板布局.......................................................................17
传播延迟相关参数 ..................................................................17
直流正确性和磁场抗扰度|....................................................17
功耗 ............................................................................................18
隔离寿命....................................................................................19
外形尺寸 .........................................................................................20
订购指南....................................................................................20
修订历史
2014年6月—修订版0至修订版A
安全认证状态从“申请中”改为“通过”(通篇) ...........................1
更改表12 ..........................................................................................9
最高允许过压从5300 VPEAK改为4000 VPEAK .........................10
更改“直流正确性和磁场抗扰度”部分 .....................................17
更改“订购指南”.............................................................................20
2012年7月—修订版0:初始版
Rev. A | Page 2 of 20
ADuM3480/ADuM3481/ADuM3482
技术规格
电气特性——5 V电源
所有典型规格均在TA = 25°C、VDDL1 = VDD1 = VDDL2 = VDD2 = 5 V时测得。除非另有说明,最小值/最大值适用于整个推荐工作
范围:4.5 V ≤ VDDL1、VDD1 ≤ 5.5 V、4.5 V ≤ VDDL2、VDD2 ≤ 5.5 V、−40°C ≤ TA ≤ +125°C。除非另有说明,开关规格的测试条件
为CL = 15 pF和CMOS信号电平。
表1.
参数
开关规格
脉冲宽度
数据速率
传播延迟
脉冲宽度失真
温度变化率
传播延迟偏斜
通道匹配
同向
反向
抖动
符号
A级
最小值 典型值 最大值 最小值
PW
1000
tPHL, tPLH
PWD
B级
典型值 最大值 单位
40
65
1
90
6
7
25
25
33
3
3
tPSK
50
17
tPSKCD
tPSKOD
19
25
5
7
2
2
ns
Mbps
ns
ns
ps/°C
ns
测试条件/注释
在PWD限值内
在PWD限值内
50%输入至50%输出
|tPLH − tPHL|
任意两个单位之间
ns
ns
ns
表2.
参数
电源电流
ADuM3480
ADuM3481
ADuM3482
符号
IDD1
IDDL1
IDD2
IDDL2
IDD1
IDDL1
IDD2
IDDL2
IDD1
IDDL1
IDD2
IDDL2
1 Mbps—A、B级
25 Mbps—B级
最小值 典型值 最大值 最小值 典型值 最大值 单位
2.0
0.11
5.1
0.2
2.8
0.14
4.3
0.18
3.5
0.16
3.5
0.16
2.9
0.4
6.9
0.7
3.0
0.5
5.7
0.6
4.1
0.5
4.7
0.65
Rev. A | Page 3 of 20
8.6
0.2
6.0
2.1
7.9
0.7
6.7
1.6
7.3
1.2
7.3
1.2
12
0.6
7.5
4.8
10
1.4
7.8
3.2
8.8
2.4
8.8
2.4
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
测试条件/注释
CL = 0 pF
CL = 0 pF
CL = 0 pF
CL = 0 pF
CL = 0 pF
ADuM3480/ADuM3481/ADuM3482
表3.
参数
直流规格
输入电压阈值
逻辑高电平
逻辑低电平
输出电压
逻辑高电平
逻辑低电平
每个通道的输入电流
每个通道的电源电流
静态电源电流
稳压器输入侧
I/O输入
稳压器输出侧
I/O输出
动态电源电流
稳压器输入侧
I/O输入
稳压器输出侧
I/O输出
交流规格
输出上升/下降时间
共模瞬变抗扰度1
刷新周期
1
符号
最小值
VIH
VIL
0.7 VDDLx
VOH
VDDLx − 0.1
VDDLx − 0.4
最大值
单位
0.3 VDDLx
V
V
5.0
4.8
0.0
0.2
+0.01
0.1
0.4
+10
V
V
V
V
µA
IDDI (Q)
IDDIL (Q)
IDDO (Q)
IDDOL (Q)
0.50
0.027
1.26
0.031
0.60
0.05
1.7
0.10
mA
mA
mA
mA
IDDI (D)
IDDIL (D)
IDDO (D)
IDDOL (D)
0.070
0.90
0.010
0.020
mA/Mbps
µA/Mbps
mA/Mbps
mA/Mbps
2.5
35
ns
kV/µs
1.66
µs
VOL
II
tR/tF
|CM|
tr
−10
25
典型值
测试条件/注释
IOx = −20 µA, VIx = VIxH
IOx = −4 mA, VIx = VIxH
IOx = 20 µA, VIx = VIxL
IOx = 4 mA, VIx = VIxL
0 V ≤ VIx ≤ VDDLx, 0 V ≤ VCTRLx ≤ VDDLx
10%至90%
VIx = VDDLx、VCM = 1000 V、
瞬变幅度 = 800 V
|CM|是在维持VOL < 0.8 × VDDLx或VOH > 0.7 × VDDIx时能承受的最大共模电压压摆率。共模电压压摆率适用于共模电压的上升沿和下降沿。
Rev. A | Page 4 of 20
ADuM3480/ADuM3481/ADuM3482
电气特性——3 V电源
所有典型规格均在TA = 25°C、VDDL1 = VDD1 = VDDL2 = VDD2 = 3.0 V时测得。除非另有说明,最小值/最大值适用于整个推荐工作范
围:3.0 V ≤ VDDL1、VDD1 ≤ 3.6 V、3.0 V ≤ VDDL2、VDD2 ≤ 3.6 V、−40°C ≤ TA ≤ +125°C。除非另有说明,开关规格的测试条件为CL
= 15 pF和CMOS信号电平。
表4.
参数
开关规格
脉冲宽度
数据速率
传播延迟
脉冲宽度失真
温度变化率
.
传播延迟偏斜
通道匹配
同向
反向
抖动
符号
最小值
PW
1000
tPHL, tPLH
PWD
A级
典型值
最大值
最小值
B级
典型值
最大值
40
71
2
7
1
99
12
28
3
3
25
38
5
tPSK
58
20
tPSKCD
tPSKOD
20
26
6
9
4
3
单位
测试条件/注释
ns
Mbps
ns
ns
ps/°C
ns
在PWD限值内
在PWD限值内
50%输入至50%输出
|tPLH − tPHL|
任意两个单位之间
ns
ns
ns
表5.
参数
电源电流
ADuM3480
ADuM3481
ADuM3482
符号
IDD1
IDDL1
IDD2
IDDL2
IDD1
IDDL1
IDD2
IDDL2
IDD1
IDDL1
IDD2
IDDL2
1 Mbps—A、B级
最小值 典型值 最大值
1.4
0.08
4.9
0.14
2.3
0.09
4.0
0.12
3.2
0.11
3.2
0.11
25 Mbps—B级
最小值 典型值 最大值 单位
2.9
0.4
6.7
0.40
3.0
0.4
5.7
0.5
4.2
0.5
4.2
0. 5
Rev. A | Page 5 of 20
8.1
0.13
5.8
1.4
7.5
0.46
6.4
1.1
7.0
0.78
7.0
0.78
11
0.5
7.2
2.5
9.8
1.4
7.5
2.7
8.8
1.7
8.8
1.7
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
测试条件/注释
CL = 0 pF
CL = 0 pF
CL = 0 pF
CL = 0 pF
CL = 0 pF
ADuM3480/ADuM3481/ADuM3482
表6.
参数
直流规格
输入电压阈值
逻辑高电平
逻辑低电平
输出电压
逻辑高电平
逻辑低电平
每个通道的输入电流
每个通道的电源电流
静态电源电流
稳压器输入侧
I/O输入
稳压器输出侧
I/O输出
动态电源电流
稳压器输入侧
I/O输入
稳压器输出侧
I/O输出
交流规格
输出上升/下降时间
共模瞬变抗扰度1
刷新周期
1
符号
最小值
VIH
VIL
0.7 VDDLx
VOH
VDDLx − 0.1
VDDLx − 0.4
最大值
单位
0.3 VDDLx
V
V
3.0
2.8
0.0
0.2
+0.01
0.1
0.4
+10
V
V
V
V
µA
IDDI (Q)
IDDIL (Q)
IDDO (Q)
IDDOL (Q)
0.36
0.019
1.21
0.021
0.5
0.050
1.7
0.050
mA
mA
mA
mA
IDDI (D)
IDDIL (D)
IDDO (D)
IDDOL (D)
0.070
0.53
0.010
0.013
mA/Mbps
µA/Mbps
mA/Mbps
mA/Mbps
3
35
ns
kV/µs
1.66
µs
VOL
II
tR/tF
|CM|
tr
−10
25
典型值
测试条件/注释
IOx = −20 µA, VIx = VIxH
IOx = −4 mA, VIx = VIxH
IOx = 20 µA, VIx = VIxL
IOx = 4 mA, VIx = VIxL
0 V ≤ VIx ≤ VDDLx, 0 V ≤ VCTRLx ≤ VDDLx
10% to 90%
VIx = VDDLx、VCM = 1000 V、
瞬变幅度 = 800 V
|CM|是在维持VOL < 0.8 × VDDLx或VOH > 0.7 × VDDIx时能承受的最大共模电压压摆率。共模电压压摆率适用于共模电压的上升沿和下降沿。
Rev. A | Page 6 of 20
ADuM3480/ADuM3481/ADuM3482
电气特性——1.8 V电源
所有典型规格均在TA = 25°C、VDDL1 = 1.8 V、VDD1 = 3.0 V、VDDL2 = 1.8 V、VDD2 = 3.0 V时测得。除非另有说明,最小值/最大
值适用于整个推荐工作范围:VDDL1 = 1.8 V、3.0 V ≤ VDD1 ≤ 3.6 V、VDDL2 = 1.8 V、3.0 V ≤ VDD2 ≤ 3.6 V、−40°C ≤ TA ≤ +125°C。
除非另有说明,开关规格的测试条件为CL = 15 pF和CMOS信号电平。
表7.
参数
开关规格
脉冲宽度
数据速率
传播延迟
脉冲宽度失真
温度变化率
传播延迟偏斜
通道匹配
同向
反向
抖动
符号
最小值
PW
1000
tPHL, tPLH
PWD
A级
典型值
最大值
最小值
B级
典型值
最大值
40
86
6
7
1
145
32
43
6
3
25
85
30
tPSK
93
60
tPSKCD
tPSKOD
40
55
34
37
4
3
单位
测试条件/注释
ns
Mbps
ns
ns
ps/°C
ns
在PWD限值内
在PWD限值内
50%输入至50%输出
|tPLH − tPHL|
任意两个单位之间
ns
ns
ns
表8.
参数
电源电流
ADuM3480
ADuM3481
ADuM3482
符号
IDD1
IDDL1
IDD2
IDDL2
IDD1
IDDL1
IDD2
IDDL2
IDD1
IDDL1
IDD2
IDDL2
1 Mbps—A、B级
最小值 典型值 最大值
1.4
0.04
4.7
0.08
2.3
0.05
3.9
0.07
3.1
0.06
3.1
0.06
25 Mbps—B级
最小值 典型值 最大值
1.9
0.3
6.5
0.5
2.8
0.35
5.7
0.4
3.8
0.4
4.5
0.40
Rev. A | Page 7 of 20
8.1
0.07
5.7
0.82
7.5
0.25
6.3
0.63
6.9
0.44
6.9
0.44
11
0.4
7.3
1.5
10
0.7
8.0
1.3
8.7
1.1
8.8
1.1
单位
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
mA
测试条件/注释
CL = 0 pF
CL = 0 pF
CL = 0 pF
CL = 0 pF
CL = 0 pF
ADuM3480/ADuM3481/ADuM3482
表9.
参数
直流规格
I输入电压阈值
逻辑高电平
逻辑低电平
输出电压
逻辑高电平
逻辑低电平
每个通道的输入电流
每个通道的电源电流
静态电源电流
稳压器输入侧
I/O输入
稳压器输出侧
I/O输出
动态电源电流
稳压器输入侧
I/O输入
稳压器输出侧
I/O输出
交流规格
输出上升/下降时间
共模瞬变抗扰度1
刷新周期
1
符号
最小值
VIH
VIL
0.7 VDDLx
VOH
VDDLx − 0.1
VDDLx − 0.4
最大值
单位
0.3 VDDLx
V
V
1.8
1.6
0.0
0.2
+0.01
0.1
0.4
+10
V
V
V
V
µA
IDDI (Q)
IDDIL (Q)
IDDO (Q)
IDDOL (Q)
0.39
0.010
1.17
0.012
0.45
0.025
1.5
0.038
mA
mA
mA
mA
IDDI (D)
IDDIL (D)
IDDO (D)
IDDOL (D)
0.071
0.25
0.010
0.0077
mA/Mbps
µA/Mbps
mA/Mbps
mA/Mbps
3
35
ns
kV/µs
1.66
µs
VOL
II
tR/tF
|CM|
tr
−10
25
典型值
测试条件/注释
IOx = −20 µA, VIx = VIxH
IOx = −2 mA, VIx = VIxH
IOx = 20 µA, VIx = VIxL
IOx = 2 mA, VIx = VIxL
0 V ≤ VIx ≤ VDDLx, 0 V ≤ VCTRLx ≤ VDDLx
10%至90%
VIx = VDDLx、VCM = 1000 V、
瞬变幅度 = 800 V
|CM|是在维持VOL < 0.8 × VDDLx或VOH > 0.7 × VDDIx时能承受的最大共模电压压摆率。共模电压压摆率适用于共模电压的上升沿和下降沿。
Rev. A | Page 8 of 20
ADuM3480/ADuM3481/ADuM3482
封装特性
表10.
参数
电阻(输入至输出)1
电容(输入至输出)1
输入电容2
IC结至外壳热阻
1
2
符号
RI-O
CI-O
CI
θJC
最小值 典型值最大值
1012
2.2
4.0
50.5
单位
Ω
pF
pF
°C/W
测试条件/注释
f = 1 MHz
热电偶位于封装底部中心,利用细走线的4层电路板
进行测试
假设器件为双端器件:引脚1至引脚10短接;引脚11至引脚20短接。
输入电容是从任意输入数据引脚到地的容值。
法规信息
ADuM3480/ADuM3481/ADuM3482已获得表11所列机构的认可。
关于特定交叉隔离波形和绝缘水平下的推荐最大工作电压,请参阅表16和隔离寿命部分。
法规认证
表11.
UL
UL 1577器件认可程序认可1
CSA
CSA元件验收通知#5A批准
单一保护,3,750 V rms隔离电压
基本绝缘符合CSA 60950-1-03和
IEC 60950-1标准,400 V rms(565 V峰值)
最大工作电压
文件205078
文件E214100
1
2
VDE
DIN V VDE V 0884-10 (VDE V 0884-10)
认证:2006-122
加强绝缘,560 V峰值
文件2471900-4880-0001
依据UL 1577,每个ADuM3480/ADuM3481/ADuM3482器件都经过1秒钟绝缘测试电压 ≥4500 V rms的验证测试(漏电流检测限值 = 10 µA)。
依据UL 1577,每个ADuM3480/ADuM3481/ADuM3482器件都经过1秒钟绝缘测试电压 ≥4500 V rms的验证测试(漏电流检测限值 = 10 µA)。
隔离和安全相关特性
表12.
参数
额定电介质隔离电压
最小外部气隙(间隙)
最小外部爬电距离
最小内部间隙
漏电阴抗(相对漏电指数)
隔离组
符号
L(I01)
L(I02)
CTI
值
3750
>5.1
>5.1
0.017 min
>400
II
单位
V rms
mm
mm
mm
V
Rev. A | Page 9 of 20
测试条件/注释
持续1分钟
测量输入端至输出端,PCB层中的隔空最短距离
测量输入端至输出端,沿壳体最短距离
隔离距离
DIN IEC 112/VDE 0303第1部分
材料组(DIN VDE 0110,1/89,表1)
ADuM3480/ADuM3481/ADuM3482
DIN V VDE V 0884-10 (VDE V 0884-10): 2006-12隔离特性
这些隔离器适合安全限制数据范围内的加强电气隔离。通过保护电路保持安全数据。封装上的星号(*)标志表示通过DIN V
VDE V 0884-10认证。
表13.
描述
DIN VDE 0110装置分类
额定电源电压≤ 150 V rms
额定电源电压≤ 300 V rms
额定电源电压≤ 400 V rms
环境分类
污染度(DIN VDE 0110,表1)
最大工作绝缘电压
输入至输出测试电压,方法B1
输入至输出测试电压,方法A
跟随环境测试,子类
跟随输入和/或安全测试,子类2和子类3
最高允许过压
耐受隔离电压
VIORM × 1.875 = Vpd(m),100%生产测试,
tini = tm = 1秒,局部放电 < 5 pC
VIORM × 1.5 = Vpd(m),tini = 60秒,tm = 10秒,
局部放电 < 5 pC
VIORM × 1.2 = Vpd(m),tini = 60秒,tm = 10秒,
局部放电 < 5 pC
1分钟耐受额定值
VPEAK = 10 kV,1.2 µs上升时间,50 µs,50%下降
时间
出现故障时允许的最大值(见图4)
浪涌隔离电压
安全限值
壳温
总功耗
TS上的绝缘电阻
SAFETY-LIMITING POWER (W)
测试条件/注释
VIO = 500 V
3.0
建议工作条件
2.5
表14.
参数
工作温度
电源电压1
2.0
1.5
输入信号上升和下降时间
符号
特性
单位
VIORM
Vpd(m)
I至IV
I至III
I至II
40/105/21
2
560
1050
VPEAK
VPEAK
Vpd(m)
840
VPEAK
Vpd(m)
672
VPEAK
VIOTM
VISO
4000
3750
VPEAK
VRMS
VIOSM
6000
VPEAK
TS
IS1
RS
150
2.47
>109
°C
W
Ω
符号
TA
VDDL1, VDDL2
VDD1, VDD2
最小值
−40
1.8
3.0
最大值
+125
5.5
5.5
1.0
1.0
1
有关外部磁场抗扰度的信息,参见直流正确性和磁场抗扰度部分。
0
0
50
100
150
AMBIENT TEMPERATURE (°C)
200
10459-004
0.5
图4. 热减额曲线,依据DIN V VDE V 0884-10获得的安全限值与
环境温度的关系
Rev. A | Page 10 of 20
单位
°C
V
V
ms
ADuM3480/ADuM3481/ADuM3482
绝对最大额定值
除非另有说明,TA = 25°C。
表16. 支持最短50年寿命的最大连续工作电压1
表15.
参数
交流电压,
双极性波形
交流电压,
单极性波形
直流电压
参数
电源电压(VDD1、VDD2、VDDL1、
VDDL2、VDDC1、VDDC2)
输入电压(VIA、VIB、VIC、VID、
VCTRL1、VCTRL2)
输出电压(VOA、VOB、VOC、VOD)
每个引脚的平均输出电流1
共模瞬变2
存储温度(TST)范围
工作环境温度(TA)范围
1
2
额定值
−0.5 V至+7.0 V
−0.5 V至VDDI + 0.5 V
−0.5 V至V DDO + 0.5 V
−10 mA至+10 mA
−100 kV/μs至+100 kV/μs
−65°C至+150°C
−40°C至+125°C
1
最大值
565
单位
V峰值
848
V峰值
848
V峰值
适用认证
所有认证工作电压
指隔离栅上的连续电压幅度。详情见隔离寿命部分。
ESD警告
不同温度下的最大额定电流值参见图4。
指隔离栅上的共模瞬变。超过绝对最大额定值的共模瞬变可能导致闩锁或
永久损坏。
注意,超出上述绝对最大额定值可能会导致器件永久性损
坏。这只是额定最值,并不能以这些条件或者在任何其它
超出本技术规范操作章节中所示规格的条件下,推断器件
能否正常工作。长期在绝对最大额定值条件下工作会影响
器件的可靠性。
Rev. A | Page 11 of 20
ESD(静电放电)敏感器件。
带电器件和电路板可能会在没有察觉的情况下放电。尽
管本产品具有专利或专有保护电路,但在遇到高能量
ESD时,器件可能会损坏。因此,应当采取适当的ESD
防范措施,以避免器件性能下降或功能丧失。
ADuM3480/ADuM3481/ADuM3482
引脚配置和功能描述
VDDL1
20 VDDL2
1
19 GND2*
GND1* 2
18 VOA
VIA 3
VIB 4
ADuM3480
17 VOB
VIC 5
TOP VIEW
(Not to Scale)
16 VOC
VID 6
NC 7
15 VOD
14 CTRL2
VDD1
8
13 VDD2
VDDC1
9
12 VDDC2
GND1* 10
11 GND2*
*PIN 2 AND PIN 10 ARE INTERNALLY CONNECTED.
CONNECTING BOTH TO PCB SIDE 1 GROUND IS
RECOMMENDED. PIN 11 AND PIN 19 ARE
INTERNALLY CONNECTED. CONNECTING BOTH
TO PCB SIDE 2 GROUND IS RECOMMENDED.
10459-005
NOTES
1. NC = NO CONNECTION. THIS PIN IS NOT
CONNECTED INTERNALLY AND CAN BE LEFT
FLOATING OR CONNECTED TO VDD1 OR GND1.
图5. ADuM3480引脚配置
表17. ADuM3480引脚功能描述
引脚编号 名称
1
VDDL1
2
GND1
3
4
5
6
7
8
9
VIA
VIB
VIC
VID
NC
VDD1
VDDC1
10
GND1
11
GND2
12
VDDC2
13
14
15
16
17
18
19
VDD2
CTRL2
VOD
VOC
VOB
VOA
GND2
20
VDDL2
描述
隔离器第1侧输入/输出电路的1.8 V至5.5 V电源电压。使用一个0.01 µF至0.1 µF陶瓷电容旁路VDDL1至GND1。
对于3.0 V至5.5 V的输入/输出操作,VDDL1可直接连接至VDD1。
地1。隔离器第1侧的接地基准点。引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层并尽可能
靠近该器件。
逻辑输入A。
逻辑输入B。
逻辑输入C。
逻辑输入D。
不连接。该引脚内部未连接,并且可保持浮地或连接至VDD1或GND1。
隔离器第1侧的3.0 V至5.5 V电源电压。
第1侧的内部稳压器输出引脚。使用0.01 µF至0.1 µF陶瓷电容旁路VDDC1至GND1。不要使用该引脚为外部电
路供电。
地1。隔离器第1侧的接地基准点。引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层并尽可
能靠近该器件。
地2。隔离器第2侧的接地基准点。引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层并尽可
能靠近该器件。
第2侧的内部稳压器输出引脚。使用0.01 µF至0.1 µF陶瓷电容旁路VDDC2至GND2。不要使用该引脚为外部电
路供电。
隔离器第2侧的3.0 V至5.5 V电源电压。
选择第2侧的默认输出电平。低电平 = 默认输出低电平。高电平 = 默认输出高电平。
逻辑输出D。
逻辑输出C。
逻辑输出B。
逻辑输出A。
地2。隔离器第2侧的接地基准点。引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层并尽可
能靠近该器件。
隔离器第2侧输入/输出电路的1.8 V至5.5 V电源电压。使用一个0.01 µF至0.1 µF陶瓷电容旁路VDDL2至GND2。
对于3.0 V至5.5 V的输入/输出操作,VDDL2可直接连接至VDD2。
Rev. A | Page 12 of 20
ADuM3480/ADuM3481/ADuM3482
20 VDDL2
1
19 GND2*
18 VOA
VIA 3
VIB 4
ADuM3481
17 VOB
VIC 5
TOP VIEW
(Not to Scale)
16 VOC
VOD 6
CTRL1 7
15 VID
14 CTRL2
VDD1
8
13 VDD2
VDDC1
9
12 VDDC2
GND1* 10
11 GND2*
*PIN 2 AND PIN 10 ARE INTERNALLY CONNECTED.
CONNECTING BOTH TO PCB SIDE 1 GROUND IS
RECOMMENDED. PIN 11 AND PIN 19 ARE
INTERNALLY CONNECTED. CONNECTING BOTH
TO PCB SIDE 2 GROUND IS RECOMMENDED.
10459-006
VDDL1
GND1* 2
图6. ADuM3481引脚配置
表18. ADuM3481引脚功能描述
引脚编号 名称
1
VDDL1
2
GND1
3
4
5
6
7
8
9
VIA
VIB
VIC
VOD
CTRL1
VDD1
VDDC1
10
GND1
11
GND2
12
VDDC2
13
14
15
16
17
18
19
VDD2
CTRL2
VID
VOC
VOB
VOA
GND2
20
VDDL2
描述
隔离器第1侧输入/输出电路的1.8 V至5.5 V电源电压。使用一个0.01 µF至0.1 µF陶瓷电容旁路VDDL1至GND1。对
1.8
于3.0 V至5.5 V的输入/输出操作,VDDL1可直接连接至VDD1。
地1。隔离器第1侧的接地基准点。引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层并尽可能
靠近该器件。
逻辑输入A。
逻辑输入B。
逻辑输入C。
逻辑输入D。
选择第1侧的默认输出电平。低电平 = 默认输出低电平。高电平 = 默认输出高电平。
隔离器第1侧的3.0 V至5.5 V电源电压。
第1侧的内部稳压器输出引脚。使用0.01 µF至0.1 µF陶瓷电容旁路VDDC1至GND1。不要使用该引脚为外部电路
供电。
地1。隔离器第1侧的接地基准点。引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层并尽可能
靠近该器件。
地2。隔离器第2侧的接地基准点。引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层并尽可
能靠近该器件。
第2侧的内部稳压器输出引脚。使用0.01 µF至0.1 µF陶瓷电容旁路VDDC2至GND2。不要使用该引脚为外部电路
供电。
隔离器第2侧的3.0 V至5.5 V电源电压。
选择第2侧的默认输出电平。低电平 = 默认输出低电平。高电平 = 默认输出高电平。
逻辑输入D。
逻辑输出C。
逻辑输出B。
逻辑输出A。
地2。隔离器第2侧的接地基准点。引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层并尽可
能靠近该器件。
隔离器第2侧输入/输出电路的1.8 V至5.5 V电源电压。使用一个0.01 µF至0.1 µF陶瓷电容旁路VDDL2至GND2。
对于3.0 V至5.5 V的输入/输出操作,VDDL2可直接连接至VDD2。
Rev. A | Page 13 of 20
ADuM3480/ADuM3481/ADuM3482
20 VDDL2
1
19 GND2*
VIA 3
18 VOA
VIB 4
ADuM3482
17 VOB
VOC 5
TOP VIEW
(Not to Scale)
16 VIC
VOD 6
CTRL1 7
15 VID
14 CTRL2
VDD1
8
13 VDD2
VDDC1
9
12 VDDC2
GND1* 10
11 GND2*
*PIN 2 AND PIN 10 ARE INTERNALLY CONNECTED.
CONNECTING BOTH TO PCB SIDE 1 GROUND IS
RECOMMENDED. PIN 11 AND PIN 19 ARE
INTERNALLY CONNECTED. CONNECTING BOTH
TO PCB SIDE 2 GROUND IS RECOMMENDED.
10459-007
VDDL1
GND1* 2
图7. ADuM3482引脚配置
表19. ADuM3482引脚功能描述
引脚编号 名称
1
VDDL1
2
GND1
3
4
5
6
7
8
9
VIA
VIB
VOC
VOD
CTRL1
VDD1
VDDC1
10
GND1
11
GND2
12
VDDC2
13
14
15
16
17
18
19
VDD2
CTRL2
VID
VIC
VOB
VOA
GND2
20
VDDL2
描述
隔离器第1侧输入/输出电路的1.8 V至5.5 V电源电压。使用一个0.01 µF至0.1 µF陶瓷电容旁路VDDL1至GND1。对于
3.0 V至5.5 V的输入/输出操作,VDDL1可直接连接至VDD1。
地1。隔离器第1侧的接地基准点。引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层并尽可能靠
近该器件。
逻辑输入A。
逻辑输入B。
逻辑输入C。
逻辑输入D。
选择第1侧的默认输出电平。低电平 = 默认输出低电平。高电平 = 默认输出高电平。
隔离器第1侧的3.0 V至5.5 V电源电压。
第1侧的内部稳压器输出引脚。使用0.01 µF至0.1 µF陶瓷电容旁路VDDC1至GND1。不要使用该引脚为外部电路
供电。
地1。隔离器第1侧的接地基准点。引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层并尽可能
靠近该器件。
地2。隔离器第2侧的接地基准点。引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层并尽可能
靠近该器件。
第2侧的内部稳压器输出引脚。使用0.01 µF至0.1 µF陶瓷电容旁路VDDC2至GND2。不要使用该引脚为外部电路
供电。
隔离器第2侧的3.0 V至5.5 V电源电压。
选择第2侧的默认输出电平。低电平 = 默认输出低电平。高电平 = 默认输出高电平。
逻辑输入D。
逻辑输入C。
逻辑输入B。
逻辑输入A。
地2。隔离器第2侧的接地基准点。引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层并尽可能靠
近该器件。
隔离器第2侧输入/输出电路的1.8 V至5.5 V电源电压。使用一个0.01 µF至0.1 µF陶瓷电容旁路VDDL2至GND2。对于
3.0 V至5.5 V的输入/输出操作,VDDL2可直接连接至VDD2。
Rev. A | Page 14 of 20
ADuM3480/ADuM3481/ADuM3482
典型性能参数
2.5
1.6
IDDO CURRENT/CHANNEL (mA)
IDDI CURRENT/CHANNEL (mA)
1.4
2.0
1.5
VDD = 5V/VDDL = 1.8V
VDD = 5V/VDDL = 5V
1.0
0.5
VDD = 3.3V/VDDL = 1.8V
1.2
VDD = 3.3V/VDDL = 3.3V
1.0
0.8
0.6
0.4
0
5
10
15
DATA RATE (Mbps)
20
25
0
10459-008
图8. 5 V和1.8 V I/O电源下每个输入通道的典型VDDI = 5 V
电源电流与数据速率的关系
10
15
DATA RATE (Mbps)
20
25
0.06
VDDIL CURRENT/CHANNEL (mA)
2.0
1.5
VDD = 3.3V/VDDL = 1.8V
1.0
0.5
VDD = 3.3V/VDDL = 3.3V
0
5
10
15
DATA RATE (Mbps)
20
25
0.05
0.04
VDDL = 5V
0.03
VDDL = 3.3V
0.02
VDDL = 1.8V
0.01
0
10459-009
IDDI CURRENT/CHANNEL (mA)
5
图11. 3.3 V和1.8 V I/O电源下每个输出通道的典型VDDO = 3.3 V
电源电流与数据速率的关系
2.5
0
0
0
图9. 3.3 V和1.8 V I/O电源下每个输入通道的典型VDDI = 3.3 V
电源电流与数据速率的关系
5
10
15
DATA RATE (Mbps)
20
25
10459-012
0
10459-011
0.2
图12. 5 V、3.3 V和1.8 V电源下典型VDDIL
输入电源电流与数据速率的关系
1.6
0.6
VDD = 5V/VDDL = 1.8V
1.0
0.8
0.6
0.4
0.2
0
0
5
10
15
DATA RATE (Mbps)
20
25
图10. 5 V和1.8 V I/O电源下每个输出通道的典型VDDO = 5 V
电源电流与数据速率的关系
0.5
0.4
VDDL = 5V
0.3
VDDL = 3.3V
0.2
0.1
0
VDDL = 1.8V
0
5
10
15
DATA RATE (Mbps)
20
25
图13. 5 V、3.3 V和1.8 V,以及CL = 0 pF电源下典型VDDOL
输出电源电流与数据速率的关系
Rev. A | Page 15 of 20
10459-013
IDDOL CURRENT/CHANNEL (mA)
VDD = 5V/VDDL = 5V
1.2
10459-010
IDDO CURRENT/CHANNEL (mA)
1.4
ADuM3480/ADuM3481/ADuM3482
1.6
1.2
VDDL = 5V
1.0
0.8
VDDL = 3.3V
0.6
VDDL = 1.8V
0.4
0.2
0
0
5
10
15
DATA RATE (Mbps)
20
25
10459-014
IDDOL CURRENT/CHANNEL (mA)
1.4
图14. 5 V、3.3 V和1.8 V,以及CL = 15 pF电源下典型
VDDOL 输出电源电流与数据速率的关系
Rev. A | Page 16 of 20
ADuM3480/ADuM3481/ADuM3482
应用信息
ADuM3480/ADuM3481/ADuM3482器件围绕固定电压的内
部数据传输内核构建。内核电压为2.7 V,通过内部LDO调
节V DD1 和V DD2 电压而产生。为确保LDO有足够的裕量,
VDD1和VDD2输入必须处于3.0 V至5.5 V的范围内。额外的引脚
VDDC1和VDDC2用于直接旁路LDO输出,确保干净稳定的内
核运行。每个电源或专用旁路引脚都需要0.01 µF和0.1 µF之
间的旁路电容至地。
ADuM3480/ADuM3481/ADuM3482为I/O缓冲器V DDL1 和
VDDL2提供独立的电源,具有内核所需的更宽工作范围。它
允许使用范围为1.8 V至5.5 V的I/O电源电压。VDDLx电源也
需使用0.01 µF至0.1 µF的电容对其进行旁路。
I/O和内核具有独立的电源,因而可以根据所需的I/O电压
和可用供电轨进行多种电源配置。若某个电源可用,则可
将VDDx和VDDLx引脚相连并工作在3.0 V至5.5 V。若需较低的
I/O电源电压以便与低电压逻辑接口,则需要两条供电
轨。例如,若I/O为1.8 V逻辑电平,则可将VDDLx引脚连接至
1.8 V供电轨。VDDx的内核电源电压需采用3.0 V至5.5 V输入,
以便使用3.3 V或5 V电轨。每一侧的I/O和内核电源电压是
相互独立的,并且可以使用不同的配置。
印刷电路板布局布线
ADuM3480/ADuM3481/ADuM3482数字隔离器的逻辑接口
不需要外部接口电路。在所有4个电源引脚(VDD1、VDDL1、
VDD2、和VDDL2)以及两个内部稳压器的旁路引脚(VDDC1和
VDDC2),需将电源旁路至局部接地,见图15。推荐旁路电
容布线见图15。电容值应在0.01 µF和0.1 µF之间。电容两端
到输入电源引脚的走线总长应该小于20 mm。
VDDL2
GND2
VOA
VOB
VOC/VIC
VOD/VID
CTRL2
VDD2
VDDC2
GND2
传播延迟相关参数
传播延迟是衡量逻辑信号穿过器件所需时间的参数。高到
低转换的输入至输出传播延迟时间可能不同于低到高转换
的传播延迟时间。
INPUT (VIx)
50%
tPLH
tPHL
OUTPUT (VOx)
50%
图16. 传播延迟参数
脉冲宽度失真指这两个传播延迟值的最大差异,反映了输
入信号时序的保持精度。
通道间匹配指单个ADuM3480 /ADuM3481 /ADuM3482器件
内各通道之间传播延迟的最大差异。
传 播 延 迟 偏 斜 指 在 相 同 条 件 下 工 作 的 多 个 ADuM3480/
ADuM3481/ADuM3482器件的传播延迟之间的最大差异。
直流正确性和磁场抗扰度
在隔离器输入端的正负逻辑电平转换会使一个很窄的(约1 ns)
脉冲通过变压器被送到解码器。解码器是双稳态的,因此,
可以被这个脉冲置位或复位,表示输入逻辑的转换。在输
入端没有高于约1.7 µs的逻辑转换的情况下,当前的直流状
态被发送到输出端,以确保输出端的直流正确性。
如果解码器未接收到脉冲的时间超过约5 μs,则认为输入
侧没有供电或者无效,在这种情况下,隔离器的输出被看
门狗定时电路强制设置为默认状态(见表17、表18或表19)。
10459-016
VDDL1
GND1
VIA
VIB
VIC/VOC
VID/VOD
CTRL1
VDD1
VDDC1
GND1
在具有高共模瞬变的应用中,必须确保隔离栅两端的电路
板耦合最小。此外,如此设计电路板布局,任何耦合都不
会出现并影响器件侧所有的引脚。如果不满足设计要求,
将会在高电压瞬变期间,使引脚间的电压差超过器件的绝
对最大额定值,造成器件闩锁或者永久损坏。
10459-017
电源电压
图15. 推荐的印刷电路板(PCB)布局
Rev. A | Page 17 of 20
ADuM3480/ADuM3481/ADuM3482
V = (−dβ / dt)∑πrn2; n = 1, 2, …, N
其中:
β是磁通密度。
rn是接收线圈第n圈的半径。
N是接收线圈匝数。
给定ADuM3480/ADuM3481/ADuM3482接收线圈的几何形
状及感应电压,解码器最多能够有0.5V裕量的50%,允许
的最大磁场见图17所示计算。
1000
DISTANCE = 1m
100
10
DISTANCE = 100mm
1
DISTANCE = 5mm
0.1
0.01
1k
10M
10k
100k
1M
MAGNETIC FIELD FREQUENCY (Hz)
100M
图18. 不同电流至ADuM3480距离下的最大允许电流
10
注意在强磁场和高频率的叠加作用下,PCB走线形成的任
何回路都会感应出足够大的错误的电压,以触发后续电路
的阈值。小心不要使PCB结构形成环路。
1
0.1
功耗
ADuM3480/ADuM3481/ADuM3482隔离器给定通道的电源
电流是电源电压、通道数据速率和通道输出负载的函数。
0.01
0.001
1k
10k
100k
1M
10M
MAGNETIC FIELD FREQUENCY (Hz)
100M
10459-018
MAXIMUM ALLOWABLE MAGNETIC FLUX
DENSITY (kgauss)
100
10459-019
变压器输出端的脉冲幅度大于1.5 V。解码器的检测阈值大
约是1.0 V,因此感应电压可承受的噪声容限为0.5 V。接收
线圈上的感应电压由以下公式计算:
先 前 的 磁 通 密 度 值 对 应 于 与 ADuM3480/ADuM3481/
ADuM3482变压器给定距离的额定电流幅度。图18表明这
些允许的电流幅度是频率与所选距离的函数。ADuM3480/
ADuM3481/ADuM3482非常不易受到外部场的影响。只会
受非常靠近元器件的极大高频电流的影响。例如1 MHz时,
1.2 kA电流必须放置在距离ADuM3480/ADuM3481/ADuM3482
5 mm以外的时候才不会影响器件的工作。
MAXIMUM ALLOWABLE CURRENT (kA)
该器件磁场抗扰度的限制是由变压器接收线圈中的感应电
压的状态决定的,电压足够大就会错误地置位或复位解
码器。下面的分析可说明此情况。在3 V工作条件下检测
ADuM3480/ADuM3481/ADuM3482,这是最易受干扰的工
作模式。
图17. 最大允许外部磁通密度
例如,在1 MHz的磁场频率下,最大允许0.5K高斯的磁场
可以在接收线圈感应出0.25 V的电压。这大约是检测阈值的
50%并且不会引起输出转换错误。如果这样的情况在发送
脉冲时发生(最差的极性),这会使接收到的脉冲从大于1.0 V
下降到0.75 V。注意,这仍然高于解码器检测阈值0.5 V。
计算IDD1或IDD2
对于每个输入通道(假设I/O电压为最差情况),电源电流按
照下式计算:
IDDI = IDDI (Q)
RD ≤ 2.5 × RR
IDDI = IDDI (D) × (RD−RR) + IDDI (Q)
RD > 2.5 × RR
对于每个输出通道,电源电流按照下式计算:
Rev. A | Page 18 of 20
IDDO = IDDO (D) × RD + IDDO (Q)
ADuM3480/ADuM3481/ADuM3482
计算IDDL1或IDDL2
ADI公司使用超过额定连续工作电压的电压执行加速寿命
对于每个输入通道,电源电流按照下式计算:
测试。确定多种工作条件下的加速系数,利用这些系数可
IDDIL = IDDIL (D) × RD + IDDIL (Q)
以计算实际工作电压下的失效时间。表16中显示的值总结
了双极性交流工作条件下50年工作寿命的峰值电压以及
对于每个输出通道,电源电流按照下式计算:

C × V DDOL × 10 −3
I DDOL =  I DDOL ( D ) + L
2

CSA/VDE认可的最大工作电压。许多情况下,认可工作电

 R D + I DDOL ( Q )


压高于50年工作寿命电压。某些情况下,在这些高工作电
压下工作会导致隔离寿命缩短。
其中:
ADuM3480/ADuM3481/ADuM3482的隔离寿命取决于施加
CL是输出负载电容(pF)。
在隔离栅上的电压波形。iCoupler结构的隔离度以不同速
VDDOL是输出电源电压(V)。
RD是输入逻辑信号数据速率(Mbps);它是输入频率的两倍,
单位为MHz。
率衰减,这由波形是否为双极性交流、单极性交流或直流
决定。图19、图20和图21显示这些不同隔离电压的波形。
RR是输入级刷新速率(Mbps) = 1/tr (µs)
双极性交流电压是最苛刻的环境。交流双极性条件下50年
IDDI (Q)、IDDIL (Q)、IDDO (Q)、IDDOL (Q)是额定输入和输出静态电源
工作寿命的目标决定ADI公司推荐的最大工作电压。
电流(mA)。
IDDI (D)、IDDIL (D)、IDDO (D)和IDDOL(D)是每个通道的输入和输出动
态电源电流(mA/Mbps)。
在单极性交流或者直流电压的情况下,隔离应力显然低得
多。此工作模式在能够获得50年工作时间的前提下,允许
更高的工作电压。表16中列出的工作电压在维持50年最低
由于器件的两侧均可能存在输入和输出,该计算表示局部
工作寿命的前提下,提供了符合单极性交流或者直流电压
电源的电流消耗量。例如,若输出位于器件的第2侧,则
情况的工作电压。任何与图19、图20或图21不一致的交叉
从器件的VDDL2引脚吸取IDDOL电流。IDDL1和IDDL2电流取决于
隔离电压波形都应视为双极性交流波形,其峰值电压应限
VDDL1和VDDL2、数据速率和容性负载。几乎与内核电源值无
制在表16中列出的50年工作寿命电压以下。
关。
请注意,图20所示的正弦电压波形仅作为示例提供,它代
为了计算总IDD1、IDDL1、IDD2和IDDL2电源电流,必须计算与
表任何在0 V与某一限值之间变化的电压波形。该限值可以
VDD1、VDDL1、VDD2和VDDL2相对应的各输入和输出通道的电
为正值或负值,但电压不能穿过0 V。
源电流并求和,或者见图8至图14。
经过调节的内核电源的输入电流几乎与I/O电压无关,并
0V
与数据速率成正比。IDDI电流并不会线性降至DC,但最小
图19. 双极性交流波形
值介于约2.5 × RR和DC之间。这是由于刷新电路具有最小
数据速率;图8和图9中的数值以及表3、表6和表9中的静
10459-020
RATED PEAK VOLTAGE
RATED PEAK VOLTAGE
10459-021
态电流近似为该区域内电流。VDDI、VDDO、VDDIL和VDDOL代
表内核和给定通道输入/输出的I/O电源引脚电压。I表示输
0V
入,O表示输出,L指代I/O电源。
图20. 单极性交流波形
隔离寿命
RATED PEAK VOLTAGE
隔离衰减率由施加在隔离上的电压波形参数决定。除了由
监管机构进行测试,ADI也进行一系列广泛的评估来确定
ADuM3480 /ADuM3481/ADuM3482内部隔离架构的寿命。
Rev. A | Page 19 of 20
10459-023
所有的隔离结构在长时间的电压作用下,最终会被破坏。
0V
图21. 直流波形
ADuM3480/ADuM3481/ADuM3482
外形尺寸
7.50
7.20
6.90
11
20
5.60
5.30
5.00
1
8.20
7.80
7.40
10
0.25
0.09
1.85
1.75
1.65
0.38
0.22
0.05 MIN
COPLANARITY
0.10
0.65 BSC
SEATING
PLANE
8°
4°
0°
0.95
0.75
0.55
COMPLIANT TO JEDEC STANDARDS MO-150-AE
060106-A
2.00 MAX
图22. 20引脚标准小型封装[SSOP]
(RS-20)
图示尺寸单位:mm
订购指南
型号1
ADuM3480ARSZ
ADuM3480ARSZ-RL7
ADuM3480BRSZ
ADuM3480BRSZ-RL7
ADuM3481ARSZ
ADuM3481ARSZ-RL7
ADuM3481BRSZ
ADuM3481BRSZ-RL7
EVAL-ADuM3481EBZ
ADuM3482ARSZ
ADuM3482ARSZ-RL7
ADuM3482BRSZ
ADuM3482BRSZ-RL7
1
输入数,
VDD1侧
输入数,
VDD2侧
最大数据
速率
最大传播
延迟,5 V
温度范围
封装描述
4
4
4
4
3
3
3
3
0
0
0
0
1
1
1
1
1 Mbps
1 Mbps
25 Mbps
25 Mbps
1 Mbps
1 Mbps
25 Mbps
25 Mbps
90 ns
90 ns
33 ns
33 ns
90 ns
90 ns
33 ns
33 ns
−40°C至+125°C
−40°C至+125°C
−40°C至+125°C
−40°C至+125°C
−40°C至+125°C
−40°C至+125°C
−40°C至+125°C
−40°C至+125°C
2
2
2
2
2
2
2
2
1 Mbps
1 Mbps
25 Mbps
25 Mbps
90 ns
90 ns
33 ns
33 ns
−40°C至+125°C
−40°C至+125°C
−40°C至+125°C
−40°C至+125°C
20引脚 SSOP封装
20引脚 SSOP、7”卷盘
20引脚 SSOP封装
20引脚 SSOP、7”卷盘
20引脚 SSOP封装
20引脚 SSOP、7”卷盘
20引脚 SSOP封装
20引脚 SSOP、7”卷盘
评估板
20引脚 SSOP封装
20引脚 SSOP、7”卷盘
20引脚 SSOP封装
20引脚 SSOP、7”卷盘
Z = 符合RoHS标准的器件。
©2012–2014 Analog Devices, Inc. All rights reserved. Trademarks and
registered trademarks are the property of their respective owners.
D10459sc -0-6/14(A)
Rev. A | Page 20 of 20
封装
选项
RS-20
RS-20
RS-20
RS-20
RS-20
RS-20
RS-20
RS-20
RS-20
RS-20
RS-20
RS-20