AKM AK8132A

[AK8132A]
AK8132A
Multi Clock Generator
AK8132Aは、22.5792MHzの水晶振動子からビデオ用クロック、オーディオ用クロックおよび25MHzを
同時に生成します。出力周波数は端子設定により選択できます。
特
□ 電源電圧:
3.0V – 3.6V
□ 低消費電流:
10.0mA typ.
□ マスタクロック:
22.5792MHz
□ 生成クロック
VCLK
GCLK
ACLK
:
:
:
長
41.664MHz/62.496MHz
24.9984MHz
11.2896MHz/22.5792MHz/Off
□ 出力負荷:
15pF
□ 低ジッタ出力 :
250ps max. (Cycle to cycle)
250ps max. (Period jitter)
□ パッケージ:
16ピンSSOP ( 鉛フリー)
MS1093-J-02
2010/01
- 1 -
[AK8132A]
1.ブロック図
VDD
S0
XIN
Crystal OSC
PLL1
1/6 or 1/4
VCLK
1/10
GCLK
1/8 or 1/4
ACLK
XOUT
PLL2
S1
S0
S1
S2
NC
S2
GND
2.端子説明
2-1)端子配置図(配置は暫定です)
1:XOUT
16:XIN
2:S0
15:VDD3
3:S1
14:S2
4:NC(VDD)
13:VDD2
5:VDD1
12:GND2
6:GND1
11:GCLK
7:NC(GND)
10:NC(GND)
8:VCLK
9:ACLK
MS1093-J-02
2010/01
- 2 -
[AK8132A]
2-2)端子機能説明
端子番号
TSSOP
1
端子名
説明
(端子タイプ)
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
XOUT
(XI)
S0
(DI)
S1
(DI)
NC
水晶振動子接続端子
外部クロックを入力する場合は開放にしてください。
VCLK出力設定端子(2-3参照)
内部プルアップ 360kΩ
ACLK出力設定端子(2-3参照)
内部プルアップ 360 kΩ
VDDに接続してください。
VDD1
(PWR)
GND1
(PWR)
NC
VCLK
(DO)
電源端子1
ACLK
(DO)
NC
GCLK
(DO)
GND2
(PWR)
VDD2
(PWR)
S2
(DI)
VDD3
(PWR)
XIN
(XI)
接地端子1
GNDに接続してください。
ビデオ用クロック出力端子
Table2.1を参照してください。
オーディオ用クロック出力端子
Table2.2を参照してください。
内部プルダウン 510kΩ
GNDに接続してください。
GPUクロック出力端子
24.9984MHzを出力します。
接地端子2
電源端子2
ACLK出力設定端子(2-3参照)
内部プルアップ 360 kΩ
電源端子3
水晶振動子接続端子
(外部クロック入力)
PWR:電源
DI :デジタル入力
DO :デジタル出力
MS1093-J-02
2010/01
- 3 -
[AK8132A]
2-3)周波数設定テーブル
Table2.1
S0
L
H
VCLK
41.664MHz
62.496MHz
Table2.2
S2
L
L
H
H
S1
L
H
L
H
ACLK
Off(Pull Down)
Off(Pull Down)
11.2896MHz
22.5792MHz
MS1093-J-02
2010/01
- 4 -
[AK8132A]
3.電気的特性
3-1)絶対最大定格
項
目
記号
MIN
MAX
単位
電源電圧
VDD
-0.3
4.6
V
グランド・レベル
VSS
0
0
V
入力端子電圧
VIN
VSS-0.3
VDD+0.3
V
入力電流
IIN
-10
10
mA
保存温度
Tstg
-55
130
℃
備考
注意:この値を超えた条件で使用した場合デバイスを破壊することがあります。
また、通常の動作は保証されません。
3-2)動作条件
項
目
記号
MIN
Ta
0
電源電圧
VDD
3.0
出力端子
負荷容量
Cpl
動作温度
TYP
3.3
MAX
単位
85
℃
3.6
V
15
pF
備考
VCLK
GCLK
ACLK
*VDD1-3 は同じ電源を使用し、各端子と GND 間に 0.01μF 程度のコンデンサを
挿入してください。
VDD=3.3V, Ta=25℃
3-3)消費電流
項
目
消費電流
記号
MIN
IDD
TYP
MAX
単位
10
20
mA
備考
*1 *2
*1 出力端子無負荷時
*2 S2/S1/S0=H/H/H
MS1093-J-02
2010/01
- 5 -
[AK8132A]
3-4)DC特性
項目
VDD=3.0V~3.6V,Ta= 0℃~85℃
端子
MIN
高レベル入力電圧
S0,S1,S2
0.7*VDD
低レベル入力電圧
入力リーク電流
出力高レベル電圧
同上
同上
VCLK
GCLK
ACLK
同上
出力低レベル電圧
TYP
MAX
単位
備考
V
0.3*VDD
+10
-20
0.8*VDD
0.2*VDD
V
μA
V
IOH=-4mA
V
IOL=4mA
3-5)AC特性
VDD=3.0V~3.6V,Ta= 0℃~85℃
項目
端子
MIN
TYP
MAX
水晶発振周波数
XIN
XOUT
出力 CLK
立ち上がり時間
VCLK
GCLK
ACLK
1.5
4.0
ns
Cpl=15pF
*2
出力 CLK
立ち下がり時間
同上
1.5
4.0
ns
Cpl=15pF
*2
ピリオドジッタ(p-p)
同上
250
ps
*2,*3
C-C ジッタ(peak)
同上
250
ps
*2,*4
出力
デューティーサイクル
同上
50
55
%
Cpl=15pF
*2
出力ロック時間
同上
1
2
ms
Cpl=15pF
*2,*5
22.5792
45
単位
MHz
備考
*1
* 1:指定水晶振動子使用時
*
*
*
*
2:設計値
3:10000回測定
4:1000回測定
5:電源がVDD電圧に達した後クロック出力が所定の周波数±0.1%以内に安定するまでの時間。
3-6)周波数精度
VDD=3.0V~3.6V,Ta= 0℃~85℃
生成周波数
端子
41.664MHz
62.496MHz
24.9984MHz
11.2896MHz
22.5792MHz
VCLK
VCLK
GCLK
ACLK
ACLK
MIN
TYP
0
0
0
0
0
MAX
単位
ppm
ppm
ppm
ppm
ppm
備考
*1 S0=L
*1 S0=H
*1
*1 S2=H,S1=L
*1 S2=H,S1=H
*1 22.5792MHz が 0ppm 時
MS1093-J-02
2010/01
- 6 -
[AK8132A]
ジッタの定義
1.
Cycle to cycle jitter: The variation in cycle time of a single between adjacent cycles, over a random sample of
adjacent cycle pairs.
1/2VDD
CLK1
CLK2
tcycle
tcycle
n
n+1
CCJ = | tcyclen - tcyclen+1 | : where tcycle n and tcyclen+1 are any two adjacent cycles measured on controlled
edges.
2.
Period jitter: The deviation in cycle time of a signal with respect to the ideal period over a random
sample of cycles. pairs.
1/2VDD
CLK1
CLK2
tcycle
PJ = tcyclen - 1 / f0
n
: where fo is the nominal output frequency and tcycle n is any cycle within the
sample measured on controlled edges
MS1093-J-02
2010/01
- 7 -
[AK8132A]
3.6 対応水晶振動子
日本電波工業社製 AT-41CD2
項目
記号
MIN
TYP
MAX
単位
備考
MHz
CL=12pF品
公称周波数
f0
22.5792
等価抵抗
R1
11
並列容量
C0
3.6
pF
等価直列容量
C1
13.5
fF
等価直列インダクタンス
L1
3.7
mH
40
励振レベル
1000
L1
R1
Ω
uW
C1
水晶振動子
C0
負荷容量 CL
CL
図 3-1 水晶振動子の等価パラメータと負荷容量
MS1093-J-02
2010/01
- 8 -
[AK8132A]
4.外部回路接続例
+3.3V typ.
22.5792MHz
C0
+
Cext2
Cext1
AK8132A
XIN:16
SW0
C3
SW2
VDD3:15
SW1
S2:14
VDD2:13
GND2:12
C2
GCLK:11
C1
NC:10
ACLK:9
GND
24.9984MHz
11.2896/22.5792MHz/Off
41.664/62.496MHz
Fig.4.1 水晶振動子接続の場合
+3.3V typ.
C0
+
AK8132A
1:XOUT
XIN:16
SW0
2:S0
VDD3:15
SW1
3:S1
S2:14
4:NC
VDD2:13
5:VDD1
GND2:12
6:GND1
GCLK:11
C1
7:NC
8:VCLK
22.5792MHz
C3
SW2
C2
NC:10
ACLK:9
GND
24.9984MHz
1:XOUT
11.2896/22.5792MHz/Off
41.664/62.496MHz
Fig. 4.2 外部クロック入力の場合
MS1093-J-02
2010/01
- 9 -
[AK8132A]
5.パッケージ外形寸法図(単位mm)
16pin SSOP (Unit: mm)
5.0 +0.3
-0.1
16
9
A
6.4±0.3
4.4 ±0.2
8
1
0.22±0.05
0.65
0.15±0.1
1.15 ±0.1
0.1±0.1
Detail A
0.5 ±0.2
0.1 ±0.1
0.1
0-10°
6.マーキング図
16
9
b
c
8132A
XXXXX
AKM
a
a:
b:
c:
d:
1番ピン表示
マーケティングコード
デートコード(5桁) XXXXX
ロゴ
丸印
8132A
AKM
d
1
8
MS1093-J-02
2010/01
- 10 -
[AK8132A]
重要な注意事項
● 本書に記載された製品、および、製品の仕様につきましては、製品改善のために予告なく
変更することがあります。従いまして、ご使用を検討の際には、本書に掲載した情報が最新
のものであることを弊社営業担当、あるいは弊社特約店営業担当にご確認下さい。
● 本書に掲載された情報・図面の使用に起因した第三者の所有する特許権、工業所有権、そ
の他の権利に対する侵害につきましては、当社はその責任を負うものではありませんので、
ご了承下さい。
● 本書記載製品が、外国為替および、外国貿易管理法に定める戦略物資(役務を含む)に該
当する場合、輸出する際に同法に基づく輸出許可が必要です。
● 医療機器、安全装置、航空宇宙用機器、原子力制御用機器など、その装置・機器の故障や
動作不良が、直接または間接を問わず、生命、身体、財産等へ重大な損害を及ぼすことが通
常予想されるような極めて高い信頼性を要求される用途に弊社製品を使用される場合は、必
ず事前に弊社代表取締役の書面による同意をお取り下さい。
● この同意書を得ずにこうした用途に弊社製品を使用された場合、弊社は、その使用から生
ずる損害等の責任を一切負うものではありませんのでご了承下さい。
● お客様の転売等によりこの注意事項の存在を知らずに上記用途に弊社製品が使用され、そ
の使用から損害等が生じた場合は全てお客様にてご負担または補償して頂きますのでご了承
下さい。
MS1093-J-02
2010/01
- 11 -