LTC1590 - デュアル・シリアル 12ビット乗算型DAC

LTC1590
デュアル・シリアル
12ビット乗算型DAC
特長
概要
■
LTC®1590は、デュアル、シリアル入力の12ビット乗算
型デジタル−アナログ・コンバータ(DAC)です。2つの
電流出力乗算型CMOS DACとディジーチェイン出力付
きの簡易SPI互換シリアル・インタフェースを備えていま
す。非同期CLRピンが両方のDACをゼロ・スケールに設
定します。
■
■
■
■
■
■
■
DNLおよびINL(全温度範囲):±0.5LSB最大
利得誤差:±1LSB最大
低消費電流:10µA最大
4象限乗算
パワーオン・リセット
非同期クリア入力
ディジーチェイン3線式シリアル・インタフェース
16ピン細型SOおよびPDIPパッケージ
優れた精度、安定性、および多様性を、デュアル12ビッ
ト乗算型DACでは最も小型のパッケージで実現してい
ます。
アプリケーション
■
■
■
■
これらのデバイスは、16ピンPDIPおよび細型SOパッ
ケージで供給され、コマーシャルおよびインダストリア
ル温度範囲で仕様が規定されています。
プロセス制御/産業オートメーション
ソフトウェア制御による利得調整
デジタル制御のフィルタ/電源
自動試験装置
、LTC、LTはリニアテクノロジー社の登録商標です。
全温度範囲での
積分非直線性、DAC A
標準的応用例
1.0
デュアル12ビット2象限乗算型DAC
VIN A
±10V
VIN B
±10V
9
1
16
VCC
2
15V
Daisy-Chained Control Outputs
33pF
13 DIN
VREF B RFB B
14 CLK
0.5
OUT1 B 3
–
OUT2 B 4
11 CS/LD
24-BIT
SHIFT
REG
AND
LATCH
0
–0.5
LT ®1112
DAC B
µP
INL (LSB)
5V
THREE
SUPERIMPOSED
CURVES
TA = –40°C,
25°C, 85°C
–1.0
VOUT B
±10V
+
0
全温度範囲での
積分非直線性、DAC B
8
VREF A RFB A
33pF
OUT1 A 6
1.0
–
VOUT A
±10V
DAC A
OUT2 A 5
+
THREE
SUPERIMPOSED
CURVES
TA = –40°C,
25°C, 85°C
0.5
5V
DGND
10
AGND
7
LTC1590
–15V
LTC1590 • TA01
INL (LSB)
12 DOUT
CLR
15
512 1024 1536 2048 2560 3072 3584 4095
DIGITAL INPUT CODE LTC1590 • TA02
0
–0.5
–1.0
0
512 1024 1536 2048 2560 3072 3584 4095
DIGITAL INPUT CODE LTC1590 • TA03
6-243
6
LTC1590
絶対最大定格
パッケージ/発注情報
AGNDに対するVCC ............................................... −0.5V∼7V
DGNDに対するVCC .............................................. −0.5V∼7V
DGNDに対するAGND ................................... VCC+0.5V
AGNDに対するDGND ................................... VCC+0.5V
AGNDに対するVREF ......................................................... ±25V
AGNDに対するRFB ........................................................... ±25V
DGNDに対するデジタル入力 ......... −0.5V∼VCC+0.5V
AGNDに対するVOUT1、VOUT2 ......... −0.5V∼VCC+0.5V
最大接合部温度 ..................................................... 150℃
動作温度範囲
LTC1590C .................................................. 0℃∼70℃
LTC1590I ............................................. −40℃∼85℃
保存温度範囲 ......................................... −65℃∼150℃
リード温度(半田付け、10秒)............................... 300℃
TOP VIEW
VREF B 1
16 VCC
RFB B 2
15 CLR
OUT1 B 3
14 CLK
OUT2 B 4
13 DIN
OUT2 A 5
12 DOUT
OUT1 A 6
11 CS/LD
AGND 7
10 DGND
RFB A 8
9
N PACKAGE
16-LEAD PDIP
ORDER PART
NUMBER
LTC1590CN
LTC1590CS
LTC1590IN
LTC1590IS
VREF A
S PACKAGE
16-LEAD PLASTIC SO
TJMAX = 150°C, θJA = 100°C/W (N)
TJMAX = 150°C, θJA = 150°C/W (S)
ミリタリ・グレードに関してはお問い合わせください。
電気的特性
注記がない限り、VCC=4.5V∼5.5V、VREF=10V、VOUT1=VOUT2=AGND=DGND=0V、TA=TMIN∼TMAX
SYMBOL
PARAMETER
CONDITIONS
MIN
TYP
MAX
UNITS
Accuracy
Resolution
●
12
Bits
INL
Integral Nonlinearity
(Note 1)
●
± 0.5
LSB
DNL
Differential Nonlinearity
Guaranteed Monotonic, TMIN to TMAX
●
± 0.5
LSB
GE
Gain Error
(Note 2), TA = 25°C
TMIN to TMAX
●
±1
±2
LSB
LSB
Gain Temperature Coefficient
(Note 3) ∆Gain/∆Temperature
●
5
ppm/°C
OUT1 A, OUT1 B Leakage Current
(Note 4), TA = 25°C
TMIN to TMAX
TA = 25°C
TMIN to TMAX
ILEAKAGE
Zero-Scale Error
PSRR
Power Supply Rejection
VCC = 5V ±10%
1
●
±5
±25
nA
nA
●
±0.03
±0.15
LSB
LSB
±0.0001
±0.002
%/%
11
15
kΩ
3
%
●
Reference Input
RREF
VREF Input Resistance
●
VREFA, VREFB Input Resistance Match
●
8
AC Performance (Note 3)
Digital-to-Analog Glitch Impulse
THD
(Notes 5, 6)
1
nV-s
Multiplying Feedthrough Error
(Note 11)
– 89
– 80
dB
Output Current Settling Time
(Note 5) To 0.01% for Full-Scale Change
0.3
0.8
µs
Channel-to-Channel Isolation
(Note 7)
Digital Crosstalk
(Notes 5, 8)
Output Noise Voltage Density
(Note 9)
13
Total Harmonic Distortion
(Note 10)
– 108
Multiplying Bandwidth
(Note 12)
1
6-244
– 90
1
dB
nV-s
nV/√Hz
– 92
dB
MHz
LTC1590
電気的特性
注記がない限り、VCC=4.5V∼5.5V、VREF=10V、VOUT1=VOUT2=AGND=DGND=0V、TA=TMIN∼TMAX
SYMBOL
PARAMETER
CONDITIONS
MIN
TYP
MAX
60
30
90
60
UNITS
Analog Outputs
COUT
Output Capacitance (Note 3)
DAC Register Loaded to All 1s
DAC Register Loaded to All 0s
●
●
pF
pF
Digital Input
VIH
Digital Input High Voltage
●
VIL
Digital Input Low Voltage
●
IIN
Digital Input Current
CIN
Digital Input Capacitance
2.4
0.001
●
(Note 3) VIN = 0V
●
V
0.8
V
±1
µA
8
pF
Digital Output
VOH
Digital Output High Voltage
IOH = 200µA
●
VOL
Digital Output Low Voltage
IOH = 1.6mA
●
4
V
0.4
V
Timing Characteristics
t1
DIN to CLK Setup Time
●
50
ns
t2
DIN to CLK Setup Hold Time
●
0
ns
t3
CLK High Time
●
40
ns
t4
CLK Low Time
●
40
ns
t5
CS/LD High Time
●
50
ns
t6
LSB CLK to CS/LD
●
40
ns
t7
CS/LD Low to CLK High
●
20
ns
t8
CLK Low to CS/LD Low
●
20
ns
t9
CLK to DOUT Delay
●
10
●
4.5
160
ns
Power Supply
VCC
Operating Supply Range
ICC
Supply Current
Digital Inputs = 0V or VCC
●は全動作温度範囲の規格値を意味する。
Note 1:±0.5LSB=フルスケールの±0.012%
Note 2:内部帰還抵抗を使用する。
Note 3:設計で保証されているが、テストされていない。
Note 4:DACレジスタにすべて0をロードした状態でのIOUT1。
Note 5:OUT1負荷=100Ωと13pFを並列に。
Note 6:VREF=0V。DACレジスタの内容はオール0からオール1、またはオー
ル1からオール0に変化。
Note 7:VREF A=0VおよびVREF B=10kHz 20VP-PでのDAC A出力、
またはVREF B=0V、
VREF A=10kHz 20VP-PでのDAC B出力。
両方のDACレジスタにはオール1がロードさ
れる。
●
5
5.5
V
10
µA
Note 8:他のDACがフルスケール遷移を行うと、DAC AまたはDAC B上でグ
リッチが発生する。
––––––
Note 9:10Hz∼100kHz。en= √4KTRBから計算。ただし:K=ボルツマン定数(J/
K°
)、
R=抵抗(Ω)、T=抵抗温度(°K)、B=帯域幅(Hz)。
Note 10:VREF=6V RMS(1kHz)。LT®1124オペアンプを使用して、DACレジス
タにオール1をロード。
Note 11:VREF=±10V、10kHz正弦波、LT1358オペアンプを使用して、DAC
レジスタにオール0をロード。
Note 12:LT1358オペアンプを使用した−3dB帯域幅。
6-245
6
LTC1590
標準的性能特性
フルスケール・セトリング波形
微分非直線性(DNL)
積分非直線性(INL)
INTEGRAL NONLINEARITY (LSB)
OUTPUT VOLTAGE (1V/DIV)
1.0
DIFFERENTIAL NONLINEARITY (LSB)
1.0
VDD = 5V
0V TO 5V OUTPUT RANGE
LT1363 OP AMP
CFB 30pF
0.5
0
–0.5
–1.0
0.20
–70
–80
USING AN
LT1363 WITH
500kHz FILTER
–100
DIFFERENTIAL NONLINEARITY (LSB)
VDD = 5V
INTEGRAL NONLINEARITY (LSB)
0.15
0.10
0.05
USING AN LT1007
WITH 22kHz FILTER
–110
10
FREQUENCY (kHz)
0
50
3
6
5
7
8
4
REFERENCE VOLTAGE (V)
1590 G10
30
40
50
60
70
D11
D10
D9
D8
D7
D6
D5
D4
D3
D2
D1
D0
ALL BITS
ON
ALL BITS
OFF
80
90
100
100
100k
10k
FREQUENCY (Hz)
1M
10M
1590 G07
6-246
9
0.05
2
10
3
4
5
6
7
8
REFERENCE VOLTAGE (V)
0.9
0.9
0.8
0.7
0.6
0.5
0.4
VREF = 2V
0.2
10
微分非直線性と電源電圧
1.0
0.3
9
1590 G06
1.0
VREF = 10V
0.1
1k
0.10
積分非直線性と電源電圧
INTEGRAL NONLINEARITY (LSB)
ATTENUATION (dB)
20
0.15
1590 G05
乗算モード周波数応答と
デジタル・コード
10
VDD = 5V
0
2
DIFFERENTIAL NONLINEARITY (LSB)
SIGNAL-TO-(NOISE + DISTORTION) (dB)
微分非直線性と
リファレンス電圧
0.20
VDD = 5V
–60
512 1024 1536 2048 2560 3072 3584 4095
DIGITAL INPUT CODE
1590 G03
積分非直線とリファレンス電圧
–50
0
0
1590 G02
乗算モードでの信号対
(ノイズ+歪み)と周波数
1
–0.5
512 1024 1536 2048 2560 3072 3584 4095
DIGITAL INPUT CODE
1590 G12
–90
0
–1.0
0
TIME (500ns/DIV)
0.5
0.8
0.7
0.6
0.5
0.4
0.3
VREF = 2V
0.2
VREF = 10V
0.1
0
0
2
3
4
5
6
7
8
SUPPLY VOLTAGE (V)
9
10
1590 G08
2
3
4
5
6
7
8
SUPPLY VOLTAGE (V)
9
10
1590 G09
LTC1590
標準的性能特性
中間スケールでの
グリッチ・インパルス
ロジック・スレッショルドと
電源電圧
電源電流とロジック入力電圧
VDD = 5V
LT1363 OP AMP
CFB = 30pF
1.0
3
2
1
0
TIME (500ns/DIV)
SUPPLY CURRENT (mA)
LOGIC THRESHOLD (V)
OUTPUT VOLTAGE (50mV/DIV)
4
0
5
10
SUPPLY VOLTAGE (V)
15
0.5
0
0
1
3
2
INPUT VOLTAGE (V)
4
5
1590 G11
1590 G04
1590 G01
ピン機能
VREF B、VREF A(ピン1、9):DAC A/Bのリファレンス入
力。標準±10Vで、±25Vまで受け入れます。
RFB B、RFB A(ピン2、8):DAC A/Bの帰還抵抗。通常、
電流−電圧コンバータ・オペアンプの出力に接続しま
す。標準振幅は±10Vです。0Vから−VREFまで振幅し
ます。
OUT1 B、OUT1 A
(ピン3、6):DAC A/B用の真の電流出
力。通常、電流−電圧コンバータ・オペアンプの反転入
力に接続します。
OUT2 B、OUT2 A
(ピン4、5):DAC A/B用の相補電流出
力。通常、グランドに接続します。
AGND(ピン7):アナログ・グランド・ピン。グランドに
接続します。
DGND(ピン10):デジタル・グランド・ピン。グランドに
接続します。
CS/LD(ピン11):シリアル・インタフェース・イネーブル
およびロード・コントロール入力。CS/LDが“L”のとき、
CLK信号がイネーブルされデータをクロック・インする
ことができます。CS/LDを“H”にすると、シフト・レジス
タからDACレジスタにデータがロードされ、DAC出力
が更新されます。
DOUT(ピン12):シリアル・データ出力。データはCLKの
立上りエッジで有効になります。
DIN(ピン13):シリアル・データ入力。DINピン上のデー
タは、シリアル・クロックの立上りエッジでシフト・レジ
スタにラッチされます。データは1つの24ビット・ワード
としてロードされます。最初の12ビットはMSBを先頭
にしてDAC Aに、2番目の12ビットはMSBを先頭にして
DAC Bに送られます。
CLK(ピン14):シリアル・インタフェース・クロック入
力。
CLR
(ピン15):DAC用クリア・ピン。“L”にすると、両
方のDACがゼロ・スケールにクリアされます。このピン
は通常動作では、VCCに接続しなければなりません。
VCC(ピン16):正の電源入力。4.5 ≤ VCC ≤ 5.5V。グラン
ドへバイパス・コンデンサを接続する必要があります。
6-247
6
LTC1590
ブロック図
20k
VREF B
20k
20k
2 RFB B
1
40k
40k
40k
40k
40k
40k
40k
10k
3 OUT1 B
4 OUT2 B
DECODER
D11
(MSB)
DAC B
D10
D9
D8
D0
(LSB)
DAC REGISTER B
LOAD
12
VREF A
8 RFB A
9
6 OUT1 A
DAC A
5 OUT2 A
CS/LD 11
12
CLK
CLK 14
INPUT 24-BIT SHIFT REGISTER
12 DOUT
OUT
IN
DIN 13
1590 • BD
16
VCC
10
DGND
7
AGND
タイミング図
OPERATING SEQUENCE
DAC A INPUT
DAC B INPUT
MSB
LSB MSB
DIN
D11
D10
D9
D8
D7
D6
CLK
1
2
3
4
5
6
D5
7
D4
D3
8
9
D2
10
D1
11
D0
12
D11
13
LSB
D10
14
D9
15
D8
16
D7
17
D6
18
D5
19
D4
20
D3
21
D2
22
D1
23
D0
24
CS/LD
(ENABLE CLOCK)
(UPDATE DAC OUTPUT)
LTC1590 • TD
6-248
LTC1590
タイミング図
TIMING DIAGRAM
t8
t1
t7
t6
t2
3
CLK
1
2
D11 A
MSB
DIN
D10 A
23
t3
t4
D9 A
D1 B
24
D0 B
LSB
CS/LD
t5
t9
DOUT
D11 A
PREVIOUS WORD
D10 A
PREVIOUS WORD
D9 A
PREVIOUS WORD
D0 B
PREVIOUS WORD
D11 A
CURRENT WORD
1590 TD02
アプリケーション情報
概要
等価回路
LTC1590はシリアル入力と電流出力を備えたデュアル12
ビット乗算型DACです。高精度R/2R抵抗ラダー・テクノ
ロジーを駆使して、卓越した直線性と安定性を提供しま
す。このデバイスは単一5V電源で動作し、オペアンプ
を外付けして使用すれば、±10Vのリファレンス入力お
よび電圧出力範囲を提供します。
図1はLTC1590 DACの等価アナログ回路を示します。R
はリファレンス入力RREFで、標準11kです。DAC出力は
以下の値のテブナン等価電流源によって表されます:
シリアルI/O
LTC1590は24ビットのシリアル・ワードを受け入れる3線式
SPI/MICROWIRETM対応シリアル・ポートを備えています。
データはMSBを先頭にしてロードされ、
最初の12ビットは
DAC A、そして2番目の12ビットはDAC Bを制御します。
データはCLKの立上りエッジで、
DIN入力にシフトインされ
ます。
CLK入力をイネーブルするためにデータを転送する
前に、CS/LD入力を
“L”
にしなければなりません。
データを
転送した後、
CS/LDを
“H”
にして、
シフト・レジスタから両方
のDACを更新するDACレジスタにデータをロードします。
24ビット・シフト・レジスタのバッファ出力は、
DOUTピンに
現れます。
あるDACのDOUTピンを次のDACのDINピンに接
続することにより、
複数のDACをまとめて1本の3線式イン
タフェースにディジーチェインすることができます
(タイ
ミング図のセクションを参照)
。
(コード/4096)
(VREF/R)
電流源ILKGはDAC出力スイッチの接合リークをモデル
化したものです。ILKGは85℃で標準5nA未満であり、温
度が10℃低下するごとに、ほぼ1/2ずつ減少します。
COUTは出力容量で、これもDAC出力スイッチから来て
おり、ゼロスケールの30pFからフルスケールの60pFま
で変化します。ROは等価出力抵抗で、デジタル入力
コードに応じて変化します(オペアンプの選択セクショ
ンを参照)。
R
VREF A
VREF B
R
( )( )
CODE VREF
R
4096
ILKG
RO
RFB A
RFB B
OUT1 A
OUT1 B
COUT
OUT2 A
OUT2 B
AGND
1590 F01
図1. 等価回路
MICROWIREはナショナル・セミコンダクター社の商標です。
6-249
6
LTC1590
アプリケーション情報
ユニポーラ2象限乗算モード
(VOUT=0V∼−VREF)
表1. ユニポーラ・バイナリ・コード表
LTC1590は、図2に示すとおり1個のデュアル・オペアン
プを外付けして、デュアルの2象限乗算DACにすること
ができます。ユニポーラDAC伝達特性を表1に示しま
す。内部帰還抵抗とOUT1出力容量によって生じるポー
ルを補償するために、33pFの帰還コンデンサが推奨され
ます。高速オペアンプの場合は安定動作のためにこの帰
還コンデンサが必要で、高速過渡応答と最短セトリン
グ・タイムを実現するには、より小さな8pF∼15pFの容
量が望ましい場合があります。より低い周波数の信号に
対しては、広帯域ノイズ、グリッチ・インパルス、およ
び歪みを低減するために、より大きな帰還コンデンサを
使用することができます。ほぼ(CFB)
( RFB)でDAC伝達
特性にポールが現れます。たとえば、100pFの帰還コン
デンサは、通常以下のところにポールを導入します:
145kHz =
5V
1
(
)(
MSB
1111
1000
0000
0000
)
33pF
RFB
OUT1
15V
+
1111
0000
0000
0000
1111
0000
0001
0000
– VREF (4095/4096)
– VREF (2048/4096) = – VREF/2
– VREF (1/4096)
0V
表2. バイポーラ・オフセット・バイナリ・コード表
DIGITAL INPUT
BINARY NUMBER
ANALOG OUTPUT
IN DAC REGISTER
VOUT
–
LTC1590
DAC A OR DAC B
OUT2
DGND AGND
LSB
図3の回路を使用して、デュアルの4象限乗算DACにす
ることができます。この回路はユニポーラ・アプリケー
ション回路を基にして、3本の抵抗とオペアンプが追加
されています。これらの追加デバイスは、ユニポーラ出
力からバイポーラ出力まで−2の利得と、(−1)
( VREF)
のオフセットを提供し、表2に示す伝達特性を生成しま
す。マッチングのとれた20k抵抗パックを使用し、2本の
抵抗を並列にして10k抵抗にすることを推奨します。
VREF
–10V TO 10V
VREF
ANALOG OUTPUT
VOUT
バイポーラ4象限乗算モード
(VOUT=−VREF∼+VREF)
2π 100pF 11kΩ
0.1µF
VCC
DIGITAL INPUT
BINARY NUMBER
IN DAC REGISTER
MSB
1/2
LT1112
VOUT
0V TO –VREF
–15V
1111
1000
1000
0111
0000
1590 F02
LSB
1111
0000
0000
1111
0000
1111
0001
0000
1111
0000
+VREF (2047/2048)
+VREF (1/2048)
0V
– VREF (1/2048)
– VREF (2048/2048) = – VREF
図2. ユニポーラ動作(2象限乗算)
R2
20k
VREF
–10V TO 10V
R3
20k
5V
0.1µF
33pF
VCC
VREF
RFB
OUT1
LTC1590
DAC A OR DAC B
OUT2
DGND
15V
–
+
1/2
LT1112
R1
10k
15V
–
1/2
+ LT1112
AGND
VOUT
–VREF TO VREF
–15V
–15V
図3. バイポーラ動作(4象限乗算)
6-250
1590 F03
LTC1590
アプリケーション情報
オペアンプの選択
LTC1590の優れた精度と安定性を維持するには、オペア
ンプの選択に配慮が必要です。幸いにも、オペアンプ・オ
フセットに対するINLおよびDNLの感度は、この種の競
合デバイスに比べて大幅に低減されています。オペアン
プのVOSによって、DAC出力オフセットが生じます。さら
に、DACの等価出力抵抗ROはコードの関数として変化す
るので、VOSに比例したコードに依存するDAC出力誤差
があります。固定リファレンス・アプリケーションの場
合、これによって利得、INL、およびDNL誤差が生じます。
乗算アプリケーションの場合、コードに依存するDC出力
電圧誤差が見られます。ゼロスケールでは、DAC出力誤
差はオペアンプ・オフセットと等しく、フルスケールでは
出力誤差はオペアンプ・オフセットの2倍になります。た
とえば、1mVのオペアンプ・オフセットにより、10Vのフ
ルスケール範囲において0.41LSBのゼロスケール誤差と
0.82LSBのフルスケール誤差が生じます。オフセットに
生じるINL誤差は、ほぼオペアンプVOS×0.4、DNL誤差は
オペアンプVOS×0.07です。1mVのオペアンプVOSと10V
のフルスケール範囲では、INLの性能低下は0.17LSBで、
DNLの性能低下は0.03LSBです。
オペアンプのバイアス電流によって、(IBIAS)(RFB) ≈ (IBIAS)
(11kΩ)の オ フ セッ ト誤 差 し か 生 じ ま せ ん。たと え ば 、
100nAのオペアンプ・バイアス電流によって、1.1mVの
DACオフセット、すなわち10Vのフルスケール範囲に対
して0.45LSBが生じます。オペアンプの非反転入力を、抵
抗を通してグランドに接続しても、バイアス電流誤差は
キャンセルされないので、これを行わないことが重要で
す! 同様に、オペアンプのバイアス電流によって生じる
オフセットはオペアンプのヌル・ピンを使って調節して
はなりません。これは、DAC OUT1ピンとOUT2ピン間の
オフセットを増大させ、INL、DNL、および利得誤差を生
じるためです。オペアンプのオフセット誤差調整が必要
な場合は、オペアンプの入力オフセット電圧(OUT1と
OUT2の電圧差)をゼロにしなければなりません。
接地
他の高精度データ・コンバータと同様、クリーンなグラ
ンド接続が重要です。低インピーダンスのアナログ・グ
ランド・プレーンと星状接地を使用してください。OUT2
は相補的なDAC出力電流を伝達し、できる限り低い抵
抗で、星状グランドに接続しなければなりません。星状
グランド点に接続しなければならない他のグランド点に
は、VREF入力グランド、オペアンプの非反転入力、お
よびVOUTグランド・リファレンス点があります。
標準的応用例
デュアルのプログラム可能な減衰器
5V
0.1µF
VIN B
±10V
15V
16
2
1
33pF
DATA IN
SERIAL CLOCK
CHIP SELECT/DAC LOAD
DATA OUT
CLEAR
VREF B
13 DIN
14 CLK
RFB B
15 CLR
–
OUT2 B 4
24-BIT
SHIFT
REG
AND
LATCH
3
7
AGND
1
VOUT = –VIN
LTC1590
VREF A
OUT2 A 5
5
OUT1 A 6
6
RFB A
DGND
8
( )
D
4096
+
1/2
LT1358
–
7
VOUT A
4
0.01µF
33pF
9
VOUT B
+
DAC A
10
8
1/2
LT1358
DAC B
11 CS/LD
12 DOUT
0.01µF
2
OUT1 B 3
–15V
1590 TA07
VIN A
±10V
6-251
6
LTC1590
標準的応用例
超低消費電力、単一電源、デュアルVOUT DAC
500k
50k
–
1/4
LT1179
VOUT A
+
500k
50k
–
1/4
LT1179
V+
3.3V
2
16
VCC
1
RFB B
3 OUT1 B
V+
3.3V
VOUT B
0V TO 2.2V
+
9
VREF B
DAC B
0.2V
4 OUT2 B
120k
8
–
LT1004-1.2
210k
+
1/4
LT1179
LTC1590
RFB A
6 OUT1 A
VREF A
DAC A
5 OUT2 A
0.1µF
50k
AGND
DGND
7
10
ISUPPLY TOTAL = 100µA (TYP)
(WORSE-CASE CODE)
1590 TA06
デュアルのプログラム可能な利得アンプ
VIN B
±10V
5V
0.1µF
15V
16
2
1
33pF
DATA IN
SERIAL CLOCK
CHIP SELECT/DAC LOAD
DATA OUT
CLEAR
VREF B
13 DIN
14 CLK
RFB B
15 CLR
2
OUT2 B 4
3
–
24-BIT
SHIFT
REG
AND
LATCH
10
AGND
1
VOUT = –VIN
LTC1590
VREF A
OUT2 A 5
5
OUT1 A 6
6
RFB A
DGND
8
( )
4096
D
+
1/2
LT1358
–
7
VOUT A
4
33pF
9
VOUT B
+
DAC A
7
8
1/2
LT1358
DAC B
11 CS/LD
12 DOUT
0.01µF
OUT1 B 3
0.01µF
–15V
1590 TA08
VIN A
±10V
6-252
LTC1590
標準的応用例
デュアルの入力減衰付きプログラム可能な利得アンプ
VIN B
±10V
1k
15k
5V
15k
1k
0.1µF
DATA IN
SERIAL CLOCK
CHIP SELECT/DAC LOAD
DATA OUT
CLEAR
15V
16
2
1
VREF B
13 DIN
14 CLK
RFB B
15 CLR
0.01µF
OUT1 B 3
2
OUT2 B 4
3
–
24-BIT
SHIFT
REG
AND
LATCH
10
1
VOUT = –VIN
LTC1590
AGND
VREF A
OUT2 A 5
5
OUT1 A 6
6
RFB A
DGND
9
8
15k
( )
4096
16D
+
1/2
LT1358
–
7
VOUT A
4
33pF
1k
VOUT B
+
DAC A
7
8
1/2
LT1358
DAC B
11 CS/LD
12 DOUT
33pF
0.01µF
–15V
1590 TA09
1k
15k
VIN A
±10V
6
6-253
LTC1590
標準的応用例
デュアルの利得付きプログラム可能減衰器
VIN B
±10V
1k
5V
15k
15k
0.1µF
15V
16
2
1
1k
DATA IN
SERIAL CLOCK
CHIP SELECT/DAC LOAD
DATA OUT
CLEAR
RFB B
VREF B
13 DIN
14 CLK
15 CLR
0.01µF
2
OUT1 B 3
–
OUT2 B 4
24-BIT
SHIFT
REG
AND
LATCH
3
10
AGND
1
VOUT = –VIN
LTC1590
VREF A
OUT2 A 5
5
OUT1 A 6
6
1k
8
15k
( )
16D
4096
+
1/2
LT1358
–
RFB A
DGND
9
VOUT B
+
DAC A
7
8
1/2
LT1358
DAC B
11 CS/LD
12 DOUT
33pF
7
VOUT A
4
0.01µF
33pF
–15V
1590 TA10
1k
15k
VIN A
±10V
関連製品
PART NUMBER
LTC1595
LTC1596
LTC7541A
LTC7543/LTC8143
LTC7545A
LTC8043
6-254
DESCRIPTION
16-Bit Multiplying IOUT DAC in SO-8
16-Bit Multiplying IOUT DAC
Parallel I/O Multiplying IOUT 12-Bit DAC
Serial I/O Multiplying IOUT 12-Bit DACs
Parallel I/O Multiplying IOUT 12-Bit DAC
Serial I/O Multiplying IOUT 12-Bit DAC
COMMENTS
True 16-Bit Upgrade for DAC8043
True 16-Bit Upgrade for DAC8143 and AD7543
12-Bit Wide Parallel Input
Clear Pin and Serial Data Output (LTC8143)
12-Bit Wide Latched Parallel Input
8-Pin SO and PDIP