AK4141EQ

[AKD4141-A]
AKD4141-A
AK4141評価用ボードRev.2
概
要
AKD4141-Aは、ディジタルスイッチ、サウンドプロセッシング機能、およびサンプルレートコンバータ
を内蔵したディジタル音声多重デコーダAK4141の評価用ボードです。アナログ/ディジタルインタフェ
ースに対応しており、RCA/BNC/光コネクタを介してアナログ/ディジタルオーディオ機器とインタフェ
ース可能です。
„ オーダリングガイド
AKD4141-A
---
AK4141評価用ボード
(IBM-AT互換機のプリンタポートとの接続用ケーブルとコントロールソフトを
同梱。Windows NT上ではコントロールソフトは動作しません。)
機
能
• DIT, DIRにより、光入出力が可能
• 外部接続用10ピンヘッダー
• 外部クロック用BNCコネクタ
9V, 5V, 3.3V, 1.8V
AK4114
(DIR)
Opt In
AGND, DGND
AK4114
(DIT)
9V Æ 5V
5V Æ 3.3V
3.3V Æ 1.8V
Opt Out
Regulator
COAX
COAX
EXT
10pin
Header
10pin
Header
AK4141
DSP
Data
Opt Out
DSP
Data
10pin
Header
Serial
Control
X’tal
LOUT1
SIF1
LIN1
ROUT1
AK4682
(CODEC)
SIF2
LOUT2
ROUT2
RIN1
Figure 1. AKD4141-Aブロック図
* 回路図、パターン図は文末に添付。
<KM088102>
2007/11
-1-
[AKD4141-A]
評価ボードマニュアル
„ 操作手順
[1] 電源の配線
(1) レギュレータを使用する場合 <出荷時設定>
[9V] (赤)
= +9V (レギュレータ及びAK4682のPVDD用)
[TVDD] (赤) = オープン
[AVDD1] (赤) = オープン
[AVDD2] (赤) = オープン
[Logic] (赤)
= オープン
[DVDD] (赤) = オープン
[AGND] (黒) = 0V (アナロググランド)
[DGND] (黒) = 0V (ディジタルグランド)
(注) AK4141のTVDD, AVDD1, AVDD2とロジックにはレギュレータT2から3.3[V]が供給されます。
AK4141のDVDDにはレギュレータT3より1.8[V]が供給されます。
AK4682のAVDD1, AVDD2, DVDD1, DVDD2にはレギュレータT1から5[V]が供給されます。
(2) 各電源端子から供給する場合
[9V] (赤)
= +9V (AK4682のPVDD用)
[TVDD] (赤) = +3.3V (AK4682のTVDDおよびAK4141のTVDD用)
[AVDD1] (赤) = +3.3V (AK4141のAVDD1用)
[AVDD2] (赤) = +3.3V (AK4141のAVDD2用)
[Logic] (赤)
= +3.3V (AK4114 (DIRとDIT)およびロジック回路のVDD用)
[DVDD] (赤) = +1.8V (AK4141のDVDD用)
[AGND] (黒) = 0V (アナロググランド)
[DGND] (黒) = 0V (ディジタルグランド)
(注) AK4682のAVDD1, AVDD2, DVDD1, DVDD2にはレギュレータT1から5[V]が供給されます。
[2] スイッチ・ジャンパの設定
(次章参照)
[3] 電源投入
電源投入後、必ず一度AK4141 (U2), CODEC: AK4682 (U5), DIR: AK4114 (U7), DIT: AK4114 (U9)のパワ
ーダウンリセットを行ないます。
„ トグルスイッチの設定
SW2. SW3, SW5, SW7の設定
AK4141 (U2) のパワーダウンスイッチです。
電源投入後、必ず一度“L”側に倒してリセットを行ないます。
SW2 PDN-AK4141
動作中は常に“H”側にしておきます。
CODEC: AK4682 (U5) のパワーダウンスイッチです。
電源投入後、必ず一度“L”側に倒してリセットを行ないます。
SW3 PDN-CODEC
動作中は常に“H”側にしておきます。使用しない時は“L”側にして下さい。
DIR: AK4114 (U7) のパワーダウンスイッチです。
電源投入後、必ず一度“L”側に倒してリセットを行ないます。
SW5 PDN-DIR
動作中は常に“H”側にしておきます。使用しない時は“L”側にして下さい。
DIT: AK4114 (U9) のパワーダウンスイッチです。
電源投入後、必ず一度“L”側に倒してリセットを行ないます。
SW7 PDN-DIT
動作中は常に“H”側にしておきます。使用しない時は“L”側にして下さい。
Table 1. トグルスイッチ設定
<KM088102>
2007/11
-2-
[AKD4141-A]
„ LEDの表示
LED1, LED2の表示
LED1
INT
LED2
INT0
AK4141 (U2)のINTピンの出力です。AK4141 (U2) のPLLがアンロック時に点灯し
ます。
DIR: AK4114 (U7)のINT0ピンの出力です。DIR: AK4114 (U7)がアンロック時に点
灯します。
Table 2. LED表示
„ ジャンパの設定
No
21
名称
TVDD
23
AVDD1
24
AVDD2
26
Logic
22
DVDD
25
GND
20
M/S CODEC
27
TXIN
28
RX
34
TX
2
EXT-T
機能
TVDD電源設定
REG: レギュレータT2使用。(デフォルト)
(レギュレータ使用時は電源コネクタをオープンにする。)
TM: 電源コネクタTVDD使用
AVDD1電源設定
REG: レギュレータT2使用。(デフォルト)
(レギュレータ使用時は電源コネクタをオープンにする。)
TM: 電源コネクタAVDD1使用
AVDD2電源設定
REG: レギュレータT2使用。(デフォルト)
(レギュレータ使用時は電源コネクタをオープンにする。)
TM: 電源コネクタAVDD2使用
VDD (Logic)電源設定
REG: レギュレータT2使用。(デフォルト)
(レギュレータ使用時は電源コネクタをオープンにする。)
TM: 電源コネクタLogic使用
DVDD電源設定
REG: レギュレータT3使用。(デフォルト)
(レギュレータ使用時は電源コネクタをオープンにする。)
TM: 電源コネクタDVDD使用
アナロググランドとディジタルグランドの接続/分離
Open: アナロググランドとディジタルグランドを分離
Short: アナロググランドとディジタルグランドを接続(デフォルト)
CODEC: AK4682のマスター/スレーブ設定
Master: マスターモードに設定
Slave: スレーブモードに設定 (デフォルト)
AK4141のTXINの入力設定
OPT: 光コネクタ入力
GND: グランド入力 (デフォルト)
DIR: AK4114の (U7) のRX0の入力設定
OPT: 光コネクタ入力 (デフォルト)
COAX: BNCコネクタ (COAX) 入力
DIT: AK4114の (U9) のTX1の出力設定
OPT: 光コネクタ出力 (デフォルト)
COAX: BNCコネクタ (COAX) 出力
外部マスタークロック入力終端設定
Open: 入力終端なし (デフォルト)
Short: 入力終端51Ω
<KM088102>
2007/11
-3-
[AKD4141-A]
132
MCKI
4
LRCK5
5
SCLK5
6
LRCK4
7
SCLK4
9
SDTI5
12
SDTI4
13
SDTI3
15
SDTI2
17
SDTI1
8
SDTO
14
SDTIA1
16
SDTIA2
32
IMCLK
31
ILRCK
MCKI入力設定
DIR: IMCLK入力 (デフォルト)
EXT: 外部マスタークロック入力
LRCK5入力設定
OLRCK: OLRCK入力
ILRCK: ILRCK入力 (デフォルト)
SCLK5入力設定
OBICK: OBICK入力
IBICK: IBICK入力 (デフォルト)
LRCK4入力設定
OLRCK: OLRCK入力
ILRCK: ILRCK入力 (デフォルト)
SCLK4入力設定
OBICK: OBICK入力
IBICK: IBICK入力 (デフォルト)
SDTI5入力設定
DIR: SDTI入力 (デフォルト)
ADC: CODEC: AK4682 (U5)のSDTOB入力
GND: グランド入力
SDTI4入力設定
DIR: SDTI入力 (デフォルト)
ADC: CODEC: AK4682 (U5)のSDTOB入力
GND: グランド入力
SDTI3入力設定
DIR: SDTI入力 (デフォルト)
ADC: CODEC: AK4682 (U5)のSDTOB入力
GND: グランド入力
SDTI2入力設定
DIR: SDTI入力 (デフォルト)
ADC: CODEC: AK4682 (U5)のSDTOB入力
GND: グランド入力
SDTI1入力設定
DIR: SDTI入力 (デフォルト)
ADC: CODEC: AK4682 (U5)のSDTOB入力
GND: グランド入力
SDTO出力設定
SDTO1: AK4141-SDTO1出力 (デフォルト)
SDTO2: AK4141-SDTO1出力
SDTO3: AK4141-SDTO1出力
AK4682 (U5)のSDTIA1入力設定
SDTO1: AK4141-SDTO1出力 (デフォルト)
SDTO2: AK4141-SDTO1出力
SDTO3: AK4141-SDTO1出力
AK4682 (U5)のSDTIA2入力設定
SDTO1: AK4141-SDTO1出力 (デフォルト)
SDTO2: AK4141-SDTO1出力
SDTO3: AK4141-SDTO1出力
IMCLKとDIR:AK4114 (U7) のMCKO1の接続/分離
Open: IMCLKとDIR:AK4114 (U7) のMCKO1を分離
Short: IMCLKとDIR:AK4114 (U7) のMCKO1を接続 (デフォルト)
ILRCKとDIR:AK4114 (U7) のLRCKの接続/分離
Open: ILRCKとDIR:AK4114 (U7) のLRCKを分離
Short: ILRCKとDIR:AK4114 (U7) のLRCKを接続 (デフォルト)
<KM088102>
2007/11
-4-
[AKD4141-A]
29
IBICK1
30
SDTI
33
IBICK2
39
ILRCK
38
OLRCK
37
IBICK
36
OBICK1
35
SDTO
41
OBICK2
IBICKとDIR:AK4114 (U7) のBICKの接続/分離
Open: IBICKとDIR:AK4114 (U7) のBICKを分離
Short: IBICKとDIR:AK4114 (U7) のBICKを接続 (デフォルト)
SDTIとDIR:AK4114 (U7) のSDTOの接続/分離
Open: SDTIとDIR:AK4114 (U7) のSDTOを分離
Short: SDTIとDIR:AK4114 (U7) のSDTOを接続 (デフォルト)
IBICK出力時の非反転/反転
THR: IBICK出力を非反転 (デフォルト)
INV: IBICK出力を反転
ILRCKとDIT:AK4114 (U9) のLRCKの接続/分離
Open: ILRCKとDIT:AK4114 (U9) のLRCKを分離 (デフォルト)
Short: ILRCKとDIT:AK4114 (U9) のLRCKを接続
OLRCKとDIT:AK4114 (U9) のLRCKの接続/分離
Open: OLRCKとDIT:AK4114 (U9) のLRCKを分離 (デフォルト)
Short: OLRCKとDIT:AK4114 (U9) のLRCKを接続
IBICKとDIT:AK4114 (U9) のBICKの接続/分離
Open: IBICKとDIT:AK4114 (U9) のBICKを分離 (デフォルト)
Short: IBICKとDIT:AK4114 (U9) のBICKを接続
OBICKとDIT:AK4114 (U9) のBICKの接続/分離
Open: OBICKとDIT:AK4114 (U9) のBICKを分離 (デフォルト)
Short: OBICKとDIT:AK4114 (U9) のBICKを接続
SDTOとDIT:AK4114 (U9) のDAUXの接続/分離
Open: SDTOとDIT:AK4114 (U9) のDAUXを分離 (デフォルト)
Short: SDTOとDIT:AK4114 (U9) のDAUXを接続
OBICK出力時の非反転/反転
THR: OBICK出力を非反転 (デフォルト)
INV: OBICK出力を反転
Table 3. ジャンパの設定
<KM088102>
2007/11
-5-
[AKD4141-A]
„ 評価モード
AK4141の初期状態からの立ち上げシーケンス
AKD4141はAK4682 (CODEC)、AK4114 (DIR)、AK4114 (DIT) を使用して様々な評価が可能です。ジャン
パーピンとSWは評価する条件に合わせて設定して下さい。AK4141とAK4682についてはそれぞれのデー
タシートを参照して下さい。DIRとDITについては本マニュアルのTable5.∼10.を参照して下さい。
以下はAK4141 decoderの設定例です。
評価パス:
・SIF (J1) → AK4141 (Stereo decoder) → DAC (AK4682) → LOUT1/ROUT1
・SIF (J1) → AK4141 (Stereo decoder) → DIT (AK4141) → TX (PORT1)
動作条件:
マスターモード256fs (AK4141)、 fs=48kHz (AK4141)、 クロックを水晶振動子から供給。
(1) MCLKの設定。水晶振動子 (X1) を使用します。
ボードには初期状態で12.288MHz (fs=48kHz, MCLK=256fs) の水晶振動子が付いております。
別のモードで評価する場合は条件に合わせて水晶振動子を取り付けて下さい。
(2) DIP SWの設定。
(2-1) AK4141 Master Modeの設定。
DIP-SW1のMSN (No.6)を “H”に設定して下さい。(Master Mode : MCLK=256fs)
(2-2) SIFの周波数設定。搬送波の周波数に合わせてDIP SW1の6M5と4M5 [2-0]を設定して下さい。
(2-2-1) 6.5MHzを含む搬送波を入力した場合。
6M5 (No.5) of DIP SW1 = “L” : L NICAM.
6M5 (No.5) of DIP SW1 = “H” : D/K
(2-2-2) 4.5MHzを含む搬送波を入力した場合。
4M5[2-0] (No.4-2) of DIP SW1 = “LHL” : EIAJ.
4M5[2-0] (No.4-2) of DIP SW1 = “LLH” : M-Korea.
4M5[2-0] (No.4-2) of DIP SW1 = “LLL” : PAL (Chroma Carrier)
4M5[2-0] (No.4-2) of DIP SW1 = “HLL” : FM-Stereo Radio EU
4M5[2-0] (No.4-2) of DIP SW1 = “HHH” : FM-Stereo Radio US
(注) 詳細についてはTable 4を参照して下さい。
(3) ジャンパーピンの設定。ジャンパーピンは以下の図に従って下さい。JP14とJP16はAK4141の出力に
合わせて設定して下さい。以下はJP14=SDTO1とJP16=SDTO2の設定例です。
JP10
LRCK
ILRCK OLRCK
JP11
SCLK
IBICK
OBICK
Master Slave
JP16
SDTIA2
JP14
SDTIA1
JP20
M/S CODEC
SDTO1
SDTO2
SDTO3
SDTO1
SDTO2
SDTO3
(4)
AK4141のパワーアップ。トグルスイッチ (SW2) を “H” にして下さい。
(5)
AK4141のコントロールソフトを使用してレジスタを書き込んで下さい。
以下は初期状態からのレジスタの設定です。
01H : MCKE bit & MCKD bit “0” → “1” (AK4682に供給するMCLK出力: MCKO=256fs)
(6)
SIF信号をJ1から供給して下さい。
(7)
SIFからの入力信号自動検出システムをONにします。
AK4141のコントロールソフトを使用して以下のレジスタを書き込んで下さい。
41H : ASD bit = “0” → “1”. (Automatic system detection ON)
<KM088102>
2007/11
-6-
[AKD4141-A]
(8)
AK4682 (DAC) のパワーアップ。トグルスイッチ (SW3) を “H” にして下さい。
(9) AK4682のコントロールソフトを使用してレジスタを書き込みます。
以下は初期状態からのレジスタの設定です。
02H : DIFA[1-0] bit “11” → “10” (Audio I/F : Left justified)
(注) AK4682を使用する時はAK4141とAudio I/F を合わせる必要があります。AK4141の初期設定
はLeft justifiedです。
<KM088102>
2007/11
-7-
[AKD4141-A]
„ DIPスイッチの設定
(1). SW1の設定 (AK4141 (U2) の設定)
AK4141 (U2)のAudio Data Format, Decoder Standard Preference Control for 4.5MHz/6.5MHz carrier, Master
Mode Select, Chip Address SelectをSW1で設定します。Defaultの設定はTable.4を参照してください。
SW1
No.
1
Name
IIS
2
3
4
4M50
4M51
4M52
5
6M5
6
MSN
7
8
CAD0
CAD1
ON (“H”)
OFF (“L”)
Audio Data Format Select Pin. ORed with ODIF bit, ORed with IDIF0 bit.
“L”: 24 bit Left Justified if IDIF0 bit = “0” (default).
“H”: 24/16 bit IIS.
Decoder Standard Preference Control 0 for 4.5MHz carrier.
4M5 [2:0] pin
“LLL”: PAL (Chroma Carrier)
“LLH”: M-Korea
“LHL”: EIAJ
“LHH”: Reserved
“HLL”: FM-Stereo Radio EU
“HLH”: FM-Stereo Radio EU
“HHL”: FM-Stereo Radio EU
“HHH”: FM-Stereo Radio US
This Pin is internally XORed with 4M5[2-0] bit (default = “011”).
Decoder Standard Preference Control for 6.5MHz carrier.
“L”: SECAM L NICAM
“H”: D/K1, D/K2, D/K3 or D/K NICAM
This Pin is internally XORed with 6M5 bit (default = “0”).
Master Mode Select Pin. ORed with CKS [1:0] bits.
“L”: Slave mode if CKS [2:0] bits = “000” (default).
“H”: Master mode of MCLK=256fs if CKS2 bit = “0” (default).
Chip Address 0 pin. Should match CAD0 bit in IIC first byte.
Chip Address 1 pin. Should match CAD1 bit in IIC first byte.
Table 4. SW1 Setting
Default
L
L
L
L
L
L
L
L
(2). SW4の設定 (DIR: AK4114 (U7) の設定)
ONで“H”, OFFで“L”です。
デフォルトの設定 ( Master mode, 24bit Left justified)は、下記のとおりです。(Table 5参照)
SW4
No.
1
2
3
4
5
6
7
Name
DIF2
DIF1
DIF0
CM1
CM0
OCKS1
OCKS0
ON (“H”)
OFF (“L”)
AK4114 Output Audio Interface Format
Setting
Table 5参照
AK4114 Clock Mode Setting
Fixed to “L”.
AK4114 Master Clock Frequency Setting
Table 6参照
Table 5. SW4 Setting
<KM088102>
Default
H
L
L
L
L
H
L
2007/11
-8-
[AKD4141-A]
Mode
0
1
2
3
4
5
6
7
DIF2
pin
L
L
L
L
H
H
H
H
LRCK
BICK
DIF1 DIF0
SDTO Format
pin
pin
I/O
L
L
16bit, Right justified
H/L
O
64fs
L
H
18bit, Right justified
H/L
O
64fs
H
L
20bit, Right justified
H/L
O
64fs
H
H
24bit, Right justified
H/L
O
64fs
L
L
24bit, Left justified
H/L
O
64fs
L
H
24bit, I2S Compatible L/H
O
64fs
H
L
24bit, Left justified
H/L
I
64-128fs
H
H
24bit, I2S Compatible L/H
I
64-128fs
Table 6. AK4114 Output Audio Interface Format Setting
OCKS1 OCKS0 MCKO1
fs (max)
pin
pin
0
L
L
256fs
96 kHz
1
L
H
256fs
96 kHz
2
H
L
512fs
48 kHz
3
H
H
128fs
192 kHz
Table 7. AK4114 Master Clock Frequency Setting
I/O
O
O
O
O
O
O
I
I
(Default)
Mode
(Default)
(3). SW6の設定 (DIT: AK4114 (U9) の設定)
ONで“H”, OFFで“L”です。
デフォルトの設定 (Master mode, 24bit Left justified)は、下記のとおりです。(Table 8.参照)
SW5
No.
1
2
3
4
5
6
7
Mode
0
1
2
3
4
5
6
7
Name
DIF2
DIF1
DIF0
CM1
CM0
OCKS1
OCKS0
ON (“H”)
OFF (“L”)
Default
H
L
L
L
H
L
L
AK4114 Input Audio Interface Format Setting
Table 8参照
AK4114 Clock Mode Setting Fixed to “L”.
AK4114 Clock Mode Setting Fixed to “H”.
AK4114 Master Clock Frequency Setting
Table 9参照
Table 8. SW6 Setting
LRCK
BICK
DIF2 DIF1 DIF0
DAUX Format
pin
pin
pin
I/O
L
L
L
24bit, Left justified
H/L
O
64fs
L
L
H
24bit, Left justified
H/L
O
64fs
L
H
L
24bit, Left justified
H/L
O
64fs
L
H
H
24bit, Left justified
H/L
O
64fs
H
L
L
24bit, Left justified
H/L
O
64fs
H
L
H
24bit, I2S Compatible L/H
O
64fs
H
H
L
24bit, Left justified
H/L
I
64-128fs
H
H
H
24bit, I2S Compatible L/H
I
64-128fs
Table 9. AK4114 Input Audio Interface Format Setting
I/O
O
O
O
O
O
O
I
I
(Default)
OCKS1 OCKS0 MCKO1 fs (max)
pin
pin
0
L
L
256fs
96 kHz
(Default)
1
L
H
256fs
96 kHz
2
H
L
512fs
48 kHz
3
H
H
128fs
192 kHz
Table 10. AK4114 Master Clock Frequency Setting
Mode
<KM088102>
2007/11
-9-
[AKD4141-A]
„ レジスタコントロール
GND
GND
GND
10
GND
PORT2
uP I/F
GND
AKD4141-AはIBM-AT互換機のプリンタポート(パラレルポート)を通してコントロール可能です。同梱
の10線フラットケーブルでPORT2 (uP-I/F) とPCを接続して下さい。コネクタの向きに注意して下さい。
コネクタの1ピンには印が付いています。PORT2のピン配置はFigure 2.のようになっています。
6
CCLK
CSN
CDTI
CDTO
1
NC
Red
5
Figure 2. PORT2ピン配置
コントロールソフトウェアは本評価ボードに同梱されています。ソフトウェア操作手順は評価ボードマ
ニュアルに含まれます。
<KM088102>
2007/11
- 10 -
[AKD4141-A]
コントロールソフトマニュアル
„ 評価ボードとコントロールソフトの設定
1. AKD4141-Aを前項参照の上、適宜、設定して下さい。
2. IBM-AT互換機とAKD4141-Aを同梱の10線フラットケーブルで接続して下さい。10ピンヘッダーの向き
に注意して下さい。(Windows 2000/XP上でコントロールソフトを動作させる場合、同梱のドライバをイ
ンストールして下さい。インストール方法については AKMデバイスコントロールソフトウェア ドラ
イバーインストールマニュアル を見て下さい。Windows95/98/ME上で動作させる場合はドライバのイ
ンストールは不要です。尚、Windows NT上ではコントロールソフトは動作しません。)
3. “AKD4141-A Evaluation Kit”のラベルが貼ってあるCD-ROMをCD-ROMドライブに挿入して下さい。
4. CD-ROMドライブにアクセスして、“akd4141.exe”と“akd4682.exe”をダブルクリックし、コントロールプ
ログラムを立ち上げて下さい。
5. 後は下記を参照して評価して下さい。
„ 操作手順
下記の手順を守って下さい。
1. 上記に従って、コントロールプログラムを立ち上げて下さい。
2. Write デフォルトボタンをクリックして下さい。
3. 後は適宜、ダイアログを立ち上げ、データを入力してAK4141を評価して下さい。
„ 各ボタンの説明
1.[Port Reset] :
USB I/Fボード(AKDUSBIF-A)接続時に使用します。
2.[Write Default] : AK4141のレジスタを初期設定にします。
3.[All Write] :
現在表示されているレジスタ値を全て書き込みます。
4.[All Read] :
現在のレジスタ値を全て読み込みます。
5.[Function1] :
キーボード操作による書き込みダイアログを立ち上げます。
6.[Function2] :
キーボード操作による書き込みダイアログを立ち上げます。
7.[Function3] :
レジスタのシーケンスを設定し、実行します。
8.[Function4] :
[Function3] で作成したシーケンスファイルを割り当て、実行します。
9.[Function5] :
メイン画面の[Save]で作成したレジスタ設定を複数割り当て実行ができます。
10.[Save] :
現在のレジスタ設定値をファイルに保存します。
11.[Open]
ファイルに保存してあるデータの書き込みを実行します。
12.[Write]:
各レジスタに対応したマウス操作によるデータ書き込みダイアログを立ち上げます。
13.[Read]:
各レジスタに対応したマウス操作によるデータ読み込みダイアログを立ち上げます。
„ データの表示
入力されたデータはレジスタマップに表示されます。赤字は “H”または “1”を表し、青字は “L”または “0”
を表します。ブランク部分はデータシートで定義されていない部分です。
<KM088102>
2007/11
- 11 -
[AKD4141-A]
„ 各ダイアログの説明
1. [Writeダイアログ]:
マウス操作によるデータ書き込みダイアログ
・各レジスタに対応したダイアログがあります。
・各レジスタに対応した[Write]ボタンをクリックし、ダイアログを立ち上げます。チェックボックスを
チェック(9点がチェックした印です)すると、データは“H”または“1”になり、チェックしなければデ
ータは“L”または“0”になります。
・入力した値をAK4141に書き込む場合は[OK]ボタンを、書き込まない場合は[Cancel]ボタンを
押して下さい。
2. [Function1ダイアログ]: キーボード操作によるデータ書き込みダイアログ
・Addressボックス:
・Dataボックス:
データを書き込むアドレスを16進数2桁で入力します。
データを16進数2桁で入力します。
・ 入力した値をAK4141に書き込む場合は [OK]ボタンを、書き込まない場合は [Cancel]ボタンを押して
下さい。
3. [Function2ダイアログ]: VOL1, VOL2評価用のダイアログ
・アドレス2FH, 30Hに対応するダイアログです。
・Addressボックス:
データを書き込むアドレスを16進数2桁で入力します。
・Start Dataボックス: Start Dataを16進数2桁で入力します。
・End Dataボックス:
End Dataを16進数2桁で入力します。
・Intervalボックス:
Interval間隔でAK4141にデータを書き込みます。
・Stepボックス:
Step間隔でデータを書き換えます。
・Mode Selectボックス: 9点でチェックした場合、空白でチェックしない場合です。
チェックした場合:
Start DataからEnd Dataまで達し、さらにStart Dataに戻ります。
[実行例]
Start Data = 00, End Data = 09
データの流れ: 00 01 02 03 04 05 06 07 08 09 09 08 07 06 05 04 03 02 01 00
チェックしない場合: Start DataからEnd Dataまで達し、Start Dataには戻りません。
[実行例]
Start Data = 00, End Data = 09
データの流れ: 00 01 02 03 04 05 06 07 08 09
・ 入力した値をAK4141に書き込む場合は [OK]ボタンを、書き込まない場合は [Cancel]ボタンを押して
下さい。
<KM088102>
2007/11
- 12 -
[AKD4141-A]
4. [Save] ボタンと [Open] ボタンについて
4-1. [Save]
現在のレジスタの設定値を保存します。ファイル名の拡張子は “akr”です。
<操作方法>
(1) [Save] ボタンをクリックして下さい。
(2) ファイル名を指定して [Save] ボタンをクリックして下さい。拡張子は “akr”にして下さい。
4-2. [Open]
[Save]で保存したレジスタ値を AK4141 へ書き込みます。ファイル形式は[Save] と同じ形式です。
<操作方法>
(1) [Open] ボタンをクリックして下さい。
(2) ファイル名(拡張子は “akr ”)を選択して [Open] ボタンをクリックして下さい。
<KM088102>
2007/11
- 13 -
[AKD4141-A]
5. [Function3ダイアログ]
レジスタのシーケンスの設定、実行ができます。
(1) [F3] を押して下さい。
(2) 動作させるシーケンスをセットして下さい。
アドレス、データ、インターバル時間を入力して下さい。シーケンスを終わらせるステップのアドレスに
は “-1”を入力して下さい。
(3) [Start] ボタンを押して下さい。設定したシーケンスが実行されます。
インターバル時間が “-1” のとき、そのステップを実行後、シーケンスが停止します。再度 [START] ボタ
ンを押すと停止した状態から再び動作を開始します。
シーケンスは[Function3] のWindow中の[Save] や[Open] ボタンで保存または開くことができます。ファイ
ル名の拡張子は “aks” です。
Figure 3. Window of [F3]
<KM088102>
2007/11
- 14 -
[AKD4141-A]
6. [Function4ダイアログ]
[Function3] で作成したシーケンスファイルの設定を割り当て、実行することができます。[F4] ボタンを押
すとFigure 4.に示すようなwindowが開きます。
Figure 4. [F4] window
<KM088102>
2007/11
- 15 -
[AKD4141-A]
6-1. 左側の [OPEN] ボタンと [START] ボタンについて
(1) [OPEN] ボタンを押し、シーケンスファイル (*.aks)を選択して下さい。
シーケンスファイルがFigure 5. に示す様に表示されます。
Figure 5. [F4] window (2)
(2) [START] ボタンを押すとシーケンスを実行します。
6-2. 右側下の [SAVE] ボタンと [OPEN] ボタンについて
[SAVE] : シーケンスファイルの割り当てを保存します。ファイル名は “*.ak4”です。
[OPEN] : “*.ak4”でセーブしたシーケンスファイルの割り当てを読み出します。
6-3. 操作上の注意
(1) [Function4] はシーケンスを一時停止する機能はサポートしていません。
(2) 右側にある [SAVE] と [OPEN] で指定するファイルは全て同じフォルダ内に入っている必要があり
ます。
(3) [Function3] においてシーケンスを変更した場合、その内容を反映させるためにそのファイルを再度読み
出しして下さい。
<KM088102>
2007/11
- 16 -
[AKD4141-A]
7. [Function5ダイアログ]
メイン画面の[SAVE] で作成したレジスタ設定ファイルを複数割り当て、実行することができます。
[F5] ボタンを押すとFigure 6に示す様なWindowが開きます。
Figure 6. [F5] window
7-1. 左側の [OPEN] ボタンと [WRITE] ボタンについて
(1) [OPEN] ボタンを押し、 レジスタ設定ファイル (*.akr) を選択して下さい。
レジスタ設定ファイル名がFigure 7.に示す様に表示されます。
(2) [WRITE] ボタンを押すとレジスタへの書き込みが実行されます。
<KM088102>
2007/11
- 17 -
[AKD4141-A]
Figure 7. [F5] window (2)
7-2. 右側の [SAVE] ボタン と [OPEN] ボタンについて
[SAVE] : レジスタ設定ファイルの割り当てを保存します。ファイル名は “*.ak5” です。
[OPEN] : “*.ak5”で保存されたレジスタ設定ファイルの割り当てを読み出します。
7-3. 操作上の注意
(1) 右側にある[SAVE] と[OPEN] で指定するファイルは全て同じフォルダ内に入っている必要があります。
(2) レジスタの内容をメイン画面 の [Save] ボタンで変更した場合、その内容を反映させるためにそのファ
イルを再度読み出して下さい。
<KM088102>
2007/11
- 18 -
[AKD4141-A]
MEASUREMENT RESULTS
[Measurement condition]
• Measurement unit
• fs
• Power Supply
• Temperature
: Audio Precision, System Two Cascade
ROHDE & SCHWARZ, TV TEST TRANSMITTER SFM
: 48kHz
: AVDD = TVDD = 3.3V, DVDD = 1.8V
: Room
[Measurement Results]
FM Characteristics ( BG A2)
Result (Lch / Rch)
Unit
S / (N+D)
0dB Input
63.2 / 68.4
dB
S/N
No Signal, A-weighting
69.5 / 73.4
dB
Result (Lch / Rch)
Unit
NICAM Characteristics ( BG NICAM)
S / (N+D)
0dB Input
67.4 / 67.3
dB
Dynamic Range
-60dB Input, A-weighting
79.0 / 78.8
dB
Result (Mono)
Unit
AM Characteristics ( L )
S / (N+D)
0dB Input
40.1
dB
S/N
No Signal, A-weighting
72.2
dB
<KM088102>
2007/11
- 19 -
[AKD4141-A]
[Plots]
FM : BG A2
AKM
BG A2
FFT (0dBr)
+0
-20
-40
-60
d
B
r
-80
-100
1
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
Hz
Figure 8. FFT (0dB Input)
AKM
BG A2
FFT (No Signal)
+0
-20
-40
-60
d
B
r
-80
-100
1
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
Hz
Figure 9. FFT (No Signal)
<KM088102>
2007/11
- 20 -
[AKD4141-A]
NICAM : BG NICAM
AKM
NICAM
FFT (0dBr)
+0
-20
-40
-60
d
B
r
-80
-100
1
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
2k
5k
10k
20k
Hz
Figure 10. FFT (0dB Input)
AKM
NICAM
FFT (-60dBr)
+0
-20
-40
-60
d
B
r
-80
-100
1
-120
-140
-160
-180
20
50
100
200
500
1k
Hz
Figure 11. FFT (-60dB Input)
<KM088102>
2007/11
- 21 -
[AKD4141-A]
AM : L
AKM
AM Mono
FFT (0dBr)
+0
-20
-40
-60
d
B
r
-80
-100
1
-120
-140
-160
-180
20
50
100
200
500
1k
2k
5k
10k
20k
2k
5k
10k
20k
Hz
Figure 12. FFT (0dB Input)
AKM
AM Mono
FFT (No Signal)
+0
-20
-40
-60
d
B
r
-80
-100
1
-120
-140
-160
-180
20
50
100
200
500
1k
Hz
Figure 13. FFT (No Signal)
<KM088102>
2007/11
- 22 -
[AKD4141-A]
改定履歴
Date
(yy/mm/dd)
07/05/30
Manual
Board
Revision
Revision
KM088100
0
Reason
Page
Contents
初版
07/06/26
KM088101
1
変更
24
07/11/13
KM088102
2
回路図変更 C12 : 0.1uF → 1uF
変更
変更
24
デバイス Rev 変更 : Rev.A → Rev.B
回路図変更 C14 : 47nF → 4.7nF
追加
19-22
テーブルデータ、プロットデータ追加
重要な注意事項
• 本書に記載された製品、及び、製品の仕様につきましては、製品改善のために予告なく変更する
ことがあります。従いまして、ご使用を検討の際には、本書に掲載した情報が最新のものであること
を弊社営業担当、あるいは弊社特約店営業担当にご確認下さい。
• 本書に掲載された情報・図面の使用に起因した第三者の所有する特許権、工業所有権、その他の
権利に対する侵害につきましては、当社はその責任を負うものではありませんので、ご了承下さい。
• 本書記載製品が、外国為替及び、外国貿易管理法に定める戦略物資(役務を含む)に該当する場合、
輸出する際に同法に基づく輸出許可が必要です。
• 医療機器、安全装置、航空宇宙用機器、原子力制御用機器など、その装置・機器の故障や動作不
良が、直接または間接を問わず、生命、身体、財産等へ重大な損害を及ぼすことが通常予想される
ような極めて高い信頼性を要求される用途に弊社製品を使用される場合は、必ず事前に弊社代表
取締役の書面による同意をお取り下さい。
• この同意書を得ずにこうした用途に弊社製品を使用された場合、弊社は、その使用から生ずる損害
等の責任を一切負うものではありませんのでご了承下さい。
• お客様の転売等によりこの注意事項の存在を知らずに上記用途に弊社製品が使用され、その使用
から損害等が生じた場合は全てお客様にてご負担または補償して頂きますのでご了承下さい。
<KM088102>
2007/11
- 23 -
A
SIF1
J1
BNC-R-PC
B
C
C1
10n
D
E
AK4141-AVDD1
R1
(Open)
AK4141-AVDD2
AGND
AGND
CN1
49
50
51
52
53
54
55
56
57
58
59
A
64pin_4
60
C2
10n
61
J3
BNC-R-PC
62
SIF2
63
A
AGND
AGND
64
AGND
R3
(Open)
C3
AGND
SW1
DSS108
9
8
7
6
5
4
3
2
1
IIS
4M50
4M51
4M52
6M5
MSN
CAD0
CAD1
1
2
3
4
5
6
7
8
10u
C6
C8
22p
C7
0.1u
VDD
10u
X1 22p
2
16
15
14
13
12
11
10
9
C5
AGND
+
RP1
M9-1-473
47K
AGNDC4
AGNDAGND
+
AGND
C9
C10
1
HC-49/U
12.288MHz
0.1u
C11
C12
0.1u
0.1u
0.1u
1u
CN2
64pin_1
CN3
64pin_3
MODE-AK4141
3
VREFH
37
38
VREFL
AVSS1
SIF2
39
40
41
SIF1
VCOM
42
43
AVSS1
44
46
47
45
XTI
AVDD1
C13
XTO
2
AVSS2
47
B
C14
1
FILT2
FILT1
36
2
IIS
CAD1
35
46
OLRCK
OLRCK
ILRCK
ILRCK
OBICK
OBICK
IBICK
IBICK
45
CAD1
JP4 HIF3G-50P-2.54DSA (3x1)
LRCK5
5
R4
51
3
LRCK5
CAD0
34
44
CAD0
JP5 HIF3G-50P-2.54DSA (3x1)
SCLK5
6
R5
51
4
SCLK5
MSN
33
43
MSN
7
R6
51
5
SDTI5
6M5
32
42
6M5
JP6 HIF3G-50P-2.54DSA (3x1)
LRCK4
8
R8
51
6
LRCK4
INT
31
JP7 HIF3G-50P-2.54DSA (3x1)
SCLK4
9
R9
51
7
SCLK4
SDTO1
30
R10
51
40
10
R11
51
8
SDTI4
SDTO2
29
R12
51
39
ILRCK
OBICK
IBICK
11
R13
51
9
SDTI3
SDTO3
28
R14
51
38
12
R15
51
10
SDTI2
LRCK
27
R16
JP9
HIF3G-50P-2.54DSA (3x2) SDTI5
DIR
ADC
GND
SDTI
AK4682-SDTOB
U1B
3
74AC14
OLRCK
C
4.7n
4
14
0.68u
IIS
AK4141
R7
4
R17
13
51
11
SDTI1
SCLK
26
4M50
MCKO
25
JP15
HIF3G-50P-2.54DSA (3x2) SDTI2
DIR
ADC
GND
51
37
R18
51
36
R19
51
35
TXOUT
34
24
SDA
4M52
23
22
TVDD
21
20
19
TVSS
DVSS
DVDD
TXIN
18
17
MCKI
PDN
16
13
SDTI3
SCL
15
15
12
14
14
4M50
4M51
JP13
HIF3G-50P-2.54DSA (3x2) SDTI3
DIR
ADC
GND
16
33
JP8
HIF3G-50P-2.54DSA (3x2)
SDTO1
SDTO2
SDTO3
SDTO
SDTO
JP17
HIF3G-50P-2.54DSA (3x2) SDTI1
DIR
ADC
GND
C15
AK4682-SDTIA1
SDTIA1
AK4682-SDTIA2
SDTO1
32
31
30
29
28
SDTO2
27
AGND 10u
25
24
23
C18
26
+
1
3
SDTO3
U3A
10k
470
74LS07
4
PORT2
A1-10PA-2.54DSA
6
7
8
9
10
C20
0.1u
PDN-AK4141
DGND
5
4
3
2
1
up-I/F
R28
U3B
10k
470
74LS07
3
R30
AK4141-TVDD
C19
0.1u
IN
VCC
1
GND
4141TX(OPT)
DGND
10k
VDD
R29
E
AK4682-SDA
(short)
SDA(ACK)
51
Title
Size
DGND
A2
Date:
A
3
2
AK4682-SCL
R26
4
VDD
100
R24
14
R27
SCL
SDA
SDA(ACK)
10k
2
7
1
PORT1
TOTX141
VDD
4M52
R23
7
3
74HC14
2
SW2
ATE1D-2M3
U4B
2
7
1
74HC14
R22
14
U4A
H
7
14
2
1
R25
10k
14
R21
VDD
L
10u
AK4141-DVDD
AK4141-TXIN
DGND
VDD
E
AGND
AGND AGND
JP2
HIF3G-50P-2.54DSA (2x1)
D1
HSU119
JP14
HIF3G-50P-2.54DSA (3x2)
SDTO1
SDTO2
SDTO3
64pin_2
4M51
DGND
EXT-T
IBICK
AK4141-MCKO
0.1u
C17
22
21
20
19
CN4
18
JP132
HIF3G-50P-2.54DSA (3x1)
MCKI
17
14
EXT
OBICK
IBICK
7
74AC14
R2
51
2
ILRCK
OBICK
+
1
OLRCK
ILRCK
SDTIA2
C16
0.1u
IMCLK
EXT
HIF3G-50P-2.54DSA (3x1) JP11
SCLK
OLRCK
D
R20
100
SDTI1
DIR
HIF3G-50P-2.54DSA (3x1) JP10
LRCK
JP16
HIF3G-50P-2.54DSA (3x2)
SDTO1
SDTO2
SDTO3
SDTI2
U1A
VDD
41
SDTI4
J2
BNC-R-PC
1
C
JP12
HIF3G-50P-2.54DSA (3x2)SDTI4
DIR
ADC
GND
AGND
LED1
SML-210LT
2
INT
SDTI5
D
1k
7
B
48
U2
48
1
IIS
4M50
4M51
4M52
6M5
MSN
CAD0
CAD1
AVDD2
DGND
B
C
-24-
D
AKD4141-A
Document Number
Rev
AK4141 Stereo Decoder
Monday, June 18, 2007
E
Sheet
1
2
of
5
B
C
D
E
AK4682-DVDD1
A
A
A
+
C21 10u
1
AK4141-MCKO
LIN3
38
RIN3
37
39
NC
41
40
LIN4
RIN4
42
NC
RIN5
LIN5
45
44
46
NC
LIN6
RIN6
AGND
DVSS1
RIN2
36
LIN2
35
AGND
(short)
2
MCLKB
3
TVDD
NC
34
4
LRCKB
RIN1
33
(short)
5
BICKB
LIN1
32
(short)
6
SDTOB
AVDD1
31
AK4682-TVDD
C23
10u
+
R32
AGND
(short)
R34
R35
C24
0.1u
AGND
R33
(Short)
B
J4
RIN1
C25
+
R31
47
48
DVDD1
U5
AGND
43
AGND
C22 0.1u
2
3
1
2.2u
B
MR-552LS
AGND
(short)
8
R38
(short)
9
AK4141-MCKO
R39
(short)
10
AK4682-SDTIA1
R40
(short)
11
AK4682-SDTIA2
R42
(short)
12
30
VCOM3
29
VCOM36
28
MCLKA
AVSS2
27
SDTIA1
AVDD2
26
SDTIA2
ROUT3
25
BICKA
C29
0.1u
C31
0.1u
C30
10u
C32
10u
C33
0.1u
C34
10u
2.2u
AGND
MR-552LS
AGND
AK4682-AVDD2
C35
22u
LOUT3
PVSS
23
C39
22u
+
C44
22u
Slave
+
+
M/S CODEC
ROUT1
MR-552LS
AGND
R47
220
(short)
R51
10k
AGND
J8
AGND
MR-552LS
AGND
R49
220
J9
ROUT2
2
3
1
+ C47
4.7n
AGND
LOUT2
2
3
1
+ C45
4.7n
R48
10k
C46
22u
R50
J7
AGND
C
2
3
1
+ C42
4.7n
AGND
JP20 HIF3G-50P-2.54DSA (3x1)
MR-552LS
AGND
R44
220
AGND
LOUT1
AGND
AK4682-DVDD2
Master
AGND
R46
10k
DGND
D
J6
2
3
1
+ C36
4.7n
AGND
+
2
PDN-CODEC
R41
220
R43
10k
C41
10u
AGND
AK4682-PVDD
C43
0.1u
SW3
ATE1D-2M3
+
C40
10u
8
AK4682-SCL
9
74HC14
AK4682-SDA
U4D
6
7
74HC14
1
3
H
14
U4C
5
L
7
14
1
D2
HSU119
C38
0.1u
AK4682-DVDD2
2
R45
10k
C37
0.1u
2
3
1
AGND
24
PVDD
22
LOUT2
ROUT2
21
20
MSB
19
ROUT1
LOUT1
17
18
DVSS2
16
SCL
DVDD2
15
VDD
14
13
SDA
C
J5
LIN1
C28
+
R36
(Short)
+
OBICK
LRCKA
AVSS1
+
R37
OLRCK
AK4682
PDN
+C27
10u
+
7
AK4682-AVDD1
C26
0.1u
+
AK4682-SDTOB
D
MR-552LS
AGND
AGND
E
E
Title
Size
A2
Date:
A
B
C
-25-
D
AKD4141-A
Document Number
Rev
AK4682 CODEC
Tuesday, November 13, 2007 Sheet
E
2
2
of
5
B
C
9V-->5V
5V-->3.3V
IN
3
1
AGND AGND
+ C51
47u
C50
0.1u
2
C49
0.1u
OUT
AGND
AGND
IN
C52 + C53
47u
0.1u
AGND
AGND AGND
L1
OUT
T3
LT1963AEST-1.8
2
1
C54
0.1u
AGND
AGND
+ C55
+
C56
47u
47u
AGND
C57
0.1u
AGND
AGND
R52
AK4682-PVDD
REG
(Short)
OUT
3
A
TM
TVDD
JP21 (3X1)
TVDD
AGND
47u
AGND
R53
REG
AK4682-TVDD
(Short)
TM
DVDD
JP22 (3X1)
DVDD
R54
AK4141-DVDD
(Short)
R56
R55
AK4141-TVDD
L2
AK4682-AVDD2
(Short)
B
+ C59
C58
0.1u
AGND
AK4682-AVDD1
(short)
IN
2
C48 +
47u
E
3.3V-->1.8V
T2
TA48M033F
3
1
A
GND
T1
NJM78M05FA
GND
9V
D
GND
A
(short)
C60 +
47u
R57
L3
(Short)
(short)
C61 +
47u
B
AK4682-DVDD1
(Short)
AGND
AGND
R58
REG
AK4682-DVDD2
(Short)
TM
AVDD1
JP23 (3X1)
AVDD1
R59
AK4141-AVDD1
(Short)
L4
C62 +
47u
1
AGND
DGND
T-45(BK) T-45(BK)
1
DVDD
T-45(R)
1
Logic
T-45(R)
1
AVDD2
T-45(R)
1
AVDD1
T-45(R)
1
TVDD
T-45(R)
1
1
9V
T-45(R)
AGND
C
9V
TVDD
AVDD1
AVDD2
Logic
DVDD
AGND
(short)
C
REG
DGND
TM
AVDD2
JP24 (3X1)
AVDD2
R60
AK4141-AVDD2
(Short)
L5
(short)
C67 +
47u
AGND
REG
74AC14
14
7
14
D
C107
0.1u
C108
0.1u
C109
0.1u
DGND
DGND
8
DGND
14
11
74LS07
U3F
10
13
74LS07
DGND
JP25 (2x1)
GND
E
DGND
12
AGND
Title
A3
DGND
Date:
A
B
0.1u
for
for
for
for
for
DGND 74HC14 74HC14 74AC14 74AC14 74LS07
(Rx)
(Tx)
Size
DGND
C110
(short)
C68 +
47u
7
7
14
U3E
12
VDD
(Short)
C104
0.1u
L6
7
9
74LS07
12
7
13
10
13
74AC14
14
U1F
U8F
10
7
11
E
11
74AC14
U3D
R141
14
8
6
(3X1)
7
U1E
74AC14
14
14
7
9
74AC14
5
74LS07
7
12
U8E
8
TM
Logic
U3C
14
13
74HC14
9
74AC14
7
12
U1D
6
14
U6F
7
13
74HC14
5
74AC14
14
14
U4F
10
VDD
U8D
7
11
74HC14
VDD
U1C
7
10
7
11
74HC14
U6E
7
U4E
VDD
14
VDD
14
VDD
14
D
JP26
Logic
C
-26-
D
AKD4141-A
Document Number
Rev
2
POWER SUPPLY
Monday, June 18, 2007
Sheet
E
3
of
5
A
B
R62
OPT
PORT3
TORX141
C69
0.1u
DGND
DGND
R64
DGND
A
470
OPT
COAX
J10
BNC-R-PC
AK4141-TXIN
C70
JP28
HIF3G-50P-2.54DSA (3x1)
RX
DGND
0.1u
VDD
C71 10u
C72 0.1u
DGND
14
13
12
11
10
9
8
R66
18k
1
38
37
INT0
36
1
74AC14
2
NC
OCKS0
35
3
DIF0
OCKS1
34
4
TEST2
CM1
33
5
DIF1
CM0
32
6
NC
LED2
SML-210LT
14
AVSS
INT1
42
41
43
NC
RX0
45
46
44
RX1
NC
R
U8A
IPS0
2
R67
1k
2
1
VDD
B
INT0
7
INPUT-AK4114
RX2
48
47
U7
8
7
6
5
4
3
2
1
B
C73
0.47u
VDD
TEST1
RP2
M8-1-473
1
2
3
4
5
6
7
RX3
DIF2
DIF1
DIF0
CM1
CM0
OCKS1
OCKS0
SW4
DSS107
+
DGND
+
R65
75
AVDD
3
2
1
E
JP27
HIF3G-50P-2.54DSA (3x1)
TXIN
40
RX(COAX)
VCC
GND
OUT
GND
39
RX(OPT)
R63
(Open)
VCOM
A
D
470
VDD
L7
47u
C
47K
DGND
U6A
1
3
H
U6B
2
3
74HC14
8
PDN
31
DIF2
XTI
30
IPS1
XTO
29
AK4114
DGND
4
C74
0.1u
9
P/SN
DAUX
28
10
XTL0
MCKO2
27
11
XTL1
BICK
26
JP29
HIF3G-50P-2.54DSA (2x1)
IBICK1
SDTO
25
JP30
HIF3G-50P-2.54DSA (2x1)
SDTI
VDD
2
SW5
ATE1D-2M3
C
PDN-DIR
LRCK
DGND
24
DVSS
MCKO1
23
22
VOUT
DVDD
C76
0.1u
JP31
HIF3G-50P-2.54DSA (2x1)
ILRCK
JP32
HIF3G-50P-2.54DSA (2x1)
IMCLK
+
C78
10u
+
C77
10u
21
20
COUT
UOUT
19
18
TX1
BOUT
17
C75
0.1u
16
14
13
DGND
TX0
VIN
TVDD
12
15
DGND
DVSS
C
74HC14
7
1
L
7
14
R68
10k
7
D3
HSU119
14
1
2
VDD
VDD
VDD
DGND
DGND
D
D
IMCLK
THR JP33
HIF3G-50P-2.54DSA (3x1)
U8B
ILRCK
4
51
R70
51
R71
51
R72
51
INV
7
3
74AC14
IBICK2
14
IBICK
R69
SDTI
R73
(Open)
R74
(Open)
R75
(Open)
R76
(Open)
E
PORT4
A1-10PA-2.54DSA DGND
2
IMCLK 1
3
4 SDTI5
IBICK
6 SDTI4
ILRCK 5
7
8 SDTI3
SDTI
SDTI1 9
10 SDTI2
SDTI1
INPUT
SDTI2
SDTI3
E
SDTI4
SDTI5
DGND
Title
Size
A2
Date:
A
B
C
-27-
D
AKD4141-A
Document Number
Rev
S/PDIF INPUT
Monday, June 18, 2007
E
Sheet
2
4
of
5
A
B
C
D
E
PORT5
TOTX141
IN
VCC
3
2
GND
1
TX(OPT)
VDD
C79
0.1u
OPT
COAX
DGND
JP34
HIF3G-50P-2.54DSA (3x1)
TX
DGND
A
R77
240
C80
A
VDD
+
J11
T4
BNC-R-PC DA-02F
TX(COAX)
0.1u
C81 10u
R78
150
C82 0.1u
1:1
RP3
M8-1-473
1
B
37
INT1
AVDD
39
R
41
40
VCOM
AVSS
RX0
42
43
NC
RX1
45
44
46
RX2
INT0
36
NC
OCKS0
35
DIF0
OCKS1
34
CM1
33
CM0
32
IPS0
2
3
4
TEST2
5
DIF1
6
NC
7
DIF2
OUTPUT-AK4114
8
7
6
5
4
3
2
1
NC
VDD
TEST1
U9
14
13
12
11
10
9
8
48
SW6
DSS107
1
2
3
4
5
6
7
RX3
DIF2
DIF1
DIF0
CM1
CM0
OCKS1
OCKS0
47
DGND
38
C83
0.47u
+
DGND
B
47K
DGND
AK4114
PDN
31
XTI
30
R79
0
AK4141-MCKO
1
3
14
9
74HC14
VDD
XTO
9
P/SN
DAUX
28
10
XTL0
MCKO2
27
11
XTL1
BICK
26
12
VIN
SDTO
25
SDTO
8
C84
0.1u
JP36 HIF3G-50P-2.54DSA (2x1)
2
SW7
ATE1D-2M3
74HC14
U6D
6
7
H
IPS1
29
JP35
U6C
5
L
8
R80
10k
7
D4
HSU119
14
1
2
VDD
OBICK1
C88
10u
+
LRCK
MCKO1
JP37 HIF3G-50P-2.54DSA (2x1)
IBICK
24
23
C86
0.1u
C87
10u
22
DVSS
DVDD
21
VOUT
UOUT
20
19
BOUT
COUT
18
17
TX0
TX1
16
C85
0.1u
15
TVDD
13
DGND
14
DGND
+
C
DVSS
PDN-DIT
C
IBICK
JP38
HIF3G-50P-2.54DSA (2x1)
OLRCK
JP39
HIF3G-50P-2.54DSA (2x1)
ILRCK
VDD
DGND
VDD
ILRCK
DGND
D
D
AK4141-MCKO
OBICK
U8C
14
THR JP41
HIF3G-50P-2.54DSA (3x1)
74AC14
OLRCK
6
INV
51
R82
51
OBICK2
7
5
R81
SDTO
R85
(Open)
R86
(Open)
PORT6
A1-10PA-2.54DSA DGND
2
MCKO 1
OBICK 3
4
6
OLRCK 5
7
8 SDTO3
SDTO
SDTO1 9
10 SDTO2
R83
51
R84
51 SDTO1
R87
(Open)
OUTPUT
SDTO2
SDTO3
DGND
E
E
Title
Size
A2
Date:
A
B
C
-28-
D
AKD4141-A
Document Number
Rev
S/PDIF OUTPUT
Tuesday, November 13, 2007
E
Sheet
5
2
of
5
-29-
-30-
-31-
-32-
Similar pages