日本語版

小型低消費電力の
JFET入力オペアンプ
ADA4062-2
低入力バイアス電流: 50 pA 最大
OUT A 1
オフセット電圧
ADA4062-2
ADA4062-2 B グレード:最大 1.5 mV
–IN A 2
+IN A 3
ADA4062-2 A グレード:最大 2.5 mV
TOP VIEW
(Not to Scale)
V– 4
8
V+
7
OUT B
6
–IN B
5
+IN B
オフセット電圧ドリフト: 4 µV/°C (typ)
スルーレート: 3.3 V/μs (typ)
07670-001
ピン配置
特長
図 1.8 ピン・ナローボデイ SOIC
CMRR: 90 dB (typ)
OUT A 1
高入力インピーダンス
–IN A 2
ゲイン= 1 で安定
+IN A 3
パッケージ: SOIC、MSOP
ADA4062-2
TOP VIEW
(Not to Scale)
V– 4
アプリケーション
8
V+
7
OUT B
6
–IN B
5
+IN B
07670-002
低電源電流: 165 µA (typ)
図 2.8 ピン MSOP
電源の制御と監視
アクティブ・フィルタ
工業用/プロセス制御
ボディ・プローブ用電子回路
データ・アクイジション
積分器
入力のバッファリング
概要
ADA4062-2 は、業界をリードする性能を持つデュアル JFET 入
力アンプです。このデバイスは、小さい消費電力、オフセット
電圧、ドリフト、極めて小さいバイアス電流を持っています。
ADA4062-2 B グレードは、0.5 mV (typ)の低いオフセット電圧、4
µV/°C のオフセット・ドリフト、2 pA のバイアス電流を持ってい
ます。ADA4062-2 は、プロセス制御、工業計装、アクティブ・
フィルタ、データ変換、バッファリング、電源の制御と監視な
どの種々のアプリケーションに最適です。電源電流はアンプあた
り 165 µA と小さいため、低消費電力アプリケーションにも適
しています。ADA4062-2 の仕様は−40°C~+125°C の拡張工業温
度範囲で規定され、Pb フリーの SOIC または MSOP パッケージ
を採用しています。
Rev. 0
表 1.低消費電力オペアンプ
Supply
40 V
36 V
12 V to 16 V
5V
Single
OP97
AD820
AD8541
Dual
OP297
Quad
OP497
OP282
AD8682
AD822
OP482
AD8684
AD824
AD8641
AD8663
AD8642
AD8667
AD8643
AD8669
AD8544
AD8542
アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に
関して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、
アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様
は、予告なく変更される場合があります。本紙記載の商標および登録商標は、各社の所有に属します。
※日本語データシートは REVISION が古い場合があります。最新の内容については、英語版をご参照ください。
©2008 Analog Devices, Inc. All rights reserved.
社/〒105-6891 東京都港区海岸 1-16-1 ニューピア竹芝サウスタワービル
電話 03(5402)8200
大阪営業所/〒532-0003 大阪府大阪市淀川区宮原 3-5-36 新大阪 MT ビル 2 号
電話 06(6350)6868
本
ADA4062-2
目次
特長 ...................................................................................................... 1
ESD の注意 ..................................................................................... 4
アプリケーション .............................................................................. 1
代表的な性能特性 .............................................................................. 5
ピン配置 .............................................................................................. 1
アプリケーション情報 .................................................................... 14
概要 ...................................................................................................... 1
ノッチ・フィルタ ........................................................................ 14
改訂履歴 .............................................................................................. 2
ハイサイド信号コンデショニング ............................................ 14
仕様 ...................................................................................................... 3
マイクロパワー計装アンプ ........................................................ 14
電気的特性 ...................................................................................... 3
位相反転 ....................................................................................... 14
絶対最大定格 ...................................................................................... 4
回路図................................................................................................ 16
熱抵抗.............................................................................................. 4
外形寸法............................................................................................ 17
電源シーケンス .............................................................................. 4
オーダー・ガイド ........................................................................ 18
改訂履歴
10/08—Revision 0: Initial Version
Rev. 0
- 2/18 -
ADA4062-2
仕様
電気的特性
特に指定がない限り、VSY = ±15 V、VCM = 0 V、TA = 25°C。
表 2.
Parameter
Symbol
INPUT CHARACTERISTICS
Offset Voltage
B Grade
VOS
Conditions
Min
Typ
Max
Unit
0.5
1.5
3
2.5
5
50
5
25
2.5
+15
mV
mV
mV
mV
pA
nA
pA
nA
V
−40°C ≤ TA ≤ +125°C
A Grade
0.75
−40°C ≤ TA ≤ +125°C
Input Bias Current
IB
2
−40°C ≤ TA ≤ +125°C
Input Offset Current
Input Voltage Range
Common-Mode Rejection Ratio
B Grade
IOS
Large-Signal Voltage Gain
AVO
Offset Voltage Drift
Input Resistance
Input Capacitance, Differential Mode
Input Capacitance, Common Mode
∆VOS/∆T
RIN
CINDM
CINCM
VOH
Output Voltage Low
VOL
Short-Circuit Current
Closed-Loop Output Impedance
ISC
ZOUT
POWER SUPPLY
Power Supply Rejection Ratio
B Grade
VCM = −11.5 V to +11.5 V
−40°C ≤ TA ≤ +125°C
VCM = −11.5 V to +11.5 V
−40°C ≤ TA ≤ +125°C
RL = 10 kΩ, VO = −10 V to +10 V
−40°C ≤ TA ≤ +125°C
−40°C ≤ TA ≤ +125°C
80
80
74
70
76
72
RL = 10 kΩ to VCM
−40°C ≤ TA ≤ +125°C
RL = 10 kΩ to VCM
−40°C ≤ TA ≤ +125°C
13
12.5
90
dB
dB
dB
dB
dB
dB
µV/°C
TΩ
pF
pF
90
83
4
10
1.5
4.8
13.5
−13.8
−13
−12.5
20
4
f = 100 kHz, AV = 1
V
V
V
V
mA
Ω
PSRR
A Grade
Supply Current per Amplifier
−11.5
CMRR
A Grade
OUTPUT CHARACTERISTICS
Output Voltage High
0.5
−40°C ≤ TA ≤ +125°C
−40°C ≤ TA ≤ +125°C
ISY
VSY = ±4 V to ±18 V
−40°C ≤ TA ≤ +125°C
VSY = ±4 V to ±18 V
−40°C ≤ TA ≤ +125°C
IO = 0 mA
−40°C ≤ TA ≤ +125°C
80
80
74
70
90
90
165
200
220
dB
dB
dB
dB
µA
µA
DYNAMIC PERFORMANCE
Slew Rate
Settling Time
Gain Bandwidth Product
Phase Margin
Channel Separation
SR
tS
GBP
ΦM
CS
RL = 10 kΩ, CL = 100 pF, AV = 1
To 0.01%, VIN = 2 V step, CL = 100 pF, RL = 5 kΩ, AV = 1
RL = 10 kΩ, AV = 1
RL = 10 kΩ, AV = 1
f = 10 kHz
3.3
3.5
1.4
80
130
V/µs
µs
MHz
Degrees
dB
NOISE PERFORMANCE
Voltage Noise
Voltage Noise Density
Current Noise Density
en p-p
en
in
f = 0.1 Hz to 10 Hz
f = 1 kHz
f = 1 kHz
1.5
36
5
µV p-p
nV/√Hz
fA/√Hz
Rev. 0
- 3/18 -
ADA4062-2
絶対最大定格
表 3.
Parameter
Rating
Supply Voltage
Input Voltage
Differential Input Voltage
Output Short-Circuit Duration to GND
Storage Temperature Range
Operating Temperature Range
Junction Temperature Range
Lead Temperature (Soldering, 60 sec)
±18 V
±VSY
±VSY
Indefinite
−65°C to +150°C
−40°C to +125°C
−65°C to +150°C
300°C
熱抵抗
θJA はワーストケース条件で規定。すなわち表面実装パッケージ
の場合、デバイスを回路ボードにハンダ付けした状態で規定。
標準の 2 層ボードを使用して測定。
表 4.熱抵抗
上記の絶対最大定格を超えるストレスを加えるとデバイスに恒
久的な損傷を与えることがあります。この規定はストレス定格
の規定のみを目的とするものであり、この仕様の動作のセクシ
ョンに記載する規定値以上でのデバイス動作を定めたものでは
ありません。デバイスを長時間絶対最大定格状態に置くとデバ
イスの信頼性に影響を与えます。
Package Type
θJA
θJC
Unit
8-Lead SOIC
8-Lead MSOP
158
210
43
45
°C/W
°C/W
電源シーケンス
オペアンプの電源電圧は、入力信号と同時またはそれ以前に安
定している必要があります。これが不可能な場合には、入力電
流を 10 mA に制限する必要があります。
ESD の注意
ESD(静電放電)の影響を受けやすいデバイ
スです。電荷を帯びたデバイスや回路ボード
は、検知されないまま放電することがありま
す。本製品は当社独自の特許技術である ESD
保護回路を内蔵してはいますが、デバイスが
高エネルギーの静電放電を被った場合、損傷
を生じる可能性があります。したがって、性
能劣化や機能低下を防止するため、ESD に対
する適切な予防措置を講じることをお勧めし
ます。
Rev. 0
- 4/18 -
ADA4062-2
代表的な性能特性
特に指定のない限り、TA = 25℃。
280
70
VSY = ±15V
VCM = 0V
200
160
120
80
50
40
30
20
10
0
1
2
3
VOS (mV)
0
–4
–3
–2
NUMBER OF AMPLIFERS
20
10
0
2
4
6
8
10
TCVOS (µV/°C)
20
10
–2
0
5
4
3
2
2
1
1
VOS (mV)
3
0
–1
–2
–3
–4
–4
–6
–3
0
3
6
9
VCM (V)
12
15
–5
–4
8
10
VSY = ±5V
–3
–2
–1
0
1
2
3
VCM (V)
図 5.入力オフセット電圧対コモン・モード電圧
Rev. 0
6
0
–3
–9
4
–1
–2
–12
2
図 7.入力オフセット電圧ドリフトの分布
VSY = ±15V
–5
–15
4
TCVOS (µV/°C)
07670-006
VOS (mV)
4
3
VSY = ±5V
–40°C ≤ TA ≤ +125°C
図 4.入力オフセット電圧ドリフトの分布
5
2
30
0
07670-005
NUMBER OF AMPLIFERS
40
VSY = ±15V
–40°C ≤ T A ≤ +125°C
–2
1
図 6.入力オフセット電圧の分布
30
0
0
VOS (mV)
図 3.入力オフセット電圧の分布
40
–1
07670-055
–1
図 8.入力オフセット電圧対コモン・モード電圧
- 5/18 -
4
5
07670-056
–2
07670-003
–3
07670-054
40
0
VSY = ±5V
VCM = 0V
60
NUMBER OF AMPLIFERS
NUMBER OF AMPLIFERS
240
ADA4062-2
10000
10000
VSY = ±15V
1000
100
100
10
10
1
1
–25
0
25
50
75
100
125
TEMPERATURE (°C)
0.1
–50
07670-009
0.1
–50
3
2
3
1
50
75
100
125
VSY = ±5V
2
0
1
–1
–4
–2
0
2
4
6
8
10
12
14
16
–2
–3
10
OUTPUT VOLTAGE TO SUPPLY RAIL (V)
VCC – VOH
VOL – VEE
0.1
1
10
LOAD CURRENT (mA)
100
1
2
3
4
5
VSY = ±5V
VCC – VOH
1
VOL – VEE
0.1
0.01
07670-011
0.1
0.01
0
図 13.入力バイアス電流対入力コモン・モード電圧
VSY = ±15V
1
–1
VCM (V)
図 10.入力バイアス電流対入力コモン・モード電圧
10
–2
0.1
1
10
LOAD CURRENT (mA)
図 11.電源レールに対する出力電圧対負荷電流
図 14.電源レールに対する出力電圧対負荷電流
- 6/18 -
100
07670-014
–6
07670-010
–8
07670-013
IB (pA)
IB (pA)
4
VCM (V)
OUTPUT VOLTAGE TO SUPPLY RAIL (V)
25
図 12.入力バイアス電流の温度特性
VSY = ±15V
0
–12 –10
Rev. 0
0
TEMPERATURE (°C)
図 9.入力バイアス電流の温度特性
5
–25
07670-012
IB (pA)
IB (pA)
1000
VSY = ±5V
ADA4062-2
2.0
1.5
VOL – VEE
1.0
0.5
0
25
50
75
100
125
TEMPERATURE (°C)
VCC – VOH
VOL – VEE
1.0
0.5
0
–50
0
25
50
75
100
125
TEMPERATURE (°C)
図 15.出力電圧/電源レール比の温度特性
図 18.出力電圧/電源レール比の温度特性
120
100
100
80
80
80
80
60
60
60
60
100
PHASE
40
40
GAIN
20
20
0
0
GAIN (dB)
VSY = ±15V
PHASE (Degrees)
120
120
VSY = ±5V
PHASE
40
120
100
40
GAIN
20
20
0
0
–20
–20
–20
–20
–40
–40
–40
–40
–60
1k
10k
100k
1M
–60
100M
10M
–60
1k
07670-016
FREQUENCY (Hz)
–60
100M
10M
図 19.オープン・ループ・ゲインおよび位相の周波数特性
VSY = ±15V
AV = +100
VSY = ±5V
AV = +100
40
40
30
30
AV = +10
GAIN (dB)
AV = +10
GAIN (dB)
1M
50
50
20
10
AV = +1
10
AV = +1
–10
100
1k
10k
100k
1M
10M
FREQUENCY (Hz)
100M
–20
10
07670-017
–20
10
20
0
–10
100
1k
10k
100k
1M
10M
FREQUENCY (Hz)
図 20.クローズド・ループ・ゲインの周波数特性
図 17.クローズド・ループ・ゲインの周波数特性
Rev. 0
100k
FREQUENCY (Hz)
図 16.オープン・ループ・ゲインおよび位相の周波数特性
0
10k
- 7/18 -
100M
07670-020
GAIN (dB)
–25
PHASE (Degrees)
–25
1.5
07670-015
0
–50
VSY = ±5V
RL = 10kΩ
07670-019
VCC – VOH
07670-018
VSY = ±15V
RL = 10kΩ
OUTPUT VOTLAGE TO SUPPLY RAIL (V)
OUTPUT VOTLAGE TO SUPPLY RAIL (V)
2.0
ADA4062-2
1000
1000
VSY = ±15V
VSY = ±5V
100
100
AV = +10
AV = +1
0.1
100
AV = +100
AV = +10
AV = +1
1
1k
10k
100k
1M
10M
FREQUENCY (Hz)
0.1
100
80
80
70
70
60
60
CMRR (dB)
50
40
40
30
20
20
10
10
10M
FREQUENCY (Hz)
0
100
07670-022
1M
VSY = ±5V
50
30
100k
1k
10M
VSY = ±5V
100
80
60
PSRR (dB)
80
PSRR (dB)
1M
120
VSY = ±15V
100
PSRR+
40
60
PSRR+
40
PSRR–
20
PSRR–
20
0
0
100
1k
10k
100k
1M
10M
–20
07670-023
10
FREQUENCY (Hz)
10
100
1k
10k
100k
FREQUENCY (Hz)
図 26.PSRR の周波数特性
図 23.PSRR の周波数特性
Rev. 0
100k
図 25.CMRR の周波数特性
120
–20
10k
FREQUENCY (Hz)
図 22.CMRR の周波数特性
140
10M
- 8/18 -
1M
10M
07670-026
CMRR (dB)
90
10k
1M
100
90
1k
100k
図 24.出力インピーダンスの周波数特性
VSY = ±15V
0
100
10k
FREQUENCY (Hz)
図 21.出力インピーダンスの周波数特性
100
1k
07670-025
1
10
07670-024
ZOUT (Ω)
10
07670-021
ZOUT (Ω)
AV = +100
ADA4062-2
50
OVERSHOOT (%)
30
20
30
20
10
10
100
1000
10000
CL (pF)
0
10
07670-027
0
10
40
VOLTAGE (1V/DIV)
07670-028
VOLTAGE (5V/DIV)
図 31.大信号過渡応答
VOLTAGE (20mV/DIV)
VSY = ±15V
VIN = 100mV p-p
AV = +1
RL = 10kΩ
CL = 100pF
07670-029
VOLTAGE (20mV/DIV)
VSY = ±5V
VIN = 4V p-p
AV = +1
RL = 10kΩ
CL = 100pF
TIME (4µs/DIV)
図 28.大信号過渡応答
VSY = ±5V
VIN = 100mV p-p
AV = +1
RL = 10kΩ
CL = 100pF
TIME (10µs/DIV)
図 32.小信号過渡応答
図 29.小信号過渡応答
Rev. 0
10000
図 30.小信号オーバーシュート対負荷容量
VSY = ±15V
VIN = 20V p-p
AV = +1
RL = 10kΩ
CL = 100pF
TIME (10µs/DIV)
1000
CL (pF)
図 27.小信号オーバーシュート対負荷容量
TIME (10µs/DIV)
100
- 9/18 -
07670-030
OVERSHOOT (%)
40
VSY = ±5V
AV = +1
RL = 10kΩ
07670-031
50
60
VSY = ±15V
AV = +1
RL = 10kΩ
07670-032
60
ADA4062-2
4
4
VSY = ±15V
VSY = ±5V
2
INPUT
INPUT
OUTPUT
0
–2
–10
–4
–15
07670-033
–20
TIME (2µs/DIV)
図 36.負側過負荷回復
2
15
10
5
OUTPUT VOLTAGE (V)
–2
INPUT VOLTAGE (V)
0
–2
4
2
OUTPUT
OUTPUT
–5
図 37.正側過負荷回復
INPUT
IDEAL STEP
FUNCTION
OF 10V
+10mV
OUTPUT
ERROR
BAND
0V
VSY = ±5V
+2mV
OUTPUT
0V
ERROR BAND
–2mV
TIME (1µs/DIV)
07670-042
–10mV
TIME (2µs/DIV)
図 38.0.01%への正セトリング・タイム
図 35.0.01%への正セトリング・タイム
Rev. 0
- 10/18 -
07670-035
VSY = ±15V
VOLTAGE (1V/DIV)
VOLTAGE (5V/DIV)
–2
TIME (2µs/DIV)
図 34.正側過負荷回復
INPUT
0
0
TIME (2µs/DIV)
OUTPUT VOLTAGE (V)
INPUT
VSY = ±5V
INPUT
07670-037
VSY = ±15V
07670-034
INPUT VOLTAGE (V)
0
–6
TIME (2µs/DIV)
図 33.負側過負荷回復
2
OUTPUT VOLTAGE (V)
–5
07670-036
0
INPUT VOLTAGE (V)
OUTPUT
OUTPUT VOLTAGE (V)
0
INPUT VOLTAGE (V)
0
2
ADA4062-2
VSY = ±5V
VSY = ±15V
+10mV
ERROR
BAND
0V
+2mV
OUTPUT
ERROR BAND
0V
–2mV
TIME (1µs/DIV)
TIME (2µs/DIV)
図 39.0.01%への負セトリング・タイム
図 42.0.01%への負セトリング・タイム
1000
VOLTAGE NOISE DENSITY (nV/√Hz)
VSY = ±15V
100
1
10
100
1k
10k
100k
FREQUENCY (Hz)
VSY = ±5V
100
10
1
100
1k
10k
100k
FREQUENCY (Hz)
図 40.電圧ノイズ密度
図 43.電圧ノイズ密度
VSY = ±15V
07670-041
INPUT NOISE VOLTAGE (0.5µV/DIV)
INPUT NOISE VOLTAGE (0.5µV/DIV)
VSY = ±5V
TIME (1s/DIV)
TIME (1s/DIV)
図 41.0.1~10 Hz のノイズ
Rev. 0
10
図 44.0.1~10 Hz のノイズ
- 11/18 -
07670-044
10
07670-040
VOLTAGE NOISE DENSITY (nV/√Hz)
1000
07670-039
07670-038
–10mV
07670-043
OUTPUT
INPUT
VOLTAGE (1V/DIV)
VOLTAGE (5V/DIV)
INPUT
ADA4062-2
410
410
390
SUPPLY CURRENT (µA)
125°C
370
85°C
350
25°C
330
–40°C
3
4
5
6
7
8
VSY = ±15V
350
VSY = ±5V
330
310
290
9 10 11 12 13 14 15 16 17 18 19 20
SUPPLY VOLTAGE (±V)
270
–50
–25
–60
–80
–100
–120
–140
100
125
–40
–60
–80
–100
–120
10k
100k
FREQUENCY (Hz)
–160
07670-046
1k
100
10k
100k
FREQUENCY (Hz)
図 46.チャンネル・セパレーションの周波数特性
図 49.チャンネル・セパレーションの周波数特性
100
VSY = ±15V
f = 1kHz
RL = 10kΩ
10
1
1
THD + N (%)
10
0.1
0.01
VSY = ±5V
f = 1kHz
RL = 10kΩ
0.1
0.01
0.01
0.1
AMPLITUDE (V rms)
1
10
0.001
0.001
07670-047
0.001
0.001
1k
07670-049
–140
–160
100
THD + N (%)
75
VSY = ±5V
VIN = 5V p-p
RL = 10kΩ
–20
CHANNEL SEPARATION (dB)
CHANNEL SEPARATION (dB)
0
VSY = ±15V
VIN = 10V p-p
RL = 10kΩ
–40
0.01
0.1
AMPLITUDE (V rms)
図 47.THD + N 対振幅
Rev. 0
50
図 48.電源電流の温度特性
0
100
25
TEMPERATURE (°C)
図 45.電源電流対電源電圧
–20
0
図 50.THD + N 対振幅
- 12/18 -
1
10
07670-050
290
370
07670-048
310
07670-045
SUPPLY CURRENT (µA)
390
ADA4062-2
10
VSY = ±15V
VIN = 0.5 V rms
RL = 10kΩ
1
1
0.1
0.1
THD + N (%)
0.01
0.001
10
100
1k
10k
FREQUENCY (Hz)
100k
0.0001
10
100
1k
10k
FREQUENCY (Hz)
図 51.THD + N の周波数特性
Rev. 0
0.01
0.001
07670-051
0.0001
VSY = ±5V
VIN = 0.5 V rms
RL = 10kΩ
図 52.THD + N の周波数特性
- 13/18 -
100k
07670-052
THD + N (%)
10
ADA4062-2
アプリケーション情報
ハイサイド信号コンデショニング
ノッチ・フィルタは特定の干渉周波数を除去するもので、1 個
のオペアンプを使って実現することができます。図 55 に、電圧
フォロワとして構成された ADA4062-2 による 2 個の T 型回路を
使用した 60 Hz ノッチ・フィルタを示します。ADA4062-2 は、
高い入力抵抗と低い出力インピーダンスを提供するバッファと
して機能します。ADA4062-2 は低バイアス電流(2 pA typ)と高入
力抵抗(10 TΩ typ)を持つため、大きな抵抗と小さいコンデンサ
の使用が可能になります。
正レール近くの信号検出を必要とするアプリケーションは多数
存在します。ADA4062-2 はハイ・サイド電流検出アプリケーシ
ョンに使用することができます。図 55 に、ADA4062-2 を使用
し たハ イ・サイ ド信 号コンデ ショ ニング回 路を 示します 。
ADA4062-2 は正の電源を含む入力コモン・モード範囲(−11.5 V
≤ VCM ≤ +15 V)を持っています。この回路では、図 55 に示す 0.1
Ω のような小さい値の抵抗の両端の電圧降下が ADA4062-2 を使
って 5 倍に増幅されます。
したがって、所望性能を実現するためには、偏差 1%以下の部品
を使う必要があります。さらに、ノッチ・フィルタは中心周波数
の少なくとも 100~200 倍の帯域幅を持つオペアンプを必要とし
ます。したがって、1.4 MHz の帯域幅を持つ ADA4062-2 の使用
が、60 Hz ノッチ・フィルタには適しています。図 54 に、周波
数に対するノッチ・フィルタのゲインを示します。60 Hz で、
ノッチ・フィルタは信号に対して約 50 dB の減衰量を持ってい
ます。
+VSY
R2
804kΩ
C3
6.6nF
R3
402kΩ
C1
3.3nF
1/2
VO
–VSY
C2
3.3nF
1
fO = 2π R C
1 1
100kΩ
C3
2
VO
1/2
ADA4062-2
500kΩ
–15V
図 55.ハイサイド信号コンデショニング
マイクロパワー計装アンプ
ADA4062-2 はデュアル・アンプであるため、小さい電源電流を必
要とするアプリケーションに最適です。 ±15 V の電源電圧の場合、
アンプあたりの電源電流は 165 µA (typ)です。また、ADA4062-2
は 4 µV/°C (typ)の低オフセット電圧ドリフトと 2 pA の非常に小さ
いバイアス電流を提供するため、計装アンプにも最適です。
07670-060
C1 = C2 =
RL
+15V
図 56 に、4 本の抵抗と ADA4062-2 を使用した従来型の 2 オペ
アンプ型計装アンプを示します。この計装アンプの高い CMRR
にとって重要なのは、抵抗比と相対ドリフトが一致している抵
抗素子です。真の差増幅のためには、抵抗比の一致 (R3/R4 =
R1/R2)が重要です。抵抗が完全に一致すると仮定すると、回路
ゲインは 1 + R2/R1 になり、この値は約 100 になります。
ADA4062-2 の場合と同様に 1 つのパッケージ内の 2 個のオペア
ンプの一致度は優れているため、3 オペアンプ構成より大幅に優
れた性能を提供します。全体として、この回路の電源電流は約
330 µA だけで済みます。
ADA4062-2
R1 = R2 = 2R3
500kΩ
100kΩ
R3
10.1kΩ
R4
1MΩ
図 53.ノッチ・フィルタ回路
R2
1MΩ
+15V
R1
10.1kΩ
1/2
+15V
1/2
ADA4062-2
V1
V2
VO
ADA4062-2
–15V
–15V
VO = 100(V2 – V1)
TYPICAL: 0.5mV < │V2 – V1│< 135mV
TYPICAL: –13.8V < VO < +13.5V
USE MATCHED RESISTORS
07670-059
IN
R1
804kΩ
0.1Ω
+15V
あるいは、抵抗値とコンデンサ値の別の組み合わせを使って、
所望のノッチ周波数を実現することができます。ただし、この
回路にはすべての抵抗値とコンデンサ値が一致しなければなら
ないという主要な欠点があります。これらが一致しない場合に
は、ノッチ周波数のオフセットとドリフトにより、回路は理想
ノッチ周波数以外の周波数を減衰させてしまいます。
07670-058
ノッチ・フィルタ
図 56.マイクロパワー計装アンプ
位相反転
図 54.ノッチ・フィルタ: ゲインの周波数特性
位相の反転は、入力コモン・モード電圧が範囲を超えると、あ
る種のアンプで発生します。これらのアンプ入力を駆動する電
圧が最大入力コモン・モード電圧範囲を超えると、アンプ出力
の極性が変化します。多くの JFET 入力アンプでは、いずれかの
入力が入力コモン・モード範囲を超えると位相反転が発生しま
す。
ADA4062-2 の場合、片方または両方の入力が入力電圧範囲を超
えても出力での位相反転が発生せずに、出力は正電源レールよ
Rev. 0
- 14/18 -
ADA4062-2
VIN
VSY = ±15V
VOUT
VOLTAGE (5V/DIV)
り下で、かつ負電源レールの上 0.5 V の範囲内に留まります。
電源電圧±15 V の場合、位相反転は入力電圧が−14.5 V より大き
い負信号のときに発生します。これは、入力ステージが飽和し
てゲート―ドレイン間ダイオードが順方向にバイアスされるた
めに発生します。ADA4062-2 での位相反転は、入力端子を相互
にクランプするショットキ・ダイオードを使用することにより
防止することができます。図 57 のシンプルなバッファ回路で、
D1 がオペアンプの位相反転を防止し、R がオペアンプへ流れる
入力電流を制限しています。
R
D1
10kΩ IN5711
1/2
VO
ADA4062-2
–VSY
TIME (40µs/DIV)
07670-053
IN
図 58.位相反転なし
図 57.位相反転を解決する回路
Rev. 0
- 15/18 -
07670-038
+VSY
ADA4062-2
回路図
VCC
OUT A/
OUT B
VEE
図 59.簡略化した回路図
Rev. 0
- 16/18 -
07670-062
+IN A/
+IN B
–IN A/
–IN B
ADA4062-2
外形寸法
3.20
3.00
2.80
8
3.20
3.00
2.80
5.15
4.90
4.65
5
1
4
PIN 1
0.65 BSC
0.95
0.85
0.75
0.15
0.00
1.10 MAX
0.38
0.22
COPLANARITY
0.10
0.80
0.60
0.40
8°
0°
0.23
0.08
SEATING
PLANE
COMPLIANT TO JEDEC STANDARDS MO-187-AA
図 60.8 ピン・ミニ・スモール・アウトライン・パッケージ[MSOP]
(RM-8)
寸法: mm
5.00 (0.1968)
4.80 (0.1890)
8
1
5
4
1.27 (0.0500)
BSC
0.25 (0.0098)
0.10 (0.0040)
COPLANARITY
0.10
SEATING
PLANE
6.20 (0.2441)
5.80 (0.2284)
1.75 (0.0688)
1.35 (0.0532)
0.51 (0.0201)
0.31 (0.0122)
0.50 (0.0196)
0.25 (0.0099)
8°
0°
0.25 (0.0098)
0.17 (0.0067)
1.27 (0.0500)
0.40 (0.0157)
COMPLIANT TO JEDEC STANDARDS MS-012-A A
CONTROLLING DIMENSIONS ARE IN MILLIMETERS; INCH DIMENSIONS
(IN PARENTHESES) ARE ROUNDED-OFF MILLIMETER EQUIVALENTS FOR
REFERENCE ONLY AND ARE NOT APPROPRIATE FOR USE IN DESIGN.
図 61.8 ピン標準スモール・アウトライン・パッケージ[SOIC_N]
ナロウ・ボディ
(R-8)
寸法: mm (インチ)
Rev. 0
- 17/18 -
45°
012407-A
4.00 (0.1574)
3.80 (0.1497)
ADA4062-2
Model
Temperature Range
Package Description
Package Option
Branding
ADA4062-2ARMZ1
ADA4062-2ARMZ-RL1
ADA4062-2ARZ1
ADA4062-2ARZ-R71
ADA4062-2ARZ-RL1
ADA4062-2BRZ1
ADA4062-2BRZ-R71
ADA4062-2BRZ-RL1
−40°C to +125°C
−40°C to +125°C
−40°C to +125°C
−40°C to +125°C
−40°C to +125°C
−40°C to +125°C
−40°C to +125°C
−40°C to +125°C
8-Lead MSOP
8-Lead MSOP
8-Lead SOIC_N
8-Lead SOIC_N
8-Lead SOIC_N
8-Lead SOIC_N
8-Lead SOIC_N
8-Lead SOIC_N
RM-8
RM-8
R-8
R-8
R-8
R-8
R-8
R-8
A25
A25
1
Z = RoHS 準拠製品.
Rev. 0
- 18/18 -
D07670-0-10/08(0)-J
オーダー・ガイド