TEMIC U4256BM

U4256BM
Frequency Synthesizer for Radio Tuning
Description
The U4256BM is a single chip frequency synthesizer in
BICMOS technology. Together with the AM/FM IC
U4255BM, it performs a complete AM/FM car radio front
end, which is recommended also for RDS (Radio Data
System) applications. It is controlled by 3-wire bus and
contains also Digital to Analog Converters (DACs) for
automatic alignment of the AM/FM tuner.
Features
D
D
D
D
D
D
Reference oscillator up to 15 MHz (tuned)
D Four programmable switching outputs (open drain)
Oscillator buffer output (for AM up/down conversion)
D Three DACs for software controlled tuner alignment
Two programmable 16-bit dividers
D Low power consumption
Fine-tuning steps: AM ≥ 1 kHz, FM ≥ 2 kHz
D High S/N ratio
Fast response time due to integrated loop push-pull stage
D Integrated band gap
3-wire bus (enable, clock and data; 3 V and 5 V microcontrollers acceptable)
necessary
*
only one supply voltage
Block Diagram
SWO1 SWO2 SWO3 SWO4
7
8
9
10
Tuning
13
OSCIN
12
OSCOUT
MX2LO
CLK
DATA
EN
15
17
16
18
Oscillator
R–
divider
Switching outputs
DAC3
3–bit
5
OSC
buffer
3W–
bus
interface
DAC2
4
DAC1
3
AM/FM
FMOSCIN
FM–
preamp
N–
divider
Phase
detector
1
Current
sources
2
Band-gap
20
GNDan
14
V5
DAC2
DAC1
VRef
6
19
DAC3
VRef
VS
PDO
PD
11
96 11799
GND
Figure 1. Block diagram
Ordering Information
Extended Type Number
U4256BM-AFS
U4256BM-AFSG3
Package
SSO20
SSO20
Remarks
Taped and reeled
Rev. A2, 03-Nov-98
1 (14)
Preliminary Information
U4256BM
Pin Description
1
20
GNDan
PD 2
19
FMOSCIN
3
18
EN
DAC2 4
17
CLK
5
16
DATA
6
15
MX2LO
SWO1 7
14
V5
SWO2 8
13 OSCIN
SWO3 9
12 OSCOUT
SWO4 10
11 GND
PDO
DAC1
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁ
Pin
1
2
3
4
5
DAC3
U4256BM
VS
96 11944
Figure 2. Pinning
Circuit Description
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
Symbol
PDO
PD
DAC1
Function
Analog output
Current output
Output 1,
digital to analog converter
DAC2
Output 2,
digital to analog converter
DAC3
Output 3,
digital to analog converter
VS
Supply voltage analog part
SWO1
Switching output 1
SWO2
Switching output 2
SWO3
Switching output 3
SWO4
Switching output 4
GND
Ground, digital part
OSCOUT Oscillator output
OSCIN
Oscillator input
V5
Capacitor band gap
MX2LO Oscillator buffer output
DATA
Data input
CLK
Clock
EN
Enable
FMOSCIN FM-oscillator input
GNDan Ground, analog part
Functional Description
The U4256BM is a single chip PLL circuit, designed for
AM/FM RDS (Radio Data System) applications. The
special design allows to build automatic alignment tuner
systems. Two programmable DACs (Digital to Analog
Converter) support the computer controlled alignment.
The U4256BM has a very fast response time of maximum
800 ms (at 2 mA, fref = 100 kHz, measured on MPX
signal). It performs a high signal to noise ratio.
Only one supply voltage is necessary, due to a
integrated band gap.
The U4256BM is controlled via 3-wire bus.
The U4256BM is especially designed for AM up/down
converter systems, together with the tuner U4255BM.
Due to the integrated DACs, an automatic tuner
alignment is possible. All the functions of the U4256BM
can be software controlled via a serial 3-wire bus,
consisting of Enable, Clock and Data. The format and
procedure for the data transfer from the microcontroller
is shown in figures 3, 4 and table Data Transfer. All
requested data have to be transferred via 16-bit or 24-bit
commands. Due to the 8-bit structure, the serial output
interface of a microcontroller can be used for the data
transfer. The PLL functions can be controlled by 24-bit
commands, while the alignment functions are controlled
by 16-bit commands. The alignment function control
normally is set once by switching on the tuner. Then the
tuner automatically will be aligned. The data for
alignment are stored in a separate EPROM. Via integrated
capacitors it is possible to tune the reference oscillator
(this function is controlled via the 3-wire bus).
2 (14)
Rev. A2, 03-Nov-98
Preliminary Information
U4256BM
Absolute Maximum Ratings
All voltages are referred to GND (Pin 15)
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
Thermal Resistance
Parameters
Analog supply voltage
Input voltage
Output current
Output drain voltage
Ambient temperature range
Storage temperature range
Junction temperature
Electrostatic handling
Junction ambient
Pin 6
Pins 16, 17 and 18
Pins 7, 8, 9 and 10
Pins 7, 8, 9 and 10
Parameters
when soldered to PCB
Symbol
VS
VI
IO
VOD
Tamb
Tstg
Tj
VESD
Value
8 to 15
–0.3 to +12
–1 to +5
15
–40 to +85
–40 to +125
125
t.b.d.
Unit
V
V
mA
V
°C
°C
°C
V
Symbol
RthJA
Value
140
Unit
K/W
Operating Range
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
All voltages are referred to GND (Pin 15)
Parameter
Supply voltage range
Ambient temperature
Input frequency
Programmable divider
Crystal oscillator
Pin 6
Pin 19
Pins 12 and 13
Symbol
VS
Tamb
RFi
SF
fXTAL
Min.
8
–40
70
2
0.1
Typ.
8.5
Max.
14
+85
160
65535
15
Unit
V
°C
MHz
MHz
Electrical Characteristics
Test conditions (unless otherwise specified): VS = +8.5 V, Tamb = +25°C
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
Á
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
Parameters
Supply voltage
Analog supply voltage
Supply current
Analog supply current
OSCIN
Input voltage
FMOSCIN
Input voltage
PD
Output current 1
Output current 2
Output current 3
Output current 4
Leakage current
Test Conditions / Pins
Pin 6
Symbol
Min.
Typ.
Max.
Unit
VA
8
8.5
12
V
IA
4.5
10
20
mA
VOSC
100
mVrms
VFMOSC
VFMOSC
40
150
mVrms
mVrms
Pin 20
Pin 13
f = 0.1 to 15 MHz
Pin 19
f = 70 to 120 MHz
f = 120 to 160 MHz
Pin 2
PD = 2.5 V
PD = 2.5 V
PD = 2.5 V
PD = 2.5 V
PD = 2.5 V
± IPD
± IPDL
Rev. A2, 03-Nov-98
20
80
400
1600
25
100
500
2000
30
120
600
2400
20
µA
µA
µA
µA
nA
3 (14)
Preliminary Information
U4256BM
Electrical Characteristics (continued)
Test conditions (unless otherwise specified): VS = +8.5 V, Tamb = +25°C
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
Parameters
Test Conditions / Pins
Symbol
PDO
Pin 1
Saturation voltage HIGH
VSATH – (VA – VPDOFM),
VSATH
LOW
I = 15 mA
VSATL
SWO1, SWO2, SWO3, SWO4 (open drain) Pins 7, 8, 9 and 10
I = 1 mA,
Output leakage current
IOHL
V7,8,9,10 = 8.5 V
HIGH
Output voltage
LOW
VSWOL
DAC1, DAC2
Pins 3 and 4
Output current
IDAC1, 2
Output voltage
VDAC1, 2
Gain range (resolution 256 steps)
Offset range (resolution 24 steps)
DAC 3
Pin 5
Output current
IDAC3
Output voltage (resolution 16 steps)
VDAC3
MX2LO
Output AC voltage
At Pin15: 47 pF and 1 kW VMX2LO
Output DC voltage
VDC
Min.
Typ.
Max.
Unit
100
200
500
400
mV
mV
100
nA
400
mV
0.3
0.6
–0.6
1
VS – 0.5
2.3
0.7
mA
V
0.25
1
6
mA
V
200
2.1
mVpp
V
100
80
1.6
120
1.9
V
3-Wire Bus Description
16-bit command
14858
EN
DATA
LSB
BYTE 1
MSB LSB
BYTE 2
MSB
CLK
24-bit command
EN
DATA
LSB
MSB LSB
BYTE 1
BYTE 2
MSB LSB
BYTE 3
MSB
CLK
e.g., Divider
IPD3 IPD1
20
21
22
23
24
25
26
27
28
29
2 10
2 11
2 12
2 13 2 14
2 15 P–20 P–21 P–22
Status 0
R–Divider
OSCB IPD4 IPD2
0
0
Addr.
Figure 3. Pulse diagram
4 (14)
Rev. A2, 03-Nov-98
Preliminary Information
U4256BM
Data Transfer
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
Á ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁ
Á ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁ
A
MSB
ADDR.
1 0 8pF
B85
BYTE 2
LSB
MSB
Oscillator tuning function
32pF 16pF 8pF 4pF 2pF 1pF 0.5pF
B84 B83 B82 B81 B80 B79 B78
BYTE 1
B77
B76
LSB
B75
B74
B73
B72
B
MSB
ADDR.
Byte 3
STATUS 0
LSB
MSB
BYTE 2
LSB
MSB
R – DIVIDER
BYTE 1
LSB
0 0 IPD
1,2
IPD
3,4
OSCB
0 = on,
1 = off
P–22
P–21
P–20
215
214
213
212
211
210
29
28
27
26
25
24
23
22
21
20
B71
B70
B69
B68
B67
B66
B65
B64
B63
B62
B61
B60
B59
B58
B57
B56
B55
B54
B53
B52
B51
B50
C
MSB
ADDR.
0 0 O–25
B49
BYTE 2
LSB MSB
DAC1 – GAIN & OFFSET
O–24
B48
O–23
B47
O–22
B46
O–21
B45
O–20
B44
G–27
B43
BYTE 1
G–26
B42
G–25
B41
G–24
B40
LSB
G–23
B39
G–22
B38
G–21
B37
G–20
B36
D
MSB
ADDR.
0 1
Byte 3
STATUS 1
LSB
MSB
BYTE 2
LSB
N – DIVIDER
MSB
BYTE 1
LSB
0
AM = 1
FM = 0
SWO4
1=off,
0=on
SWO3
1=off,
0=on
SWO2
1=off,
0=on
SWO1
1=off,
0=on
215
214
213
212
211
210
29
28
27
26
25
24
23
22
21
20
B35
B34
B33
B32
B31
B30
B29
B28
B27
B25
B24
B23
B22
B22
B21
B20
B19
B18
B17
B16
B15
B14
E
MSB
ADDR.
0 1 O–25
B13
BYTE 2
LSB MSB
DAC2 – GAIN & OFFSET
O–24
B12
O–23
B11
O–22
B10
O–21
B9
O–20
B8
G–27
B7
BYTE 1
G–26
B6
G–25
B5
G–24
B4
G–23
B3
LSB
G–22
B2
G–21
B1
G–20
B0
Rev. A2, 03-Nov-98
5 (14)
Preliminary Information
U4256BM
Timing Information
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
Parameters
Test Conditions / Pins
3-wire bus, ENABLE, DATA, CLOCK
Pins 16, 17, 18
Input voltage
HIGH
LOW
Clock frequency
Period of CLK
HIGH
LOW
Rise time EN, DA, CLK
Fall time EN, DA, CLK
Set-up time
Hold time EN
Hold time DA
Symbol
Min.
VBUS
VBUS
2.0
tH
tL
tr
tf
ts
250
250
tHEN
tHDA
Typ.
Max.
1.0
1.0
400
100
100
250
0
Unit
V
V
MHz
ns
ns
ns
ns
ns
ns
ns
Bus Timing
tR
tF
Enable
tHEN
tS
tF
tR
Data
tHDA
tS
tR
tF
Clock
tH
tL
96 11826
Figure 4. Bus timing
6 (14)
Rev. A2, 03-Nov-98
Preliminary Information
U4256BM
Bus Control
The charge pump current can be choosen by setting the
Bits IPD1, 2 (Bit 71) and IPD3, 4 (Bit 70) as following:
IPD (µA)
IPD1, 2
IPD3, 4
25
0
0
100
0
1
500
1
0
2000
1
1
The gain of DAC1 has a range of 0.7 x V(PDO) to
2.15 x V(PDO). V(PDO) is the PLL tuning voltage
output. This range is divided into 256 steps. So one step
is approximately (2.15–0.7)/256 = 5.664 m. The gain can
be controlled by the Bits 36 to 43 (G–20 to G–27) as
following:
ÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
Á
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
Á
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
The oscillator buffer output can be switched by the OSCB
Bit as following (Bit 69):
MX2LO AC Voltage
OSCB
ON
0
OFF
1
The DAC3 output voltage can be controlled by the
Bits P-20 to P-22 (Bits 66 to 68) as following:
DAC3 Offset Approx.
Bit68
Bit67
Bit66
0.5 V
0
0
0
1.1 V
0
0
1
1.8 V
0
1
0
2.4 V
0
1
1
3.1 V
1
0
0
3.7 V
1
0
1
4.4 V
1
1
0
5.0 V
1
1
1
The FM/AM function can be controlled by setting the
FM/AM Bit 34 as following:
FM/AM
Bit 34
FM
0
AM
1
Gain
DAC1
Approx.
0.7
0.70566
0.71133
0.71699
...
1.00019
...
2.1386
2.14434
2.15 m
B43 B42 B41 B40 B39 B38 B37 B36
0
0
0
0
...
0
...
1
1
1
0
0
0
0
...
0
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
0
0
...
0
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
1
1
...
0
...
0
1
1
0
1
0
1
...
1
...
1
0
1
The offset of DAC1 has a range of 0.5 to –0.6. This range
is divided into 64 steps. So one step is approximately
1.1V/63 = 17.2 m. The offset can be controlled by the Bits
44 to 49 (O–20 to O–25) as following:
Offset DAC1
Approx.
0.5
0.4828
0.4656
0.4484
...
–0.0156
...
0.5656
–0.5828
–0.6
B49
B48
B47
B46
B45
B44
0
0
0
0
...
0
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
1
1
...
1
...
0
1
1
0
1
0
1
...
0
...
1
0
1
The tuning capacity for the crystal oscillator has a range
of 0.5 pF to 71.5 pF. The values are coded binary. The
tuning can be controlled by the Bits 78 to 85 as following:
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
The switching output SWO1 to SWO4 can be controlled
as following (Bits 30 to 33):
Switch Output
Bit
SWOx = ON
0
SWOx = OFF
1
C
(pF)
0
0.5
1.0
1.5
...
63.5
71.5
B85
B84
B83
B82
B81
B80
B79
B78
1
1
1
1
...
1
0
1
1
1
1
...
0
0
1
1
1
1
...
0
0
1
1
1
1
...
0
0
1
1
1
1
...
0
0
1
1
1
1
...
0
0
1
1
0
0
...
0
0
1
0
1
0
...
0
0
Rev. A2, 03-Nov-98
7 (14)
Preliminary Information
U4256BM
The gain of DAC2 has a range of 0.7 x V(PDO) to
2.15 x V(PDO). V(PDO) is the PLL tuning voltage
output. This range is divided into 256 steps. So one step
is approximately (2.15–0.7)/256 = 5.664 m. The gain can
be controlled by the bits 0 to 7 (G–20 to G–27) as
following:
The offset of DAC2 has a range of 0.5 to –0.6. This range
is divided into 64 steps. So one step is approximately
1.1V/63 = 17.2 m. The offset can be controlled by the
Bits 8 to 13 (O–20 to O–25) as following:
Offset DAC2
Approx.
0.5
0.4828
0.4656
0.4484
...
–0.0156
...
0.5656
–0.5828
–0.6
B13
B12
B11
B10
B9
B8
0
0
0
0
...
0
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
1
1
...
1
...
0
1
1
0
1
0
1
...
0
...
1
0
1
ÁÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁ
Á
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
Á
ÁÁ
ÁÁ
Á
ÁÁ
ÁÁ
Á
ÁÁ
ÁÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁÁÁÁÁÁ
ÁÁÁÁ
ÁÁÁ
ÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
ÁÁ
ÁÁÁ
Gain
DAC2
Approx.
0.7
0.70566
0.71133
0.71699
...
1.00019
...
2.1386
2.14434
2.15 m
B7
B6
B5
B4
B3
B2
B1
B0
0
0
0
0
...
0
...
1
1
1
0
0
0
0
...
0
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
0
0
...
0
...
1
1
1
0
0
0
0
...
1
...
1
1
1
0
0
1
1
...
0
...
0
1
1
0
1
0
1
...
1
...
1
0
1
Input / Output Interface Circuits
PDO
PD
PDO is the loop amplifier output of the PLL. The bipolar
output stage is a rail-to-rail amplifier.
PD is the current charge pump output of the PLL. The
current can be controlled by setting the Bits IDP1, 2 and
IDP3, 4. The loop filter has to be designed corresponding
to the choosen pump current and the internal reference
frequency. A recommendation can be found in the
application circuit.
V5
14859
V5
C
PDO
PD
Figure 5.
8 (14)
Rev. A2, 03-Nov-98
Preliminary Information
U4256BM
FMOSCIN
FMOSCIN is the preamplifier input for the FM/AM oscillator signal.
FMOSCIN
AMOSCIN
14860
Figure 6.
MX2LO
EN, DATA, CLK
MX2LO is the buffered output of the crystal oscillator.
V5
V5
All functions can be controlled via a 3-wire bus consisting
of ENABLE, DATA and CLOCK. The bus is designed for
microcontrollers which operate with 3 V supply voltage.
Details of the data transfer protocol are shown in the table
‘Data Transfer’.
VDD
OSCIN
MX2LO
EN
DATA
CLK
14863
14861
Figure 7.
Figure 9.
DAC 1, 2 and 3
SWO1, 2, 3 and 4
DAC 1 to 3 are the outputs for automatic tuner alignment.
All switching outputs are ‘open drain’ and can be set and
reset by software control. Details are described in the data
transfer protocol.
VS
SWO1
SWO2
SWO3
SWO4
DAC1
14864
14862
Figure 8.
Figure 10.
Rev. A2, 03-Nov-98
9 (14)
Preliminary Information
U4256BM
OSCIN, OSCOUT
A crystal resonator (up to 16 Mhz) is connected between
OSCIN and OSCOUT in order to generate the reference
frequency. The complete application circuit is shown in
figure 15. If a reference is available, it can be applied at
OSCIN. The minimum voltage should be 100mVrms. In
this case, pin OSCOUT has to be open.
VDD
OSCIN
VDD
OSCOUT
14865
Figure 11.
Application Information
Function of DAC1, 2 in the FM Mode
For automatic tuner alignment, the DAC1 and 2 of the
U4256BM can be controlled by setting gain and offset
values. The following figure shows the principle of the
operation in FM mode. The gain is in the range of
0.7 to 2.15. The offset range is +0.5 V to –0.6 V. For
alignment, DAC1 and 2 are connected to the varicaps of
the preselection filter and the IF filter. For alignment,
offset and gain is set for having the best tuner tracking
PDO
Gain
+/–
DAC1,2
Function of DAC1, 2 in the AM Mode
In AM mode, DAC1, 2 can be used as standard DAC
converters. The resolution of 8 bit is controlled via the
gain bits in a range of approximately 0.5 V to 7 V,
depending on the offset value.
FMOSCIN Sensitivity
Vi (mVrms on 50 W)
150
100
50
Offset
14907
0
0
20
40
Figure 12.
60
80
100
120
Frequency (MHz)
140
160
Figure 13.
10 (14)
Rev. A2, 03-Nov-98
Preliminary Information
U4256BM
Oscillator Tuning Function Schematic
Cx1
Cx2
INV
8p
32p
16p
8p
4p
2p
1p
.5p
1p
.5p
B78
2p
4p
8p
16p
32p
8p
B79
B80
B81
B82
B83
B84
B85
Figure 14.
Application Circuit
EN
CLK
DATA
V5
GND
C 12
100 nF
C9
R5
5.1 k Ω 33 pF
33 pF
C8
47 pF
20
C1
10 pF
19
18
17
16
4 MHz
15
14
13
12
11
7
8
9
10
R2
600 Ω
U4256BM
FM
OSC
1
2
3
5
4
6
C16
C6
330 pF
R4
10 kΩ
C5
C7
C 15
10 nF
C 14
C4
10 nF
10 nF
100 nF
100 µF
R3
100 Ω
10 nF
DAC1
9611257
DAC2
DAC3
VS
SWO1 SWO2 SWO3 SWO4
8 ... 12 V
Figure 15. Application circuit
Rev. A2, 03-Nov-98
11 (14)
Preliminary Information
12 (14)
Preliminary Information
1nF
220 nF
C 117
10nF
C 54
C 53
47 W
R 16
MPF102
J109
T301
BC848C
2.7k W
2
47k W
R 112
L 102
2.2 m H
220 nF
C 44
470 W
R 104
100 nF
2.2 m H
R 12
C 113
L9
470k W
68 m H
68 m H
F102
C 40
6.8pF
C 107
D 101
7
10nF
10nF
S391D
3.9pF
5mH
L 301
C 103
D 103
C 102
3
4
C 104
18pF
FMV
F101
BB804
D 102 68k W
R 102
1nF
2
C 110
1
4
3
10nF
33
C 115
12
C 114
C 116
R 151
8.2kW
R 113
10kW
R 131
5.6k W
6.8pF
C 133
220nF
11
U4255BM
34
14
31
22pF
1nF
C 134
330pF
C 152
D 131
7
FM0
1
20
1
15
30
C 132
F131
47pF
C 131
BB804
3
13
32
220nF
C 207
2
C 151
10nF
19
16
29
3
18
17
28
4
17
18
27
KF302
450kHz
220nF
C 309
10nF
5
10nF
C 157
6
2.2k W
21
7
14
22pF
13
8
Q151
3
2
4
100
9
12
mF
10.25
MHz
22
23
C 153
1.5nF
C 310
F302
AM/ZF2
24
C 155
100nF
15
C 156
20
25
U4256BM
16
19
26
1
7
6
100nF
R 303
C 312
22pF
C 154
14522
10
11
10 W
R 152
10nF
MP6
MP12
MP11
MP10
MP5
MP4
MP9
MP3
EN
CLOCK
DATA
STOP
IF2
HUB
C 301
10pF
S391D
D 302
100nF
100nF
MP8
MP7
FELD
ADJ
68k W
R 122
10
35
10nF
10 m F
R 111
200k W
C 206
C 205
C 208
220nF
KR202
10.7
MHz
C 313
UG10V
DPLPF
MPX
D 301
S391D
100nF
68k W
22n F
10 m F
9
36
C 304
R 121
8
37
1nF
C 203
C 303
7
38
T301
BC858C
C 311
6
39
470nF
C 204
10kW
R 202
10nF
C 202
MP2
MP1
680 W
5
40
KR201
10.7MHz
270 W
R 201
10 W
R 106
R 103
4
41
C 307
100nF
C 201
10nF
42
4.7n F
43
C 109
1
44
270pF
C 313
AM/ZF1
F201
C 108
3
BB804
1
6
390 W
R 10
10 W
R 105
220 nF
T101
BFR93A
10pF
C 106
1
3
2.2k W
R 11
T302
BC858C
1kW
R8
10 m F
C 112
C 306 15pF
L8
L7
10nF
C 209
2
6
7
100nF
C 308
U4256BM
Application Board Schematic
Figure 16. Application borad schematic
Rev. A2, 03-Nov-98
U4256BM
Package Information
Package SSO20
5.7
5.3
Dimensions in mm
6.75
6.50
4.5
4.3
1.30
0.15
0.15
0.05
0.25
6.6
6.3
0.65
5.85
20
11
technical drawings
according to DIN
specifications
13007
1
10
Rev. A2, 03-Nov-98
13 (14)
Preliminary Information
U4256BM
Ozone Depleting Substances Policy Statement
It is the policy of TEMIC Semiconductor GmbH to
1. Meet all present and future national and international statutory requirements.
2. Regularly and continuously improve the performance of our products, processes, distribution and operating systems
with respect to their impact on the health and safety of our employees and the public, as well as their impact on
the environment.
It is particular concern to control or eliminate releases of those substances into the atmosphere which are known as
ozone depleting substances ( ODSs).
The Montreal Protocol ( 1987) and its London Amendments ( 1990) intend to severely restrict the use of ODSs and
forbid their use within the next ten years. Various national and international initiatives are pressing for an earlier ban
on these substances.
TEMIC Semiconductor GmbH semiconductor division has been able to use its policy of continuous improvements
to eliminate the use of ODSs listed in the following documents.
1. Annex A, B and list of transitional substances of the Montreal Protocol and the London Amendments respectively
2 . Class I and II ozone depleting substances in the Clean Air Act Amendments of 1990 by the Environmental
Protection Agency ( EPA) in the USA
3. Council Decision 88/540/EEC and 91/690/EEC Annex A, B and C ( transitional substances ) respectively.
TEMIC Semiconductor GmbH can certify that our semiconductors are not manufactured with ozone depleting
substances and do not contain such substances.
We reserve the right to make changes to improve technical design and may do so without further notice.
Parameters can vary in different applications. All operating parameters must be validated for each customer
application by the customer. Should the buyer use TEMIC products for any unintended or unauthorized
application, the buyer shall indemnify TEMIC against all claims, costs, damages, and expenses, arising out of,
directly or indirectly, any claim of personal damage, injury or death associated with such unintended or
unauthorized use.
TEMIC Semiconductor GmbH, P.O.B. 3535, D-74025 Heilbronn, Germany
Telephone: 49 ( 0 ) 7131 67 2594, Fax number: 49 ( 0 ) 7131 67 2423
14 (14)
Rev. A2, 03-Nov-98
Preliminary Information