19-1523; Rev 4; 7/01 概要 ___________________________________ 特長 ___________________________________ 1.25GbpsのMAX3264/MAX3268及び2.5Gbpsの MAX3265/MAX3269/MAX3765は、ギガビットイーサ ネット及びファイバチャネル光レシーバ機器用に設計 されたリミティングアンプです。本アンプは広範囲の 入力電圧を許容し、エッジ速度が制御された一定レベル 出力電圧を提供します。その他の特長としては、ロス オブシグナル(LOS)表示付のRMSパワーディテクタ、 入力電圧が設定されたスレッショルドよりも低く低下 した時にデータ出力信号をミュートするスケルチ機能 (オプション)及び優れたジッタ性能等が挙げられます。 ◆ 電源電圧:+3.0V∼+5.5V MAX3264/MAX3265/MAX3765は誘導性のコネクタ を許容する電流モードロジック(CML)データ出力を備え、 1 6ピンTSSOPパッケージになっているため、GBIC レシーバに最適です。MAX3268/MAX3269は規格に 適合した正基準エミッタカップリングロジック(PECL) データ出力を備え、形状ファクタの小さなレシーバに 最適な超小型10ピンµMAXパッケージで提供されてい ます。 ◆ パッケージ:10ピンµMAX又は16ピンTSSOP ◆ 低確定的ジッタ 14ps(MAX3264) 11ps(MAX3265/MAX3765) ◆ 最大エッジ速度:150ps(MAX3265/MAX3765) 300ps(MAX3264) ◆ 設定可能な信号検出機能 ◆ 出力インタフェースはCML又はPECLを選択可能 型番 ___________________________________ アプリケーション _______________________ ギガビットイーサネット光レシーバ ファイバチャネル光レシーバ システム相互接続 ATM光レシーバ PART TEMP. RANGE PIN-PACKAGE MAX3264CUE 0°C to +70°C 16 TSSOP-EP† MAX3264C/D 0°C to +70°C Dice* MAX3265CUE 0°C to +70°C 16 TSSOP-EP† MAX3265CUB 0°C to +70°C 10 µMAX-EP† MAX3265C/D 0°C to +70°C Dice* MAX3265EUE -40°C to +85°C 16 TSSOP-EP† MAX3268CUB 0°C to +70°C 10 µMAX-EP† MAX3268C/D 0°C to +70°C Dice* MAX3269CUB 0°C to +70°C 10 µMAX-EP† MAX3269C/D 0°C to +70°C Dice* MAX3765CUB 0°C to +70°C 10 µMAX-EP† *Dice are designed to operate from 0°C to +70°C, but are tested and guaranteed only at TA = +25°C. †EP = Exposed paddle 選択ガイドはデータシートの最後に記載されています。 ピン配置はデータシートの最後に記載されています。 標準動作回路 ______________________________________________________________________ CAZ VCC CAZ1 VCC VCC CAZ2 MAX3264CUE MAX3265CUE MAX3265EUE CIN 0.01µF RTERM 0.01µF OUT+ IN+ 100Ω IN- MAX3266 MAX3267 0.01µF OUT- CIN 0.01µF RL 100Ω RTERM TH SQUELCH LOS LOS LEVEL N.C. LOSS OF SIGNAL N.C. N.C. VCC RTH Typical Operating Circuits continued at end of data sheet. ________________________________________________________________ Maxim Integrated Products 1 本データシートに記載された内容は、英語によるマキシム社の公式なデータシートを翻訳したものです。翻訳により生じる相違及び誤りに ついての責任は負いかねます。正確な内容の把握にはマキシム社の英語のデータシートをご参照下さい。 無料サンプル及び最新版データシートの入手にはマキシム社のホームページをご利用下さい。www.maxim-ic.com MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ ABSOLUTE MAXIMUM RATINGS Supply Voltage (VCC) ............................................-0.5V to +6.0V Voltage at IN+, IN- ..........................(VCC - 2.4V) to (VCC + 0.5V) Voltage at SQUELCH, CAZ1, CAZ2, LOS, LOS, TH..................................-0.5V to (VCC + 0.5V) Voltage at LEVEL...................................................-0.5V to +2.0V Current into LOS, LOS ..........................................-1mA to +9mA Differential Input Voltage (IN+ - IN-) .....................................2.5V Continuous Current at CML Outputs (OUT+, OUT-) ..........................-25mA to +25mA Continuous Current at PECL Outputs (OUT+, OUT-) .........50mA Continuous Power Dissipation (TA = +70°C) 16-Pin TSSOP (derate 27mW/°C above +70°C) .........2162mW 10-Pin µMAX (derate 20mW/°C above +70°C) ...........1600mW Operating Ambient Temperature Range .............-40°C to +85°C Storage Temperature Range .............................-55°C to +150°C Processing Temperature (dice) .......................................+400°C Lead Temperature (soldering, 10s) .................................+300°C Stresses beyond those listed under “Absolute Maximum Ratings” may cause permanent damage to the device. These are stress ratings only, and functional operation of the device at these or any other conditions beyond those indicated in the operational sections of the specifications is not implied. Exposure to absolute maximum rating conditions for extended periods may affect device reliability. ELECTRICAL CHARACTERISTICS (Data outputs terminated per Figure 1, VCC = +3.0V to +5.5V, TA = 0°C to +70°C. Typical values are at VCC = +3.3V, TA = +25°C, unless otherwise noted.) (Note 1) PARAMETER Data Rate Input Voltage Range Deterministic Jitter Random Jitter CONDITIONS MAX3264/MAX3268 1.25 2.5 MAX 5 1200 MAX3265/MAX3269/MAX3765 10 1200 MAX3264/MAX3268 (Notes 2, 3) 14 30 MAX3265/MAX3269/MAX3765 (Notes 2, 3) 11 25 MAX3264/MAX3268 (Notes 2, 4) 15 MAX3265/MAX3269/MAX3765 (Notes 2, 4) 8 80 MAX3265/MAX3765 (Note 6) MAX3268 (Note 5) 80 LOS Hysteresis (Notes 2, 7) LOS Assert/Deassert Time (Notes 7, 8) Low LOS Assert Level RTH = 2.5kΩ Low LOS Deassert Level RTH = 2.5kΩ UNITS Gbps MAX3264/MAX3268 MAX3269 (Note 6) 2 TYP MAX3265/MAX3269/MAX3765 MAX3264 (Note 5) Data Output Edge Speed MIN mV psp-p psRMS 175 300 100 150 150 300 100 150 ps 2.5 4.4 dB 1 µs MAX3264/MAX3268 1.20 2.6 MAX3265/MAX3269/MAX3765 2.20 4.8 MAX3264/MAX3268 4.5 MAX3265/MAX3269/MAX3765 8.5 _______________________________________________________________________________________ mV mV 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ (Data outputs terminated per Figure 1, VCC = +3.0V to +5.5V, TA = 0°C to +70°C. Typical values are at VCC = +3.3V, TA = +25°C, unless otherwise noted.) (Note 1) PARAMETER CONDITIONS Medium LOS Assert Level RTH = 7kΩ Medium LOS Deassert Level RTH = 7kΩ High LOS Assert Level RTH = 20kΩ High LOS Deassert Level RTH = 20kΩ MIN TYP MAX3264/MAX3268 5.6 9 MAX3265/MAX3269/MAX3765 9.9 16 15 19.8 MAX3265/MAX3269/MAX3765 27 40.5 MAX3264/MAX3268 9.4 21.6 MAX3265/MAX3269/MAX3765 18.0 41.5 MAX3264/MAX3268 35 MAX3265/MAX3269/MAX3765 67 Input-Referred Noise CML Output Voltage IN+ to IN- UNITS mV MAX3264/MAX3268 Squelch Input Current Differential Input Resistance MAX mV mV mV 0 80 400 µA 97 100 103 Ω MAX3264/MAX3268 150 MAX3265/MAX3269/MAX3765 230 LEVEL = open, RLOAD = 50Ω 550 LEVEL = GND and RLOAD = 75Ω 1100 µVRMS 1200 1270 1800 mV PECL Output High Voltage Referenced to VCC -1.025 -0.880 V PECL Output Low Voltage Referenced to VCC -1.810 1.620 V LOS Output High Voltage ILOS = -30µA LOS Output Low Voltage ILOS = +1.2mA Output Signal When Squelched Outputs AC-coupled 20 mV Power-Supply Rejection Ratio f < 2MHz 20 dB CAZ = open 2 MHz CAZ = 0.1µF 2 Low-Frequency Cutoff Output Resistance (single ended) Power-Supply Current 2.4 0.4 MAX3264/MAX3265/MAX3765 85 MAX3268/MAX3269 Figure 2 V 100 kHz 115 4 Output not squelched Output squelched V Ω MAX3268 39 62 MAX3269 48 78 MAX3264 38 62 mA MAX3265 50 76 mA MAX3765 50 76 MAX3765 64 90 _______________________________________________________________________________________ 3 MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 ELECTRICAL CHARACTERISTICS (continued) MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ ELECTRICAL CHARACTERISTICS—MAX3265EUE (Data outputs terminated per Figure 1, VCC = +3.0V to +5.5V, TA = -40°C to +85°C. Typical values are at VCC = +3.3V, TA = +25°C, unless otherwise noted.) (Note 1) PARAMETER CONDITIONS MIN Data Rate TYP Input Voltage Range 10 Deterministic Jitter (Notes 2, 3) 11 Random Jitter (Notes 2, 4) 8 Data Output Edge Speed (Note 6) LOS Hysteresis (Notes 2, 7) LOS Assert/Deassert Time (Notes 7, 8) Low LOS Assert Level RTH = 2.5kΩ Low LOS Deassert Level RTH = 2.5kΩ Medium LOS Assert Level RTH = 7kΩ Medium LOS Deassert Level RTH = 7kΩ High LOS Assert Level RTH = 20kΩ High LOS Deassert Level RTH = 20kΩ 100 2.2 2.20 Gbps 1200 mV 25 psp-p psRMS 155 ps 4.4 dB 1 µs mV 4.8 8.5 13.6 mV mV 16 18.0 41.5 67 111 mV 0 80 400 µA IN+ to IN- 97 100 103 Ω LEVEL = open, RLOAD = 50Ω 550 LEVEL = GND, RLOAD = 75Ω 1100 27 Input-Referred Noise CML Output Voltage UNITS 9.9 Squelch Input Current Differential Input Resistance MAX 2.5 43.0 mV 230 µVRMS 1200 1270 mV 1800 mV LOS Output High Voltage ILOS = -30µA LOS Output Low Voltage ILOS = +1.2mA Output Signal When Squelched Outputs AC-coupled 20 Power-Supply Rejection Ratio f < 2MHz 20 dB CAZ = open 2 MHz CAZ = 0.1µF 2 kHz Low-Frequency Cutoff Output Resistance (single ended) Power-Supply Current 2.4 85 Figure 2 V 0.450 V mV 100 115 Ω 50 76 mA Note 1: Specifications for Input Voltage Range, LOS Assert/Deassert Levels, and CML Output Voltage refer to the total differential peak-to-peak signal applied or measured. PECL output voltages are absolute (single-ended) voltages measured at a single output. Note 2: Input edge speed is controlled using 4-pole, lowpass Bessel filters with bandwidth approximately 75% of the maximum data rate. Note 3: Deterministic jitter is measured with a K28.5 pattern (0011 1110 1011 0000 0101). Deterministic jitter is the peak-to-peak deviation from ideal time crossings, measured at the zero-level crossings of the differential output per ANSI X3.230, Annex A. Note 4: Random jitter is measured with the minimum input signal applied after filtering with a 4-pole, lowpass, Bessel filter (frequency bandwidth at 75% of the maximum data rate). For Fibre Channel and Gigabit Ethernet applications, the peak-to-peak random jitter is 14.1-times the RMS random jitter. Note 5: Input signal applied after a 933MHz Bessel filter. Note 6: Input signal applied after a 1.8GHz Bessel filter. Note 7: Input for LOS assert/deassert and hysteresis tests is a repeating K28.5 pattern. Hysteresis is defined as: 20log (VLOS-DEASSERT / VLOS-ASSERT). Note 8: Response time to a 10dB change in input power. 4 _______________________________________________________________________________________ 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ (TA = +25°C, unless otherwise noted.) MAX3264 LOS HYSTERESIS vs. TEMPERATURE 1100 MAX3265/MAX3269/MAX3765 900 700 6.0 5.0 RTH = 7kΩ 4.5 6.0 2 4 6 8 10 4.5 RTH = 16kΩ 3.5 0 12 10 20 30 40 50 60 70 -40 -15 10 35 60 INPUT VOLTAGE (mV) TEMPERATURE (°C) TEMPERATURE (°C) MAX3264/MAX3268 DETERMINISTIC JITTER vs. INPUT AMPLITUDE MAX3264/MAX3268 RANDOM JITTER vs. INPUT AMPLITUDE MAX3265/MAX3269/MAX3765 DETERMINISTIC JITTER vs. INPUT AMPLITUDE 25 12 RMS JITTER (ps) 20 14 15 10 85 30 MAX3264/5/8/9 TOC06 16 MAX3264/5/8/9 TOC04 30 25 20 10 JITTER (ps) 0 RTH = 4.6kΩ 5.0 4.0 3.5 300 5.5 RTH = 25kΩ 4.0 500 JITTER (ps) 5.5 MAX3264/5/8/9 TOC03 1300 MAX3264/5/8/9 TOC03a MAX3264/MAX3268 6.5 MAX3264/5/8/9 TOC05 OUTPUT VOLTAGE (mV) 1500 6.5 LOS HYSTERESIS (dB) MAX3264/5/8/9 TOC01a 1700 MAX3265EUE LOS HYSTERESIS vs. TEMPERATURE LOS HYSTERESIS (dB) OUTPUT VOLTAGE vs. INPUT VOLTAGE 8 6 15 10 4 5 0 0 400 600 800 1000 1200 0 0 INPUT AMPLITUDE (mV) 10 20 30 40 50 0 INPUT AMPLITUDE (mV) MAX3265/MAX3269/MAX3765 RANDOM JITTER vs. INPUT AMPLITUDE 7 6 5 400 600 800 1000 1200 INPUT AMPLITUDE (mV) MAX3268 DATA OUTPUT EYE DIAGRAM (MINIMUM INPUT) LOSS OF SIGNAL WITH SQUELCH MAX3264/5/8/9 TOC07 8 200 VIN MAX3264/5/8/9 TOC09 200 MAX3264/5/8/9 TOC08 0 RMS JITTER (ps) 5 2 VOUT 300mV/div 4 3 VLOS 2 1 0 0 10 20 30 40 50 500ns/div 200ps/div INPUT AMPLITUDE (mV) _______________________________________________________________________________________ 5 MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 標準動作特性 ______________________________________________________________________ 標準動作特性(続き)_________________________________________________________________ (TA = +25°C, unless otherwise noted.) MAX3264 DATA OUTPUT EYE DIAGRAM AT 1.25Gbps (MINIMUM INPUT) MAX3265/MAX3765 DATA OUTPUT EYE DIAGRAM 2.5Gbps (MINIMUM INPUT) 50mV/div OUTPUT VSWR vs. FREQUENCY 25 3.5 3.0 VSWR 20 15 10 2.0 5 1.5 1.0 0 100ps/div 100k MAX3264 LOSS-OF-SIGNAL THRESHOLD vs. RTH 25 20 15 10 0 1G 0.5 1.0 1.5 2.0 2.5 FREQUENCY (Hz) FREQUENCY (GHz) MAX3265/MAX3765 LOSS-OF-SIGNAL THRESHOLD vs. RTH COMMON-MODE REJECTION RATIO vs. FREQUENCY 50 55 50 30 20 MAX3268 45 40 40 3.0 35 30 25 MAX3265/MAX3765 20 15 10 5 10 0 5 0 0 6 100M CMRR (dB) 30 10M MAX3264/5/8/9 TOC19 35 1M 60 LOS ASSERT THRESHOLD (mV) MAX3264/5/8/9 TOC18 40 2.5 MAX3264/5/8/9 TOC20 PSRR (dB) 4.0 MAX3264/5/8/9 TOC15 POWER-SUPPLY REJECTION RATIO vs. FREQUENCY MAX3264/5/8/9 TOC14 200ps/div MAX3264/5/8/9 TOC13 150mV/div 100ps/div 200ps/div MAX3265/MAX3765 DATA OUTPUT EYE DIAGRAM 2.5Gbps (MAXIMUM INPUT) 150mV/div MAX3264/5/8/9 TOC12 MAX3264/5/8/9 TOC11 MAX3264/5/8/9 TOC10 MAX3264 DATA OUTPUT EYE DIAGRAM AT 1.25Gbps (MAXIMUM INPUT) 150mV/div LOS ASSERT THRESHOLD (mV) MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ 5 10 15 20 RTH (kΩ) 25 30 35 0 5 10 15 RTH (kΩ) 20 25 30 1M 10M 100M FREQUENCY (Hz) _______________________________________________________________________________________ 1G 10G 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ 端子 名称 機 能 µMAX TSSOP 1, 4 3, 6 GND 電源グランド 2 4 IN+ 非反転入力信号 3 5 IN- 反転入力信号 5 8 TH 6 9 LOS 反転ロスオブシグナル出力。入力信号がTH入力によって設定されたスレッショルド よりも高いとLOSはハイになります。信号レベルがこのスレッショルドよりも低く 落ちるとLOSがローになります。 7, 10 11, 14 VCC 電源電圧 8 12 OUT- 反転データ出力 9 13 OUT+ 非反転データ出力 — 1 CAZ1 オフセット補正ループコンデンサ。このピンとCAZ2の間に接続されたコンデンサ によって、オフセット補正ループの時間定数が延長されます。 — 2 CAZ2 オフセット補正ループコンデンサ。このピンとCAZ1の間に接続されたコンデンサ によって、オフセット補正ループの時間定数が延長されます。「設計手順」を参照 して下さい。 — 7 LEVEL 出力電流レベル。このピンが未接続の場合、CML出力電流は約16mAになります。 このピンがグランドに接続されていると、出力電流は約20mAに増加します。 (MAX3265CUB/MAX3765CUBの場合、LEVELは内部でグランドに接続されて います。) — 10 LOS — 15 SQUELCH — 16 N.C. EP EP Exposed Paddle ロスオブシグナルのスレッショルド。このピンとグランドの間の抵抗により、 ロスオブシグナル(LOS)出力の発生する入力信号レベルが設定されます。 「標準動作特性」及び「設計手順」を参照して下さい。 非反転ロスオブシグナル出力。入力信号がTH入力によって設定された スレッショルドよりも高いとLOSはローになります。信号レベルがこの スレッショルドよりも低く落ちるとLOSがハイになります。 スケルチ入力。SQUELCHが未接続あるいはTTLローレベルに設定されると、スケルチ 機能がディセーブルされます。SQUELCHがTTLハイレベルに設定されており、LOSが 発生すると、データ出力OUT+及びOUT-は強制的に静的レベルになります。詳細に ついては 「PECL出力バッファ」 及び 「CML出力バッファ」 を参照して下さい。 (MAX3265/MAX3268/MAX3269の10ピンµMAXでは、SQUELCHは接続されていま せん。MAX3765では、SQUELCHはVCCに内部で接続されています。) 無接続 グランド。適正な熱的性能を得るためには、露出パドルを回路基板のグランドに ハンダ付けする必要があります。 _______________________________________________________________________________________ 7 MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 端子説明 __________________________________________________________________________ MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ VCC VCC VCC VCC 100Ω 100Ω 100Ω RTERM 100Ω 300Ω 100Ω COUT 100Ω RTERM 300Ω COUT 2 x RLOAD 150Ω 2 x RLOAD 100Ω COUT COUT MAX3264 MAX3265 MAX3765 MAX3264 MAX3265 MAX3765 (b) MAX3264/MAX3265/MAX3765 WITH 75Ω TERMINATION (a) MAX3264/MAX3265/MAX3765 WITH 50Ω TERMINATION VCC MAX3268 MAX3269 OUTOUT+ RTERM 50Ω 50Ω (c) MAX3268/MAX3269 OUTPUT TERMINATION VCC - 2V 図1. データ出力の終端処理 8 _______________________________________________________________________________________ 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 VCC ICC IOUT 100Ω 100Ω MAX3264CUE: OPEN MAX3265CUE: OPEN SQUELCH MAX3265CUB: GND (INTERNAL) MAX3765CUB: VCC (INTERNAL) CONTROL MAX3264 MAX3265 MAX3765 LEVEL MAX3264CUE: OPEN MAX3265CUE: OPEN MAX3265CUB: GND (INTERNAL) MAX3765CUB: GND (INTERNAL) RTH 2.5kΩ (a) CML SUPPLY CURRENT (ICC) VCC ICC OUT+ MAX3268 MAX3269 OPEN OUTOPEN RTH 2.5kΩ (b) PECL SUPPLY CURRENT (ICC) 図2. 電源電流の測定 _______________________________________________________________________________________ 9 MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ 詳細 ___________________________________ ロスオブシグナル表示付のRMS電力検出 図3は、MAX3264/MAX3265/MAX3268/MAX3269/ MAX3765リミティングアンプのファンクションダイア グラムです。リニア入力バッファにより、複数段の リミティングアンプ及びRMS電力検出回路が駆動され ます。ローパスフィルタ付のオフセット補正により、 確定的ジッタが小さくなります。出力バッファが制限 された出力信号を生成します。MAX3264/MAX3265/ MAX3765はCML出力、MAX3268/MAX3269は PECLコンパチブル出力信号を生成します。図4∼図7に、 入出力回路の回路図を示します。 RMSパワーディテクタは、入力バッファからの信号を TH抵抗で設定されたスレッショルドと比較します(適切な 抵抗値については 「標準動作特性」 を参照)。信号検出情報 はLOS出力に出てきます。この出力は、内部の8 kΩ (MAX3265/MAX3269/MAX3765)又は16kΩ (MAX3264/MAX3268)プルアップ抵抗によって終端 処理されています。負荷が4.7kΩ以上の抵抗である時 に、LOS出力はTTL電圧規格を満たします。 TH VCC RLOS = 8kΩ (MAX3265/MAX3269/MAX3765) RLOS = 16kΩ (MAX3264/MAX3268) MAX3264 MAX3265 MAX3268 MAX3269 MAX3765 RLOS LOS TTL VCC POWER DETECT WITH COMPARATOR RLOS LOS TTL GAIN IN+ OUT+ 100Ω INPUT BUFFER OUTPUT BUFFER IN- OUT- SQUELCH LOWPASS OFFSET CORRECTION CONTROL LEVEL 100pF CAZ1 CAZ2 TOTAL GAIN = 55dB (MAX3264/MAX3268) TOTAL GAIN = 49dB (MAX3265/MAX3269/MAX3765) 図3. ファンクションダイアグラム 10 ______________________________________________________________________________________ 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ CML出力バッファ 入力バッファは、MAX3266/MAX3267トランスイン ピーダンスアンプからの入力信号を受け付けるように 設計されています。入力バッファは、IN+とIN-の間に 100Ωの入力インピーダンスを提供します。周波数が 2GHz以下の場合、入力VSWRは通常2.0未満です。入力 をDCカップリングすることは推奨できません。これは、 DCオフセット補正回路が適正に動作しなくなるためです。 MAX3264/MAX3265/MAX3765 CML出力回路(図7) は、インピーダンスのミスマッチ及び誘導性コネクタに 対して高い許容度を示します。出力電流は2つのレベル に設定できます。LEVELピンが未接続にされていると、 出力電流は約16mAになります。LEVELをグランドに 接続すると、出力電流は約20mAになります。 利得段及びオフセット補正 リミティングアンプは、約55dB(MAX3264/MAX3268) 又は49dB(MAX3265/MAX3269/MAX3765)の利得を 提供します。このように利得が大きいため、入力信号の 小さなDCオフセットに敏感になっています。僅か1mV のDCオフセットでも電力検出回路の精度を低下させ、 確定的ジッタの原因になります。このリミティング アンプには低周波数フィードバックループが組み込まれ ており、入力オフセットを100µV以下(typ)に制限する ようになっています。 CAZ1とCAZ2の間に接続された外部コンデンサ(内部 容量と並列)により、オフセット補正回路の時間定数が 決定されます。オフセット補正回路は、デューティ サイクル歪みの増加を防ぎ、確定的ジッタを低く抑える ために、平均入力マーク密度として50%を必要とします。 SQUELCHピンがTTLハイレベルに設定されるかVCCに 接続されると、スケルチ機能がイネーブルされます。 スケルチ機能により、入力信号電力がロスオブシグナル スレッショルドよりも低く落ちた場合にOUT+及びOUTが静的電圧に維持されます。MAX3265/MAX3268/ MAX3269の10ピンµMAXパッケージでは、SQUELCH は内部で接続されていません。MAX3765では、内部で VCCに接続されSQUELCHは常にイネーブルされます。 SQUELCH動作は表1に説明されています。 バッファの出力インピーダンスは、内部及び外部プル アップ抵抗の並列合成によって決まります。これらは、 伝送ラインのインピーダンスとマッチングするように 選択されます(図1)。出力バッファは、負荷にAC又は DCカップリングすることができます。 表1. スケルチ動作 LEVEL PIN VOLTAGE WHEN SQUELCHED OUT- OUT+ Open VCC - 100mV VCC VCC VCC - 100mV VCC - 100mV 内部入力/出力回路図________________________________________________________________ VCC VCC 500Ω 500Ω 0.25pF IN+ 110Ω RT IN0.25pF LOS ESD STRUCTURES ESD STRUCTURE GND RT = 8kΩ (MAX3265/MAX3269/MAX3765) RT = 16kΩ (MAX3264/MAX3268) GND 図4. 入力回路 図5. LOS出力回路 ______________________________________________________________________________________ 11 MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 入力バッファ MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ VCC VCC ESD STRUCTURES ESD STRUCTURES 100Ω 100Ω OUT+ OUT- OUT+ OUT- GND GND LEVEL 図6. PECL出力回路 図7. CML出力回路 PECL出力バッファ ファイバチャネル、ギガビットイーサネット又は8B/ 10Bデータコーディングを使用するその他のアプリケー ションでは、(CIN、COUT)≧0.01µFを選択して下さい。 この場合、f IN < 320kHzとなります。ATM/SONET 又はスクランブルNRZデータを使用するその他のアプ リケーションにおいては、(CIN、COUT)≧0.1µFを選択 して下さい。この場合、f IN < 32kHzとなります。 MAX3268/MAX3269は工業標準PECL出力を提供して います。PECL出力はV CC - 2Vに対して終端処理して 下さい。図6にPECL出力回路を示します。スケルチ 機能は、入力が設定されたLOSスレッショルドよりも 低い時に、強制的にOUT+をハイレベルに、OUT-を ローレベルに駆動します。1 0ピンµMAXの場合、 SQUELCHは未接続になっています。 設計手順 _______________________________ LOS発生スレッショルドの設定 ロスオブシグナルのスレッショルドは、外部抵抗R THに よって設定されます。 「標準動作特性」のLOSスレッショ ルド対RTHのグラフを参照して下さい。 カップリングコンデンサの選択 カップリングコンデンサ(C IN 、COUT )は、レシーバの 確定的ジッタを最小限に抑えるように選択して下さい。 ジッタは、入力低周波数カットオフ(fIN)が低い周波数に 設定されている時に最も小さくなります。 f IN = 1/[2π(50)(C)] 12 オフセット補正コンデンサの選択 (MAX3264/MAX3265のみ) 安定性を維持するため、DCオフセット補正回路に関連 する低周波数カットオフ(fOC)とf INを1桁離しておくこと が重要です。 fOC = 75 / [2π 60k (CAZ + 100pF)] = 200 x 10 -6 / (CAZ + 100pF) ファイバチャネル、ギガビットイーサネット又は8B/ 10Bデータコーディングを使用するその他のアプリケー ションにおいては、CAZ1及びCAZ2ピンをオープンに しておいて下さい(f OC = 2MHz)。ATM/SONET又は スクランブルNRZデータを使用するその他のアプリ ケーションにおいては、CAZ ≧0.1µF として下さい。 この場合、通常f OC = 2kHzとなります ______________________________________________________________________________________ 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ VCC_MODULE 光ヒステリシス 光レシーバにおいて、リミティングアンプの電気的 パワー変化は光パワー変化の2倍になります。 例えば、レシーバの光入力パワー(x)が2倍になり、プリ アンプがリニアであるとすると、リミティングアンプ への電圧入力も2倍に増加します。 光パワー変化は10log(2x/x) =10log(2) = +3dBです。 リミティングアンプにおいて、電気的パワー変化は次式 になります。 10log (2VIN )2 / RIN VIN2 / RIN MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 アプリケーション情報 ___________________ HOST VCC_HOST GBIC MODULE 4.7kΩ MAX3264 MAX3265 MAX3268 LOS MAX3269 MAX3765 GENERALPURPOSE NPN = 10log(22 ) = 20log(2) = + 6dB MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 の標準電圧ヒステリシスは4.4dBです。これにより、 光ヒステリシスは2.2dBとなります。 図8. 推奨GBIC LOS回路 GBICのロスオブシグナル GBICアプリケーションにおいては、VCC_MODULE = GNDの時にGBICのLOS出力がハイインピーダンスで あることが必要です。図8に、ハイインピーダンスを 維持するための推奨回路を示します。V CC _HOST > V CC _ M O D U L E の 場 合 、 M A X 3 2 6 4 / M A X 3 2 6 5 / MAX3268/MAX3269/MAX3765 LOS出力のESD 保護ダイオードがターンオンすることがあります。 OUT+ 470Ω 50Ω 470Ω 50Ω MAX3268 MAX3269 OUT- PECLの終端処理 最高の性能及び出力特性を得るには、標準PECL終端 処理(50Ω∼VCC - 2V)を推奨します(図1)。データ出力 は高速で動作するため、終端のマッチングとバランスの よい伝送ラインを駆動するようにして下さい。 図9にデータ出力の終端処理の別方法を示します。この 技法は8mAのDCバイアス電流を与えます(出力終端処理 のAC負荷45Ω)。この技法は、出力をオシロスコープ で観察する場合、又はPECLリファレンス電圧を変更 する場合に役立ちます。 DRIVING 50Ω TO GROUND 図9. PECL終端処理の別方法 ワイヤボンディングチップ MAX3264/MAX3265/MAX3268/MAX3269は高電流 密度、高信頼性動作のため、金メッキを使用しています。 チップへの接続は金ワイヤのみで行い、ボールボン ディング技法を使用して下さい(ウェッジボンディング は推奨しません)。チップパッドサイズは4mil(100µm) 四方、ピッチは6mil(150µm)です。チップの厚さは 15mil(0.375mm)です。 ______________________________________________________________________________________ 13 MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ 標準動作回路(続き)_________________________________________________________________ VCC VCC MAX3268CUB MAX3269CUB CIN 0.01µF OUT+ IN+ 100Ω IN- MAX3266 MAX3267 OUT- CIN 0.01µF 50Ω 50Ω LOS TH RTH VCC - 2V SIGNAL DETECT ピン配置 __________________________________________________________________________ TOP VIEW CAZ1 1 16 N.C. CAZ2 2 15 SQUELCH GND 3 14 VCC IN+ 4 IN- 5 MAX3264 MAX3265 13 OUT+ 12 OUT- GND 6 11 VCC LEVEL 7 10 LOS 9 TH 8 LOS GND 1 IN+ 10 VCC 2 IN- 3 GND 4 TH 5 MAX3265 MAX3268 MAX3269 MAX3765 9 OUT+ 8 OUT- 7 VCC 6 LOS µMAX TSSOP NOTE: EXPOSED PADDLE IS GROUND. 14 ______________________________________________________________________________________ 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ PART OUTPUT DATA RATE (Gbps) PINPACKAGE SQUELCH FUNCTION CML OUTPUT LEVEL MAX3264 CML 1.25 MAX3265 CML 2.5 MAX3268 PECL 1.25 16 TSSOP-EP 16 TSSOP-EP 10 µMAX-EP 10 µMAX-EP Selectable Selectable Disabled Disabled Selectable Selectable Maximum* N/A MAX3269 PECL 2.5 10 µMAX-EP Disabled N/A MAX3765 CML 2.5 10 µMAX-EP Enabled Maximum* *LEVEL pin grounded チップ構造図 ______________________________________________________________________ MAX3264/MAX3265/MAX3765 MAX3268/MAX3269 N.C. CAZ1 CAZ2 SQUELCH GND VCC IN+ OUT+ IN- OUT- GND VCC LEVEL LOS TH N.C. N.C. CAZ1 0.061" (1.55mm) LOS 0.061" (1.55mm) CAZ2 SQUELCH GND VCC IN+ OUT+ IN- OUT- 0.061" (1.55mm) VCC GND LOS TH N.C. LOS 0.061" (1.55mm) MAX3264/MAX3265/MAX3765 TRANSISTOR COUNT: 726 MAX3268/MAX3269 TRANSISTOR COUNT: 728 SUBSTRATE CONNECTED TO GND ______________________________________________________________________________________ 15 MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 選択ガイド ________________________________________________________________________ パッケージ ________________________________________________________________________ 10LUMAX.EPS MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ 16 ______________________________________________________________________________________ 3.0V∼5.5V、1.25Gbps/2.5Gbps リミティングアンプ TSSOP4.40mm.EPS 〒169 -0051東京都新宿区西早稲田3-30-16(ホリゾン1ビル) TEL. (03)3232-6141 FAX. (03)3232-6149 マキシム社では全体がマキシム社製品で実現されている回路以外の回路の使用については責任を持ちません。回路特許ライセンスは明言されていません。 マキシム社は随時予告なしに回路及び仕様を変更する権利を保留します。 17 ____________________Maxim Integrated Products, 120 San Gabriel Drive, Sunnyvale, CA 94086 408-737-7600 © 2001 Maxim Integrated Products is a registered trademark of Maxim Integrated Products. MAX3264/MAX3265/MAX3268/MAX3269/MAX3765 パッケージ(続き)___________________________________________________________________